JP2017520760A - アナログrfメモリシステム - Google Patents

アナログrfメモリシステム Download PDF

Info

Publication number
JP2017520760A
JP2017520760A JP2016568024A JP2016568024A JP2017520760A JP 2017520760 A JP2017520760 A JP 2017520760A JP 2016568024 A JP2016568024 A JP 2016568024A JP 2016568024 A JP2016568024 A JP 2016568024A JP 2017520760 A JP2017520760 A JP 2017520760A
Authority
JP
Japan
Prior art keywords
signal
radio frequency
delay
input radio
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016568024A
Other languages
English (en)
Other versions
JP6486968B2 (ja
Inventor
ビー,ジュニア シュルト・ウォルター
ビー,ジュニア シュルト・ウォルター
ピー. ギアンヴィットリオ,ジョン
ピー. ギアンヴィットリオ,ジョン
ビー. マール,ハリー
ビー. マール,ハリー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raytheon Co
Original Assignee
Raytheon Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raytheon Co filed Critical Raytheon Co
Publication of JP2017520760A publication Critical patent/JP2017520760A/ja
Application granted granted Critical
Publication of JP6486968B2 publication Critical patent/JP6486968B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S7/00Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
    • G01S7/02Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S13/00
    • G01S7/38Jamming means, e.g. producing false echoes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04KSECRET COMMUNICATION; JAMMING OF COMMUNICATION
    • H04K3/00Jamming of communication; Counter-measures
    • H04K3/40Jamming having variable characteristics
    • H04K3/42Jamming having variable characteristics characterized by the control of the jamming frequency or wavelength
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2627Modulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/002Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
    • H04L7/0025Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of clock signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Radar Systems Or Details Thereof (AREA)

Abstract

電子アナログメモリシステムは、入力無線周波数パルスを受けるよう構成される少なくとも1つのアナログプログラム可能遅延モジュールを含む。アナログプログラム可能遅延モジュールは、少なくとも1つの時間遅延を入力無線周波数パルスに適用することに応答して、時間遅延された出力信号を生成する。スイッチングモジュールは、時間遅延された出力信号を電子アナログメモリシステムの出力部へ選択的に供給するよう構成される。電子アナログメモリシステムは、入力無線周波数パルスの振幅を決定するよう構成される活動検出器モジュールを更に含む。活動検出器モジュールはまた、少なくとも1つの振幅が振幅閾を超えることに応答して、時間遅延された出力信号を出力部へ供給するようスイッチングモジュールを制御する。

Description

レーダー防衛システムは、対レーダー信号を生成するよう構成されるデジタル無線周波数(RF;radio frequency)メモリ(DRFM;digital RF memory)ユニットを利用するレーダージャミングユニットを含む。典型的なDRFMユニットは、1つ以上の受信されたアナログレーダーパルスを等価なデジタル信号に変換するアナログ−デジタル(A/D)変換器を利用する。従来のジャミングユニットは、複製されたデジタル信号をアナログ信号に逆変換する前に、複製されたデジタル信号に1つ以上の時間遅延をデジタルでプログラムするデジタル時間遅延ユニットを更に含む。時間遅延を有する複製された対レーダー信号は、次いで、レーダーパルスのソースへ返される。しかし、許容可能なダイナミックレンジを有する従来のA/D変換器は、約1ギガヘルツ(GHz)幅よりも小さい信号を処理することに通常制限されている。更に、A/D変換器によって実行される信号処理動作は、複製された信号がレーダーパルスのソースへ最終的に返される前に、追加の時間遅延を本質的に生じさせる。例えば、DRFMユニットは、第1のレーダーパルスが受信される時点から対レーダー信号が出力される時点の間に、追加のパルス繰り返しインターバルを必要とする。
実施形態に従って、電子アナログメモリシステムは、少なくとも1つの入力無線周波数パルスを受けるよう構成される少なくとも1つのアナログプログラム可能遅延モジュールを含む。アナログプログラム可能遅延モジュールは、少なくとも1つの時間遅延を少なくとも1つの入力無線周波数パルスに適用することに応答して、時間遅延された出力信号を生成する。スイッチングモジュールは、時間遅延された出力信号を電子アナログメモリシステムの出力部へ選択的に供給するよう構成される。電子アナログメモリシステムは、少なくとも1つの入力無線周波数パルスの振幅を決定するよう構成される活動検出器モジュールを更に含む。活動検出器モジュールはまた、少なくとも1つの振幅が振幅閾を超えることに応答して、時間遅延された出力信号を出力部へ供給するようスイッチングモジュールを制御する。
他の実施形態に従って、少なくとも1つの時間遅延を有する少なくとも1つの入力無線周波数信号を複製する方法は、少なくとも1つの入力無線周波数パルスを受け、該少なくとも1つの入力無線周波数パルスに少なくとも1つの時間遅延を適用することに応答して、時間遅延された出力信号を生成することを有する。方法は、少なくとも1つの入力無線周波数パルスの少なくとも1つの振幅を決定することを更に有する。方法は、少なくとも1つの振幅が振幅閾を超えることに応答して、時間遅延された出力信号を少なくとも1つの入力無線周波数パルスのソースへ選択的に送信することを更に有する。
更なる特徴は、本発明の技術を通じて実現される。本発明の他の実施形態は、本願において記載され、そして、請求される発明の部分と見なされる。利点及び特徴による本発明のより良い理解のために、明細書及び図面を参照されたい。
本開示のより完全な理解のために、これより、添付の図面及び詳細な説明に関連して解釈される以下の簡単な説明が参照される。図面及び詳細な説明において、同じ参照符号は同じ部分を表す。
例となる実施形態に従うアナログRFメモリシステムのブロック図である。
例となる実施形態に従って、フーリエ変換アルゴリズムを実行するよう構成される電子フーリエ変換ユニットの概略を表す。
例となる実施形態に従って、時間遅延を生成するよう構成されるプログラム可能時間遅延モジュールを表す。
例となる実施形態に従って、プログラム可能時間遅延モジュールに含まれるプログラム可能電流源を表す。
図1を参照すると、アナログRFメモリシステム100のブロック図が、例となる実施形態に従って表されている。アナログRFメモリシステム100は、1つ以上の中間周波数(IF;intermediate frequency)レーダーパルスを受信するレーダーパルス入力部101と、1つ以上の時間遅延を有してプログラムされる複製されたIF信号を出力する信号出力部103とを含む。実施形態に従って、各々のIFレーダーパルスの実成分は、当業者によって理解されるように、アナログRFメモリシステム100へ入力される。アナログRFメモリシステム100は、A/D変換器を使用することなしに、1つ以上の時間遅延を含む複製されたIF信号を生成する。これに関連して、時間のかかる信号処理動作によって引き起こされる追加のパルス繰り返しインターバルは取り除かれる。更に、A/D変換器によって引き起こされるダイナミックレンジの低減が回避され得る。追加のパルス繰り返しインターバルの除去は、IF出力信号が従来技術で知られているものよりも速く生成されるという思いがけない結果を達成する。少なくとも1つの実施形態に従って、例えば、アナログRFメモリシステムは、複製されたIF信号が約5ナノ秒(ns)で生成され出力されるように、追加のパルス繰り返しインターバルを取り除く。
アナログRFメモリシステム100は、複数のプログラム可能時間遅延(PTD;programmable time delay)モジュール102、スイッチングモジュール104、活動検出器モジュール106、結合器モジュール108、及び制御モジュール110を含む。2つのPTDモジュール102a、102bが示されているが、PTDモジュールの数は異なってよいことが認識される。例えば、アナログRFメモリシステム100は、2つよりも多いPTDモジュール(n個のPDTモジュール)、又はただ1つのPTDモジュールを含んでよい。
夫々のPTDモジュール102a、102bは、1つ以上のIFレーダーパルスを受信する入力部と、1つ以上の時間遅延を有してプログラムされる時間遅延された出力信号を各々の信号経路112a、112bへ供給する出力部とを含む。夫々のPDTモジュール102a、102bは、A/D変換器の使用なしで、時間遅延された出力信号を生成する。これに関して、時間のかかる信号処理動作によって引き起こされる追加のパルス繰り返しインターバルは取り除かれる。実施形態に従って、第1のPTDモジュール102aは、第1の時間遅延を有してプログラムされる第1の時間遅延された出力信号を生成し、第2のPDTモジュール102bは、第1の時間遅延とは異なる第2の時間遅延を有してプログラムされる第2の時間遅延された出力信号を生成する。例えば、第2の時間遅延は、第1の時間よりも大きいか、又は小さくてよい。結合器108は、複数の異なった時間遅延を有してプログラムされる複製されたIF信号を生成するよう第1及び第2の時間遅延を結合してよい。これに関して、出力IF信号は、最初は第1の時間遅延に従って繰り返され、次いでその後は第2の時間遅延に従って繰り返され得る。2つの遅延が上述されているが、IF出力信号は、その信号においてプログラムされる様々な異なった時間遅延に従って繰り返されてよいことが認識される。
夫々のPTDモジュール102a、102bは、以下でより詳細に論じられるように、入力IFレーダーパルスへ選択的に供給されるクロック周期に基づき固定時間値延伸号を生成する。複数の時間遅延(すなわち、クロック周期遅延)は、固定時間値延伸号の1つ以上を入力IFレーダーパルスへ供給することに応答して、各々の時間遅延された出力信号内にプログラムされ得る。
スイッチングモジュール104は、夫々の信号経路112a、112bと結合器モジュール108との間に置かれる。スイッチングモジュール104はまた、活動検出器モジュール106と電気的に連通する。活動検出器モジュール106は、振幅検出器ユニット116と電気的に連通するフーリエ変換ユニット114を含む。フーリエ変換ユニット114は、フーリエ変換アルゴリズムを実行することに応答して入力IFレーダーパルスを複数の周波数帯域信号に分け、夫々の周波数帯域信号を各々のチャネルへ供給する。フーリエ変換アルゴリズムは、制限なしに、高速フーリエ変換(FFT;fast Fourier transform)又は離散フーリエ変換を含む。例えば、10GHzの入力IFレーダーパルスは、各々のチャネルへ供給される10個の1GHz信号に分けられ得る。振幅検出器ユニット116は、各々のチャネル上の信号の振幅を振幅閾と比較する。単一の振幅閾が全てのチャネルに割り当てられ得るか、あるいは、個別の振幅閾が夫々のチャネルに割り当てられ得る。実施形態に従って、振幅検出器ユニット116は、各々のチャネル上の信号の振幅が振幅閾を超える場合にスイッチ制御信号を生成する。振幅閾の1つ以上は、制御モジュール110から出力される閾制御信号に基づき動的にプログラムされ得る。
スイッチングモジュール104は、活動検出器モジュール106によって出力されたスイッチ制御信号に基づき、1つ以上の信号経路112a、112bを選択する。実施形態に従って、信号経路112a、112bは、振幅閾が変化するにつれて動的に有効及び無効にされ得る。結合器モジュール108は、スイッチングモジュール104によって選択された各々の信号経路112a、112bを介して、1つ以上の時間遅延された出力信号を受信する。実施形態に従って、結合器108は、1つ以上の時間遅延を有してプログラムされる複製されたIF信号を生成するよう、夫々の時間遅延された出力信号を結合する。複製されたIF信号は、次いで出力部103へ供給され、当業者によって理解されるように、IFレーダーパルスのソースへ返される。
これより図2を参照すると、FFTアルゴリズムを実行するよう構成される電子フーリエ変換ユニット114の例となる実施形態が表されている。実施形態に従って、フーリエ変換ユニット114は‘n’点FFTを実装する。なお、‘n’の値は、所与のアプリケーション又は環境で望まれる周波数分解能によって設定される。フーリエ変換ユニット114は、シリアル−パラレル変換器モジュール200、FFT信号フローモジュール202、等化器モジュール204、パラレル−シリアル変換器モジュール206、及びクロック分割器208を含む。
シリアル−パラレル変換器200は、複数のサンプル・アンド・ホールド増幅器(SHA;sample-and-hold amplifier)210aを含む。クロック分割器208は、入力マスタクロック(ClkN+1)の分割に基づき1つ以上のクロック信号(Clk1、Clk2、Clk3、・・・、ClkN)を生成する。SHA210aは、IFレーダーパルスを、FFTアルゴリズムによって設定された各々の周波数分解能に対応する複数の個別信号に分けるシリアル−パラレル変換を実装する。個別信号は、次いで、FFT信号フローモジュール202へ結合されている各々のチャネル212へ供給される。
FFT信号フローモジュール202は、シリアル−パラレル変換器モジュール200によって生成された個別信号に対応する周波数サンプルを出力する。FFT信号フローモジュール202の出力は等化器モジュール204へ供給される。等化器モジュール204は、特定の周波数又は周波数帯域のエネルギを強化(例えば、押し上げ)及び/又は弱化(例えば、カット)するよう構成される。等化器モジュール204の出力はパラレル−シリアル変換器モジュール206へ供給される。パラレル−シリアル変換器モジュール206は複数のSHA210bを含む。SHA210bは、クロック分割器208によって出力された入力マスタクロック(ClkN)の分割に基づき各々のクロック信号(Clk1、Clk2、Clk3、・・・、ClkN)を生成する。クロック信号は、上述されたのと同様にしてSHA210bを駆動する。これに関して、パラレル−シリアル変換器モジュール206は、チャネル212へ出力された信号の1つ以上を結合して、一定のストリーム出力を生成する。出力ストリームは振幅検出器ユニット116へ供給される。
これより図3を参照すると、入力IRレーダーパルスにおいて時間遅延をプログラムするよう構成されるプログラム可能時間遅延モジュール102が、例となる実施形態に従って表されている。プログラム可能時間遅延モジュール102は、各々のスイッチ302を介してIFレーダーパルス入力部101へ選択的に接続される1つ以上のタイミング回路300を含む。夫々のスイッチ302は、制御モジュール110から出力されたタイミングスイッチ制御信号に応答して有効及び/又は無効にされる。例えば、制御モジュール110は、レーダーパルス入力部101で受信された入力IFレーダーパルスに適用(すなわち、プログラム)されるべき時間遅延を決定してよい。時間遅延は、ユーザによって制御モジュール110にプログラムされ得、且つ/あるいは、検出された外部シナリオに基づき制御モジュール110によって自動的に設定され得る。時間遅延を決定することに応答して、制御モジュール110は、各々のスイッチ302を有効及び/又は無効にする1つ以上のタイミングスイッチ制御信号を生成する。有効及び無効にされたスイッチ302の組み合わせは、各々の時間遅延モジュール102によって生成される時間遅延された出力信号においてプログラムされる全体の時間遅延を決定する。例えば、夫々のタイミング回路300が90nsの時間遅延を生成する場合には、制御モジュールは、90nsの時間遅延を入力IFレーダーパルスにプログラムするよう、各々のタイミング回路300に対応する単一のスイッチ302を有効にすることができる。なお、制御モジュール110は、180nsを入力IFレーダーパルスにプログラムするよう2つのスイッチ302を有効にすることができる。
プログラム可能時間遅延モジュール102は、制御モジュール110によって制御される1つ以上の信号効果ユニット304を更に含む。夫々の信号効果ユニット304は、入力IFレーダーパルスの1つ以上の信号特性に作用する加重係数を適用する。信号特性は、制限なしに、振幅変調、補間時間遅延(interpolated time delay)、及び位相シフトを含む。補間時間遅延は、タイミング回路300によって提供される固定時間遅延への微調整として働く。実施形態に従って、重み(すなわち、数値係数)は、制御モジュール110を介してプログラムされ得る。制御モジュール110は、次いで、係数制御信号を各々の信号効果ユニット304へ出力する。信号効果ユニット304は、IFレーダーパルスの対応する信号特性が変更されるように、プログラムされた係数を入力IFレーダーパルスに適用(例えば、乗算)する。
夫々のタイミング回路300は、SHA308と電気的に連通する出力部を備えたプログラム可能電流源306を含む。夫々のSHA308は、クロック信号に基づき固定時間遅延を入力IFレーダーパルスにプログラムするクロック周期遅延信号を出力する。別個のクロックユニットがクロック信号を各々のSHA308へ供給してよい。クロック周期遅延信号は、例えば1nsクロック周期の固定時間遅延を有してよく、あるいは、互いに異なった固定時間遅延を有してよい。実施形態に従って、SHA308は、高速スイッチング・フローティング・ゲートを含む回路として形成される。高速フローティング・ゲートは、例えば少なくとも2.0GHzの周波数を有する信号をスイッチングするよう構成される。なお、他の実施形態に従って、高速フローティング・ゲートは、例えば100MHzを含む、2.0GHzに満たない周波数を有する信号をスイッチングすることができる。
プログラム可能電流源306はまた、制御モジュール110によって制御され得る。例えば、制御モジュール110は、夫々のプログラム可能電流源306への電流制御信号を生成するよう構成される。電流制御信号は、各々のSHA308へ供給される電流のレベル増大及び/又は低減して、各々のタイミング回路300の信号対雑音比(SNR)を調整する。これに関して、各々のタイミング回路300の電力消費は制御され得、異なった帯域幅及び/又はダイナミックレンジが達成され得る。
これより図4を参照すると、プログラム可能時間遅延モジュール300に含まれるプログラム可能電流源306が、例となる実施形態に従って表されている。プログラム可能電流源306は、高速スイッチング・フローティング・ゲート回路400を含む。フローティング・ゲート回路400は、例えば、キャパシタ404へ接続されているゲートを備えた高周波トランジスタ402として形成される。フローティング・ゲート回路400は、例えば少なくとも2.0GHzの周波数を有する高周波信号をスイッチングするよう構成される。なお、他の実施形態に従って、フローティング・ゲート回路400は、例えば100MHzを含む、2.0GHzに満たない周波数を有する信号をスイッチングすることができる。高周波信号をスイッチングすることができないデジタルA/D変換器を利用する従来の(DRFM)ユニットと異なり、時間遅延モジュール300に含まれるフローティング・ゲート回路400は、A/D変換器を含む従来のDRFMによって引き起こされる追加の時間遅延を招くことなしに、高周波IFレーダーパルス及び無線周波数RF信号をスイッチングするよう構成される。
以下特許請求の範囲における全ての手段又はステップ及び機能要素の対応する構造、材料、動作、及び均等物は、具体的に請求されている他の請求されている要素と組み合わせて機能を実行する如何なる構造、材料、又は動作も含むよう意図される。本発明の記載は、例示及び説明のために提示されてきたが、包括的とも又は開示されている形態において本発明を限定するものとも意図されない。多くの変更及び変形は、本開示の適用範囲及び主旨から外れることなしに当業者に明らかだろう。実施形態は、本発明の原理及び実際の適用を最もよく説明するとともに、考えられている特定の使用に適した様々な変更による様々な実施形態について本発明を理解することを当業者に可能にするために、選択及び記載された。
本発明に対する好適な実施形態が記載されてきたが、当業者は、現在及び将来の両方において、続く特許請求の範囲の適用範囲内にある様々な改善及び拡張を行い得ることが理解されるだろう。それらの特許請求の範囲は、最初に記載された本発明の適切な保護を保つよう解釈されるべきである。

Claims (20)

  1. 少なくとも1つの入力無線周波数パルスを受けるよう、且つ、該少なくとも1つの入力無線周波数パルスに少なくとも1つの時間遅延を適用することに応答して、時間遅延された出力信号を生成するよう構成される少なくとも1つのアナログプログラム可能遅延モジュールと、
    前記時間遅延された出力信号を電子アナログメモリシステムの出力部へ選択的に供給するよう構成されるスイッチングモジュールと、
    前記少なくとも1つの入力無線周波数パルスの少なくとも1つの振幅を決定するよう、且つ、該少なくとも1つの振幅が振幅閾を超えることに応答して、前記スイッチングモジュールを制御して前記時間遅延された出力信号を前記出力部へ供給するよう構成される活動検出器モジュールと
    を有する電子アナログメモリシステム。
  2. 前記少なくとも1つのアナログプログラム可能遅延モジュールは、複数のアナログプログラム可能遅延モジュールを含み、夫々のアナログプログラム可能遅延モジュールは、各々の信号経路へ供給される各々の時間遅延された出力信号を生成する、
    請求項1に記載の電子アナログメモリシステム。
  3. 第1の時間遅延された出力信号は、第1のアナログプログラム可能遅延モジュールを介して第1の時間遅延を有してプログラムされ、第2の時間遅延された出力信号は、第2のアナログプログラム可能遅延モジュールを介して第2の時間遅延を有してプログラムされ、前記第2の時間遅延は前記第1の時間遅延とは異なる、
    請求項2に記載の電子アナログメモリシステム。
  4. 前記活動検出器モジュールは、
    フーリエ変換アルゴリズムを実行することに応答して、前記少なくとも1つの入力無線周波数パルスを複数の個別周波数帯域信号に分けるよう構成されるフーリエ変換ユニットと、
    夫々の周波数帯域信号の振幅を決定し、少なくとも1つの周波数帯域信号の振幅が各々の振幅閾を超えることに応答して、前記各々の信号経路のうちの少なくとも1つを選択するよう前記スイッチングモジュールを制御するスイッチ制御信号を生成する振幅検出器ユニットと
    を有する、請求項3に記載の電子アナログメモリシステム。
  5. 前記第1の時間遅延及び前記第2の時間遅延を設定するタイミング制御信号と、前記各々の振幅閾のうちの少なくとも1つを設定する閾制御信号とを生成するよう構成される制御モジュール
    を更に有する請求項4に記載の電子アナログメモリシステム。
  6. 夫々のアナログプログラム可能遅延モジュールは、
    各々のクロック周期遅延信号を生成するよう構成される少なくとも1つのタイミング回路と、
    前記クロック周期遅延信号を前記少なくとも1つの入力無線周波数パルスに選択的に適用するよう構成される少なくとも1つのスイッチと
    を有する、請求項5に記載の電子アナログメモリシステム。
  7. 前記少なくとも1つのタイミング回路は、
    前記制御モジュールによって生成される電流制御信号に基づき電流信号を出力するよう構成されるプログラム可能電流源と、
    ある期間の間前記電流信号を記憶し、該電流信号を増幅して前記クロック周期遅延信号を生成し、前記ある期間が経過した後に前記クロック周期遅延信号を前記少なくとも1つの入力無線周波数パルスに適用して、該少なくとも1つの入力無線周波数パルスが前記クロック周期遅延信号に従って各々の時間遅延を有してプログラムされるようにするよう、前記プログラム可能電流源と電気的に連通するサンプル・アンド・ホールド増幅器と
    を有する、請求項6に記載の電子アナログメモリシステム。
  8. 夫々のアナログプログラム可能遅延モジュールは、前記少なくとも1つの入力無線周波数パルスの少なくとも1つの信号特性を変更するよう構成される少なくとも1つの信号効果ユニットを有する、
    請求項7に記載の電子アナログメモリシステム。
  9. 前記制御モジュールは、振幅変調、補間時間遅延、及び位相シフトのうちの少なくとも1つを前記入力無線周波数パルスに適用するように少なくとも1つを変更するよう前記少なくとも1つの信号効果を制御する、
    請求項8に記載の電子アナログメモリシステム。
  10. 前記プログラム可能電流源は、キャパシタへ接続されたゲートを有するトランジスタを含み、該トランジスタは、少なくとも2.0GHzの周波数を有する信号をスイッチングするよう構成される、
    請求項9の電子アナログメモリシステム。
  11. 少なくとも1つの時間遅延を有する少なくとも1つの入力無線周波数信号を複製する方法であって、
    前記少なくとも1つの入力無線周波数パルスを受け、該少なくとも1つの入力無線周波数パルスに少なくとも1つの時間遅延を適用することに応答して、時間遅延された出力信号を生成し、
    前記少なくとも1つの入力無線周波数パルスの少なくとも1つの振幅を決定し、
    前記少なくとも1つの振幅が振幅閾を超えることに応答して、前記時間遅延された出力信号を前記少なくとも1つの入力無線周波数パルスのソースへ選択的に送信する
    ことを有する方法。
  12. 各々の信号経路への複数の時間遅延された出力信号を生成する
    ことを更に有する請求項11に記載の方法。
  13. 第1の時間遅延を有してプログラムされる第1の時間遅延された出力信号と、第2の時間遅延を有してプログラムされる第2の時間遅延された出力信号とを生成し、前記第2の時間遅延は前記第1の時間遅延とは異なる
    ことを更に有する請求項12に記載の方法。
  14. フーリエ変換アルゴリズムを実行することに応答して、前記少なくとも1つの入力無線周波数パルスを複数の個別周波数帯域信号に分け、
    夫々の周波数帯域信号の振幅を決定し、
    前記少なくとも1つの周波数帯域信号の振幅が各々の振幅閾を超えることに応答して、前記各々の信号経路のうちの少なくとも1つを選択するよう前記スイッチングモジュールを制御するスイッチ制御信号を生成する
    ことを更に有する請求項13に記載の方法。
  15. 前記第1の時間遅延及び前記第2の時間遅延を設定するタイミング制御信号を制御モジュールを介して生成し、前記各々の振幅閾のうちの少なくとも1つを設定する閾制御信号を前記制御モジュールを介して生成する
    ことを更に有する請求項14に記載の方法。
  16. 各々のクロック周期遅延信号を生成し、
    前記クロック周期遅延信号を前記少なくとも1つの入力無線周波数パルスに選択的に適用する
    ことを更に有する請求項15に記載の方法。
  17. 前記各々のクロック周期遅延信号のダイナミックレンジを制御する電流信号を生成し、
    ある期間の間前記電流信号を記憶し、
    前記ある期間が経過した後に前記クロック周期遅延信号を前記少なくとも1つの入力無線周波数パルスに適用して、該少なくとも1つの入力無線周波数パルスが前記クロック周期遅延信号に従って各々の時間遅延を有してプログラムされるようにする
    ことを更に有する請求項16に記載の方法。
  18. 前記少なくとも1つの入力無線周波数パルスの少なくとも1つの信号特性を変更する
    ことを更に有する請求項17に記載の方法。
  19. 前記少なくとも1つの信号特性は、前記入力無線周波数パルスの振幅変調、補間時間遅延、及び位相シフトである、
    請求項18に記載の方法。
  20. 前記少なくとも1つの入力無線周波数信号は、少なくとも2.0GHzの周波数を有する、
    請求項19に記載の方法。
JP2016568024A 2014-06-03 2015-05-29 電子アナログメモリシステム及びrfパルス複製方法 Active JP6486968B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/294,783 2014-06-03
US14/294,783 US9590760B2 (en) 2014-06-03 2014-06-03 Analog RF memory system
PCT/US2015/033207 WO2015187488A1 (en) 2014-06-03 2015-05-29 Analog rf memory system

Publications (2)

Publication Number Publication Date
JP2017520760A true JP2017520760A (ja) 2017-07-27
JP6486968B2 JP6486968B2 (ja) 2019-03-20

Family

ID=53373654

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016568024A Active JP6486968B2 (ja) 2014-06-03 2015-05-29 電子アナログメモリシステム及びrfパルス複製方法

Country Status (6)

Country Link
US (1) US9590760B2 (ja)
EP (1) EP3152588B1 (ja)
JP (1) JP6486968B2 (ja)
KR (1) KR101896605B1 (ja)
IL (1) IL248595B (ja)
WO (1) WO2015187488A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021107154A1 (ja) 2019-11-29 2021-06-03 富士フイルム和光純薬株式会社 アルツハイマー型認知症又は軽度認知障害の診断を補助する方法、バイオマーカー、試薬キット及び装置
WO2021107155A1 (ja) 2019-11-29 2021-06-03 富士フイルム和光純薬株式会社 パーキンソン病の診断を補助する方法、バイオマーカー、試薬キット及び装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9960827B2 (en) 2016-04-14 2018-05-01 Raytheon Company Analog multiple beam feed systems and methods
FR3056763B1 (fr) * 2016-09-26 2018-10-26 Thales Dispositif de generation d'un signal porteur continu a partir d'un signal impulsionnel de reference
US11811507B1 (en) * 2019-06-10 2023-11-07 Bae Systems Information And Electronic Systems Integration Inc. Adaptive digital radio frequency memory for coherent response synthesis

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2989744A (en) * 1952-08-05 1961-06-20 Joseph M Pettit False echo transmitter
US3720952A (en) * 1964-12-29 1973-03-13 L Lawsine Signal processing apparatus
JPH0478584U (ja) * 1990-11-19 1992-07-08
JPH10221429A (ja) * 1997-02-07 1998-08-21 Mitsubishi Electric Corp レーダ模擬信号発生器
JP2001208831A (ja) * 2000-01-28 2001-08-03 Mazda Motor Corp 物体位置検出装置
JP2002286831A (ja) * 2001-03-28 2002-10-03 Mitsubishi Electric Corp 信号リピート装置
JP2008164479A (ja) * 2006-12-28 2008-07-17 Mitsubishi Electric Corp パルス諸元検出装置
JP2010127645A (ja) * 2008-11-25 2010-06-10 Fuji Heavy Ind Ltd 任意信号発生装置

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4328496A (en) 1958-08-27 1982-05-04 The United States Of America As Represented By The Secretary Of The Navy Delay control for a pulse repeat-back jamming system
US3170158A (en) 1963-05-08 1965-02-16 Rotman Walter Multiple beam radar antenna system
FR2689249A1 (fr) 1978-12-29 1993-10-01 Dassault Electronique Procédé et appareil radar de déception.
US4613863A (en) 1981-08-17 1986-09-23 Mark Resources, Inc. Electronic augmentation of radar targets
CA1229926A (en) 1984-07-30 1987-12-01 Larry J. Conway Intelligent broad band digital rf memory
US4984253A (en) 1988-06-03 1991-01-08 Hughes Aircraft Company Apparatus and method for processing simultaneous radio frequency signals
JP2934741B2 (ja) * 1988-10-31 1999-08-16 富士ゼロックス株式会社 直交変換符号化装置
US5032839A (en) 1990-04-09 1991-07-16 American Electronic Laboratories, Inc. Self-equalizing coherent optical RF memory
SE469452B (sv) 1991-09-20 1993-07-05 Foersvarets Forskningsanstalt Fiberoptiskt system foer avstaandsavhakning av radarekon
GB2308034B (en) 1994-09-22 1998-02-25 Secr Defence Detection of spread spectrum signals
US5717620A (en) 1995-10-24 1998-02-10 Airnet Communications Corporation Improved-accuracy fast-Fourier-transform butterfly circuit
US5867479A (en) 1997-06-27 1999-02-02 Lockheed Martin Corporation Digital multi-channel demultiplexer/multiplex (MCD/M architecture)
US6201499B1 (en) 1998-02-03 2001-03-13 Consair Communications Time difference of arrival measurement system
US6285197B2 (en) * 1998-07-31 2001-09-04 Philips Electronics North America Corporation System and method for generating a jittered test signal
CA2340716A1 (en) 1998-08-18 2000-03-02 Beamreach Networks, Inc. Stacked-carrier discrete multiple tone communication technology
US6678520B1 (en) 1999-01-07 2004-01-13 Hughes Electronics Corporation Method and apparatus for providing wideband services using medium and low earth orbit satellites
US6898235B1 (en) 1999-12-10 2005-05-24 Argon St Incorporated Wideband communication intercept and direction finding device using hyperchannelization
GB0004700D0 (en) 2000-02-28 2000-04-19 Lillington John Frequency analysis
SE0102345D0 (sv) * 2001-06-29 2001-06-29 Ericsson Telefon Ab L M Feed forward amplifying circuit
US6961395B2 (en) 2001-11-16 2005-11-01 Nortel Networks Limited Time variant filter implementation
US6980614B2 (en) 2002-01-14 2005-12-27 Raytheon Company System and method for subband beamforming using adaptive weight normalization
US6943729B2 (en) 2003-10-01 2005-09-13 S5 Wireless, Inc. Method and system for time difference of arrival (TDOA) location services
DE602004017575D1 (de) 2004-05-13 2008-12-18 Mitsubishi Electric Corp Bestimmung von Laufzeitdifferenz und Einfallswinkel
US7801228B2 (en) 2006-03-22 2010-09-21 Virginia Tech Intellectual Properties, Inc. Analog fourier transform channelizer and OFDM receiver
KR101268691B1 (ko) 2006-08-30 2013-05-29 퀄컴 인코포레이티드 스마트 안테나 시스템에서 빔 성형에 의해 데이터를수신하는 장치 및 방법
CN100583120C (zh) 2007-02-09 2010-01-20 深圳职业技术学院 硅存储相关卷积器
US7865165B2 (en) 2007-12-20 2011-01-04 Itt Manufacturing Enterprises, Inc. Scalable radio receiver architecture providing three-dimensional packaging of multiple receivers
US8578256B2 (en) 2009-04-22 2013-11-05 Agere Systems Llc Low-latency decoder
EP2549774B1 (en) 2009-04-28 2020-09-02 Bose Corporation Method of operating a dynamically configurable ANR circuit and apparatus therefor
KR101562904B1 (ko) 2009-06-12 2015-10-23 삼성전자주식회사 도래각 측정 장치 및 방법
US8452826B2 (en) 2010-05-04 2013-05-28 Raytheon Applied Signal Technology, Inc. Digital frequency channelizer
EP3133737B1 (en) 2010-08-18 2019-05-01 Analog Devices, Inc. Charge sharing analog computation circuitry and applications
EP2717382B1 (en) * 2012-10-05 2019-01-02 Nxp B.V. A phased array antenna and associated methods
US9232310B2 (en) 2012-10-15 2016-01-05 Nokia Technologies Oy Methods, apparatuses and computer program products for facilitating directional audio capture with multiple microphones
US9954602B2 (en) 2012-11-01 2018-04-24 The Boeing Company Satellite communications data processing
US20140210666A1 (en) 2013-01-25 2014-07-31 Alexander Maltsev Apparatus, system and method of wireless communication via an antenna array
US9831898B2 (en) 2013-03-13 2017-11-28 Analog Devices Global Radio frequency transmitter noise cancellation

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2989744A (en) * 1952-08-05 1961-06-20 Joseph M Pettit False echo transmitter
US3720952A (en) * 1964-12-29 1973-03-13 L Lawsine Signal processing apparatus
JPH0478584U (ja) * 1990-11-19 1992-07-08
JPH10221429A (ja) * 1997-02-07 1998-08-21 Mitsubishi Electric Corp レーダ模擬信号発生器
JP2001208831A (ja) * 2000-01-28 2001-08-03 Mazda Motor Corp 物体位置検出装置
JP2002286831A (ja) * 2001-03-28 2002-10-03 Mitsubishi Electric Corp 信号リピート装置
JP2008164479A (ja) * 2006-12-28 2008-07-17 Mitsubishi Electric Corp パルス諸元検出装置
JP2010127645A (ja) * 2008-11-25 2010-06-10 Fuji Heavy Ind Ltd 任意信号発生装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021107154A1 (ja) 2019-11-29 2021-06-03 富士フイルム和光純薬株式会社 アルツハイマー型認知症又は軽度認知障害の診断を補助する方法、バイオマーカー、試薬キット及び装置
WO2021107155A1 (ja) 2019-11-29 2021-06-03 富士フイルム和光純薬株式会社 パーキンソン病の診断を補助する方法、バイオマーカー、試薬キット及び装置

Also Published As

Publication number Publication date
US20150349914A1 (en) 2015-12-03
US9590760B2 (en) 2017-03-07
IL248595A0 (en) 2016-12-29
KR20170005483A (ko) 2017-01-13
EP3152588A1 (en) 2017-04-12
WO2015187488A1 (en) 2015-12-10
JP6486968B2 (ja) 2019-03-20
KR101896605B1 (ko) 2018-10-18
EP3152588B1 (en) 2020-07-22
IL248595B (en) 2020-05-31

Similar Documents

Publication Publication Date Title
JP6486968B2 (ja) 電子アナログメモリシステム及びrfパルス複製方法
US7215202B2 (en) Programmable gain amplifier and method
US11664590B2 (en) Programmable beamforming system including element-level analog channelizer
CN108254608B (zh) 数字示波器及数字示波器的自校准方法
US8154330B2 (en) Delay line calibration mechanism and related multi-clock signal generator
JP2020513539A5 (ja)
KR102094684B1 (ko) 다위상 클록 신호 보정 장치
KR20130111934A (ko) 수신기 및 안테나 어레이 요소들과 실시간 다중화를 위한 방법 및 장치
US8416019B2 (en) System and method for interpolating digitally-controlled amplifier gain
TW201114411A (en) Sub-beam forming transmitter circuitry for ultrasound system
US20180123574A1 (en) Apparatus and method for instant-on quadra-phase signal generator
US8299951B1 (en) Clocking analog components operating in a digital system
US9143146B1 (en) Reconfigurable wideband sub-ranging analog-to-digital converter
US9632753B2 (en) Spectral shaping of pseudorandom binary sequence
KR101465370B1 (ko) 위상누적다항식을 이용하여 양방향 첩신호를 생성하는 장치 및 방법
JP5207971B2 (ja) 遅延回路、ジッタ印加回路、及び試験装置
US8791850B2 (en) Analog-to-digital conversion with multiple kernels
CN109889197B (zh) 基于线性频率调制连续波形的多路相参频率合成电路
JP5736261B2 (ja) 遅延クロック信号生成回路およびパルス生成回路
Kim et al. A 1.6 GS/s spectrum channelizer with PWM-LO based sub-band equalization
EP3996340B1 (en) Asynchronous polar transmitter and operation method thereof
WO2018049386A1 (en) Accurate, finely tunable electronic delay generation with high process variation tolerance
JP2017188782A (ja) オーディオ信号処理回路、それを用いた電子機器
KR20150109650A (ko) 시간 디지털 변환기 및 그의 제어 방법
JP2003168978A (ja) D/a変換器

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20171031

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20171031

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180130

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20180619

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181019

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20181029

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20181113

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181225

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190122

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190220

R150 Certificate of patent or registration of utility model

Ref document number: 6486968

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250