JP2017188782A - オーディオ信号処理回路、それを用いた電子機器 - Google Patents
オーディオ信号処理回路、それを用いた電子機器 Download PDFInfo
- Publication number
- JP2017188782A JP2017188782A JP2016076345A JP2016076345A JP2017188782A JP 2017188782 A JP2017188782 A JP 2017188782A JP 2016076345 A JP2016076345 A JP 2016076345A JP 2016076345 A JP2016076345 A JP 2016076345A JP 2017188782 A JP2017188782 A JP 2017188782A
- Authority
- JP
- Japan
- Prior art keywords
- audio signal
- signal processing
- analog
- digital
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005236 sound signal Effects 0.000 title claims abstract description 109
- 238000000034 method Methods 0.000 claims abstract description 17
- 238000005070 sampling Methods 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 5
- 239000000758 substrate Substances 0.000 claims description 5
- 238000004148 unit process Methods 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 20
- 230000004048 modification Effects 0.000 description 15
- 238000012986 modification Methods 0.000 description 15
- 239000003990 capacitor Substances 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000000470 constituent Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000026683 transduction Effects 0.000 description 1
- 238000010361 transduction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R3/00—Circuits for transducers, loudspeakers or microphones
- H04R3/04—Circuits for transducers, loudspeakers or microphones for correcting frequency response
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04R—LOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
- H04R2430/00—Signal processing covered by H04R, not provided for in its groups
- H04R2430/03—Synergistic effects of band splitting and sub-band processing
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Acoustics & Sound (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
- Circuit For Audible Band Transducer (AREA)
- Analogue/Digital Conversion (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
Description
図8は、第1変形例に係るオーディオ信号処理回路200aのブロック図である。この変形例では、デジタル回路とアナログ回路の信号処理の順序が、図4と逆になっている。アナログ回路220は、アナログオーディオ信号AINをデジタルオーディオ信号DINに変換するA/Dコンバータを含み、デジタル信号処理部210に出力する。デジタル信号処理部210は、アナログ回路220からのデジタルオーディオ信号DINを処理し、デジタルオーディオ信号DOUTを生成する。この変形例においても、分周器212をデジタル領域202に、リタイミング回路222をアナログ領域204に配置することにより、アナログ回路220の動作クロックを低ジッタとすることができ、音質の劣化を防止できる。
実施の形態では、リタイミング回路222をフリップフロップとしたが、それに限定されない。図9は、第2変形例に係るオーディオ信号処理回路200aのブロック図である。タイミングマージンに余裕がある場合には、リタイミング回路222をラッチで構成してもよい。この例では、ローアクティブのDラッチを用いている。
(第3変形例)
図11は、第3変形例に係るオーディオ信号処理回路のアナログ領域204bのブロック図である。リタイミング回路222bは、ワンショット回路などのパルス発生器224と、Dラッチ226を含む。パルス発生器224は、システムクロックCLKINのネガティブエッジに応答して、狭パルス信号228を生成し、Dラッチ226のCLK端子に供給する。Dラッチ226は、狭パルス信号228がハイレベルの区間、すなわち、システムクロックCLKINのネガティブエッジから短い期間、第2クロック信号CLKAを通過させ、狭パルス信号228がローレベルの区間、直前のレベルをラッチする。
オーディオ信号処理回路について説明したが、本発明はそれ以外のアナログ・デジタル信号を扱うさまざまな信号処理回路に用いることができる。
実施の形態では、アナログ領域においてクロック信号を利用する回路ブロックを、A/DコンバータあるいはD/Aコンバータとしたが、シリアルパラレル変換器や、パラレルシリアル変換器、差動トランスミッタ、差動レシーバなど、クロック同期で動作するさまざまな回路ブロックに適用可能である。
Claims (8)
- デジタル領域に形成され、デジタルオーディオ信号を処理するデジタル信号処理部と、
アナログ領域に形成され、アナログオーディオ信号を処理するアナログ回路と、
前記デジタル領域に形成され、システムクロックを分周し、前記デジタル信号処理部に供給される第1クロック信号および前記アナログ領域に供給される第2クロック信号を生成する分周器と、
前記アナログ領域に形成され、前記第2クロック信号を前記システムクロックでリタイミングし、前記アナログ回路に受け渡すリタイミング回路と、
を備えることを特徴とするオーディオ信号処理回路。 - 前記分周器は、可変分周器であり、その分周比は、前記デジタルオーディオ信号のサンプリングレートに応じて設定されることを特徴とする請求項1に記載のオーディオ信号処理回路。
- 前記デジタル領域と前記アナログ領域のそれぞれの電源プレーンは、アイソレートされていることを特徴とする請求項1または2に記載のオーディオ信号処理回路。
- 前記デジタル信号処理部は、外部からのデジタルオーディオ信号を処理し、前記アナログ回路に出力し、
前記アナログ回路は、前記デジタル信号処理部からの前記デジタルオーディオ信号をアナログオーディオ信号に変換し、当該アナログオーディオ信号を処理することを特徴とする請求項1から3のいずれかに記載のオーディオ信号処理回路。 - 外部からのデジタルオーディオ信号を受信するオーディオインタフェース回路をさらに備えることを特徴とする請求項1から4のいずれかに記載のオーディオ信号処理回路。
- 前記アナログ回路は、アナログオーディオ信号をデジタルオーディオ信号に変換して、前記デジタル信号処理部に出力するものであり、
前記デジタル信号処理部は、前記アナログ回路からの前記デジタルオーディオ信号を処理することを特徴とする請求項1から3のいずれかに記載のオーディオ信号処理回路。 - ひとつの半導体基板に一体集積化されることを特徴とする請求項1から6のいずれかに記載のオーディオ信号処理回路。
- 請求項1から7のいずれかに記載のオーディオ信号処理回路と、
前記オーディオ信号処理回路から出力されるアナログオーディオ信号を増幅するアンプと、
前記アンプによって駆動される電気音響変換素子と、
を備えることを特徴とする電子機器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016076345A JP6747849B2 (ja) | 2016-04-06 | 2016-04-06 | オーディオ信号処理回路、それを用いた電子機器 |
US15/478,744 US10334363B2 (en) | 2016-04-06 | 2017-04-04 | Audio signal processing circuit and electronic apparatus including the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016076345A JP6747849B2 (ja) | 2016-04-06 | 2016-04-06 | オーディオ信号処理回路、それを用いた電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017188782A true JP2017188782A (ja) | 2017-10-12 |
JP6747849B2 JP6747849B2 (ja) | 2020-08-26 |
Family
ID=59998524
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016076345A Active JP6747849B2 (ja) | 2016-04-06 | 2016-04-06 | オーディオ信号処理回路、それを用いた電子機器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10334363B2 (ja) |
JP (1) | JP6747849B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7309658B2 (ja) * | 2020-05-22 | 2023-07-18 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100194624B1 (ko) * | 1996-12-02 | 1999-06-15 | 이계철 | 데이타 리타이밍 회로 |
JP2003204267A (ja) * | 2001-10-31 | 2003-07-18 | Seiko Epson Corp | Da変換器およびデータ再生装置 |
JP2004327525A (ja) * | 2003-04-22 | 2004-11-18 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置 |
CN1879393A (zh) * | 2003-11-11 | 2006-12-13 | 马帝克公司 | 具有单个换能器的双向通信设备 |
US7230461B1 (en) * | 2004-06-29 | 2007-06-12 | Marvell International, Ltd. | Retiming circuits for phase-locked loops |
JP4186083B2 (ja) * | 2006-10-03 | 2008-11-26 | 日本電気株式会社 | クロック同期回路 |
US7991093B2 (en) * | 2007-02-09 | 2011-08-02 | Rohm Co., Ltd. | Analog/digital circuit |
US9031211B2 (en) * | 2007-02-20 | 2015-05-12 | Lantiq Beteiligungs-GmbH & Co. KG | Audio processing apparatus |
US7945404B2 (en) * | 2008-04-24 | 2011-05-17 | Faraday Technology Corp. | Clock jitter measurement circuit and integrated circuit having the same |
US7961040B2 (en) * | 2008-08-22 | 2011-06-14 | Omnivision International Holding, Ltd. | Accuracy on-chip clock generator for multi-clock driven single chip solution |
JP5566211B2 (ja) | 2010-07-15 | 2014-08-06 | ローム株式会社 | スイッチドキャパシタ型d/aコンバータ |
US8373472B2 (en) * | 2011-06-20 | 2013-02-12 | Intel Mobile Communications GmbH | Digital PLL with automatic clock alignment |
US9350336B2 (en) * | 2014-02-05 | 2016-05-24 | Texas Instruments Incorporated | Timing compensation using the system clock |
JP6401929B2 (ja) | 2014-04-01 | 2018-10-10 | ローム株式会社 | Δσd/aコンバータおよびそれを用いた信号処理回路および電子機器 |
US9647824B2 (en) * | 2014-10-24 | 2017-05-09 | Silicon Laboratories Inc. | System and apparatus for clock retiming with catch-up mode and associated methods |
-
2016
- 2016-04-06 JP JP2016076345A patent/JP6747849B2/ja active Active
-
2017
- 2017-04-04 US US15/478,744 patent/US10334363B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP6747849B2 (ja) | 2020-08-26 |
US10334363B2 (en) | 2019-06-25 |
US20170295428A1 (en) | 2017-10-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI465034B (zh) | 放大器電路及放大器電路中放大訊號之方法 | |
US10008994B2 (en) | Audio amplifier system | |
US7492217B2 (en) | On-the-fly introduction of inter-channel delay in a pulse-width-modulation amplifier | |
US20160365083A1 (en) | Low-Power-Consumption Active Noise-Reduction In-Ear Music Headphones and Method for Noise Reduction | |
US7215202B2 (en) | Programmable gain amplifier and method | |
CN101023580A (zh) | 音频功率放大器ic和具备该音频功率放大器ic的音频系统 | |
US10764681B1 (en) | Low-latency audio output with variable group delay | |
WO2019131162A1 (ja) | 増幅器および信号処理回路 | |
JP2016046544A (ja) | スイッチング回路、オーディオアンプ集積回路、電子機器、電気音響変換素子の駆動方法 | |
JP5786976B2 (ja) | 信号変調回路 | |
CN104170405A (zh) | 用于播放音频信号的低噪声低功耗装置 | |
JP2004222251A (ja) | デジタルアンプ | |
JP6747849B2 (ja) | オーディオ信号処理回路、それを用いた電子機器 | |
KR20070008606A (ko) | 전송 신호 생성 장치 | |
JP5364518B2 (ja) | 信号処理回路 | |
WO2017065010A1 (ja) | 増幅器、オーディオ信号出力方法、および電子機器 | |
JP2008166864A (ja) | D級増幅器 | |
JP4728943B2 (ja) | オーディオ処理回路、その起動方法ならびにそれらを利用した電子機器 | |
JP6043129B2 (ja) | シリアルデータの受信回路および受信方法、オーディオ信号処理回路、電子機器、オーディオシステム | |
JP2016111430A (ja) | Pwm変調装置および音声信号出力装置 | |
JP2016063300A (ja) | オーディオアンプ、電子機器、オーディオ信号の再生方法 | |
JP2016092675A (ja) | Pwm変調装置および音声信号出力装置 | |
JP5908679B2 (ja) | オーディオ信号処理回路およびそれを用いたオーディオ装置 | |
JP2013093666A (ja) | オーディオ信号処理回路およびそれを用いた電子機器 | |
JP2013005389A (ja) | オーディオ信号処理回路およびそれを用いたオーディオ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190225 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191217 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200214 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200519 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200703 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200714 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200806 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6747849 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |