JP2014199935A - 半導体積層体及びその製造方法、並びに半導体素子 - Google Patents

半導体積層体及びその製造方法、並びに半導体素子 Download PDF

Info

Publication number
JP2014199935A
JP2014199935A JP2014114754A JP2014114754A JP2014199935A JP 2014199935 A JP2014199935 A JP 2014199935A JP 2014114754 A JP2014114754 A JP 2014114754A JP 2014114754 A JP2014114754 A JP 2014114754A JP 2014199935 A JP2014199935 A JP 2014199935A
Authority
JP
Japan
Prior art keywords
layer
semiconductor
buffer layer
aln buffer
thickness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2014114754A
Other languages
English (en)
Inventor
慎九郎 佐藤
Shinkuro Sato
慎九郎 佐藤
倉又 朗人
Akito Kuramata
朗人 倉又
嘉克 森島
Yoshikatsu Morishima
嘉克 森島
飯塚 和幸
Kazuyuki Iizuka
和幸 飯塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tamura Corp
Koha Co Ltd
Original Assignee
Tamura Corp
Koha Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tamura Corp, Koha Co Ltd filed Critical Tamura Corp
Priority to JP2014114754A priority Critical patent/JP2014199935A/ja
Publication of JP2014199935A publication Critical patent/JP2014199935A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/26Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • C23C16/0209Pretreatment of the material to be coated by heating
    • C23C16/0218Pretreatment of the material to be coated by heating in a reactive atmosphere
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • C23C16/0227Pretreatment of the material to be coated by cleaning or etching
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • C23C16/0272Deposition of sub-layers, e.g. to promote the adhesion of the main coating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/301AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C23C16/303Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/183Epitaxial-layer growth characterised by the substrate being provided with a buffer layer, e.g. a lattice matching layer
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02414Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/26Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
    • H01L29/267Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/47Schottky barrier electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/737Hetero-junction transistors
    • H01L29/7371Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7788Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7789Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface the two-dimensional charge carrier gas being at least partially not parallel to a main surface of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • H01L29/8122Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • H01L29/8128Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate with recessed gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Mechanical Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Bipolar Transistors (AREA)
  • Led Devices (AREA)

Abstract

【課題】厚さ方向の電気抵抗が低い半導体積層体及びその製造方法、並びにその半導体積層体を含む半導体素子を提供する。【解決手段】酸素が六角格子配置された面を主面とするGa2O3基板2と、Ga2O3基板2上の所定の厚さのAlNバッファ層3と、AlNバッファ層3上の窒化物半導体層4と、を含む半導体積層体1を提供する。【選択図】図1A

Description

本発明は、半導体積層体及びその製造方法、並びに半導体素子に関する。
従来、Ga基板、AlNバッファ層、及びGaN層からなる半導体積層体を含む半導体素子が知られている(例えば、特許文献1参照)。特許文献1によれば、AlNバッファ層はGa基板上にAlN結晶を成長させることにより、10〜30nmの厚さに形成される。また、GaN層はAlNバッファ層上にGaN結晶を成長させることにより形成され、ドナーとしてSiを含む。
特開2006−310765号公報
特許文献1の半導体素子等の、通電方向が縦方向である縦型の素子においては、半導体積層体の厚さ方向の電気抵抗の低減が重要である。
したがって、本発明の目的は、厚さ方向の電気抵抗が低い半導体積層体及びその製造方法、並びにその半導体積層体を含む半導体素子を提供することにある。
本発明の一態様は、上記目的を達成するために、[1]〜[9]の半導体積層体、[10]半導体素子、及び[11]及び[12]の半導体積層体の製造方法を提供する。
[1]酸素が六角格子配置された(101)、(−201)、(301)、(3−10)のいずれかの面を主面とするGa基板と、前記Ga基板上に形成された所定の厚さのAlNバッファ層と、前記AlNバッファ層上の窒化物半導体層と、を含む半導体積層体。
[2]前記Ga基板の前記主面は、(101)である、前記[1]に記載の半導体積層体。
[3]前記AlNバッファ層の前記所定の厚さは10nm以下である、前記[1]〜[2]のいずれか1つに記載の半導体積層体。
[4]前記AlNバッファ層の前記所定の厚さは1nm以上である、前記[3]に記載の半導体積層体。
[5]前記窒化物半導体層はGaN層である、前記[1]に記載の半導体積層体。
[6]厚さ方向の電圧降下が0.6V以下である、前記[1]に記載の半導体積層体。
[7]前記窒化物半導体層は、前記AlNバッファ層側の一部の領域にSi濃度が5×1018/cm以上であるSi高濃度領域を有する、前記[1]に記載の半導体積層体。
[8]前記Si高濃度領域の厚さが2nm以上である、前記[7]に記載の半導体積層体。
[9]酸素が六角格子配置された(101)、(−201)、(301)、(3−10)のいずれかの面を主面とするGa基板と、前記Ga基板上に形成された所定の厚さのAlNバッファ層と、前記AlNバッファ層上の窒化物半導体層と、を含む半導体積層体を含み、前記半導体積層体の厚さ方向に通電する、半導体素子。
[10]酸素が六角格子配置された(101)、(−201)、(301)、(3−10)のいずれかの面を主面とするGa基板上に、500℃以下の温度条件でAlN結晶をエピタキシャル成長させて所定の厚さのAlNバッファ層を形成する工程と、前記AlNバッファ層上に窒化物半導体結晶を成長させて窒化物半導体層を形成する工程と、を含む半導体積層体の製造方法。
[11]前記AlNバッファ層は10nm以下の厚さに形成される、前記[10]に記載の半導体積層体の製造方法。
[12]前記窒化物半導体層はGaN層である、前記[10]又は[11]に記載の半導体積層体の製造方法。
本発明によれば、厚さ方向の電気抵抗が低い半導体積層体及びその製造方法、並びにその半導体積層体を含む半導体素子を提供することができる。
第1の実施の形態に係る半導体積層体の断面図 第1の実施の形態に係る半導体積層体の断面図 第2の実施の形態に係る縦型FETの断面図 第3の実施の形態に係る縦型FETの断面図 第4の実施の形態に係る縦型FETの断面図 第5の実施の形態に係る縦型FETの断面図 第6の実施の形態に係るHBTの断面図 第7の実施の形態に係るSBDの断面図 第8の実施の形態に係るLEDの断面図 実施例に係るAlNバッファ層の厚さと電圧降下との関係を表すグラフ 実施例に係るAlNバッファ層の厚さとエックス線回折のロッキングカーブの半値幅との関係を表すグラフ
本実施の形態によれば、Ga基板、AlNバッファ層、及びGaN層等の窒化物半導体層からなる、厚さ方向の電気抵抗が低い半導体積層体を形成することができる。本発明者等は、特定の面を主面とするGa基板上にAlN結晶をエピタキシャル成長させてAlNバッファ層を形成することにより、AlNバッファ層が薄い場合であっても、表面が鏡面であるGaN結晶等の窒化物半導体結晶をエピタキシャル成長させることができることを見いだした。AlNバッファ層を薄くすることにより、半導体積層体の厚さ方向の電気抵抗を大きく低減することができる。
また、本実施の形態によれば、厚さ方向の電気抵抗が低い半導体積層体を用いることにより、高性能の半導体素子を形成することができる。以下、その実施の形態の一例について詳細に説明する。
〔第1の実施の形態〕
図1Aは、第1の実施の形態に係る半導体積層体の断面図である。半導体積層体1は、Ga基板2と、AlNバッファ層3と、窒化物半導体層4を含む。
Ga基板2は、β−Ga単結晶からなる。Ga基板2は、酸素が六角格子配置された面、すなわち、(101)、(−201)、(301)、(3−10)のいずれかの面を主面とする基板である。この場合、AlNバッファ層3が薄い(例えば10nm以下)場合であっても、表面が平坦な窒化物半導体結晶をAlNバッファ層3上に成長させ、窒化物半導体層4を形成することができる。特に、Ga基板2の主面は(101)であることがより好ましい。
なお、上記の面以外の面、例えば(100)、を主面とするGa基板上に薄いAlNバッファ層を形成すると、AlNバッファ層上にエピタキシャル成長させるGaN結晶は六角ヒロック状に成長し、結晶表面が鏡面にならない。
AlNバッファ層3は、MOCVD(Metal Organic Chemical Vapor Deposition)法等により、Ga基板2上にAlN結晶をエピタキシャル成長させることにより形成される。AlN結晶の成長温度は、350〜600℃であり、特に、380〜500℃であることが好ましい。
AlNバッファ層3の厚さは、1〜5nm(1nm以上、5nm以下)であり、より好ましくは2〜3nmである。厚さが1nm未満の場合は、窒化物半導体層4を構成するGaN結晶等の窒化物半導体結晶は六角ヒロック状に成長し、表面が鏡面にならない。また、厚さが5nmを超える場合は、半導体積層体1の厚さ方向の電気抵抗が大きくなる。厚さが2〜3nmである場合、半導体積層体1の厚さ方向の電気抵抗が低く、かつAlNバッファ層3上に成長する窒化物半導体結晶の表面が比較的容易に鏡面になる。
また、AlNバッファ層3の厚さが薄いほど、窒化物半導体層4の結晶品質が向上する。例えば、AlNバッファ層3の厚さは、1〜5nmである場合には、十分な結晶品質の窒化物半導体層4を形成することができる。
窒化物半導体層4は、MOCVD法等により、AlNバッファ層3上にGaN結晶等の窒化物半導体結晶をSi等の導電型不純物を添加しつつエピタキシャル成長させることにより形成される。窒化物半導体結晶としてGaN結晶を用いる場合、その成長温度は、例えば、800〜1100℃である。窒化物半導体層4の厚さは、例えば、2μmである。窒化物半導体層4のSi濃度は、例えば、2×1018/cmである。
また、図1Bに示されるように、半導体積層体1の窒化物半導体層4は、AlNバッファ層3側の表面近傍にSi高濃度領域4aを含んでもよい。Si高濃度領域4aが窒化物半導体層4中に形成されることにより、半導体積層体1の厚さ方向の電気抵抗をより低減することができる。
Si高濃度領域4aは、AlNバッファ層3上での窒化物半導体結晶の成長の初期段階において、Siの添加量を大きくすることにより形成される。
Si高濃度領域4aのSi濃度は、その他の領域4bのSi濃度よりも高い。Si高濃度領域4aのSi濃度は、5×1018/cm以上であり、特に、1×1019/cm以上であることが好ましい。
また、半導体積層体1の厚さ方向の電気抵抗をより低減するために、Si高濃度領域4aの厚さは、2nm以上であることが好ましい。
〔第2の実施の形態〕
第2の実施の形態として、第1の実施の形態の半導体積層体1を含む縦型FET(Field effect transistor)について述べる。
図2は、第2の実施の形態に係る半導体素子である縦型FETの断面図である。縦型FET10は、Ga基板2、AlNバッファ層3、及び窒化物半導体層であるn−GaN層15を含む半導体積層体1と、n−GaN層15の表面(図2における上側の面)上に形成されたGaN系縦型FET14と、GaN系縦型FET14上に形成されたゲート電極11及びソース電極12と、Ga基板2の表面(図2における下側の面)上に形成されたドレイン電極13と、を含む。
なお、縦型FET10は、半導体積層体1を用いて形成することのできる縦型FETの一例である。
〔第3の実施の形態〕
第3の実施の形態として、第1の実施の形態の半導体積層体1を含むMIS(Metal Insulator Semiconductor)ゲート構造の縦型FETについて述べる。
図3は、第3の実施の形態に係る半導体素子である縦型FETの断面図である。縦型FET20は、Ga基板2、AlNバッファ層3、及び窒化物半導体層4を含む半導体積層体1と、窒化物半導体層4中にp型不純物を導入することにより形成されたp領域25と、窒化物半導体層4の表面(図3における上側の面)上に形成されたAl0.2Ga0.8N層26と、Al0.2Ga0.8N層26中にSi等のn型不純物を導入することにより形成されたn領域27と、Al0.2Ga0.8N層26上にゲート絶縁膜24を介して形成されたゲート電極21と、n領域27及びp領域25に接続されたソース電極22と、Ga基板2の表面(図3における下側の面)上に形成されたドレイン電極23と、を含む。
ここで、例えば、窒化物半導体層4の厚さは6μmであり、Si濃度は1×1018/cmである。また、例えば、p領域25の厚さは1μmであり、p型不純物の濃度は1×1018/cmである。Al0.2Ga0.8N層26は不純物を含まない。ソース電極22及びドレイン電極23は、例えば、Ti膜とAl膜の積層体からなる。ゲート電極21及びゲート絶縁膜24は、例えば、それぞれAl及びSiOからなる。
なお、縦型FET20は、半導体積層体1を用いて形成することのできるMISゲート構造の縦型FETの一例である。
〔第4の実施の形態〕
第4の実施の形態として、第1の実施の形態の半導体積層体1を含むショットキーゲート構造の縦型FETについて述べる。
図4は、第4の実施の形態に係る半導体素子である縦型FETの断面図である。縦型FET30は、Ga基板2、AlNバッファ層3、及び窒化物半導体層4を含む半導体積層体1と、窒化物半導体層4の表面(図4における上側の面)上に積層されたp−GaN層34、n−GaN層35、GaN層36、及びAl0.2Ga0.8N層37と、Al0.2Ga0.8N層37上に形成されたゲート電極31と、p−GaN層34、n−GaN層35、GaN層36、及びAl0.2Ga0.8N層37に接続されたソース電極32と、Ga基板2の表面(図4における下側の面)上に形成されたドレイン電極33と、を含む。
ここで、例えば、窒化物半導体層4の厚さは6μmであり、Si濃度は1×1016/cmである。また、例えば、p−GaN層34の厚さは1μmであり、p型不純物の濃度は1×1018/cmである。また、例えば、n−GaN層35の厚さは200nmであり、n型不純物の濃度は1×1018/cmである。GaN層36は不純物を含まず、厚さは、例えば、100nmである。Al0.2Ga0.8N層37は不純物を含まず、厚さは、例えば、30nmである。ソース電極32及びドレイン電極33は、例えば、Ti膜とAl膜の積層体からなる。ゲート電極31は、例えば、Ni膜とAu膜の積層体からなる。
なお、縦型FET30は、半導体積層体1を用いて形成することのできるショットキーゲート構造の縦型FETの一例である。
〔第5の実施の形態〕
第5の実施の形態として、第1の実施の形態の半導体積層体1を含む他のショットキーゲート構造の縦型FETについて述べる。
図5は、第5の実施の形態に係る半導体素子である縦型FETの断面図である。縦型FET40は、Ga基板2、AlNバッファ層3、及び窒化物半導体層4を含む半導体積層体1と、窒化物半導体層4の表面(図5における上側の面)上に形成されたn−GaN層44と、n−GaN層44の平坦部上に形成されたゲート電極41と、n−GaN層44の凸部上にn−InAlGaNコンタクト層45を介して形成されたソース電極42と、Ga基板2の表面(図5における下側の面)上に形成されたドレイン電極43と、を含む。
ここで、例えば、窒化物半導体層4の厚さは6μmであり、Si濃度は1×1018/cmである。また、例えば、n−GaN層44の平坦部の厚さは3μmであり、n型不純物の濃度は1×1016/cmである。ソース電極42は、例えば、WSiからなる。ドレイン電極43は、例えば、Ti膜とAl膜の積層体からなる。ゲート電極41は、例えば、PdSiからなる。
なお、縦型FET40は、半導体積層体1を用いて形成することのできるショットキーゲート構造の縦型FETの一例である。
〔第6の実施の形態〕
第6の実施の形態として、第1の実施の形態の半導体積層体1を含むヘテロ接合バイポーラトランジスタ(HBT)について述べる。
図6は、第6の実施の形態に係る半導体素子であるHBTの断面図である。HBT50は、Ga基板2、AlNバッファ層3、及び窒化物半導体層4を含む半導体積層体1と、窒化物半導体層4の表面(図6における上側の面)上に積層されたn−GaN層54及びp−GaN層55と、p−GaN層55上に積層されたn−Al0.1Ga0.9N層56及びn−GaN層57と、p−GaN層55上に形成されたベース電極51と、n−GaN層57上に形成されたエミッタ電極52と、Ga基板2の表面(図6における下側の面)上に形成されたコレクタ電極53と、を含む。
ここで、例えば、窒化物半導体層4の厚さは4μmであり、Si濃度は1×1018/cmである。また、例えば、n−GaN層54の厚さは2μmであり、n型不純物の濃度は1×1016/cmである。また、例えば、p−GaN層55の厚さは100nmであり、p型不純物の濃度は1×1018/cmである。また、例えば、n−Al0.1Ga0.9N層56の厚さは500nmであり、n型不純物の濃度は1×1018/cmである。また、例えば、n−GaN層57の厚さは1μmであり、n型不純物の濃度は1×1018/cmである。エミッタ電極52は、例えば、Ti膜とAl膜の積層体からなる。コレクタ電極53は、例えば、Ti膜とAu膜の積層体からなる。ベース電極51は、例えば、Ni膜とAu膜の積層体からなる。
なお、HBT50は、半導体積層体1を用いて形成することのできるヘテロ接合バイポーラトランジスタの一例である。
〔第7の実施の形態〕
第7の実施の形態として、第1の実施の形態の半導体積層体1を含むショットキーバリアダイオード(SBD)について述べる。
図7は、第7の実施の形態に係る半導体素子であるSBDの断面図である。SBD60は、Ga基板2、AlNバッファ層3、及び窒化物半導体層4を含む半導体積層体1と、窒化物半導体層4の表面(図7における上側の面)上に形成されたn−GaN層63と、n−GaN層63上に形成されたアノード電極61と、Ga基板2の表面(図7における下側の面)上に形成されたカソード電極62と、を含む。
ここで、例えば、窒化物半導体層4の厚さは6μmであり、Si濃度は1×1018/cmである。また、例えば、n−GaN層63の厚さは7μmであり、n型不純物の濃度は1×1016/cmである。アノード電極61は、例えば、Auからなる。カソード電極62は、例えば、Ti膜とAu膜の積層体からなる。
なお、SBD60は、半導体積層体1を用いて形成することのできるショットキーバリアダイオードの一例である。
〔第8の実施の形態〕
第8の実施の形態として、第1の実施の形態の半導体積層体1を含む発光ダイオード(LED)について述べる。
図8は、第8の実施の形態に係る半導体素子であるLEDの断面図である。LED70は、Ga基板2、AlNバッファ層3、及び窒化物半導体層4を含む半導体積層体1と、窒化物半導体層4の表面(図8における上側の面)上に積層された発光層73、p型クラッド層74、及びp型コンタクト層75と、p型コンタクト層75上に形成されたp電極71と、Ga基板2の表面(図8における下側の面)上に形成されたn電極72と、を含む。
ここで、例えば、窒化物半導体層4の厚さは5μmであり、Si濃度は1×1018/cmである。窒化物半導体層4は、n型クラッド層として働く。また、例えば、発光層73は、厚さ8nmのGaN結晶と厚さ2nmのInGaN結晶からなる多重量子井戸構造を3ペア含む。また、例えば、p型クラッド層74はMg濃度が5.0×1019/cmのGaN結晶からなり、厚さは150nmである。また、例えば、p型コンタクト層75はMg濃度が1.5×1020/cmのGaN結晶からなり、厚さが10nmである。
なお、LED70は、半導体積層体1を用いて形成することのできる発光ダイオードの一例である。
(実施の形態の効果)
第1の実施の形態によれば、酸素が六角格子配置された面、すなわち、(101)、(−201)、(301)、(3−10)のいずれかの面を主面とするGa基板2上にAlN結晶をエピタキシャル成長させてAlNバッファ層3を形成することにより、AlNバッファ層3が薄い場合であっても、表面が鏡面であるGaN結晶等の窒化物半導体結晶をエピタキシャル成長させ、表面が鏡面である窒化物半導体層4を形成することができる。AlNバッファ層3を薄くすることにより、半導体積層体1の厚さ方向の電気抵抗を大きく低減することができる。
また、Si濃度が5×1018/cm以上であるSi高濃度領域4aを窒化物半導体層4中に形成することにより、半導体積層体1の厚さ方向の電気抵抗をより低減することができる。これは、Si濃度の高いSi高濃度領域4aを形成することにより、電子がヘテロ界面の電位障壁をトンネルし、電流が流れやすくなることによると考えられる。
また、Si高濃度領域4aの厚さを2nm以上とすることにより、半導体積層体の厚さ方向の電気抵抗をより低減できる。
また、第2〜8の実施の形態によれば、半導体積層体1を含み、通電方向が半導体積層体1の厚さ方向の縦型の半導体素子を形成することにより、高性能の縦型半導体素子を得ることができる。
以下の実施例1、2に示すように、本実施の形態に係る半導体積層体1の評価を行った。
実施例1においては、AlNバッファ層3の厚さが0.5〜32nmの範囲内で異なる複数の半導体積層体1を形成し、AlNバッファ層3の厚さと半導体積層体1の厚さ方向の電気抵抗の関係を調べた。各半導体積層体1の形成工程は次の通りである。
まず、主面が(101)であるGa基板2を有機洗浄及び酸洗浄した後、MOCVD装置の中に設置した。次に、窒素希釈したアンモニア(NH)雰囲気中で基板温度を550℃にして表面を窒化した。
その後、基板温度を450℃にしてトリメチルアルミニウム(TMA)とNHを炉内に流してAlN結晶を成長させ、低温AlNバッファ層であるAlNバッファ層3を形成した。
基板温度を1050℃まで上昇させた後に、炉内雰囲気を水素に切り替えて、トリメチルガリウム(TMG)とNHとモノシラン(MtSiH)を炉内に流し、Si濃度が2.0×1018/cmであるGaN結晶を成長させ、厚さ2μmの窒化物半導体層4を形成した。
そして、上記の工程により製造したGa基板2及び窒化物半導体層4の表面上に各々電極を形成した。そして、電極間に電圧を印加し、電流密度が220A/cmであるときの電圧降下を測定した。
図9は、AlNバッファ層の厚さと電流密度が220A/cmであるときの電圧降下との関係を表すグラフである。図9に示されるように、AlNバッファ層3の厚さが小さいほど電圧降下が小さい、すなわち半導体積層体1の厚さ方向の電気抵抗が低い。特に、AlNバッファ層3の厚さが4nm以下であるときには、電圧降下が0.5Vと非常に小さい。例えば、電圧降下が0.6V以下である場合に、半導体積層体1を用いて高性能な半導体素子を製造することができる。
また、上記の工程により製造したGaN結晶からなる窒化物半導体層4の結晶品質をエックス線回折装置を用いて評価した。窒化物半導体層4を構成するGaN結晶の(002)面及び(101)面に対して測定を行った。
図10は、AlNバッファ層の厚さとエックス線回折のロッキングカーブの半値幅との関係を表すグラフである。図10は、(002)面及び(101)面のいずれについての測定結果においても、AlNバッファ層3の厚さが小さいほど半値幅が小さく、結晶品質が高いことを示している。
実施例2においては、第8の実施の形態のLED70を形成し、順方向の電圧降下Vを測定した。
まず、Siを添加したn型のβ−Ga基板をGa基板2として用意した。ここで、β−Ga基板の厚さは400μmであり、主面は(101)である。
次に、β−Ga基板上に、MOCVD装置を用いて成長温度450℃でAlN結晶を2nm成長させてAlNバッファ層3を形成した。次に、Si濃度1.0×1018/cmのGaN結晶を5μm成長させてn型クラッド層としての窒化物半導体層4を形成した。
次に、成長温度750℃で厚さ8nmのGaN結晶と厚さ2nmのInGaN結晶からなる多重量子井戸構造を3ペア形成し、さらにGaN結晶を10nm成長させて発光層73を形成した。
次に、成長温度1000℃でMg濃度が5.0×1019/cmのGaN結晶を150nm成長させ、p型クラッド層74を形成した。次に、成長温度1000℃でMg濃度が1.5×1020/cmのGaN結晶を10nm成長させ、p型コンタクト層75を形成した。
以上の工程において、Ga原料としてTMG(トリメチルガリウム)、In原料としてTMI(トリメチルインジウム)、Si原料としてSiHCH(モノメチルシラン)ガス、Mg原料としてCp2Mg(シクロペンタジエニルマグネシウム)、N原料としてNH(アンモニア)ガスを用いた。
上記のようにして作製したLEDエピタキシャルウエハ表面を、ICP−RIE装置を用いてp型コンタクト層75側から発光層73より深い位置までエッチングし、メサ形状を形成した。次に、スパッタ装置を用いてSiO膜を発光層73の側面に形成した。更に、蒸着装置を用いてp型コンタクト層75上及びGa基板2上にそれぞれオーミック接合する電極を形成し、光取り出し面がGa基板2側にあるLED70を得た。
また、比較例として、AlNバッファ層3の厚さが20nmあるLEDを形成した。
その後、LED70及び比較例のLEDをキャンタイプのステムにAgペーストを用いてそれぞれ実装し、20mAの電流Iが流れるときの電圧降下Vを測定した。その結果、比較例の従来型のLEDの電圧降下Vが4.32Vであったのに対して、LED70の電圧降下Vは3.12Vであり、発光素子として実用可能なレベルの電圧降下Vを示すことが確認された。
以上、本発明の実施の形態及び実施例を説明したが、上記に記載した実施の形態及び実施例は特許請求の範囲に係る発明を限定するものではない。また、実施の形態及び実施例の中で説明した特徴の組合せの全てが発明の課題を解決するための手段に必須であるとは限らない点に留意すべきである。
1…半導体積層体、2…Ga基板、3…AlNバッファ層、4…窒化物半導体層、4a…Si高濃度領域、4b…領域、10、20、30、40…縦型FET、50…HBT、60…SBT、70…LED

Claims (12)

  1. 酸素が六角格子配置された(101)、(−201)、(301)、(3−10)のいずれかの面を主面とするGa基板と、
    前記Ga基板上に形成された所定の厚さのAlNバッファ層と、
    前記AlNバッファ層上の窒化物半導体層と、
    を含む半導体積層体。
  2. 前記Ga基板の前記主面は、(101)である、
    請求項1に記載の半導体積層体。
  3. 前記AlNバッファ層の前記所定の厚さは10nm以下である、
    請求項1〜2のいずれか1つに記載の半導体積層体。
  4. 前記AlNバッファ層の前記所定の厚さは1nm以上である、
    請求項3に記載の半導体積層体。
  5. 前記窒化物半導体層はGaN層である、
    請求項1に記載の半導体積層体。
  6. 厚さ方向の電圧降下が0.6V以下である、
    請求項1に記載の半導体積層体。
  7. 前記窒化物半導体層は、前記AlNバッファ層側の一部の領域にSi濃度が5×1018/cm以上であるSi高濃度領域を有する、
    請求項1に記載の半導体積層体。
  8. 前記Si高濃度領域の厚さが2nm以上である、
    請求項7に記載の半導体積層体。
  9. 酸素が六角格子配置された(101)、(−201)、(301)、(3−10)のいずれかの面を主面とするGa基板と、
    前記Ga基板上に形成された所定の厚さのAlNバッファ層と、
    前記AlNバッファ層上の窒化物半導体層と、を含む半導体積層体を含み、
    前記半導体積層体の厚さ方向に通電する、
    半導体素子。
  10. 酸素が六角格子配置された(101)、(−201)、(301)、(3−10)のいずれかの面を主面とするGa基板上に、500℃以下の温度条件でAlN結晶をエピタキシャル成長させて所定の厚さのAlNバッファ層を形成する工程と、
    前記AlNバッファ層上に窒化物半導体結晶を成長させて窒化物半導体層を形成する工程と、
    を含む半導体積層体の製造方法。
  11. 前記AlNバッファ層は10nm以下の厚さに形成される、
    請求項10に記載の半導体積層体の製造方法。
  12. 前記窒化物半導体層はGaN層である、
    請求項10又は11に記載の半導体積層体の製造方法。
JP2014114754A 2011-04-08 2014-06-03 半導体積層体及びその製造方法、並びに半導体素子 Pending JP2014199935A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014114754A JP2014199935A (ja) 2011-04-08 2014-06-03 半導体積層体及びその製造方法、並びに半導体素子

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011086805 2011-04-08
JP2011086805 2011-04-08
JP2014114754A JP2014199935A (ja) 2011-04-08 2014-06-03 半導体積層体及びその製造方法、並びに半導体素子

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2013508883A Division JP5596222B2 (ja) 2011-04-08 2012-04-03 半導体積層体及びその製造方法、並びに半導体素子

Publications (1)

Publication Number Publication Date
JP2014199935A true JP2014199935A (ja) 2014-10-23

Family

ID=46969177

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2013508883A Expired - Fee Related JP5596222B2 (ja) 2011-04-08 2012-04-03 半導体積層体及びその製造方法、並びに半導体素子
JP2014114754A Pending JP2014199935A (ja) 2011-04-08 2014-06-03 半導体積層体及びその製造方法、並びに半導体素子

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2013508883A Expired - Fee Related JP5596222B2 (ja) 2011-04-08 2012-04-03 半導体積層体及びその製造方法、並びに半導体素子

Country Status (7)

Country Link
US (1) US9153648B2 (ja)
JP (2) JP5596222B2 (ja)
KR (1) KR20140030180A (ja)
CN (1) CN103503148A (ja)
DE (1) DE112012001618T5 (ja)
TW (1) TW201248921A (ja)
WO (1) WO2012137781A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9520527B1 (en) 2015-06-29 2016-12-13 Riken Nitride semiconductor template and ultraviolet LED
WO2017150161A1 (ja) * 2016-03-02 2017-09-08 株式会社タムラ製作所 窒化物半導体テンプレート及びその製造方法、並びに紫外線led
WO2022202747A1 (ja) 2021-03-24 2022-09-29 アダマンド並木精密宝石株式会社 Ga2O3系単結晶基板並びにGa2O3系単結晶基板の製造方法

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013035472A1 (ja) 2011-09-08 2013-03-14 株式会社タムラ製作所 エピタキシャル成長用基板及び結晶積層構造体
JP5612216B2 (ja) * 2011-09-08 2014-10-22 株式会社タムラ製作所 結晶積層構造体及びその製造方法
JP5865271B2 (ja) * 2013-01-11 2016-02-17 株式会社タムラ製作所 結晶積層構造体及び発光素子
JP5749758B2 (ja) * 2013-03-29 2015-07-15 株式会社タムラ製作所 結晶積層構造体及びその製造方法、並びに半導体素子
WO2016132681A1 (ja) * 2015-02-18 2016-08-25 出光興産株式会社 積層体及び積層体の製造方法
JP6195125B2 (ja) * 2015-02-25 2017-09-13 株式会社タムラ製作所 窒化物半導体テンプレート及びその製造方法
CN104988579A (zh) * 2015-07-08 2015-10-21 西安电子科技大学 基于蓝宝石衬底的氧化镓薄膜及其生长方法
CN104962858A (zh) * 2015-07-08 2015-10-07 西安电子科技大学 基于GaAs衬底的氧化镓薄膜及其生长方法
US10731274B2 (en) 2016-06-24 2020-08-04 Stanley Electric Co., Ltd. Group III nitride laminate and vertical semiconductor device having the laminate

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004056098A (ja) * 2002-05-31 2004-02-19 Koha Co Ltd 発光素子およびその製造方法
JP2010192770A (ja) * 2009-02-19 2010-09-02 Sumitomo Electric Ind Ltd エピタキシャルウエハを形成する方法、及び半導体素子を作製する方法
JP2011061086A (ja) * 2009-09-11 2011-03-24 Sumitomo Electric Ind Ltd 窒化物系半導体素子、及び窒化物系半導体素子を作製する方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6690700B2 (en) * 1998-10-16 2004-02-10 Agilent Technologies, Inc. Nitride semiconductor device
JP4831940B2 (ja) * 2004-05-24 2011-12-07 株式会社光波 半導体素子の製造方法
JP5159040B2 (ja) * 2005-03-31 2013-03-06 株式会社光波 低温成長バッファ層の形成方法および発光素子の製造方法
US20070134833A1 (en) * 2005-12-14 2007-06-14 Toyoda Gosei Co., Ltd. Semiconductor element and method of making same
JP2008156141A (ja) * 2006-12-21 2008-07-10 Koha Co Ltd 半導体基板及びその製造方法
TW200908393A (en) * 2007-06-15 2009-02-16 Rohm Co Ltd Nitride semiconductor light emitting element and method for manufacturing nitride semiconductor
JP5529420B2 (ja) 2009-02-09 2014-06-25 住友電気工業株式会社 エピタキシャルウエハ、窒化ガリウム系半導体デバイスを作製する方法、窒化ガリウム系半導体デバイス、及び酸化ガリウムウエハ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004056098A (ja) * 2002-05-31 2004-02-19 Koha Co Ltd 発光素子およびその製造方法
JP2010192770A (ja) * 2009-02-19 2010-09-02 Sumitomo Electric Ind Ltd エピタキシャルウエハを形成する方法、及び半導体素子を作製する方法
JP2011061086A (ja) * 2009-09-11 2011-03-24 Sumitomo Electric Ind Ltd 窒化物系半導体素子、及び窒化物系半導体素子を作製する方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9520527B1 (en) 2015-06-29 2016-12-13 Riken Nitride semiconductor template and ultraviolet LED
KR20170002276A (ko) 2015-06-29 2017-01-06 가부시키가이샤 다무라 세이사쿠쇼 질화물 반도체 템플릿 및 자외선 led
WO2017150161A1 (ja) * 2016-03-02 2017-09-08 株式会社タムラ製作所 窒化物半導体テンプレート及びその製造方法、並びに紫外線led
WO2022202747A1 (ja) 2021-03-24 2022-09-29 アダマンド並木精密宝石株式会社 Ga2O3系単結晶基板並びにGa2O3系単結晶基板の製造方法

Also Published As

Publication number Publication date
US20140048823A1 (en) 2014-02-20
WO2012137781A1 (ja) 2012-10-11
TW201248921A (en) 2012-12-01
DE112012001618T5 (de) 2014-03-27
KR20140030180A (ko) 2014-03-11
JPWO2012137781A1 (ja) 2014-07-28
JP5596222B2 (ja) 2014-09-24
US9153648B2 (en) 2015-10-06
CN103503148A (zh) 2014-01-08

Similar Documents

Publication Publication Date Title
JP5596222B2 (ja) 半導体積層体及びその製造方法、並びに半導体素子
JP5099008B2 (ja) SiC基板を用いた化合物半導体装置とその製造方法
CN104919604B (zh) 氮化物半导体发光元件
CN105428482B (zh) 一种led外延结构及制作方法
JPWO2017057149A1 (ja) 窒化物半導体発光素子
US20150084163A1 (en) Epitaxial substrate, semiconductor device, and method for manufacturing semiconductor device
CN108807620A (zh) 一种发光二极管外延片及其制备方法
JP4725763B2 (ja) 半導体素子形成用板状基体の製造方法
US9305773B2 (en) Semiconductor device, nitride semiconductor wafer, and method for forming nitride semiconductor layer
JP5460751B2 (ja) 半導体装置
JP5934575B2 (ja) 窒化物半導体装置の製造方法
WO2012137783A1 (ja) 半導体積層体及びその製造方法、並びに半導体素子
JP2009076864A (ja) 窒化物系発光素子
JP2008227039A (ja) 半導体装置
WO2020052558A1 (zh) 发光二极管的半导体芯片及其量子阱层和制造方法
US9680055B2 (en) Hetero-substrate, nitride-based semiconductor light emitting device, and method for manufacturing the same
WO2016002801A1 (ja) 半導体積層構造体及び半導体素子
JP5059205B2 (ja) ウェーハ及び結晶成長方法
JP2018022814A (ja) 窒化物半導体素子及びその製造方法
JP2003060229A (ja) 半導体発光素子及びその製造方法
JP2003115606A (ja) 半導体発光素子
TW201305398A (zh) 以iii族氮化物為基礎的多層堆疊結構、帶有該多層堆疊結構的部件以及該多層堆疊結構的製造方法
KR100974924B1 (ko) 질화물계 발광소자
KR20120128088A (ko) 질화물 반도체 소자, 질화물 반도체 웨이퍼 및 질화물 반도체층의 제조 방법
US20150069322A1 (en) Semipolar emitter

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150330

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160114

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160115

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20160809