JP2014103370A - アレイ型積層セラミック電子部品、その回路基板実装構造及び製造方法 - Google Patents

アレイ型積層セラミック電子部品、その回路基板実装構造及び製造方法 Download PDF

Info

Publication number
JP2014103370A
JP2014103370A JP2013012957A JP2013012957A JP2014103370A JP 2014103370 A JP2014103370 A JP 2014103370A JP 2013012957 A JP2013012957 A JP 2013012957A JP 2013012957 A JP2013012957 A JP 2013012957A JP 2014103370 A JP2014103370 A JP 2014103370A
Authority
JP
Japan
Prior art keywords
electrodes
array type
internal
multilayer ceramic
type multilayer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
JP2013012957A
Other languages
English (en)
Inventor
Joon Hwan Kwag
クァグ・ジュン・ファン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electro Mechanics Co Ltd
Original Assignee
Samsung Electro Mechanics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electro Mechanics Co Ltd filed Critical Samsung Electro Mechanics Co Ltd
Publication of JP2014103370A publication Critical patent/JP2014103370A/ja
Abandoned legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/012Form of non-self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10015Non-printed capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3436Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3442Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Ceramic Capacitors (AREA)

Abstract


【課題】本発明は、アレイ型積層セラミック電子部品、その回路基板実装構造及び製造方法に関する。
【解決手段】本発明は、複数の誘電体層が積層されるセラミック素体と、上記セラミック素体の一面及び上記一面と相対する他面において長さ方向に離隔形成される複数の第1及び第2外部電極と、上記セラミック素体の内部において対向するように形成され、上記第1及び第2外部電極と接続される複数の第1及び第2内部電極を有する複数の内部電極積層部と、を含み、上記内部電極積層部のうち一部は、積層された第1及び第2内部電極の積層数が他の内部電極積層部と異なるように構成されるアレイ型積層セラミック電子部品を提供する。
【選択図】図2

Description

本発明は、アレイ型積層セラミック電子部品、その回路基板実装及び製造方法に関する。
セラミック材料を用いる電子部品としてキャパシタ、インダクタ、圧電素子、バリスタ及びサーミスタなどがある。
上記セラミック電子部品のうち積層セラミックキャパシタ(MLCC、Multi−Layered Ceramic Capacitor)は、小型でありながら、高容量が保障され、実装が容易であるという長所を有する電子部品である。
上記積層セラミックキャパシタは、液晶表示装置(LCD、Liquid Crystal Display)及びプラズマ表示装置パネル(PDP、Plasma Display Panel)などの映像機器、コンピュータ、個人携帯用端末機(PDA、Personal Digital Assistants)及び携帯電話などの多様な電子製品の回路基板に装着されて電気を充填または放電させる重要な役割をするチップ形態のコンデンサである。
このような積層セラミックキャパシタは、複数の誘電体層と内部電極とを交互に積層して積層体を形成した後、上記積層体を焼成し、外部電極を設置して製造される。一般に、上記内部電極の積層数によって製品の容量が決定される。
最近は、電子製品の小型化の傾向に伴い、このような電子製品に用いられる積層セラミックキャパシタにも超小型化及び超高容量化が求められている。
一方、上記積層セラミックキャパシタを印刷回路基板に実装するために、一定の面積が求められる。
また、複数の積層セラミックキャパシタを一つの印刷回路基板に実装する場合、それぞれの積層セラミックキャパシタが正常に動作するためには、一定の空間が確保されなければならない。
しかし、電子製品が薄膜及び小型化される場合、積層セラミックキャパシタを実装することができる空間が限定されて製品設計が困難になることから、静電容量のような特性が異なる複数の積層セラミックキャパシタを同時に実装するにあたり、電子製品のサイズを小型化するのに限界があった。
下記特許文献1及び特許文献2は、アレイ型積層セラミック電子部品に関するが、両方とも内部電極積層部の積層数が異なるように構成することは開示していない。
韓国公開特許第10−2005−0044083号公報 韓国公開特許第10−2009−0056548号公報
当技術分野においては、多様な電気的特性を有する複数の積層セラミック電子部品を一つの基板に実装するとき、実装に必要な面積を最小限にすることで、実装基板のサイズを減らすことができる新たな方案が求められていた。
本発明の一側面は、複数の誘電体層が積層されるセラミック素体と、上記セラミック素体の一面及び上記一面と相対する他面において長さ方向に離隔形成される複数の第1及び第2外部電極と、上記セラミック素体の内部において対向するように形成され、上記第1及び第2外部電極と接続される複数の第1及び第2内部電極を有する複数の内部電極積層部と、を含み、上記内部電極積層部のうち一部は、積層された第1及び第2内部電極の積層数が他の内部電極積層部と異なるように構成されるアレイ型積層セラミック電子部品を提供する。
本発明において、上記全ての内部電極積層部は、第1及び第2内部電極の積層数が異なるように構成されることができる。
本発明において、上記第1及び第2外部電極は、上記第1及び第2内部電極の積層方向に延長されて形成されることができる。
本発明において、上記第1及び第2外部電極は、上記セラミック素体の上面及び下面の一部に延長されて形成されることができる。
本発明において、上記第1及び第2外部電極は、相対するように配置されることができる。
本発明において、上記第1及び第2内部電極は、上記第1及び第2外部電極に対して交互に接続されるようにそれぞれ反対方向に引出されることができる。
本発明において、上記第1及び第2内部電極は、上記誘電体層を介して重畳されて容量形成に寄与する容量部と、上記容量部において上記セラミック素体の一面または他面に延長されて上記第1及び第2外部電極とそれぞれ接続される引出部と、を含むことができる。
本発明の他の側面は、上面において長さ方向に離隔されるように複数の第1及び第2電極パッドを有する印刷回路基板と、上記印刷回路基板上に設置されるアレイ型積層セラミックキャパシタと、を含み、上記アレイ型積層セラミックキャパシタは、複数の誘電体層が積層されるセラミック素体と、上記セラミック素体の一面及び上記一面と相対する他面において長さ方向に離隔形成され、上記複数の第1及び第2電極パッドとそれぞれ連結される複数の第1及び第2外部電極と、上記セラミック素体の内部において対向するように形成され、上記第1及び第2外部電極と接続される複数の第1及び第2内部電極を有する複数の内部電極積層部と、を含み、上記内部電極積層部のうち一部は、積層された第1及び第2内部電極の積層数が他の内部電極積層部と異なるように構成されるアレイ型積層セラミック電子部品の回路基板実装構造を提供する。
本発明のさらに他の側面は、セラミックシート上に上記セラミックシートの一面または上記一面と相対する他面を通じて露出し、長さ方向に離隔して複数の内部電極を形成する段階と、上記複数の内部電極が形成された複数のセラミックシートを積層して長さ方向に離隔された複数の内部電極積層部を有する積層体を形成する段階と、上記積層体を焼成してセラミック素体を形成する段階と、上記セラミック素体の両面に上記それぞれの内部電極積層部の露出した部分を覆うように複数の外部電極を長さ方向に離隔形成する段階と、を含み、上記内部電極を形成する段階は、上記複数の内部電極積層部が異なる内部電極の積層数を有するように上下に位置するセラミックシートに長さ方向に離隔される内部電極の個数を調節して形成するアレイ型積層セラミック電子部品の製造方法を提供する。
本発明によると、上記外部電極を形成する段階において、上記第1及び第2外部電極は、上記セラミック素体の両面に上記第1及び第2内部電極の積層方向に延長して形成することができる。
本発明の一実施形態によると、上記外部電極を形成する段階において、上記第1及び第2外部電極は、上記セラミック素体の上面及び下面の一部に延長して形成することができる。
本発明の一実施形態によると、上記外部電極を形成する段階において、上記第1及び第2外部電極は、上記セラミック素体の両面に相対するように配置することができる。
本発明の一実施形態によると、上記内部電極を形成する段階において、上記第1及び第2内部電極は、上記第1及び第2外部電極に対して交互に接続されるようにそれぞれ反対方向に引出して形成することができる。
本発明の一実施形態によると、一つのセラミック素体に積層数が異なるように構成される複数の内部電極積層部を構成することで、多様な電気的特性を有する複数の積層セラミック電子部品を個別に基板に実装するとき、占められた実装面積を減少させて製品(実装基板)のサイズを減らすことができる。
また、実装作業時において、積層セラミック電子部品のピックアップ回数を減少させることで、製品生産性を向上させることができる効果を有する。
本発明の一実施形態によるアレイ型積層セラミックキャパシタの概略的な構造を示した斜視図である。 図1に示される外部電極を除去した状態のセラミック素体を示した斜視図である。 図1の誘電体層及び内部電極が形成される構造を示すための分解斜視図である。 図1のアレイ型積層セラミックキャパシタが印刷回路基板に実装された形状を示した斜視図である。 図4の平面図である。
以下では、添付の図面を参照し、本発明の好ましい実施形態について説明する。しかし、本発明の実施形態は様々な他の形態に変形されることができ、本発明の範囲は以下で説明する実施形態に限定されない。また、本発明の実施形態は、当該技術分野で平均的な知識を有する者に本発明をより完全に説明するために提供されるものである。なお、図面における要素の形状及び大きさなどはより明確な説明のために誇張されることがある。
本発明は、セラミック電子部品に関するもので、本発明の一実施形態によるセラミック電子部品には、積層セラミックキャパシタ、インダクタ、圧電体素子、バリスタ、チップ抵抗及びサーミスタなどがある。以下では、セラミック電子製品の一例として積層セラミックキャパシタについて説明する。
また、本実施形態では、説明の便宜のためにセラミック素体において第1及び第2外部電極が形成される面を左右両面に設定し、これと垂直に交差する面を左右端面に設定して説明する。
アレイ型積層セラミックキャパシタ
図1から図3を参照すると、本発明の一実施形態によるアレイ型積層セラミックキャパシタ100は、複数の誘電体層111が積層されるセラミック素体110と、セラミック素体110の一面及び上記一面と相対する他面において長さ方向に離隔形成される複数の第1外部電極131、133、135、137及び第2外部電極132、134、136、138と、セラミック素体110の内部において対向するように形成される複数の第1内部電極121、123、125、127及び第2内部電極122、124、126、128を有する複数の内部電極積層部と、を含む。
本実施形態には、四つの内部電極積層部がセラミック素体110の長さ方向に沿って離隔形成されるように示されているが、本発明はこれに限定されず、上記内部電極積層部の個数は、必要に応じて、二つか三つまたは五つ以上に適宜変更することができる。
また、上記複数の内部電極積層部は、積層された第1内部電極121、123、125、127及び第2内部電極122、124、126、128の積層数を他の内部電極積層部と異なるように構成することができる。
本実施形態には、全ての内部電極積層部の内部電極積層数が他の内部電極積層部の内部電極積層数と異なるように構成されているが、本発明がこれに限定されるものではない。上記内部電極積層部の一部は、必要に応じて、その内部電極積層数が同一になるように構成することができる。
セラミック素体110は、複数の誘電体層111を積層した後、焼成して形成されることができる。
このとき、セラミック素体110を形成する複数の誘電体層111は、焼結された状態で、隣接する誘電体層111間の境界が確認できないほど一体化されていることができる。
また、セラミック素体110は、その形状に特に制限されないが、一般的に直方体であることができる。しかし、本発明がこれに限定されるものではない。
また、セラミック素体110は、その寸法に特に制限されないが、例えば、0.6mm×0.3mmのサイズに構成して1.0μF以上の高容量を有するアレイ型積層セラミックキャパシタ100を構成することができる。
誘電体層111は、キャパシタの容量形成に寄与する部分で、1層の厚さをアレイ型積層セラミックキャパシタ100の容量設計によって任意に変更することができる。
このようなセラミック素体110を構成する誘電体層111は、高誘電率を有するセラミック材料、例えば、チタン酸バリウム(BaTiO)系セラミック粉末及びバインダーを含むことができる。
上記チタン酸バリウム(BaTiO)系セラミック粉末は、チタン酸バリウム(BaTiO)にカルシウム(Ca)またはジルコニウム(Zr)などが一部固溶された(Ba1−xCa)TiO、Ba(Ti1−yCa)O、(Ba1−xCa)(Ti1−yZr)OまたはBa(Ti1−yZr)Oなどであることができるが、本発明がこれに限定されるものではない。
また、誘電体層111には、必要に応じて、遷移金属酸化物や炭化物、希土類元素、マグネシウム(Mg)またはアルミニウム(Al)などの多様なセラミック添加物、有機溶剤、可塑剤、結合剤、分散剤などがさらに添加されることができる。
第1内部電極121、123、125、127及び第2内部電極122、124、126、128は、誘電体層111を形成するセラミックシート上に形成されて積層された後、内部電極積層部の内部電極積層数によって一つ以上の誘電体層111を介してセラミック素体110の内部に適宜配列されることができる。
本実施形態では、内部電極積層数が最も多い第1内部電極積層部は、一つの誘電体層111を介して第1及び第2内部電極127、128を交互に一つずつ積層して構成することができる。
また、二番目に内部電極積層数が多い第2内部電極積層部は、最下端に第2内部電極126を形成し、その上に二つの誘電体層111を介して第1内部電極125を形成し、その上に再び二つの誘電体層111を介して第2内部電極126を形成することを繰り返して構成することができる。
なお、三番目に内部電極積層数が多い第3内部電極積層部は、最下端に第2内部電極124を形成し、その上に三つの誘電体層111を介して第1内部電極123を形成し、その上に再び三つの誘電体層111を介して第2内部電極124を形成することを繰り返して構成することができる。
さらに、内部電極積層数が最も少ない第4内部電極積層部は、最下端に第2内部電極122を形成し、その上に四つの誘電体層111を介して第1内部電極121を形成し、その上に再び四つの誘電体層111を介して第2内部電極122を形成することを繰り返して構成することができる。
上記のようにそれぞれの内部電極積層部に形成される内部電極の間に介在する誘電体層111の個数を調節することで、一つのセラミック素体110の内部に含まれる個数が異なる複数の内部電極積層部、即ち、電気的特性及び容量が異なる複数の内部電極積層部を有するアレイ型積層セラミック電子部品100を構成することができる。
上記したそれぞれの第1内部電極121、123、125、127及び第2内部電極122、124、126、128は、誘電体層111の一面に所定の厚さで導電性ペーストを印刷して形成されることができる。
このとき、上記導電性ペーストの印刷方法としては、スクリーン印刷法またはグラビア印刷法などを用いることができるが、本発明がこれに限定されるものではない。
また、第1内部電極121、123、125、127及び第2内部電極122、124、126、128は、異なる極性を有する一対の電極で、誘電体層111の積層方向に沿って対向するように配置されることができる。
なお、第1内部電極121、123、125、127及び第2内部電極122、124、126、128は、第1外部電極131、133、135、137及び第2外部電極132、134、136、138に対して交互に接続されるようにそれぞれ反対方向に引出されることができ、その間に配置される一つ以上の誘電体層111によって電気的に絶縁されることができる。
さらに、第1内部電極121、123、125、127及び第2内部電極122、124、126、128は、誘電体層111を介して厚さ方向に重畳されて容量形成に寄与する容量部と、上記容量部から延長されて隣接する内部電極と重畳しないように形成される引出部121a、123a、125a、127a、122a、124a、126a、128aと、を含むことができる。
このとき、引出部121a、123a、125a、127a、122a、124a、126a、128aは、静電容量の形成に寄与せず、セラミック素体110の一面または他面に露出して第1外部電極131、133、135、137及び第2外部電極132、134、136、138と接触されて電気的に連結される役割を行うことができる。
本実施形態では、第1内部電極121、123、125、127及び第2内部電極122、124、126、128の引出部121a、123a、125a、127a、122a、124a、126a、128aがセラミック素体110の両面を通じて交互に露出することができる。
このようにセラミック素体110の両面を通じて露出する第1内部電極121、123、125、127及び第2内部電極122、124、126、128の引出部121a、123a、125a、127a、122a、124a、126a、128aは、第1外部電極131、133、135、137及び第2外部電極132、134、136、138と接触することができる。
従って、第1外部電極131、133、135、137及び第2外部電極132、134、136、138に所定の電圧が印加されると、対向する第1内部電極121、123、125、127と第2内部電極122、124、126、128との間に電荷が蓄積される。
このとき、アレイ型積層セラミックキャパシタ100の静電容量は、内部電極積層部ごとに異なり、それぞれの内部電極積層部の静電容量は、積層される第1内部電極121、123、125、127及び第2内部電極122、124、126、128の容量部面積に比例する。
第1外部電極131、133、135、137及び第2外部電極132、134、136、138は、導電性金属を含む導電性ペーストによって形成されることができる。
上記導電性金属は、ニッケル(Ni)、銅(Cu)、パラジウム(Pd)、金(Au)またはこれらの合金であることができるが、本発明がこれに限定されるものではない。
このとき、それぞれの第1外部電極131、133、135、137及び第2外部電極132、134、136、138は、セラミック素体110の一面及び他面において内部電極の積層方向に延長されて形成されることができる。
また、それぞれの第1外部電極131、133、135、137及び第2外部電極132、134、136、138は、セラミック素体110の上面及び下面の一部に延長されて「逆コの字」の形状を有するように形成されることができる。
このとき、第1外部電極131、133、135、137及び第2外部電極132、134、136、138は、一対ずつ相対するように配置されることができる。
以下では、本発明の一実施形態によるアレイ型積層セラミックキャパシタ100の製造方法について説明する。
まず、複数のセラミックシートを用意する。
上記セラミックシートは、セラミック素体110の誘電体層111を形成するためのもので、セラミック粉末、バインダー及び溶剤を混合してスラリーを製造し、上記スラリーをドクターブレードなどの工法を通じて数μmの厚さを有するシート(sheet)状に製作することができる。
上記セラミック粉末は、チタン酸バリウム(BaTiO)系物質を含むことができる。
しかし、本発明はこれに限定されず、チタン酸バリウム(BaTiO)にカルシウム(Ca)、ジルコニウム(Zr)などが一部固溶された(Ba1−xCa)TiO、Ba(Ti1−yCa)O、(Ba1−xCa)(Ti1−yZr)OまたはBa(Ti1−yZr)Oなどを含むことができる。
また、このようなセラミック粉末物質にセラミック添加剤、有機溶剤、可塑剤、結合剤及び分散剤を配合し、バスケットミル(basket mill)を用いてスラリーを製造することができる。
次に、それぞれのセラミックシートの一面に所定の厚さ、例えば、0.1〜2.0μmの厚さで導電性ペーストを印刷して複数個の第1内部電極121、123、125、127及び第2内部電極122、124、126、128をセラミックシートの長さ方向に沿って離隔形成する。
このとき、第1内部電極121、123、125、127は、セラミックシートの一面を通じて露出するように形成され、第2内部電極122、124、126、128は、第1内部電極121、123、125、127とは反対方向にセラミックシートの一面と相対する他面を通じて露出するように形成されることができる。
即ち、第1内部電極121、123、125、127及び第2内部電極122、124、126、128は、第1外部電極131、133、135、137及び第2外部電極132、134、136、138に対して交互に接続されるようにそれぞれ反対方向に引出されて形成されることができる。
このとき、第1内部電極121、123、125、127及び第2内部電極122、124、126、128は、後述するそれぞれの内部電極積層部が異なる内部電極の個数を有するように上下に位置するセラミックシートにおいて長さ方向に離隔される内部電極の個数を調節することで形成される。
上記導電性ペーストの印刷方法としては、スクリーン印刷法またはグラビア印刷法などを用いることができ、上記導電性ペーストは、金属粉末、セラミック粉末及びシリカ(SiO)粉末などを含むことができる。
また、上記金属粉末は、銀(Ag)、鉛(Pb)、白金などの貴金属材料及びニッケル(Ni)、マンガン(Mn)、クロム(Cr)、コバルト(Co)、アルミニウム(Al)及び銅(Cu)のうち少なくとも一つまたはこれらの合金を用いることができる。
続いて、内部電極が形成された複数のセラミックシートを積層し、積層方向から加圧して積層されたセラミックシートと第1内部電極121、123、125、127及び第2内部電極122、124、126、128とを圧搾させて長さ方向に離隔された複数の内部電極積層部を有する積層体を形成する。
その後、上記積層体をそれぞれのアレイ型積層セラミックキャパシタに対応する領域ごとに切断してチップ化する。
このとき、第1内部電極121、123、125、127及び第2内部電極122、124、126、128の一端が上記積層体の両面を通じて交互に露出するように切断することができる。
次いで、切断されたチップを高温で可塑及び焼成してから研磨して複数の第1内部電極121、123、125、127及び第2内部電極122、124、126、128を有するセラミック素体110を完成する。
次に、セラミック素体110の両面における上記それぞれの内部電極積層部の露出した部分を覆って第1内部電極121、123、125、127及び第2内部電極122、124、126、128とそれぞれ電気的に連結されるように第1外部電極131、133、135、137及び第2外部電極132、134、136、138を形成する。
このとき、第1外部電極131、133、135、137及び第2外部電極132、134、136、138は、セラミック素体110の両面に相対するように配置して内部電極の積層方向にそれぞれ延長して形成することができる。
また、第1外部電極131、133、135、137及び第2外部電極132、134、136、138は、その両端をセラミック素体110の上面及び下面の一部に延長して「逆コの字」の形状を有するように形成することができる。
積層セラミックキャパシタの回路基板実装構造
図4及び図5を参照すると、本実施形態によるアレイ型積層セラミックキャパシタ100の実装基板200は、アレイ型積層セラミックキャパシタ100が水平に実装される印刷回路基板210と、印刷回路基板210の上面において長さ方向に沿って離隔形成される複数の第1及び第2電極パッド221、222と、を含む。
このとき、アレイ型積層セラミックキャパシタ100は、第1外部電極131、133、135、137及び第2外部電極132、134、136、138がそれぞれ対応する第1及び第2電極パッド221、222上に接触されるように位置した状態で、はんだ付け(図示せず)によって印刷回路基板210と電気的に連結されることができる。
上記の通り、異なる積層数を有する内部電極積層部が含まれるアレイ型積層セラミックキャパシタ100を印刷回路基板210に実装すると、それぞれの電気的特性を有する積層セラミックキャパシタを印刷回路基板210上に個別に実装するときに比べて電極パッド221、222間の間隙が短くなる。これにより、積層セラミックキャパシタを基板に実装するとき、占められた面積を減少させることで、製品(実装基板)のサイズを減らすことができる。
また、本実施例のような積層数が異なる四つの内部電極積層部を有するアレイ型積層セラミックキャパシタ100と類似した実装を行うためには、個別の四つの積層セラミックキャパシタをそれぞれピックアップして印刷回路基板210上に付着しなければならないが、本実施形態では、一度のピックアップで実装することができるため、工程を減らして生産性を向上させることができる。
以上、本発明の実施形態について詳細に説明したが、本発明の権利範囲はこれに限定されず、請求の範囲に記載された本発明の技術的思想から外れない範囲内で多様な修正及び変形が可能であるということは、当技術分野の通常の知識を有するものには明らかである。
100 アレイ型積層セラミックキャパシタ
110 セラミック素体
111 誘電体層
121、123、125、127 第1内部電極
122、124、126、128 第2内部電極
131、133、135、137 第1外部電極
132、134、136、138 第2外部電極
200 実装基板
210 印刷回路基板
221、222 第1及び第2電極パッド

Claims (13)

  1. 複数の誘電体層が積層されるセラミック素体と、
    前記セラミック素体の一面及び前記一面と相対する他面において長さ方向に離隔形成される複数の第1及び第2外部電極と、
    前記セラミック素体の内部において対向するように形成され、前記第1及び第2外部電極と接続される複数の第1及び第2内部電極を有する複数の内部電極積層部と、を含み、
    前記内部電極積層部のうち一部は、積層された第1及び第2内部電極の積層数が他の内部電極積層部と異なるように構成される、アレイ型積層セラミック電子部品。
  2. 前記全ての内部電極積層部は、第1及び第2内部電極の積層数が異なるように構成される、請求項1に記載のアレイ型積層セラミック電子部品。
  3. 前記第1及び第2外部電極は、前記第1及び第2内部電極の積層方向に延長されて形成される、請求項1に記載のアレイ型積層セラミック電子部品。
  4. 前記第1及び第2外部電極は、前記セラミック素体の上面及び下面の一部に延長されて形成される、請求項1に記載のアレイ型積層セラミック電子部品。
  5. 前記第1及び第2外部電極は、相対するように配置される、請求項1に記載のアレイ型積層セラミック電子部品。
  6. 前記第1及び第2内部電極は、前記第1及び第2外部電極に対して交互に接続されるようにそれぞれ反対方向に引出される、請求項1に記載のアレイ型積層セラミック電子部品。
  7. 前記第1及び第2内部電極は、前記誘電体層を介して重畳されて容量形成に寄与する容量部と、前記容量部において前記セラミック素体の一面または他面に延長されて前記第1及び第2外部電極とそれぞれ接続される引出部と、を含む、請求項1に記載のアレイ型積層セラミック電子部品。
  8. 上面において長さ方向に離隔されるように複数の第1及び第2電極パッドを有する印刷回路基板と、
    前記印刷回路基板上に設置されるアレイ型積層セラミックキャパシタと、を含み、
    前記アレイ型積層セラミックキャパシタは、複数の誘電体層が積層されるセラミック素体と、前記セラミック素体の一面及び前記一面と相対する他面において長さ方向に離隔形成され、前記複数の第1及び第2電極パッドとそれぞれ連結される複数の第1及び第2外部電極と、前記セラミック素体の内部において対向するように形成され、前記第1及び第2外部電極と接続される複数の第1及び第2内部電極を有する複数の内部電極積層部と、を含み、前記内部電極積層部のうち一部は、積層された第1及び第2内部電極の積層数が他の内部電極積層部と異なるように構成される、アレイ型積層セラミック電子部品の回路基板実装構造。
  9. セラミックシート上に前記セラミックシートの一面または前記一面と相対する他面を通じて露出し、長さ方向に離隔して複数の内部電極を形成する段階と、
    前記複数の内部電極が形成された複数のセラミックシートを積層して長さ方向に離隔された複数の内部電極積層部を有する積層体を形成する段階と、
    前記積層体を焼成してセラミック素体を形成する段階と、
    前記セラミック素体の両面に前記それぞれの内部電極積層部が露出する部分を覆うように複数の外部電極を長さ方向に離隔形成する段階と、を含み、
    前記内部電極を形成する段階は、前記複数の内部電極積層部が異なる内部電極積層数を有するように上下に位置するセラミックシートにおいて長さ方向に離隔される内部電極の個数を調節して形成する、アレイ型積層セラミック電子部品の製造方法。
  10. 前記外部電極を形成する段階は、第1及び第2外部電極を前記セラミック素体の両面に第1及び第2内部電極の積層方向に延長して形成する、請求項9に記載のアレイ型積層セラミック電子部品の製造方法。
  11. 前記外部電極を形成する段階は、前記第1及び第2外部電極を前記セラミック素体の上面及び下面の一部に延長して形成する、請求項9に記載のアレイ型積層セラミック電子部品の製造方法。
  12. 前記外部電極を形成する段階は、前記第1及び第2外部電極を前記セラミック素体の両面に相対するように配置する、請求項9に記載のアレイ型積層セラミック電子部品の製造方法。
  13. 前記内部電極を形成する段階は、前記第1及び第2内部電極を前記第1及び第2外部電極に対して交互に接続されるようにそれぞれ反対方向に引出して形成する、請求項9に記載のアレイ型積層セラミック電子部品の製造方法。
JP2013012957A 2012-11-21 2013-01-28 アレイ型積層セラミック電子部品、その回路基板実装構造及び製造方法 Abandoned JP2014103370A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2012-0132552 2012-11-21
KR1020120132552A KR20140065255A (ko) 2012-11-21 2012-11-21 어레이형 적층 세라믹 전자 부품, 그 회로 기판 실장 구조 및 그 제조 방법

Publications (1)

Publication Number Publication Date
JP2014103370A true JP2014103370A (ja) 2014-06-05

Family

ID=50726843

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013012957A Abandoned JP2014103370A (ja) 2012-11-21 2013-01-28 アレイ型積層セラミック電子部品、その回路基板実装構造及び製造方法

Country Status (3)

Country Link
US (1) US20140138137A1 (ja)
JP (1) JP2014103370A (ja)
KR (1) KR20140065255A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101813380B1 (ko) * 2016-06-02 2017-12-28 삼성전기주식회사 커패시터 부품
DE112022001440T5 (de) 2021-03-11 2024-01-11 KYOCERA AVX Components Corporation Varistor-Array einschließlich angepasster Varistoren

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6515842B1 (en) * 2000-03-30 2003-02-04 Avx Corporation Multiple array and method of making a multiple array
JP2007242801A (ja) * 2006-03-07 2007-09-20 Tdk Corp 積層コンデンサ及びその実装構造
KR100809239B1 (ko) * 2006-12-29 2008-03-07 삼성전기주식회사 적층 커패시터 어레이
JP4548492B2 (ja) * 2008-02-13 2010-09-22 Tdk株式会社 積層コンデンサアレイ
JP5217677B2 (ja) * 2008-06-20 2013-06-19 株式会社村田製作所 積層セラミック電子部品およびその製造方法
JP4618348B2 (ja) * 2008-08-11 2011-01-26 Tdk株式会社 積層コンデンサ

Also Published As

Publication number Publication date
KR20140065255A (ko) 2014-05-29
US20140138137A1 (en) 2014-05-22

Similar Documents

Publication Publication Date Title
JP6278595B2 (ja) 積層セラミック電子部品及びその製造方法
JP5529298B1 (ja) 積層セラミックキャパシタ及びその製造方法
US9520238B2 (en) Array-type multilayer ceramic electronic component and board having the same mounted thereon
KR101792280B1 (ko) 스택형 적층 세라믹 전자 부품, 스택형 적층 세라믹 전자 부품 모듈 및 그 제조 방법
KR101422946B1 (ko) 적층 세라믹 커패시터 및 그 제조 방법
US20130250480A1 (en) Multi-layer ceramic electronic component and method of manufacturing the same
TWI485726B (zh) 多層陶瓷電容器、該多層陶瓷電容器的安裝板件,及該多層陶瓷電容器的製造方法
JP2014165489A (ja) 積層セラミックキャパシタ及びその製造方法
US9633785B2 (en) Multilayer ceramic electronic component and board having the same
US9460856B2 (en) Multilayer ceramic capacitor and board having the same
JP7081734B2 (ja) アレイ型積層セラミック電子部品及びその実装基板
JP5628351B2 (ja) 積層セラミックキャパシタ及びその製造方法
KR101444534B1 (ko) 적층 세라믹 전자 부품
JP6626966B2 (ja) 積層型コンデンサ
KR20190023594A (ko) 적층형 커패시터 및 그 실장 기판
US9024200B2 (en) Array-type multilayer ceramic electronic component, board for mounting the same, and method of manufacturing the same
JP7091582B2 (ja) 積層セラミックキャパシタ及びその実装基板
JP2014103370A (ja) アレイ型積層セラミック電子部品、その回路基板実装構造及び製造方法
JP2022101469A (ja) 積層型電子部品
KR20140050210A (ko) 적층 세라믹 전자 부품
KR101462785B1 (ko) 적층 세라믹 전자 부품 및 그 제조 방법
KR20190121199A (ko) 적층 세라믹 전자부품
KR20140003139A (ko) 적층 세라믹 전자부품 및 그 제조 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20151214

A762 Written abandonment of application

Free format text: JAPANESE INTERMEDIATE CODE: A762

Effective date: 20160926