JP2013225045A5 - - Google Patents

Download PDF

Info

Publication number
JP2013225045A5
JP2013225045A5 JP2012097444A JP2012097444A JP2013225045A5 JP 2013225045 A5 JP2013225045 A5 JP 2013225045A5 JP 2012097444 A JP2012097444 A JP 2012097444A JP 2012097444 A JP2012097444 A JP 2012097444A JP 2013225045 A5 JP2013225045 A5 JP 2013225045A5
Authority
JP
Japan
Prior art keywords
scanning line
line driving
driving circuit
signal
drv
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012097444A
Other languages
English (en)
Other versions
JP2013225045A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2012097444A priority Critical patent/JP2013225045A/ja
Priority claimed from JP2012097444A external-priority patent/JP2013225045A/ja
Priority to US13/852,916 priority patent/US9257080B2/en
Publication of JP2013225045A publication Critical patent/JP2013225045A/ja
Publication of JP2013225045A5 publication Critical patent/JP2013225045A5/ja
Pending legal-status Critical Current

Links

Images

Description

一般に、表示パネルの走査線および画像信号線の数は、1つの駆動回路(集積回路)が出力可能な信号の数(出力端子の数)よりも多いため、走査線および画像信号線は、それぞれ縦続接続した複数の駆動回路を用いて駆動されている。液晶表示装置のコスト低減の観点からは、使用する駆動回路の数は少ない方が好ましいので、近年の微細加工技術の向上に伴い、1つの駆動回路に設けられる出力端子の数は増加傾向にある。
実施の形態1に係る液晶表示装置の主要構成を示す図である。 実施の形態1に係る走査線駆動回路のブロック図である。 実施の形態1に係る走査線駆動回路が備える信号制御回路の各動作モードを説明するための図である。 実施の形態1に係る走査線駆動回路が備える演算回路のブロック図である。 実施の形態1に係る走査線駆動回路が備える演算回路の動作を示す図である。 実施の形態1に係る走査線駆動回路と液晶パネルとの接続状態の一例を示す図である。 実施の形態1に係る走査線駆動回路の順方向走査時の動作を説明するためのタイミング図である。 実施の形態1に係る走査線駆動回路の逆方向走査時の動作を説明するためのタイミング図である。 実施の形態1に係る走査線駆動回路と液晶パネルとの接続状態の一例を示す図である。 実施の形態1に係る走査線駆動回路の順方向走査時の動作を説明するためのタイミング図である。 実施の形態2に係る走査線駆動回路と液晶パネルとの接続状態の一例を示す図である。 実施の形態に係る走査線駆動回路の順方向走査時の動作を説明するためのタイミング図である。 実施の形態に係る走査線駆動回路と液晶パネルとの接続状態の一例を示す図である。 実施の形態に係る走査線駆動回路の順方向走査時の動作を説明するためのタイミング図である。
図2は、実施の形態1に係る走査線駆動回路のブロック図である。図1では3つの走査線駆動回路DRV〜DRV縦続接続した構成を示したが、ここではそれらのうちの1つを代表的に示す。
走査線駆動回路DRVは、複数(m個)の単位レジスタSR(i=1,2,…,m)が縦続接続して成るシフトレジスタである。但し、各単位レジスタSRは、その入力段に信号制御回路SCを有している。また走査線駆動回路DRVには、信号制御回路SCの制御回路としての演算回路20が設けられている。各単位レジスタSRに設けられた信号制御回路SCは、演算回路20が出力する演算結果OUTに基づいて、単位レジスタSRに出力信号OUTV 出力させるか否かを制御する。
なお、走査線駆動回路DRVが1つの場合には、最前段の単位レジスタSRに設けられる信号制御回路SCには、前段の出力信号OUTVi−1は入力されないが、前段に他の走査線駆動回路DRVが縦続接続される場合には、代わりに前段の走査線駆動回路DRVからの信号が入力される。同様に、走査線駆動回路DRVが1つの場合には、最後段の単位レジスタSRに設けられる信号制御回路SCには、次段の出力信号OUTVi+1は入力されないが、後段に他の走査線駆動回路DRVが縦続接続される場合には、次段の出力信号OUTVi+1として、次段の走査線駆動回路DRVからの信号が入力される。
図6は、実施の形態1に係る走査線駆動回路DRVと液晶パネル10との接続状態の一例を示す図である。図1においては、3つの走査線駆動回路DRV〜DRV縦続接続して用いられる例を示したが、ここでは説明の簡単のため、1つの走査線駆動回路DRVが液晶パネル10のn本の走査線を駆動させる例を示す。微細加工技術が向上した近年では、1つの走査線駆動回路が出力できる信号数は増えており、実際に1つの走査線駆動回路のみで液晶パネルを駆動させるケースもある。
タイミング図は省略するが、図の構成において、逆方向走査時には、信号制御回路SCが第1動作モードとなり、信号制御回路SC〜SCn−1が第4動作モードとなり、信号制御回路SCn+1〜SCが第3動作モードとなる。よって、逆方向垂直スタート信号STVDがHレベルになるのに応じて、出力信号OUTV,OUTVn−1,…,OUTVが、この順番で、垂直クロックCLKVに同期してHレベルになる。
本実施の形態においても、実施の形態1と同様の効果が得られる。また、走査線駆動回路DRVの両端の出力端子が必ず使用されるため、図1のように走査線駆動回路DRVを複数個縦続接続させて使用することが容易になるというメリットもある。

Claims (3)

  1. 前記複数の単位駆動回路は、縦続接続しており、
    最前段の単位駆動回路から、前記第1の制御信号が指定する前記信号数と同数の単位駆動回路に信号を出力させる
    請求項1から請求項3のいずれか一項記載の表示パネルの駆動回路。
  2. 前記複数の単位駆動回路は、縦続接続しており、
    最後段の単位駆動回路から、前記第1の制御信号が指定する前記信号数と同数の単位駆動回路に信号を出力させる
    請求項1から請求項3のいずれか一項記載の表示パネルの駆動回路。
  3. 前記複数の単位駆動回路は、縦続接続しており、
    最前段から所定数の単位駆動回路と、最後段から所定数の単位駆動回路とに信号を出力させることにより、合計で前記第1の制御信号が指定する前記信号数と同数の単位駆動回路に信号を出力させる
    請求項1から請求項3のいずれか一項記載の表示パネルの駆動回路。
JP2012097444A 2012-04-23 2012-04-23 表示パネルの駆動回路および表示装置 Pending JP2013225045A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2012097444A JP2013225045A (ja) 2012-04-23 2012-04-23 表示パネルの駆動回路および表示装置
US13/852,916 US9257080B2 (en) 2012-04-23 2013-03-28 Display panel driving circuit and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012097444A JP2013225045A (ja) 2012-04-23 2012-04-23 表示パネルの駆動回路および表示装置

Publications (2)

Publication Number Publication Date
JP2013225045A JP2013225045A (ja) 2013-10-31
JP2013225045A5 true JP2013225045A5 (ja) 2015-05-21

Family

ID=49379617

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012097444A Pending JP2013225045A (ja) 2012-04-23 2012-04-23 表示パネルの駆動回路および表示装置

Country Status (2)

Country Link
US (1) US9257080B2 (ja)
JP (1) JP2013225045A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111477176B (zh) * 2020-04-30 2021-06-25 苏州华星光电技术有限公司 一种显示面板及其制作方法以及电子装置
KR20220051086A (ko) * 2020-10-16 2022-04-26 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0778672B2 (ja) 1987-09-28 1995-08-23 松下電器産業株式会社 半導体素子
JP2735451B2 (ja) * 1993-01-05 1998-04-02 日本電気株式会社 マルチスキャン型液晶ディスプレイ装置
JP2776313B2 (ja) 1995-08-23 1998-07-16 日本電気株式会社 液晶表示装置
JP3640881B2 (ja) 2000-11-27 2005-04-20 東芝マイクロエレクトロニクス株式会社 液晶ディスプレイの駆動回路
US6809711B2 (en) * 2001-05-03 2004-10-26 Eastman Kodak Company Display driver and method for driving an emissive video display
JP4043012B2 (ja) 2001-12-20 2008-02-06 オプトレックス株式会社 表示素子の駆動回路と駆動方法
JP2004085891A (ja) 2002-08-27 2004-03-18 Sharp Corp 表示装置および表示駆動回路の制御装置ならびに表示装置の駆動方法
JP4698953B2 (ja) 2004-01-27 2011-06-08 オプトレックス株式会社 表示装置
KR101032947B1 (ko) * 2004-03-18 2011-05-09 삼성전자주식회사 표시 장치 및 그 구동 장치
JP2006098764A (ja) * 2004-09-29 2006-04-13 Toshiba Matsushita Display Technology Co Ltd 表示装置の駆動回路
JP5145628B2 (ja) * 2005-07-26 2013-02-20 カシオ計算機株式会社 コモン電極駆動回路
JP5238230B2 (ja) * 2007-11-27 2013-07-17 ルネサスエレクトロニクス株式会社 ドライバ及び表示装置
JP2011053580A (ja) * 2009-09-04 2011-03-17 Sony Corp 表示装置及び電子機器

Similar Documents

Publication Publication Date Title
US9842531B2 (en) Gate driving circuit and display device
JP5945195B2 (ja) シフトレジスタ及びこれを用いたゲート駆動回路
KR101143531B1 (ko) 액정 디스플레이 게이트 구동 장치
JP5308472B2 (ja) シフトレジスタ
US10283039B2 (en) Shift register unit and driving method, gate drive circuit, and display apparatus
US9502134B2 (en) Shift register, method for driving the same, and array substrate
US9443462B2 (en) Gate driving circuit, gate line driving method and display device
KR102199930B1 (ko) 게이트 드라이버와 그의 제어 방법
EP3306602A1 (en) Shift register, gate electrode drive circuit and display device
US20170186352A1 (en) Shift register circuit and driving method thereof
US10984738B2 (en) Driving device and driving method of display panel
US20170061855A1 (en) Gate driving circuit
KR101407740B1 (ko) 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
TWI473069B (zh) 閘極驅動裝置
US9519372B2 (en) Gate driving circuit for time division driving, method thereof and display apparatus having the same
US20140198023A1 (en) Gate driver on array and method for driving gate lines of display panel
KR102043534B1 (ko) 평판 디스플레이에 응용되는 goa 구동 회로 및 평판 디스플레이
JP2012142048A5 (ja)
JP2016110684A5 (ja)
JP2015045777A5 (ja)
US20180025696A1 (en) Display device and data driver
US9727162B2 (en) GOA driving circuit applied for flat panel display device and flat panel display device
US8994637B2 (en) Image display systems, shift registers and methods for controlling shift register
JP2014178433A5 (ja)
US9672936B2 (en) Driving circuits and the shift register circuits