JP2013211854A - 周波数発生のための装置及び方法 - Google Patents
周波数発生のための装置及び方法 Download PDFInfo
- Publication number
- JP2013211854A JP2013211854A JP2013090552A JP2013090552A JP2013211854A JP 2013211854 A JP2013211854 A JP 2013211854A JP 2013090552 A JP2013090552 A JP 2013090552A JP 2013090552 A JP2013090552 A JP 2013090552A JP 2013211854 A JP2013211854 A JP 2013211854A
- Authority
- JP
- Japan
- Prior art keywords
- oscillator
- tank
- inductor
- mode
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B21/00—Generation of oscillations by combining unmodulated signals of different frequencies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
- H01L23/645—Inductive arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B1/00—Details
- H03B1/02—Structural details of power oscillators, e.g. for heating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05568—Disposition the whole external layer protruding from the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05573—Single external layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/061—Disposition
- H01L2224/0612—Layout
- H01L2224/0613—Square or rectangular array
- H01L2224/06134—Square or rectangular array covering only portions of the surface to be connected
- H01L2224/06135—Covering only the peripheral area of the surface to be connected, i.e. peripheral arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/19015—Structure including thin film passive components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Electromagnetism (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
【解決手段】広帯域周波数発生器100は、ダイ101に配置された異なる周波数の2つの発振器を有する。2つの発振器の誘導子間の結合は、一方がダイ101に、他方がパッケージ130に配置されるため、誘導子間がハンダバンプ115によって離されることにより減少する。結合が減少した誘導子においては、一方の発振器のLCタンク回路の操作により、他方の発振器の帯域を増加できる。一方の発振器の振動の抑制は、他方の発振器の粗同調バンクの全容量といった大容量を他方の発振器のLCタンク回路に与えることによって達成される。望まない振動の抑制は、他方の発振器のLCタンクのQファクタを減少させ、タンク回路内の損失を増加させることによっても達成される。
【選択図】図1B
Description
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
(1) 第1の発振器の電子回路、第2の発振器の電子回路、及び前記第1の発振器の第1の誘導子を具備するダイと、
前記第2の発振器の第2の誘導子を具備するパッケージと、
を具備するフリップチップ。
(2) 前記ダイは、少なくとも1つの中間層を具備し、
前記第1の誘導子は、前記少なくとも1つの中間層に配置されており、
前記パッケージは、前記ダイと対向し複数のハンダバンプによって前記ダイから離れている第1の面を具備し、
前記第2の誘導子は、前記パッケージの前記第1の面に配置されている
(1)のフリップチップ。
(3) 前記パッケージは、前記ダイと対向し複数のハンダバンプによって前記ダイから離れている第1の面を具備し、
前記第2の誘導子は、前記パッケージの前記第1の面に配置されている
(1)のフリップチップ。
(4) 前記第1の誘導子及び前記第2の誘導子は、実質的に同心である(3)のフリップチップ。
(5) 前記第1の誘導子及び前記第2の誘導子は、磁気的に弱結合されている(3)のフリップチップ。
(6) 前記第1の誘導子及び前記第2の誘導子の電磁結合係数は、0.2未満である(5)のフリップチップ。
(7) 前記第1の誘導子及び前記第2の誘導子の電磁結合係数は、0.15未満である(5)のフリップチップ。
(8) 前記第1の誘導子及び前記第2の誘導子の電磁結合係数は、0.10未満である(5)のフリップチップ。
(9) 第1の発振器の電子回路と、
前記第1の発振器のLCタンクで用いるように構成されている第1の誘導子と、
第2の発振器の電子回路と、
前記第2の発振器のLCタンクで用いるように構成されている第2の誘導子であって、前記第2の誘導子は前記第1の誘導子に弱結合されている、第2の誘導子と、
前記第2の発振器のための発振器制御モジュールであって、前記第2の発振器が機能していないときに前記第2の発振器のための前記発振器制御モジュールは第2の容量を前記第2の発振器の前記LCタンクに切り換えるように構成されており、前記第2の容量を切換えることは、前記第1の発振器の振動モードを第1のモードから第2のモードに変化させる、発振器制御モジュールと、
を具備する集積回路。
(10) 前記第1のモードはコモンモードであり、前記第2のモードは差動モードである(9)の集積回路。
(11) 前記第2の発振器のための粗同調モジュールを更に具備し、
前記第2の発振器のための前記粗同調モジュールは、前記第2の発振器を同調させるために、前記第2の発振器の前記LCタンクへの選択的な切り換えのための容量のバンクを具備し、
前記第2の発振器のための前記発振器制御モジュールは、前記第1の発振器の振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器の前記粗同調回路に、前記バンクの全ての容量を前記第2の発振器の前記LCタンクに切り換えさせるように構成されている
(10)の集積回路。
(12) 前記第2の発振器のための粗同調モジュールを更に具備し、
前記第2の発振器のための前記粗同調モジュールは、前記第2の発振器を同調させるために、前記第2の発振器の前記LCタンクへの選択的な切り換えのための容量のバンクを具備し、
前記第2の発振器のための前記発振器制御モジュールは、前記第1の発振器の前記振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器の前記粗同調回路に、前記バンクの複数の容量を前記第2の発振器の前記LCタンクに切り換えさせるように構成されている
(10)の集積回路。
(13) 前記第2の発振器のための粗同調モジュールを更に具備し、
前記第2の発振器のための前記粗同調モジュールは、前記第2の発振器の前記LCタンクへの選択的な切り換えによって、前記第2の発振器を同調させるための容量のバンクを具備し、
前記第2の容量は、前記バンクの外部にある
(10)の集積回路。
(14) 前記第2の発振器の同調周波数帯域は、第1の発振器の同調周波数帯域よりも高い(10)の集積回路。
(15) 前記第1のモードは差動モードであり、前記第2のモードはコモンモードである(9)の集積回路。
(16) 第2の発振器のための微同調モジュールを更に具備し、
前記第2の発振器のための前記微同調モジュールは、前記第2の発振器を同調させるために、前記第2の発振器の前記LCタンクへの選択的な切り換えのための容量のバンクを具備し、
前記第2の発振器のための前記発振器制御モジュールは、前記第1の発振器の前記振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器のための前記微同調モジュールに、前記バンクの1つ以上の容量を前記第2の発振器の前記LCタンクに切り替えさせるように構成されている
(15)の集積回路。
(17) 前記第2の発振器の動作中に、前記第2の容量は前記第2の発振器を同調させるために用いられない(15)の集積回路。
(18) 前記第1の発振器のための発振器制御モジュールを更に具備し、
前記第1の発振器のための前記発振器制御モジュールは、前記第1の発振器が機能していないときに第1の容量を前記第1の発振器の前記LCタンクに切り換えるように構成されており、
前記第1の容量の前記第1の発振器の前記LCタンクへの切り換えは、前記第2の発振器の振動モードを前記第2のモードから前記第1のモードに変化させる
(9)の集積回路。
(19) 前記第1の発振器の前記電子回路は、ダイに製造されており、
前記第2の発振器の前記電子回路は、前記ダイに製造されており、
前記ダイは、第1の面と、第2の面と、前記第1の面と前記第2の面との間に配置された少なくとも1つの中間層とを具備し、
前記第1の誘導子は、前記第1の面、前記第2の面又は前記少なくとも1つの中間層に配置されており、
前記第2の誘導子は、前記第1の面、前記第2の面又は前記少なくとも1つの中間層に配置されている
(9)の集積回路。
(20) パッケージを更に具備し、
前記第1の発振器の前記電子回路はダイに製造されており、
前記第2の発振器の前記電子回路は前記ダイに製造されており、
前記ダイは、第1の面と、第2の面と、前記第1の面と前記第2の面との間に配置された少なくとも1つの中間層とを具備し、
前記パッケージは、前記ダイと対向するパッケージ面を具備し、
前記第1の誘導子は、前記第1の面、前記第2の面、前記少なくとも1つの中間層、又は前記パッケージ面に配置されており、
前記第2の誘導子は、前記第1の面、前記第2の面、前記少なくとも1つの中間層、又は前記パッケージ面に配置されている
(9)の集積回路。
(21) 前記第1の発振器の前記電子回路はダイに製造されており、
前記第2の発振器の前記電子回路は前記ダイに製造されており、
前記ダイは、第1の面と、第2の面と、前記第1の面と前記第2の面との間に配置された第1の中間層と、前記第1の面と前記第2の面との間に配置された第2の中間層とを具備し、
前記第1の誘導子は、前記第1の面、前記第2の面、前記第1の中間層又は前記第2の中間層に配置されており、
前記第2の誘導子は、前記第1の面、前記第2の面、前記第1の中間層又は前記第2の中間層に配置されている
(9)の集積回路。
(22) 第1の発振器のLCタンクで用いるように構成されている第1の誘導子を具備する前記第1の発振器を提供するステップと、
第2の発振器のLCタンクで用いるように構成されている第2の誘導子を具備する前記第2の発振器を提供するステップと、
前記第2の発振器のための発振器制御モジュールを動作させるステップであって、前記第2の発振器が機能していないときに前記第2の発振器のための前記発振器制御モジュールは第2の容量を前記第2の発振器の前記LCタンクに切り換えるように構成されており、前記第2の容量を前記第2の発振器の前記LCタンクに切り換えることは前記第1の発振器の振動モードを第1のモードから第2のモードに変化させる、ステップと、
を具備する信号発生方法。
(23) 前記第1のモードはコモンモードであり、前記第2のモードは差動モードである(22)の方法。
(24) 前記動作させるステップは、前記第2の発振器のための粗同調回路に粗同調バンクの全容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する(23)の方法。
(25) 前記動作させるステップは、前記第2の発振器のための粗同調回路に粗同調バンクの複数の容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する(23)の方法。
(26) 前記動作させるステップは、前記第2の発振器の粗同調回路の外部の容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する(20)の方法。
(27) 前記第2の発振器の同調周波数帯域は、前記第1の発振器の同調周波数帯域よりも高い(23)の方法。
(28) 前記第1のモードは差動モードであり、前記第2のモードはコモンモードである(22)の方法。
(29) 前記動作させるステップは、前記第1の発振器の振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器のための微同調回路に微同調バンクの1つ以上の容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する(28)の方法。
(30) 前記第2の容量は、前記第2の発振器が動作している間は前記第2の発振器を同調させるために用いられない(28)の方法。
(31) 前記第1の発振器のための発振器制御モジュールを動作させることを更に具備し、
前記第1の発振器のための前記発振器制御モジュールは、前記第1の発振器が機能していないときに第1の容量を前記第1の発振器の前記LCタンクに切り換えるように構成されており、
前記第1の容量を前記第1の発振器の前記LCタンクに切り換えることは、前記第2の発振器の振動モードを前記第2のモードから前記第1のモードに変化させる
(22)の方法。
(32) 第1の発振器の電子回路と、
前記第1の発振器のLCタンクで用いるように構成された第1の誘導子と、
第2の発振器の電子回路と、
前記第2の発振器のLCタンクで用いるように構成された第2の誘導子であって、前記第2の誘導子は前記第1の誘導子に弱結合されている、第2の誘導子と、
前記第2の発振器が機能していないときに前記第1の発振器の振動モードを第1のモードから第2のモードに変化させる手段と、
を具備する集積回路。
(33) 前記第1のモードはコモンモードであり、前記第2のモードは差動モードである(32)の集積回路。
(34) 前記第1のモードは差動モードであり、前記第2のモードはコモンモードである(32)の集積回路。
(35) 第1の発振器の電子回路、第2の発振器の電子回路、及び前記第1の発振器の第1の誘導子を具備するダイと、
前記第2の発振器の第2の誘導子と、
前記ダイをパッケージングし前記第1の誘導子に弱結合されている前記第2の誘導子を保持する手段と、
を具備するフリップチップ。
(36) 第1のLCタンクを具備する第1の発振器であって、前記第1のLCタンクは第1の誘導子を具備する、第1の発振器と、
第2のLCタンクを具備する第2の発振器であって、前記第2のLCタンクは第2の誘導子を具備し、前記第2の誘導子は前記第1の誘導子に磁気的に弱結合されている、第2の発振器と、
容量を容量バンクから前記第2のLCタンクに選択的に切り換えることによって前記第2の発振器を粗同調させるための粗同調回路であって、前記粗同調回路は、前記第1の発振器が好ましくないモードで振動することを抑制するために、前記第1の発振器が動作しており前記第2の発振器が動作していないときに前記バンクの全容量を前記第2のLCタンクに切り換えるように構成されている、粗同調回路と、
を具備する電子デバイス。
(37) 第1のLCタンクを具備する第1の発振器であって、前記第1のLCタンクは第1の誘導子を具備する第1の発振器と、
第2のLCタンクを具備する第2の発振器であって、前記第2のLCタンクは第2の誘導子を具備し、前記第2の誘導子は前記第1の誘導子に磁気的に弱結合されている、第2の発振器と、
前記第1のLCタンクに結合されている第1のQファクタ減少回路であって、前記第1のQファクタ減少回路は、前記第2の発振器が好ましくないモードで振動することを抑制するために、前記第2の発振器が動作しており前記第1の発振器が動作していないときに、前記第1のLCタンクのQファクタを減少させるように構成されている、第1のQファクタ減少回路と、
を具備する電子デバイス。
(38) 前記第1のQファクタ減少回路は、前記第2の発振器が動作しているときに前記第1のLCタンクのエネルギを消散し、前記第1の発振器が動作しているときに前記第1のLCタンクのエネルギを消散しないように選択的に構成されたスイッチを具備する(37)の電子デバイス。
(39) 前記第2のLCタンクに結合されている第2のQファクタ減少回路であって、前記第2のQファクタ減少回路は、前記第1の発振器が好ましくないモードで振動することを抑制するために、前記第1の発振器が動作しており前記第2の発振器が動作していないときに、前記第2のLCタンクのQファクタを減少させるように構成されている、第2のQファクタ減少回路をさらに具備する(37)の電子デバイス。
(40) 第1のLCタンクを具備する第1の発振器であって、前記第1のLCタンクは第1の誘導子を具備する、第1の発振器と、
第2のLCタンクを具備する第2の発振器であって、前記第2のLCタンクは第2の誘導子を具備し、前記第2の誘導子は前記第1の誘導子に磁気的に弱結合されている、第2の発振器と、
前記第2の発振器が好ましくないモードで振動することを抑制するために、前記第2の発振器が動作しており前記第1の発振器が動作していないときに、前記第1のLCタンクのQファクタを減少させる手段と、
を具備する電子デバイス。
(41) 第1の発振器及び第2の発振器を具備する周波数発生器であって、前記第2の発振器は前記第2の発振器を粗同調させるための複数の容量を具備する、周波数発生器を動作させる方法であって、
前記第2の発振器は機能させないが前記第1の発振器を機能させることと、
前記第1の発振器を機能させているときに前記複数の容量を前記第2の発振器のLCタンクに与えることと、
を具備し、
前記第1の発振器の第1のLCタンクの第1の誘導子は、前記第2の発振器の第2のLCタンクの第2の誘導子に弱結合されている
方法。
(42) 第1の発振器及び第2の発振器を具備する周波数発生器を動作させる方法であって、 前記第2の発振器は機能させないが前記第1の発振器を機能させることと、
前記第1の発振器を機能させているとき、エネルギ消散要素を前記第2の発振器のLCタンクに与えることと、
を具備し、
前記第1の発振器の第1のLCタンクの第1の誘導子は、前記第2の発振器の第2のLCタンクの第2の誘導子に弱結合されている
方法。
(43) 第1の発振器及び第2の発振器を具備する周波数発生器を動作させる方法であって、 前記第2の発振器は機能させないが前記第1の発振器を機能させることと、
前記第1の発振器が好ましくないモードで振動することを抑制するために、前記第2の発振器のタンク回路のQファクタを減少させるステップと、
を具備し、
前記第1の発振器の第1のLCタンクの第1の誘導子は、前記第2の発振器の第2のLCタンクの第2の誘導子に弱結合されている
方法。
Claims (43)
- 第1の発振器の電子回路、第2の発振器の電子回路、及び前記第1の発振器の第1の誘導子を具備するダイと、
前記第2の発振器の第2の誘導子を具備するパッケージと、
を具備するフリップチップ。 - 前記ダイは、少なくとも1つの中間層を具備し、
前記第1の誘導子は、前記少なくとも1つの中間層に配置されており、
前記パッケージは、前記ダイと対向し複数のハンダバンプによって前記ダイから離れている第1の面を具備し、
前記第2の誘導子は、前記パッケージの前記第1の面に配置されている
請求項1のフリップチップ。 - 前記パッケージは、前記ダイと対向し複数のハンダバンプによって前記ダイから離れている第1の面を具備し、
前記第2の誘導子は、前記パッケージの前記第1の面に配置されている
請求項1のフリップチップ。 - 前記第1の誘導子及び前記第2の誘導子は、実質的に同心である請求項3のフリップチップ。
- 前記第1の誘導子及び前記第2の誘導子は、磁気的に弱結合されている請求項3のフリップチップ。
- 前記第1の誘導子及び前記第2の誘導子の電磁結合係数は、0.2未満である請求項5のフリップチップ。
- 前記第1の誘導子及び前記第2の誘導子の電磁結合係数は、0.15未満である請求項5のフリップチップ。
- 前記第1の誘導子及び前記第2の誘導子の電磁結合係数は、0.10未満である請求項5のフリップチップ。
- 第1の発振器の電子回路と、
前記第1の発振器のLCタンクで用いるように構成されている第1の誘導子と、
第2の発振器の電子回路と、
前記第2の発振器のLCタンクで用いるように構成されている第2の誘導子であって、前記第2の誘導子は前記第1の誘導子に弱結合されている、第2の誘導子と、
前記第2の発振器のための発振器制御モジュールであって、前記第2の発振器が機能していないときに前記第2の発振器のための前記発振器制御モジュールは第2の容量を前記第2の発振器の前記LCタンクに切り換えるように構成されており、前記第2の容量を切換えることは、前記第1の発振器の振動モードを第1のモードから第2のモードに変化させる、発振器制御モジュールと、
を具備する集積回路。 - 前記第1のモードはコモンモードであり、前記第2のモードは差動モードである請求項9の集積回路。
- 前記第2の発振器のための粗同調モジュールを更に具備し、
前記第2の発振器のための前記粗同調モジュールは、前記第2の発振器を同調させるために、前記第2の発振器の前記LCタンクへの選択的な切り換えのための容量のバンクを具備し、
前記第2の発振器のための前記発振器制御モジュールは、前記第1の発振器の振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器の前記粗同調回路に、前記バンクの全ての容量を前記第2の発振器の前記LCタンクに切り換えさせるように構成されている
請求項10の集積回路。 - 前記第2の発振器のための粗同調モジュールを更に具備し、
前記第2の発振器のための前記粗同調モジュールは、前記第2の発振器を同調させるために、前記第2の発振器の前記LCタンクへの選択的な切り換えのための容量のバンクを具備し、
前記第2の発振器のための前記発振器制御モジュールは、前記第1の発振器の前記振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器の前記粗同調回路に、前記バンクの複数の容量を前記第2の発振器の前記LCタンクに切り換えさせるように構成されている
請求項10の集積回路。 - 前記第2の発振器のための粗同調モジュールを更に具備し、
前記第2の発振器のための前記粗同調モジュールは、前記第2の発振器の前記LCタンクへの選択的な切り換えによって、前記第2の発振器を同調させるための容量のバンクを具備し、
前記第2の容量は、前記バンクの外部にある
請求項10の集積回路。 - 前記第2の発振器の同調周波数帯域は、第1の発振器の同調周波数帯域よりも高い請求項10の集積回路。
- 前記第1のモードは差動モードであり、前記第2のモードはコモンモードである請求項9の集積回路。
- 第2の発振器のための微同調モジュールを更に具備し、
前記第2の発振器のための前記微同調モジュールは、前記第2の発振器を同調させるために、前記第2の発振器の前記LCタンクへの選択的な切り換えのための容量のバンクを具備し、
前記第2の発振器のための前記発振器制御モジュールは、前記第1の発振器の前記振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器のための前記微同調モジュールに、前記バンクの1つ以上の容量を前記第2の発振器の前記LCタンクに切り替えさせるように構成されている
請求項15の集積回路。 - 前記第2の発振器の動作中に、前記第2の容量は前記第2の発振器を同調させるために用いられない請求項15の集積回路。
- 前記第1の発振器のための発振器制御モジュールを更に具備し、
前記第1の発振器のための前記発振器制御モジュールは、前記第1の発振器が機能していないときに第1の容量を前記第1の発振器の前記LCタンクに切り換えるように構成されており、
前記第1の容量の前記第1の発振器の前記LCタンクへの切り換えは、前記第2の発振器の振動モードを前記第2のモードから前記第1のモードに変化させる
請求項9の集積回路。 - 前記第1の発振器の前記電子回路は、ダイに製造されており、
前記第2の発振器の前記電子回路は、前記ダイに製造されており、
前記ダイは、第1の面と、第2の面と、前記第1の面と前記第2の面との間に配置された少なくとも1つの中間層とを具備し、
前記第1の誘導子は、前記第1の面、前記第2の面又は前記少なくとも1つの中間層に配置されており、
前記第2の誘導子は、前記第1の面、前記第2の面又は前記少なくとも1つの中間層に配置されている
請求項9の集積回路。 - パッケージを更に具備し、
前記第1の発振器の前記電子回路はダイに製造されており、
前記第2の発振器の前記電子回路は前記ダイに製造されており、
前記ダイは、第1の面と、第2の面と、前記第1の面と前記第2の面との間に配置された少なくとも1つの中間層とを具備し、
前記パッケージは、前記ダイと対向するパッケージ面を具備し、
前記第1の誘導子は、前記第1の面、前記第2の面、前記少なくとも1つの中間層、又は前記パッケージ面に配置されており、
前記第2の誘導子は、前記第1の面、前記第2の面、前記少なくとも1つの中間層、又は前記パッケージ面に配置されている
請求項9の集積回路。 - 前記第1の発振器の前記電子回路はダイに製造されており、
前記第2の発振器の前記電子回路は前記ダイに製造されており、
前記ダイは、第1の面と、第2の面と、前記第1の面と前記第2の面との間に配置された第1の中間層と、前記第1の面と前記第2の面との間に配置された第2の中間層とを具備し、
前記第1の誘導子は、前記第1の面、前記第2の面、前記第1の中間層又は前記第2の中間層に配置されており、
前記第2の誘導子は、前記第1の面、前記第2の面、前記第1の中間層又は前記第2の中間層に配置されている
請求項9の集積回路。 - 第1の発振器のLCタンクで用いるように構成されている第1の誘導子を具備する前記第1の発振器を提供するステップと、
第2の発振器のLCタンクで用いるように構成されている第2の誘導子を具備する前記第2の発振器を提供するステップと、
前記第2の発振器のための発振器制御モジュールを動作させるステップであって、前記第2の発振器が機能していないときに前記第2の発振器のための前記発振器制御モジュールは第2の容量を前記第2の発振器の前記LCタンクに切り換えるように構成されており、前記第2の容量を前記第2の発振器の前記LCタンクに切り換えることは前記第1の発振器の振動モードを第1のモードから第2のモードに変化させる、ステップと、
を具備する信号発生方法。 - 前記第1のモードはコモンモードであり、前記第2のモードは差動モードである請求項22の方法。
- 前記動作させるステップは、前記第2の発振器のための粗同調回路に粗同調バンクの全容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する請求項23の方法。
- 前記動作させるステップは、前記第2の発振器のための粗同調回路に粗同調バンクの複数の容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する請求項23の方法。
- 前記動作させるステップは、前記第2の発振器の粗同調回路の外部の容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する請求項20の方法。
- 前記第2の発振器の同調周波数帯域は、前記第1の発振器の同調周波数帯域よりも高い請求項23の方法。
- 前記第1のモードは差動モードであり、前記第2のモードはコモンモードである請求項22の方法。
- 前記動作させるステップは、前記第1の発振器の振動モードを前記第1のモードから前記第2のモードに変化させるために、前記第2の発振器のための微同調回路に微同調バンクの1つ以上の容量を前記第2の発振器の前記LCタンクに切り換えさせることを具備する請求項28の方法。
- 前記第2の容量は、前記第2の発振器が動作している間は前記第2の発振器を同調させるために用いられない請求項28の方法。
- 前記第1の発振器のための発振器制御モジュールを動作させることを更に具備し、
前記第1の発振器のための前記発振器制御モジュールは、前記第1の発振器が機能していないときに第1の容量を前記第1の発振器の前記LCタンクに切り換えるように構成されており、
前記第1の容量を前記第1の発振器の前記LCタンクに切り換えることは、前記第2の発振器の振動モードを前記第2のモードから前記第1のモードに変化させる
請求項22の方法。 - 第1の発振器の電子回路と、
前記第1の発振器のLCタンクで用いるように構成された第1の誘導子と、
第2の発振器の電子回路と、
前記第2の発振器のLCタンクで用いるように構成された第2の誘導子であって、前記第2の誘導子は前記第1の誘導子に弱結合されている、第2の誘導子と、
前記第2の発振器が機能していないときに前記第1の発振器の振動モードを第1のモードから第2のモードに変化させる手段と、
を具備する集積回路。 - 前記第1のモードはコモンモードであり、前記第2のモードは差動モードである請求項32の集積回路。
- 前記第1のモードは差動モードであり、前記第2のモードはコモンモードである請求項32の集積回路。
- 第1の発振器の電子回路、第2の発振器の電子回路、及び前記第1の発振器の第1の誘導子を具備するダイと、
前記第2の発振器の第2の誘導子と、
前記ダイをパッケージングし前記第1の誘導子に弱結合されている前記第2の誘導子を保持する手段と、
を具備するフリップチップ。 - 第1のLCタンクを具備する第1の発振器であって、前記第1のLCタンクは第1の誘導子を具備する、第1の発振器と、
第2のLCタンクを具備する第2の発振器であって、前記第2のLCタンクは第2の誘導子を具備し、前記第2の誘導子は前記第1の誘導子に磁気的に弱結合されている、第2の発振器と、
容量を容量バンクから前記第2のLCタンクに選択的に切り換えることによって前記第2の発振器を粗同調させるための粗同調回路であって、前記粗同調回路は、前記第1の発振器が好ましくないモードで振動することを抑制するために、前記第1の発振器が動作しており前記第2の発振器が動作していないときに前記バンクの全容量を前記第2のLCタンクに切り換えるように構成されている、粗同調回路と、
を具備する電子デバイス。 - 第1のLCタンクを具備する第1の発振器であって、前記第1のLCタンクは第1の誘導子を具備する第1の発振器と、
第2のLCタンクを具備する第2の発振器であって、前記第2のLCタンクは第2の誘導子を具備し、前記第2の誘導子は前記第1の誘導子に磁気的に弱結合されている、第2の発振器と、
前記第1のLCタンクに結合されている第1のQファクタ減少回路であって、前記第1のQファクタ減少回路は、前記第2の発振器が好ましくないモードで振動することを抑制するために、前記第2の発振器が動作しており前記第1の発振器が動作していないときに、前記第1のLCタンクのQファクタを減少させるように構成されている、第1のQファクタ減少回路と、
を具備する電子デバイス。 - 前記第1のQファクタ減少回路は、前記第2の発振器が動作しているときに前記第1のLCタンクのエネルギを消散し、前記第1の発振器が動作しているときに前記第1のLCタンクのエネルギを消散しないように選択的に構成されたスイッチを具備する請求項37の電子デバイス。
- 前記第2のLCタンクに結合されている第2のQファクタ減少回路であって、前記第2のQファクタ減少回路は、前記第1の発振器が好ましくないモードで振動することを抑制するために、前記第1の発振器が動作しており前記第2の発振器が動作していないときに、前記第2のLCタンクのQファクタを減少させるように構成されている、第2のQファクタ減少回路をさらに具備する請求項37の電子デバイス。
- 第1のLCタンクを具備する第1の発振器であって、前記第1のLCタンクは第1の誘導子を具備する、第1の発振器と、
第2のLCタンクを具備する第2の発振器であって、前記第2のLCタンクは第2の誘導子を具備し、前記第2の誘導子は前記第1の誘導子に磁気的に弱結合されている、第2の発振器と、
前記第2の発振器が好ましくないモードで振動することを抑制するために、前記第2の発振器が動作しており前記第1の発振器が動作していないときに、前記第1のLCタンクのQファクタを減少させる手段と、
を具備する電子デバイス。 - 第1の発振器及び第2の発振器を具備する周波数発生器であって、前記第2の発振器は前記第2の発振器を粗同調させるための複数の容量を具備する、周波数発生器を動作させる方法であって、
前記第2の発振器は機能させないが前記第1の発振器を機能させることと、
前記第1の発振器を機能させているときに前記複数の容量を前記第2の発振器のLCタンクに与えることと、
を具備し、
前記第1の発振器の第1のLCタンクの第1の誘導子は、前記第2の発振器の第2のLCタンクの第2の誘導子に弱結合されている
方法。 - 第1の発振器及び第2の発振器を具備する周波数発生器を動作させる方法であって、 前記第2の発振器は機能させないが前記第1の発振器を機能させることと、
前記第1の発振器を機能させているとき、エネルギ消散要素を前記第2の発振器のLCタンクに与えることと、
を具備し、
前記第1の発振器の第1のLCタンクの第1の誘導子は、前記第2の発振器の第2のLCタンクの第2の誘導子に弱結合されている
方法。 - 第1の発振器及び第2の発振器を具備する周波数発生器を動作させる方法であって、 前記第2の発振器は機能させないが前記第1の発振器を機能させることと、
前記第1の発振器が好ましくないモードで振動することを抑制するために、前記第2の発振器のタンク回路のQファクタを減少させるステップと、
を具備し、
前記第1の発振器の第1のLCタンクの第1の誘導子は、前記第2の発振器の第2のLCタンクの第2の誘導子に弱結合されている
方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/477,651 US8058934B2 (en) | 2009-06-03 | 2009-06-03 | Apparatus and method for frequency generation |
US12/477,651 | 2009-06-03 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012514151A Division JP5654009B2 (ja) | 2009-06-03 | 2010-06-03 | 周波数発生のための装置及び方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013211854A true JP2013211854A (ja) | 2013-10-10 |
JP5805699B2 JP5805699B2 (ja) | 2015-11-04 |
Family
ID=43298535
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012514151A Active JP5654009B2 (ja) | 2009-06-03 | 2010-06-03 | 周波数発生のための装置及び方法 |
JP2013090552A Active JP5805699B2 (ja) | 2009-06-03 | 2013-04-23 | 周波数発生のための装置及び方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012514151A Active JP5654009B2 (ja) | 2009-06-03 | 2010-06-03 | 周波数発生のための装置及び方法 |
Country Status (10)
Country | Link |
---|---|
US (2) | US8058934B2 (ja) |
EP (2) | EP2538441B1 (ja) |
JP (2) | JP5654009B2 (ja) |
KR (2) | KR101369769B1 (ja) |
CN (2) | CN104362980B (ja) |
BR (1) | BRPI1010862A2 (ja) |
ES (1) | ES2661051T3 (ja) |
HU (1) | HUE036848T2 (ja) |
TW (1) | TW201128929A (ja) |
WO (1) | WO2010141778A2 (ja) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8058934B2 (en) * | 2009-06-03 | 2011-11-15 | Qualcomm Incorporated | Apparatus and method for frequency generation |
US8183948B2 (en) * | 2009-09-13 | 2012-05-22 | International Business Machines Corporation | Ultra-compact PLL with wide tuning range and low noise |
US20120169428A1 (en) * | 2010-12-31 | 2012-07-05 | Broadcom Corporation | Ac coupled stack inductor for voltage controlled oscillator |
US8933757B2 (en) * | 2012-09-11 | 2015-01-13 | Broadcom Corporation | Low phase noise voltage controlled oscillators |
US9240752B2 (en) * | 2013-03-26 | 2016-01-19 | Stmicroelectronics S.R.L. | Power oscillator apparatus with transformer-based power combining |
US9306614B2 (en) | 2013-03-26 | 2016-04-05 | Stmicroelectronics S.R.L. | Power oscillator apparatus with transformer-based power combining for galvanically-isolated bidirectional data communication and power transfer |
US20140357186A1 (en) * | 2013-05-29 | 2014-12-04 | Texas Instruments Incorporated | Method and apparatus for die-to-die communication |
KR101491279B1 (ko) | 2013-07-16 | 2015-02-06 | 현대자동차주식회사 | 자동차용 부품 교정기 |
US9473152B2 (en) | 2013-11-08 | 2016-10-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Coupling structure for inductive device |
US10153728B2 (en) | 2013-11-08 | 2018-12-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
US10270389B2 (en) | 2013-11-08 | 2019-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
US9191014B2 (en) | 2013-11-08 | 2015-11-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and apparatus of synchronizing oscillators |
US9473067B2 (en) * | 2014-04-11 | 2016-10-18 | Qualcomm Incorporated | Reducing mismatch caused by power/ground routing in multi-core VCO structure |
US10116259B2 (en) * | 2014-05-29 | 2018-10-30 | Qualcomm Incorporated | Inductor-enclosed voltage-controlled oscillators |
US9929123B2 (en) * | 2015-06-08 | 2018-03-27 | Analog Devices, Inc. | Resonant circuit including bump pads |
US9543892B1 (en) * | 2015-07-16 | 2017-01-10 | Qualcomm Incorporated | Overlapping uncoupled inductors for low-cost multi-frequency voltage-controlled oscillators |
US9893702B2 (en) | 2015-07-27 | 2018-02-13 | Qualcomm Incorporated | Notch filter with differential split inductor |
US9520356B1 (en) | 2015-09-09 | 2016-12-13 | Analog Devices, Inc. | Circuit with reduced noise and controlled frequency |
US9673755B1 (en) * | 2016-02-09 | 2017-06-06 | Cognitive Systems Corp. | Controlling a switched capacitor bank in a voltage controlled oscillator for wireless sensor devices |
US10965331B2 (en) * | 2019-04-22 | 2021-03-30 | Semiconductor Components Industries, Llc | Broad range voltage-controlled oscillator |
US10826467B1 (en) * | 2019-07-09 | 2020-11-03 | Nxp B.V. | High-accuracy dual-mode free running oscillator |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001332933A (ja) * | 2000-05-22 | 2001-11-30 | Toyo Commun Equip Co Ltd | 圧電発振器 |
JP2002252324A (ja) * | 2001-02-23 | 2002-09-06 | Hitachi Ltd | 半導体装置およびその製造方法 |
JP2002539612A (ja) * | 1999-03-11 | 2002-11-19 | アトメル・コーポレイション | 高qリアクタンス性コンポーネントを有する集積回路のための装置および方法 |
JP2003110425A (ja) * | 2001-09-27 | 2003-04-11 | Sharp Corp | 集積回路および受信装置 |
JP2003249865A (ja) * | 2002-02-22 | 2003-09-05 | Sharp Corp | 発振回路及びこれを用いた受信装置 |
JP2004014645A (ja) * | 2002-06-04 | 2004-01-15 | Matsushita Electric Ind Co Ltd | 半導体装置 |
JP2004112750A (ja) * | 2002-09-13 | 2004-04-08 | Renesas Technology Corp | 通信用半導体集積回路および無線通信システム |
JP2004120728A (ja) * | 2002-09-25 | 2004-04-15 | Renesas Technology Corp | 発振回路および通信用半導体集積回路 |
JP2005072212A (ja) * | 2003-08-22 | 2005-03-17 | Fujikura Ltd | 電子部品とその製造方法及び電子装置 |
JP2005303839A (ja) * | 2004-04-14 | 2005-10-27 | Matsushita Electric Ind Co Ltd | 電圧制御発振装置 |
JP2008521274A (ja) * | 2004-11-15 | 2008-06-19 | エヌエックスピー ビー ヴィ | 電圧制御発振器の周波数制御用可変インダクタンス回路 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2765399B1 (fr) | 1997-06-27 | 2001-12-07 | Sgs Thomson Microelectronics | Dispositif semi-conducteur a moyen d'echanges a distance |
US6621365B1 (en) * | 2002-04-03 | 2003-09-16 | Nokia Corporation | Method and apparatus providing a dual mode VCO for an adaptive receiver |
CN1331220C (zh) * | 2002-04-11 | 2007-08-08 | 皇家飞利浦电子股份有限公司 | 制造电子器件的方法和电子器件 |
JP3980943B2 (ja) * | 2002-06-06 | 2007-09-26 | 日本電波工業株式会社 | Pll制御発振器 |
US7154349B2 (en) * | 2004-08-11 | 2006-12-26 | Qualcomm, Incorporated | Coupled-inductor multi-band VCO |
US7173498B2 (en) * | 2004-09-28 | 2007-02-06 | Texas Instruments Incorporated | Reducing the coupling between LC-oscillator-based phase-locked loops in flip-chip ASICs |
JP2006211529A (ja) * | 2005-01-31 | 2006-08-10 | Seiko Epson Corp | 電圧制御発振器 |
US7508280B2 (en) * | 2005-07-19 | 2009-03-24 | Lc Tank Llc | Frequency adjustment techniques in coupled LC tank circuits |
TWI261962B (en) | 2005-07-29 | 2006-09-11 | Univ Nat Taiwan Science Tech | The two stacked LC-tank dual band voltage controlled oscillator |
US20070057734A1 (en) * | 2005-09-09 | 2007-03-15 | Ruby Richard C | Oscillatory circuit having two oscillators |
JP2007104152A (ja) | 2005-09-30 | 2007-04-19 | Sharp Corp | 電圧制御発振器及び電圧制御発振器ユニット |
KR100892935B1 (ko) | 2005-12-14 | 2009-04-09 | 신꼬오덴기 고교 가부시키가이샤 | 칩 내장 기판 및 칩 내장 기판의 제조방법 |
CN100527394C (zh) * | 2005-12-14 | 2009-08-12 | 新光电气工业株式会社 | 芯片内置基板和芯片内置基板的制造方法 |
US7423495B2 (en) * | 2006-06-26 | 2008-09-09 | Infineon Technologies Ag | Oscillator and method for generating an oscillator signal |
JP4722795B2 (ja) * | 2006-08-31 | 2011-07-13 | 富士通株式会社 | 配線基板および電子部品モジュール |
CN101355342A (zh) * | 2007-07-26 | 2009-01-28 | 达盛电子股份有限公司 | Cmos交互耦合差动式电压控制振荡器 |
WO2009022991A1 (en) | 2007-08-14 | 2009-02-19 | Agency For Science, Technology And Research | Die package and method for manufacturing the die package |
TWI339004B (en) * | 2007-10-18 | 2011-03-11 | Univ Nat Taiwan Science Tech | Injection-locked frequency divider |
JP5302323B2 (ja) * | 2007-10-23 | 2013-10-02 | テレフオンアクチーボラゲット エル エム エリクソン(パブル) | デュアルバンド結合vco |
US7906831B2 (en) * | 2008-09-23 | 2011-03-15 | Infineon Technologies Ag | Semiconductor device with capacitor arrangement electrically coupled to inductor coil |
US8058934B2 (en) * | 2009-06-03 | 2011-11-15 | Qualcomm Incorporated | Apparatus and method for frequency generation |
-
2009
- 2009-06-03 US US12/477,651 patent/US8058934B2/en active Active
-
2010
- 2010-06-03 JP JP2012514151A patent/JP5654009B2/ja active Active
- 2010-06-03 CN CN201410543596.XA patent/CN104362980B/zh active Active
- 2010-06-03 KR KR1020117031640A patent/KR101369769B1/ko active IP Right Grant
- 2010-06-03 EP EP12005860.7A patent/EP2538441B1/en active Active
- 2010-06-03 TW TW099117987A patent/TW201128929A/zh unknown
- 2010-06-03 EP EP10724212.5A patent/EP2438612B1/en active Active
- 2010-06-03 ES ES10724212.5T patent/ES2661051T3/es active Active
- 2010-06-03 WO PCT/US2010/037326 patent/WO2010141778A2/en active Application Filing
- 2010-06-03 CN CN201080024968.8A patent/CN102460691B/zh active Active
- 2010-06-03 HU HUE10724212A patent/HUE036848T2/hu unknown
- 2010-06-03 BR BRPI1010862A patent/BRPI1010862A2/pt not_active Application Discontinuation
- 2010-06-03 KR KR1020137017746A patent/KR101432208B1/ko active IP Right Grant
-
2011
- 2011-11-14 US US13/295,683 patent/US8810322B2/en active Active
-
2013
- 2013-04-23 JP JP2013090552A patent/JP5805699B2/ja active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002539612A (ja) * | 1999-03-11 | 2002-11-19 | アトメル・コーポレイション | 高qリアクタンス性コンポーネントを有する集積回路のための装置および方法 |
JP2001332933A (ja) * | 2000-05-22 | 2001-11-30 | Toyo Commun Equip Co Ltd | 圧電発振器 |
JP2002252324A (ja) * | 2001-02-23 | 2002-09-06 | Hitachi Ltd | 半導体装置およびその製造方法 |
JP2003110425A (ja) * | 2001-09-27 | 2003-04-11 | Sharp Corp | 集積回路および受信装置 |
JP2003249865A (ja) * | 2002-02-22 | 2003-09-05 | Sharp Corp | 発振回路及びこれを用いた受信装置 |
JP2004014645A (ja) * | 2002-06-04 | 2004-01-15 | Matsushita Electric Ind Co Ltd | 半導体装置 |
JP2004112750A (ja) * | 2002-09-13 | 2004-04-08 | Renesas Technology Corp | 通信用半導体集積回路および無線通信システム |
JP2004120728A (ja) * | 2002-09-25 | 2004-04-15 | Renesas Technology Corp | 発振回路および通信用半導体集積回路 |
JP2005072212A (ja) * | 2003-08-22 | 2005-03-17 | Fujikura Ltd | 電子部品とその製造方法及び電子装置 |
JP2005303839A (ja) * | 2004-04-14 | 2005-10-27 | Matsushita Electric Ind Co Ltd | 電圧制御発振装置 |
JP2008521274A (ja) * | 2004-11-15 | 2008-06-19 | エヌエックスピー ビー ヴィ | 電圧制御発振器の周波数制御用可変インダクタンス回路 |
Non-Patent Citations (1)
Title |
---|
JPN6014033039; Z.Safarian and H.Hashemi: 'A 1.3-6 GHz triple-mode CMOS VCO using coupled inductors' IEEE Custom Integrated Circuits Conference, 2008 , 20080921, pp.69 - 72 * |
Also Published As
Publication number | Publication date |
---|---|
EP2438612A2 (en) | 2012-04-11 |
JP5805699B2 (ja) | 2015-11-04 |
US8810322B2 (en) | 2014-08-19 |
WO2010141778A3 (en) | 2011-06-09 |
EP2538441A3 (en) | 2017-07-12 |
EP2538441B1 (en) | 2021-02-24 |
HUE036848T2 (hu) | 2018-08-28 |
CN104362980B (zh) | 2017-09-22 |
CN102460691A (zh) | 2012-05-16 |
KR20120025564A (ko) | 2012-03-15 |
WO2010141778A2 (en) | 2010-12-09 |
KR20130083494A (ko) | 2013-07-22 |
CN104362980A (zh) | 2015-02-18 |
ES2661051T3 (es) | 2018-03-27 |
US8058934B2 (en) | 2011-11-15 |
CN102460691B (zh) | 2015-12-09 |
KR101432208B1 (ko) | 2014-08-22 |
EP2538441A2 (en) | 2012-12-26 |
BRPI1010862A2 (pt) | 2018-06-12 |
KR101369769B1 (ko) | 2014-03-07 |
EP2438612B1 (en) | 2018-01-31 |
TW201128929A (en) | 2011-08-16 |
JP5654009B2 (ja) | 2015-01-14 |
JP2012529245A (ja) | 2012-11-15 |
US20100308924A1 (en) | 2010-12-09 |
US20120068777A1 (en) | 2012-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5805699B2 (ja) | 周波数発生のための装置及び方法 | |
US9906318B2 (en) | Frequency multiplexer | |
US10256863B2 (en) | Monolithic integration of antenna switch and diplexer | |
JP5982585B2 (ja) | ガラス貫通ビア技術を使用するダイプレクサ構成 | |
RU2416132C2 (ru) | Катушка переменной индуктивности в интегральном исполнении | |
JP2019507972A (ja) | 3dガラス貫通ビアフィルタと統合された2d受動オンガラスフィルタを使用するマルチプレクサ構成 | |
TWI548202B (zh) | 具有強耦合lc槽的積體電路架構 | |
US10582609B2 (en) | Integration of through glass via (TGV) filter and acoustic filter | |
US10840884B2 (en) | Bulk acoustic wave (BAW) and passive-on-glass (POG) filter co-integration | |
US10433425B1 (en) | Three-dimensional high quality passive structure with conductive pillar technology | |
JP2014535202A (ja) | 低位相雑音を有する電圧制御発振器 | |
US11239158B1 (en) | Wire bond inductor structures for flip chip dies | |
JP2005260806A (ja) | 高周波用スイッチ回路 | |
CN117240220A (zh) | 一种射频压控振荡器及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140715 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140805 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141105 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150303 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20150603 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150703 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150804 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150902 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5805699 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |