JP2013205504A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2013205504A
JP2013205504A JP2012072225A JP2012072225A JP2013205504A JP 2013205504 A JP2013205504 A JP 2013205504A JP 2012072225 A JP2012072225 A JP 2012072225A JP 2012072225 A JP2012072225 A JP 2012072225A JP 2013205504 A JP2013205504 A JP 2013205504A
Authority
JP
Japan
Prior art keywords
wiring
liquid crystal
power supply
crystal display
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
JP2012072225A
Other languages
English (en)
Inventor
Takamitsu Fujimoto
貴光 藤本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2012072225A priority Critical patent/JP2013205504A/ja
Priority to US13/780,761 priority patent/US9274363B2/en
Publication of JP2013205504A publication Critical patent/JP2013205504A/ja
Priority to US14/993,235 priority patent/US10216050B2/en
Ceased legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Abstract

【課題】静電気不良を抑制することが可能な液晶表示装置を提供する。
【解決手段】アクティブエリアを囲む第1端部、第2端部、第3端部、及び、第4端部を有する第1基板を備え、アクティブエリアにおいて、第1方向に沿って延出したゲート配線及び第2方向に沿って延出したソース配線と、ソース配線の一端側に接続されたソースドライバと、ソース配線の他端側に接続されたソース制御回路と、コモン電位の第1コモン端子及び第2コモン端子と、第1コモン端子に接続され、第2端部、第3端部、及び、第4端部の順に延在し、第2コモン端子に接続された電源配線と、電源配線とソース制御回路との間において第1方向に沿って延出し電源配線の中途部及びソース制御回路と電気的に接続された分岐配線と、を備えたことを特徴とする液晶表示装置。
【選択図】 図3

Description

本発明の実施形態は、液晶表示装置に関する。
液晶表示装置は、軽量、薄型、低消費電力などの特徴を生かして、パーソナルコンピュータなどのOA機器やテレビなどの表示装置として各種分野で利用されている。近年では、液晶表示装置は、携帯電話やPDA(personal digital assistant)などの携帯情報端末機器、カーナビゲーション装置、ゲーム機などの表示装置としても利用されている。
このような液晶表示装置を製造する過程においては、静電気対策が不可欠である。例えば、製造過程で発生した静電気や外部から侵入した静電気により、アクティブエリア内の各種配線やスイッチング素子を含む回路などにダメージを与えるおそれがある。このような静電気に対する耐性を向上するための手法が種々検討されている。
特開2007−156133号公報
本実施形態の目的は、静電気不良を抑制することが可能な液晶表示装置を提供することにある。
本実施形態によれば、
画像を表示する四角形状のアクティブエリアを囲む第1端部、第2端部、第3端部、及び、第4端部を有する四角形状の第1基板と、前記第1基板に対向する第2基板と、前記第1基板と前記第2基板との間に保持された液晶層と、を備えた液晶表示装置であって、前記第1基板は、前記アクティブエリアにおいて、第1方向に沿って延出したゲート配線及び第1方向に直交する第2方向に沿って延出したソース配線と、前記アクティブエリアから前記第1端部側に引き出された前記ソース配線の一端側に接続されたソースドライバと、前記アクティブエリアから前記第3端部側に引き出された前記ソース配線の他端側に接続されたソース制御回路と、前記第1端部に形成されたコモン電位の第1コモン端子及び第2コモン端子と、前記第1コモン端子に接続され、前記第2端部、前記第3端部、及び、前記第4端部の順に延在し、前記第2コモン端子に接続された電源配線と、前記第3端部に位置する前記電源配線と前記ソース制御回路との間において第1方向に沿って延出し、前記電源配線の中途部及び前記ソース制御回路と電気的に接続された分岐配線と、を備えたことを特徴とする液晶表示装置が提供される。
図1は、本実施形態における液晶表示装置の構成を模式的に示す図である。 図2は、図1に示した液晶表示パネルの構成及び等価回路を概略的に示す図である。 図3は、図2に示したアレイ基板のコーナーC2付近の電源配線及び分岐配線を拡大した拡大図である。 図4は、図2に示した液晶表示パネルの一画素における断面構造を概略的に示す図である。 図5は、図3に示したアレイ基板をA−B線で切断したときの断面構造を概略的に示す図である。
以下、本実施形態について、図面を参照しながら詳細に説明する。なお、各図において、同一又は類似した機能を発揮する構成要素には同一の参照符号を付し、重複する説明は省略する。
図1は、本実施形態における液晶表示装置の構成を模式的に示す図である。
すなわち、液晶表示装置1は、アクティブマトリクスタイプの液晶表示パネルLPN、液晶表示パネルLPNに接続された駆動ICチップ2及びフレキシブルプリント回路基板3などを備えている。
液晶表示パネルLPNは、四角形状のアレイ基板(第1基板)ARと、アレイ基板ARに対向して配置された四角形状の対向基板(第2基板)CTと、これらのアレイ基板ARと対向基板CTとの間に保持された液晶層LQと、を備えて構成されている。このような液晶表示パネルLPNは、画像を表示するアクティブエリアACTを備えている。このアクティブエリアACTは、例えば四角形状であり、m×n個のマトリクス状に配置された複数の画素PXによって構成されている(但し、m及びnは正の整数である)。
アレイ基板ARは、対向基板CTの端部CTEよりも外側に延在した延在部AREを有している。駆動ICチップ2及びフレキシブルプリント回路基板3は、画素PXの駆動に必要な信号を供給する信号供給源として機能し、アレイ基板ARの延在部AREに実装されている。
図2は、図1に示した液晶表示パネルLPNの構成及び等価回路を概略的に示す図である。
アレイ基板ARは、四角形状のアクティブエリアACTを囲む第1端部E1、第2端部E2、第3端部E3、及び、第4端部E4を有している。第1端部E1及び第3端部E3は、互いに対向し、それぞれ第1方向Xに沿って延出している。第2端部E2及び第4端部E4は、互いに対向し、それぞれ第1方向Xに直交する第2方向Yに沿って延出している。第1端部E1は、延在部AREに含まれる。第2端部E2、第3端部E3、及び、第4端部E4は、対向基板CTと対向している。
アレイ基板ARは、アクティブエリアACTにおいて、n本のゲート配線G(G1〜Gn)、n本の補助容量線C(C1〜Cn)、m本のソース配線S(S1〜Sm)などを備えている。ゲート配線G及び補助容量線Cは、例えば、第1方向Xに沿って略直線的に延出している。ソース配線Sは、ゲート配線G及び補助容量線Cと絶縁膜を介して交差している。ソース配線Sは、第2方向Yに沿って略直線的に延出している。
各ゲート配線Gは、アクティブエリアACTの外側に引き出され、ゲートドライバGDに接続されている。各補助容量線Cは、アクティブエリアACTの外側に引き出され、補助容量電圧を印加するための電圧印加部CDに接続されている。各ソース配線Sは、アクティブエリアACTの外側に引き出されている。アクティブエリアACTから第1端部E1側に引き出されたソース配線Sのそれぞれの一端側は、ソースドライバSDに接続されている。また、アクティブエリアACTから第3端部E3側に引き出されたソース配線Sのそれぞれの他端側は、ソース制御回路CCに接続されている。これらのゲートドライバGD、電圧印加部CD、ソースドライバSD、ソース制御回路CCなどは、アレイ基板ARに形成されている。
各画素PXは、スイッチング素子SW、画素電極PE、共通電極CEなどを備えている。スイッチング素子SW及び画素電極PEは、アレイ基板ARに備えられている。共通電極CEは、アレイ基板ARに備えられていても良いし、対向基板CTに備えられていても良い。保持容量Csは、例えば、画素電極PEと補助容量線Cとの間に形成される。
スイッチング素子SWは、例えば、nチャネル薄膜トランジスタ(TFT)によって構成されている。このスイッチング素子SWは、ゲート配線G及びソース配線Sと電気的に接続されている。このようなスイッチング素子SWは、トップゲート型あるいはボトムゲート型のいずれであっても良い。また、スイッチング素子SWの半導体層は、ポリシリコンあるいはアモルファスシリコンによって形成されている。
画素電極PEは、各画素PXに配置され、スイッチング素子SWに電気的に接続されている。共通電極CEは、例えばコモン電位であり、液晶層LQを介して複数の画素PXの画素電極PEに対して共通に配置されている。画素電極PE及び共通電極CEは、例えば、インジウム・ティン・オキサイド(ITO)やインジウム・ジンク・オキサイド(IZO)などの光透過性を有する導電材料によって形成されている。
また、アレイ基板ARは、アクティブエリアACTの外側に、複数の端子T、電源配線CL、分岐配線LAなどを備えている。複数の端子Tは、フレキシブルプリント回路基板を接続するための端子であり、アレイ基板ARの延在部AREに形成されている。このような端子Tには、コモン電位のコモン端子T1及びT2が含まれる。電源配線CLは、例えば、アレイ基板ARの最外周に沿って形成され、コモン端子T1及びT2に接続されている。この電源配線CLは、コモン電位を供給する給電配線あるいはガードリングとして機能し、共通電極CEなどと電気的に接続されている。
図示した例では、電源配線CLは、その一端がコモン端子T1に接続され、第2端部E2、第3端部E3、及び、第4端部E4の順に延在し、その他端がコモン端子T2に接続されている。第2端部E2に位置する電源配線CLは、第2方向Yに沿って延出している。第3端部E3に位置する電源配線CLは、第1方向Xに沿って延出している。第4端部E4に位置する電源配線CLは、第2方向Yに沿って延出している。また、電源配線CLは、第2端部E2と第3端部E3とが交差するコーナーC1、及び、第3端部E3と第4端部E4とが交差するコーナーC2において、曲線状(あるいは円弧状)に形成されている。
分岐配線LAは、電源配線CLの中途部CLMから分岐した配線である。この分岐配線LAは、アレイ基板ARの第3端部E3に位置する電源配線CLとソース制御回路CCとの間において第1方向Xに沿って延出し、電源配線CLの中途部CLM及びソース制御回路CCと電気的に接続されている。
図示した例では、中途部CLMは、コーナーC1とコーナーC2との間の略中央に位置している。分岐配線LAは、コーナーC1に寄った位置、及び、コーナーC2に寄った位置から、それぞれコーナーC1とコーナーC2との間の略中央に亘って形成されている。つまり、電源配線CLと分岐配線LAとを電気的に接続する位置は、コーナーC1及びコーナーC2のいずれからも離れた位置である。このような分岐配線LAの一端部と中途部CLMとは、ブリッジB1によって電気的に接続されている。また、分岐配線LAの他端部と、ソース制御回路CCから引き出された引出配線LBとは、ブリッジB2によって電気的に接続されている。
このような電源配線CL及び分岐配線LAについて、図2及び図3を参照しながらより詳細に説明する。図3は、アレイ基板ARのコーナーC2に寄った側の分岐配線LAを拡大した拡大図であり、ここでは、説明に必要な構成のみを図示している。
分岐配線LAは、第1方向Xに沿って略直線的に延出し、一端部LA1及び他端部LA2を有している。一端部LA1は、電源配線CLの中途部CLMの近傍に位置している。他端部LA2は、電源配線CLの曲線部CLCの近傍に位置している。
分岐配線LAは、電源配線CLに向かって突出した第1突起P1を備えている。この第1突起P1は、分岐配線LAと一体的に形成されている。図示した例では、第1突起P1は、分岐配線LAの一端部LA1及び他端部LA2にそれぞれ形成されている。すなわち、一端部LA1においては、第1突起P1は、ブリッジB1を挟んだ両側に形成されている。また、他端部LA2においては、第1突起P1は、ブリッジB2の近傍に形成されている。このような第1突起P1は、電源配線CLに向かって第2方向Yに沿って延出し、鋭利な先端部PP1を有している。すなわち、図3において拡大したように、先端部PP1は、略三角形状に形成されている。
電源配線CLは、第1突起P1に向かって突出した第2突起P2を備えている。この第2突起P2は、電源配線CLと一体的に形成されている。図示した例では、第2突起P2は、中途部CLM及び曲線部CLCの近傍にそれぞれ形成されている。すなわち、中途部CLMにおいては、第2突起P2は、ブリッジB1を挟んだ両側に形成され、それぞれ第1突起P1と対向している。また、曲線部CLCの近傍においても、第2突起P2は、第1突起P1と対向している。このような第2突起P2は、分岐配線LAに向かって第2方向Yに沿って延出し、鋭利な先端部PP2を有している。先端部PP2は、略三角形状に形成されている。
これらの第1突起P1及び第2突起P2は、第2方向Yに沿った同一直線上に位置している。また、第1突起P1の先端部PP1は、第2突起P2の先端部PP2と間隔をおいて位置しており、それぞれの頂角が対向している。
ソース制御回路CCには、電源配線CL、ブリッジB1、分岐配線LA、ブリッジB2、及び、引出配線LBを介して、コモン電位が供給される。このようなソース制御回路CCは、オフ残像対策回路として機能し、例えば、電源をOFFした際に全てのソース配線Sに対してコモン電位を印加するものである。一方で、電源OFF時には、すべてのゲート配線Gに対してスイッチング素子SWをオン状態にする制御信号が供給される。このため、アクティブエリアACTの各画素PXの画素電極PEには、スイッチング素子SWを介してコモン電位が書き込まれる。このとき、共通電極CEにもコモン電位が印加されると、画素電極PEと共通電極CEとの電位差が実質的にゼロとなるため、液晶層LQに印加されていた電界がリセットされ、残像を解消することができる。
図4は、図2に示した液晶表示パネルLPNの一画素PXにおける断面構造を概略的に示す図である。
すなわち、アレイ基板ARは、ガラス基板やプラスチック基板などの光透過性を有する第1絶縁基板20を用いて形成されている。このアレイ基板ARは、スイッチング素子SW、画素電極PEなどを備えている。ここに示したスイッチング素子SWは、ボトムゲート型の薄膜トランジスタである。スイッチング素子SWのゲート電極WGは、ゲート配線Gとともに第1絶縁基板20の上に形成されている。このゲート電極WGは、ゲート配線Gに電気的に接続され、図示した例では、ゲート配線Gと一体的に形成されている。このようなゲート電極WGは、第1絶縁膜21によって覆われている。この第1絶縁膜21は、第1絶縁基板20の上にも配置されている。
スイッチング素子SWの半導体層SCは、例えば、アモルファスシリコンによって形成されている。この半導体層SCは、第1絶縁膜21の上に形成され、ゲート電極WGの直上に位置している。スイッチング素子SWのソース電極WS及びドレイン電極WDは、第1絶縁膜21の上に形成され、それぞれの少なくとも一部が半導体層SCにコンタクトしている。ソース配線Sは、第1絶縁膜21の上に形成されている。ソース電極WSは、ソース配線Sに電気的に接続され、図示した例では、ソース配線Sと一体的に形成されている。ソース電極WS及びドレイン電極WDは、ソース配線Sとともに第2絶縁膜22によって覆われている。また、この第2絶縁膜22は、第1絶縁膜21の上にも配置されている。
画素電極PEは、第2絶縁膜22の上に形成されている。この画素電極PEは、第2絶縁膜22を貫通するコンタクトホールを介してドレイン電極WDにコンタクトしている。このような画素電極PE及び第2絶縁膜22は、第1配向膜23によって覆われている。
一方、対向基板CTは、ガラス基板やプラスチック基板などの光透過性を有する第2絶縁基板30を用いて形成されている。この対向基板CTは、第2絶縁基板30のアレイ基板ARと向かい合う側にブラックマトリクス31、カラーフィルタ層32などを備えている。また、図示した例では、対向基板CTは、共通電極CEを備えている。
ブラックマトリクス31は、アクティブエリアACTにおいて画素PXの間に形成され、アレイ基板ARに形成されたスイッチング素子SWやゲート配線G及びソース配線Sなどの各種配線部に対向している。カラーフィルタ層32は、アクティブエリアACTにおいてブラックマトリクス31によって区画された各画素PXに配置されている。カラーフィルタ層32の一部は、ブラックマトリクス31に重なっている。
共通電極CEは、アクティブエリアACTにおいて、カラーフィルタ層32のアレイ基板ARと対向する側に形成され、液晶層LQを介して各画素PXの画素電極PEと対向している。このような共通電極CEは、第2配向膜33によって覆われている。
上述したようなアレイ基板ARと対向基板CTとは、それぞれの第1配向膜23及び第2配向膜33が対向するように配置されている。このとき、アレイ基板ARと対向基板CTとの間には、図示しないスペーサ(例えば、樹脂材料によって一方の基板に一体的に形成された柱状スペーサ)が配置され、これにより、所定のセルギャップが形成される。
液晶層LQは、上述したセルギャップに封入されている。すなわち、液晶層LQは、アレイ基板ARの画素電極PEと対向基板CTの共通電極CEとの間に保持された液晶組成物によって構成されている。
なお、液晶モードについて特に制限はなく、TN(Twisted Nematic)モード、OCB(Optically Compensated Bend)モード、VA(Vertical Aligned)モードなどの主として縦電界あるいは斜め電界を利用するモードや、IPS(In−Plane Switching)モード、FFS(Fringe Field Switching)モードなどの主として横電界を利用するモードなどが適用可能である。横電界を利用するモードでは、共通電極CEは画素電極PEと同一の基板であるアレイ基板ARに備えられる。
図5は、図3に示したアレイ基板ARをA−B線で切断したときの断面構造を概略的に示す図である。
アレイ基板ARにおいて、電源配線CL、分岐配線LA、及び、引出配線LBは、第1絶縁基板20の上に形成されている。つまり、電源配線CL、分岐配線LA、及び、引出配線LBは、ゲート配線Gと同一層に形成されており、ゲート配線Gと同一材料を用いて形成可能である。これらの電源配線CL、分岐配線LA、及び、引出配線LBは、第1絶縁膜21によって覆われている。
この第1絶縁膜21には、電源配線CLの中途部CLMまで貫通したコンタクトホールCH1、分岐配線LAの一端部LA1まで貫通したコンタクトホールCH2、分岐配線LAの他端部LA2まで貫通したコンタクトホールCH3、引出配線LBまで貫通したコンタクトホールCH4がそれぞれ形成されている。
ブリッジB1及びブリッジB2は、第1絶縁膜21の上に形成されている。つまり、ブリッジB1及びブリッジB2は、ソース配線Sと同一層に形成されており、ソース配線Sと同一材料を用いて形成可能である。
ブリッジB1は、コンタクトホールCH1を介して中途部CLMにコンタクトするとともに、コンタクトホールCH2を介して一端部LA1にコンタクトし、電源配線CLと分岐配線LAとを電気的に接続している。ブリッジB2は、コンタクトホールCH3を介して他端部LA2にコンタクトするとともに、コンタクトホールCH4を介して引出配線LBにコンタクトし、分岐配線LAと引出配線LBとを電気的に接続している。
このような本実施形態によれば、アレイ基板ARの端部に沿って電源配線CLが配置され、しかも、この電源配線CLは、その中途部CLMにおいて、電源配線CLよりも内側(つまり、アクティブエリアACTに近接する側)に位置する回路(例えば、ソース制御回路CC)との間の分岐配線LAに電気的に接続されている。静電気はコーナーC1及びC2付近に位置する電源配線CLから侵入しやすいが、例え電源配線CLに静電気が侵入したとしても、静電気は電源配線CLにおいて拡散し、静電気のエネルギーが消費される。また、静電気が電源配線CLよりも内側に流れ込む位置は、静電気が侵入した位置(つまり、コーナーC1及びC2付近)よりも離れた中途部CLMとなる。このため、中途部CLMに至るまでに静電気のエネルギーが消費される。したがって、電源配線CLよりも内側の回路や配線への高エネルギーの静電気の流れ込み、あるいは、高エネルギーの静電気による回路や配線の破壊を抑制することが可能となる。
また、本実施形態によれば、電源配線CLは、コーナーC1及びC2においては曲線状に形成されている。このため、コーナーにおいて屈曲した形状を適用した場合と比較して、静電気が溜まりにくくなり、コーナー付近の電源配線CLからその内側の回路や配線への放電の発生、あるいは、放電による回路や配線の破壊を抑制することが可能となる。
また、本実施形態によれば、分岐配線LAは電源配線CLに向かって突出した第1突起P1を備え、電源配線CLは第1突起P1に向かって突出した第2突起P2を備えている。このため、電源配線CLを流れる静電気は、第2突起P2に集中し、第1突起P1への放電を誘発させることが可能となる。つまり、第1突起P1及び第2突起P2は、いわゆる避雷針として作用する。このような第2突起P2から第1突起P1への放電を誘発させることにより、静電気のエネルギーが消費され、さらに、回路や配線への静電気に対する保護作用を向上することが可能となる。
このような第1突起P1及び第2突起P2は、特に、電源配線CLの中途部CLMと分岐配線LAの一端部LA1とを接続するブリッジB1付近、及び、分岐配線LAの他端部LA2とソース制御回路CCから引き出された引出配線LBとを接続するブリッジB2付近にそれぞれ形成されている。ブリッジB1付近の第1突起P1−第2突起P2間での放電を誘発させることにより、ブリッジB1を介して電源配線CLから分岐配線LAに流れ込む静電気のエネルギーを低減することが可能となる。また、ブリッジB2付近の第1突起P1−第2突起P2間での放電を誘発させることにより、ブリッジB2を介して分岐配線LAから引出配線LBに流れ込む静電気のエネルギーを低減することが可能となる。なお、第1突起P1と第2突起P2とが放電によりショートしたとしても、電源配線CL及び分岐配線LAは同電位であるため、それぞれの機能を保全することができる。
また、本実施形態によれば、ブリッジB1は、第1絶縁膜21に形成されたコンタクトホールを介して電源配線CL及び分岐配線LAとコンタクトし、ブリッジB2は、第1絶縁膜21に形成されたコンタクトホールを介して分岐配線LA及び引出配線LBとコンタクトしている。これらのブリッジB1及びブリッジB2においては、コンタクトホールにおける接触面積(あるいは、孔径)によって調整されたコンタクト抵抗を介することで、流れ込んだ静電気のエネルギーを消費することが可能となる。
以上説明したように、本実施形態によれば、静電気不良を抑制することが可能な液晶表示装置を提供することができる。
なお、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これらの新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これらの実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
本実施形態は、フラットパネルディスプレイの一例として液晶表示装置を例に挙げて説明したが、静電気対策を必要とする有機エレクトロルミネッセンス表示装置やプラズマ表示装置などの各種フラットパネルディスプレイにおいても適用可能である。
LPN…液晶表示パネル
AR…アレイ基板 CT…対向基板 LQ…液晶層
CL…電源配線 LA…分岐配線 LB…引出配線
B1…ブリッジ B2…ブリッジ
P1…第1突起 P2…第2突起

Claims (7)

  1. 画像を表示する四角形状のアクティブエリアを囲む第1端部、第2端部、第3端部、及び、第4端部を有する四角形状の第1基板と、前記第1基板に対向する第2基板と、前記第1基板と前記第2基板との間に保持された液晶層と、を備えた液晶表示装置であって、
    前記第1基板は、
    前記アクティブエリアにおいて、第1方向に沿って延出したゲート配線及び第1方向に直交する第2方向に沿って延出したソース配線と、
    前記アクティブエリアから前記第1端部側に引き出された前記ソース配線の一端側に接続されたソースドライバと、
    前記アクティブエリアから前記第3端部側に引き出された前記ソース配線の他端側に接続されたソース制御回路と、
    前記第1端部に形成されたコモン電位の第1コモン端子及び第2コモン端子と、
    前記第1コモン端子に接続され、前記第2端部、前記第3端部、及び、前記第4端部の順に延在し、前記第2コモン端子に接続された電源配線と、
    前記第3端部に位置する前記電源配線と前記ソース制御回路との間において第1方向に沿って延出し、前記電源配線の中途部及び前記ソース制御回路と電気的に接続された分岐配線と、
    を備えたことを特徴とする液晶表示装置。
  2. 前記電源配線は、前記第2端部と前記第3端部とが交差する第1コーナー、及び、前記第3端部と前記第4端部とが交差する第2コーナーにおいて曲線状に形成されたことを特徴とする請求項1に記載の液晶表示装置。
  3. 前記電源配線の前記中途部は、前記第1コーナーと前記第2コーナーとの間の略中央部に位置することを特徴とする請求項2に記載の液晶表示装置。
  4. 前記分岐配線は前記電源配線に向かって突出した第1突起を備え、
    前記電源配線は前記第1突起に向かって突出した第2突起を備えたことを特徴とする請求項1乃至3のいずれか1項に記載の液晶表示装置。
  5. 前記第1突起は、前記分岐配線の一端部及び他端部にそれぞれ形成されたことを特徴とする請求項4に記載の液晶表示装置。
  6. さらに、前記ゲート配線、前記電源配線、前記分岐配線、及び、前記ソース制御回路から引き出された引出配線を覆う絶縁膜と、
    前記絶縁膜上に形成され、前記分岐配線の前記一端部及び前記電源配線の前記中途部のそれぞれと第1コンタクトホールを介してコンタクトした第1ブリッジと、
    前記絶縁膜上に形成され、前記分岐配線の前記他端部及び前記引出配線のそれぞれと第2コンタクトホールを介してコンタクトした第2ブリッジと、
    を備えたことを特徴とする請求項1乃至5のいずれか1項に記載の液晶表示装置。
  7. 前記第1ブリッジ及び前記第2ブリッジは、前記ソース配線と同一層に形成されたことを特徴とする請求項6に記載の液晶表示装置。
JP2012072225A 2012-03-27 2012-03-27 液晶表示装置 Ceased JP2013205504A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2012072225A JP2013205504A (ja) 2012-03-27 2012-03-27 液晶表示装置
US13/780,761 US9274363B2 (en) 2012-03-27 2013-02-28 Liquid crystal display device
US14/993,235 US10216050B2 (en) 2012-03-27 2016-01-12 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012072225A JP2013205504A (ja) 2012-03-27 2012-03-27 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2013205504A true JP2013205504A (ja) 2013-10-07

Family

ID=49234528

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012072225A Ceased JP2013205504A (ja) 2012-03-27 2012-03-27 液晶表示装置

Country Status (2)

Country Link
US (2) US9274363B2 (ja)
JP (1) JP2013205504A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9817291B2 (en) 2015-01-29 2017-11-14 Japan Display Inc. Liquid crystal display device
JP2018072830A (ja) * 2016-10-31 2018-05-10 エルジー ディスプレイ カンパニー リミテッド インセルタッチ表示装置
WO2019244288A1 (ja) * 2018-06-20 2019-12-26 堺ディスプレイプロダクト株式会社 表示パネルおよび表示パネルの製造方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106991990A (zh) * 2017-05-27 2017-07-28 上海天马有机发光显示技术有限公司 显示面板及显示装置
CN109213728A (zh) * 2017-06-29 2019-01-15 深圳市掌网科技股份有限公司 基于增强现实的文物展示方法及系统
CN109213885A (zh) * 2017-06-29 2019-01-15 深圳市掌网科技股份有限公司 基于增强现实的汽车展示方法及系统
CN108829250A (zh) * 2018-06-04 2018-11-16 苏州市职业大学 一种基于增强现实ar的对象互动展示方法
CN209132559U (zh) * 2019-01-09 2019-07-19 北京京东方技术开发有限公司 一种显示基板、显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11101986A (ja) * 1997-09-26 1999-04-13 Sanyo Electric Co Ltd 表示装置及び表示装置用大基板
JP2002131783A (ja) * 2000-08-09 2002-05-09 Hitachi Ltd アクティブマトリクス型表示装置
JP2003270665A (ja) * 2002-03-15 2003-09-25 Seiko Epson Corp 電気光学装置、及び電子機器
JP2007065615A (ja) * 2005-08-02 2007-03-15 Sanyo Epson Imaging Devices Corp 電気光学装置及び電子機器
JP2010152016A (ja) * 2008-12-24 2010-07-08 Sony Corp 液晶表示パネル及びそれを備えた電子機器
JP2011215402A (ja) * 2010-03-31 2011-10-27 Toshiba Mobile Display Co Ltd 液晶表示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI245957B (en) * 2000-08-09 2005-12-21 Hitachi Ltd Active matrix display device
JP4600263B2 (ja) 2005-12-06 2010-12-15 エプソンイメージングデバイス株式会社 電気光学装置および電子機器
US7456432B2 (en) * 2006-11-20 2008-11-25 Tpo Displays Corp. System having electrostatic discharge protection structure and method for manufacturing the same
EP2138890A4 (en) * 2007-03-30 2011-03-30 Sharp Kk LIQUID CRYSTAL DISPLAY DEVICE
TW200945956A (en) * 2008-04-22 2009-11-01 Wintek Corp Electrostatic discharge protection device for touch panels
JP5504866B2 (ja) * 2009-12-10 2014-05-28 セイコーエプソン株式会社 電気泳動表示装置、電子機器および電気光学装置の製造方法
JP2013218237A (ja) * 2012-04-12 2013-10-24 Japan Display Inc 液晶表示装置
US9250489B2 (en) * 2012-11-16 2016-02-02 Shenzhen China Star Optoelectronics Technology Co., Ltd. LCD panel with anti-electrostatic discharge function and LCD device using same
JP6360718B2 (ja) * 2014-05-16 2018-07-18 株式会社ジャパンディスプレイ 表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11101986A (ja) * 1997-09-26 1999-04-13 Sanyo Electric Co Ltd 表示装置及び表示装置用大基板
JP2002131783A (ja) * 2000-08-09 2002-05-09 Hitachi Ltd アクティブマトリクス型表示装置
JP2003270665A (ja) * 2002-03-15 2003-09-25 Seiko Epson Corp 電気光学装置、及び電子機器
JP2007065615A (ja) * 2005-08-02 2007-03-15 Sanyo Epson Imaging Devices Corp 電気光学装置及び電子機器
JP2010152016A (ja) * 2008-12-24 2010-07-08 Sony Corp 液晶表示パネル及びそれを備えた電子機器
JP2011215402A (ja) * 2010-03-31 2011-10-27 Toshiba Mobile Display Co Ltd 液晶表示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9817291B2 (en) 2015-01-29 2017-11-14 Japan Display Inc. Liquid crystal display device
JP2018072830A (ja) * 2016-10-31 2018-05-10 エルジー ディスプレイ カンパニー リミテッド インセルタッチ表示装置
US10613660B2 (en) 2016-10-31 2020-04-07 Lg Display Co., Ltd. In-cell touch display device
US10942593B2 (en) 2016-10-31 2021-03-09 Lg Display Co., Ltd. In-cell touch display device
WO2019244288A1 (ja) * 2018-06-20 2019-12-26 堺ディスプレイプロダクト株式会社 表示パネルおよび表示パネルの製造方法

Also Published As

Publication number Publication date
US20160124257A1 (en) 2016-05-05
US20130258221A1 (en) 2013-10-03
US10216050B2 (en) 2019-02-26
US9274363B2 (en) 2016-03-01

Similar Documents

Publication Publication Date Title
US10216050B2 (en) Liquid crystal display device
US8692253B2 (en) Flat panel display
JP5770796B2 (ja) 液晶ディスプレイ装置
JP5013554B2 (ja) 液晶表示装置
JP6130721B2 (ja) 平面表示装置
US10134906B2 (en) Display device
JP5732317B2 (ja) 液晶表示装置
JP2010139598A (ja) 液晶表示パネル
KR20100010534A (ko) 표시기판, 이의 제조방법 및 이를 갖는 표시장치
US9329446B2 (en) Liquid crystal display device and method of manufacturing the same
JP2012247542A (ja) 液晶表示装置
JP2014081641A (ja) 液晶表示パネル
JP2015011179A (ja) 液晶表示装置
US9575383B2 (en) Liquid crystal display device
JP5207422B2 (ja) 液晶表示装置
JP4986307B2 (ja) 液晶表示装置
KR102062735B1 (ko) 액정 디스플레이 장치와 이의 제조방법
JP2017134113A (ja) 液晶表示装置
KR20150002231A (ko) 액정 디스플레이 장치
US9491843B2 (en) Circuit board and display device using the same
KR20170068244A (ko) 액정표시장치

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20130711

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140911

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150430

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150602

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150729

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160105

A045 Written measure of dismissal of application [lapsed due to lack of payment]

Free format text: JAPANESE INTERMEDIATE CODE: A045

Effective date: 20160531