JP2012242830A - 画素ユニット回路、画素アレイ、パネル、パネル駆動方法 - Google Patents
画素ユニット回路、画素アレイ、パネル、パネル駆動方法 Download PDFInfo
- Publication number
- JP2012242830A JP2012242830A JP2012110299A JP2012110299A JP2012242830A JP 2012242830 A JP2012242830 A JP 2012242830A JP 2012110299 A JP2012110299 A JP 2012110299A JP 2012110299 A JP2012110299 A JP 2012110299A JP 2012242830 A JP2012242830 A JP 2012242830A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- circuit
- terminal
- power supply
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims description 23
- 239000003990 capacitor Substances 0.000 claims description 19
- 239000010409 thin film Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 13
- 238000005516 engineering process Methods 0.000 description 9
- 229920001621 AMOLED Polymers 0.000 description 5
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000012937 correction Methods 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
【解決手段】画素ユニット回路を備える画素回路アレイであって、前記画素ユニット回路は、プレチャージ回路、補償回路、保持回路、駆動回路、発光回路、第1の電源端子、第2の電源端子、第3の電源端子、走査制御端、第1の制御端および第2の制御端を備えている。中には、プレチャージ回路の入力端が第1の電源端子に接続され、第1の出力端が保持回路の入力端に接続され、第2の出力端が前記補償回路の入力端および前記駆動回路の制御端に接続され、制御端は走査制御端に接続されている。
【選択図】図6A
Description
はキャリア移動度であり、
はゲート酸化層コンデンサであり、W/LはTFTチャネルの幅と長さの比であり、Vdataはデータ電圧であり、ARVDDはAMOLEDのバックパネル電源であり、すべての画素ユニット回路に共有され、VthpはT1の閾値電圧である。上式から分かるように、異なる画素ユニット回路の間に駆動TFT(即ち、図1におけるT1)のVthpが異なるならば、たとえ送り込まれたデータの電圧は同じであるとしても、OLEDに送り込んだ電流は相違がある。かつ、各画素に実際に加えるARVDDは異なるならば、OLEDに送り込んだ電流は相違もある。
第1の電源端子606(VD)と第2の電源端子607(VP)はロー電源レベル(ARVSS)を出力し、第3の電源端子608(VN)はハイ電源レベル(ARVDD)出力する。OLEDは電気学の性能の面で1つの発光ダイオードT5と第2のコンデンサ(以下にはCOLEDと略称)と並列接続することに相当でき、従って、OLEDは逆方向オフされる。図6BにおけるN1の点が直前の段階に記憶された電圧はARVDDであり、N2点が直前の段階に記憶された電圧はARVDDーVDATA(nー1) +VRFF+Vthpであり、ここから分かるように、C1の電圧降下は−VDATA(n−1)+VREF+Vthpである。中には、VDATA(nー1)は直前のフレームに入力したデータ電圧であり、VRFFは直流基準電圧であり、VthpはT1の閾値電圧(Vthp<0)である。この時、走査線がロー電源レベル (VGL)を出力し、EMとVCをハイ電源レベル(VGH)になるように制御する。T1、T4はオンされ、T2、T3はオフされ、T4を経てロー電源レベルARVSSをN1の点に伝送し、C1のブートストラッピング効果により、N2点の電圧はARVSSーVDATA(nー1) +VRFF+Vthpになり、即ち、N1の点の電圧からC1の電圧降下がさし引かれる電圧になる。本発明の実施例VRFFを合理的に選択することを通じて、ーVDATA(nー1)+VRFF<0にし、つまり、N2点の電圧はロー電圧であると、T1はオンさせ、N3の点電圧もARVSSである。
ARVSSーARVDD<0、しかも通常COLED>>C6ため、
VD端は目前のフレームのデータ電圧VDATA(n)を出力し、VP端は直流基準電圧(VRFF)を出力し、VN端はハイ電源レベルの信号(ARVDD)を出力すると、OLEDは逆方向オフを保持する。走査線(SCAN端)とVCをロー電源レベル (VGL)になるように制御し、EMをハイ電源レベルハイ(VGH)ように制御する。この段階で、VRFF>0、N2、N3の点の初期電圧VINIT<0、従って、この時、T1はオンされ、1つのダイオードに相当し、電流がVRFFからN3の点に流れ,N3の点に対して充電し、N3の点の電圧がVRFF+Vthpまで(即ち、VRFFをT1の閾値電圧をプラスし)上がた後、T1はオフされる。補償段階が終了する時、C1の両端に累積された電荷は(VRFF+VthpーVDATA(n))C6になり,T4が線形領域で動作するため、閾値電圧の消耗がない。
VP端はハイ電源レベル(ARVDD)を出力し、VN端はロー電源レベル(ARVSS)を出力し、OLEDは、順方向オンされる。SCAN、VCをハイ電源レベル(VGH)になるよう制御し、EMはロー電源レベル(VGL)であり、T1、T3はオンされ、T2、T4はオフされ、T1のVGS(つまり、ゲート-ソース電圧)を保持するため、C1はT1のゲート-ソースの間に接続され、その累積された電荷は変えないように保持する。N1の点は時にT3を通じてARVDDに接続され、C1のブートストラッピング効果により、N2点の電圧はARVDDーVDATA(n)+VRFF+Vthp(即ち、N1の点の電圧からC1の電圧降下がさし引かれる電圧)。T1のVGSはVRFF+VthpーVDATA(n)(即ち、ARVDDからN2点の電圧がさし引かれる電圧)。この時、T1に流した電流は:
そのため:
Claims (12)
- 画素回路アレイであって、
走査線と、
データ線と、
前記走査線および前記データ線により交差して限定された画素ユニット回路と、を備え、
前記画素ユニット回路のそれぞれは、
発光するための発光回路と、
前記発光回路を駆動するための駆動回路と、
前記駆動回路を正常に動作させるためのプレチャージ回路と、
前記駆動回路の閾値電圧を補償するための補償回路と、
前記駆動回路の制御端および入力端の電圧を保持するための保持回路と、
前記プレチャージ回路に電圧を提供するための第1の電源端子と、
前記駆動回路に電圧を提供するための第2の電源端子と、
前記発光回路に電圧を提供するための第3の電源端子と、
前記プレチャージ回路のオン又はオフを制御するための走査制御端と、
前記保持回路のオンまたはオフを制御するための第1の制御端と、
前記補償回路のオンまたはオフを制御するための第2の制御端と、
を備え、
前記プレチャージ回路の入力端が前記第1の電源端子に接続され、その第1の出力端が前記保持回路の入力端に接続され、その第2の出力端が前記補償回路の入力端および前記駆動回路の制御端に接続され、その制御端は前記走査制御端に接続され、
前記補償回路の出力端は前記駆動回路の出力端および前記発光回路の入力端に接続され、その制御端は前記第2の制御端に接続され、
前記保持回路の出力端は前記駆動回路の入力端および前記第2の電源端子に接続され、その制御端は前記第1の制御端に接続されることを特徴とする画素回路アレイ。 - 前記プレチャージ回路は第4のトランジスタおよび第1のコンデンサを備え、
前記補償回路は第2のトランジスタを備え、
前記保持回路は第3のトランジスタを備え、
前記駆動回路は第1のトランジスタを備え、
前記発光回路は有機発光ダイオード(OLED)を備え、
前記第1のトランジスタのゲートは前記第1のコンデンサの一端および前記第2のトランジスタのソースに接続され、
前記第1のトランジスタのソースは前記第3のトランジスタのドレインおよび前記第2の電源端子に接続され、
前記第1のトランジスタのドレインは前記第2のトランジスタのドレインおよび前記OLEDのアノードに接続され、
前記第2のトランジスタのゲートは前記第2の制御端に接続され、
前記第3のトランジスタのソースは前記第1のコンデンサの他端および前記第4のトランジスタのドレインに接続され、ゲートは前記第1の制御端に接続され、
前記第4のトランジスタのゲートは前記走査制御端に接続され、ソースは前記第1の電源端子に接続されていることを特徴とする請求項1に記載の画素回路アレイ。 - 前記第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、第4のトランジスタはすべて薄膜トランジスタ(TFT)であることを特徴とする請求項2に記載の画素回路アレイ。
- OLEDパネルであって、請求項1に記載の画素回路アレイを備えることを特徴とするパネル。
- OLEDパネル駆動方法であって、請求項4に記載のOLEDパネルに用いられ、
画素ユニット回路におけるプレチャージ回路は、第4のトランジスタおよび第1のコンデンサを備え、
補償回路は、第2のトランジスタを備え、
保持回路は、第3のトランジスタを備え、
駆動回路は、第1のトランジスタを備え、
発光回路は、有機発光ダイオード(OLED)を備え、
前記方法は、
第4のトランジスタをオンさせるように前記走査線が走査制御端を通じて有効信号を出力し、前記第2のトランジスタおよび前記第3のトランジスタをオフさせるように前記第1の制御端と前記第2の制御端は無効信号を出力するステップと、
前記第1のトランジスタのゲートに有効信号を入力することにより前記第1のトランジスタをオンさせるステップと、
第2の電源端子により出力された第1のレベル信号は前記第1のトランジスタを通じて前記OLEDのアノードに伝送されるステップと、
を含むことを特徴とするOLEDパネル駆動方法。 - 第2の電源端子により出力された第1のレベル信号は前記第1のトランジスタを通じて前記OLEDのアノードに伝送される前に、第1の電源端子および第2の電源端子はともに第1のレベル信号を出力し、第3の電源端子は第2のレベル信号を出力するステップをさらに含むことを特徴とする請求項5に記載の方法。
- 第2のトランジスタをオンさせ、前記第1のトランジスタのドレイン電圧がゲート電圧に等しくなるように、前記第2の制御端は有効信号を出力するステップをさらに含むことを特徴とする請求項6に記載の方法。
- 前記第2のトランジスタをオンさせる前に、前記第1の電源端子の出力電圧は現在のフレームのデータ電圧に変えるステップをさらに含むを特徴とする請求項7に記載の方法。
- 前記第1のトランジスタのドレイン電圧およびゲート電圧はともに前記第2の電源端子の出力電圧に等しいであることを特徴とする請求項7に記載の方法。
- 前記第2のトランジスタをオンさせ、前記第1のトランジスタのドレイン電圧がゲート電圧に等しくなるように、前記第2の電源端子が有効信号を出力した後に、前記第2の電源端子が直流基準電圧を出力するステップをさらに含むことを特徴とする請求項8に記載の方法。
- 前記第1のトランジスタをオンさせるように前記第1のトランジスタのゲートに有効信号を出力し、および、前記第3のトランジスタをオンさせるように前記第1の制御端に有効信号を出力するステップと、
前記第2のトランジスタおよび前記第4のトランジスタをオフさせるように前記第2の制御端および前記走査制御端は無効信号を出力し、前記第1のトランジスタのドレインを通じてデータ電流を前記OLEDに送るステップと、
をさらに含むことを特徴とする請求項6に記載の方法。 - 前記第1のトランジスタをオンさせるように前記第1のトランジスタのゲートに有効信号を出力し、および、前記第3のトランジスタをオンさせるように前記第1の制御端が有効信号を出力する前に、
前記第2の電源端子は第2のレベル信号を出力するステップと、
前記第3の電源端子は第1のレベル信号を出力するステップと、
をさらに含むことを特徴とする請求項11に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110124714.XA CN102646386B (zh) | 2011-05-13 | 2011-05-13 | 一种像素单元电路、像素阵列、面板及面板驱动方法 |
CN201110124714.X | 2011-05-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012242830A true JP2012242830A (ja) | 2012-12-10 |
JP6158477B2 JP6158477B2 (ja) | 2017-07-05 |
Family
ID=46456318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012110299A Active JP6158477B2 (ja) | 2011-05-13 | 2012-05-14 | 画素ユニット回路、画素アレイ、パネル、パネル駆動方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9218766B2 (ja) |
EP (1) | EP2523182B1 (ja) |
JP (1) | JP6158477B2 (ja) |
KR (1) | KR101401606B1 (ja) |
CN (1) | CN102646386B (ja) |
Families Citing this family (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140000075A (ko) * | 2012-06-22 | 2014-01-02 | 삼성디스플레이 주식회사 | 파워 유닛 및 이를 구비하는 유기 발광 표시 장치 |
JP5939135B2 (ja) * | 2012-07-31 | 2016-06-22 | ソニー株式会社 | 表示装置、駆動回路、駆動方法、および電子機器 |
EP2915161B1 (en) * | 2012-11-05 | 2020-08-19 | University of Florida Research Foundation, Inc. | Brightness compensation in a display |
CN103021333B (zh) * | 2012-12-11 | 2016-01-20 | 昆山工研院新型平板显示技术中心有限公司 | 有机发光显示器的像素电路及其驱动方法 |
CN103000133B (zh) * | 2012-12-19 | 2015-05-20 | 四川虹视显示技术有限公司 | 主动式有机发光二极管显示屏像素驱动电路 |
TWI490833B (zh) * | 2013-01-25 | 2015-07-01 | Chunghwa Picture Tubes Ltd | 有機發光二極體顯示裝置及其畫素電路 |
CN103218970B (zh) * | 2013-03-25 | 2015-03-25 | 京东方科技集团股份有限公司 | Amoled像素单元及其驱动方法、显示装置 |
CN103226931B (zh) * | 2013-04-27 | 2015-09-09 | 京东方科技集团股份有限公司 | 像素电路和有机发光显示器 |
CN103310728B (zh) | 2013-05-29 | 2015-05-20 | 京东方科技集团股份有限公司 | 发光二极管像素单元电路和显示面板 |
CN103309507B (zh) * | 2013-05-30 | 2016-05-11 | 京东方科技集团股份有限公司 | 一种触摸显示驱动电路、方法和显示装置 |
CN103474028B (zh) * | 2013-09-09 | 2014-12-10 | 京东方科技集团股份有限公司 | 一种像素电路、驱动电路、阵列基板及显示设备 |
CN103714780B (zh) | 2013-12-24 | 2015-07-15 | 京东方科技集团股份有限公司 | 栅极驱动电路、方法、阵列基板行驱动电路和显示装置 |
CN103730089B (zh) * | 2013-12-26 | 2015-11-25 | 京东方科技集团股份有限公司 | 栅极驱动电路、方法、阵列基板行驱动电路和显示装置 |
CN103714781B (zh) | 2013-12-30 | 2016-03-30 | 京东方科技集团股份有限公司 | 栅极驱动电路、方法、阵列基板行驱动电路和显示装置 |
CN104751777B (zh) * | 2013-12-31 | 2017-10-17 | 昆山工研院新型平板显示技术中心有限公司 | 像素电路、像素及包括该像素的amoled显示装置及其驱动方法 |
US10607542B2 (en) | 2013-12-31 | 2020-03-31 | Kunshan New Flat Panel Display Technology Center Co., Ltd. | Pixel circuit, pixel, and AMOLED display device comprising pixel and driving method thereof |
CN103886838B (zh) | 2014-03-24 | 2016-04-06 | 京东方科技集团股份有限公司 | 像素补偿电路、阵列基板及显示装置 |
CN104036722B (zh) * | 2014-05-16 | 2016-03-23 | 京东方科技集团股份有限公司 | 像素单元驱动电路及其驱动方法、显示装置 |
TWI515712B (zh) * | 2014-05-28 | 2016-01-01 | 友達光電股份有限公司 | 畫素補償電路 |
US9472605B2 (en) | 2014-11-17 | 2016-10-18 | Apple Inc. | Organic light-emitting diode display with enhanced aperture ratio |
CN104700780B (zh) * | 2015-03-31 | 2017-12-05 | 京东方科技集团股份有限公司 | 一种像素电路的驱动方法 |
CN104835452B (zh) * | 2015-05-28 | 2017-04-19 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及相关装置 |
CN104851392B (zh) | 2015-06-03 | 2018-06-05 | 京东方科技集团股份有限公司 | 一种像素驱动电路及方法、阵列基板和显示装置 |
CN105047131B (zh) * | 2015-07-29 | 2018-07-13 | 深圳丹邦投资集团有限公司 | 一种amoled像素电路的控制方法 |
TWI569249B (zh) * | 2016-07-01 | 2017-02-01 | 友達光電股份有限公司 | 畫素電路 |
CN106297662B (zh) * | 2016-09-09 | 2018-06-01 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及驱动方法 |
US9888185B1 (en) * | 2016-12-20 | 2018-02-06 | Omnivision Technologies, Inc. | Row decoder for high dynamic range image sensor using in-frame multi-bit exposure control |
CN107993612A (zh) * | 2017-12-21 | 2018-05-04 | 信利(惠州)智能显示有限公司 | 一种amoled像素驱动电路及像素驱动方法 |
CN109377947A (zh) * | 2018-12-13 | 2019-02-22 | 武汉华星光电半导体显示技术有限公司 | 显示装置及其驱动方法 |
CN112309332B (zh) * | 2019-07-31 | 2022-01-18 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板和显示面板 |
CN113994416B (zh) * | 2020-05-27 | 2023-12-12 | 京东方科技集团股份有限公司 | 阵列基板、显示面板以及阵列基板的驱动方法 |
CN113781971A (zh) * | 2021-08-05 | 2021-12-10 | 合肥维信诺科技有限公司 | 一种显示面板的驱动方法和显示面板 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007060898A1 (ja) * | 2005-11-28 | 2007-05-31 | Kyocera Corporation | 画像表示装置およびその駆動方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4593868B2 (ja) * | 2002-05-14 | 2010-12-08 | ソニー株式会社 | 表示装置およびその駆動方法 |
JP3912313B2 (ja) * | 2003-03-31 | 2007-05-09 | セイコーエプソン株式会社 | 画素回路、電気光学装置および電子機器 |
JP4271479B2 (ja) * | 2003-04-09 | 2009-06-03 | 株式会社半導体エネルギー研究所 | ソースフォロワ及び半導体装置 |
US7502000B2 (en) * | 2004-02-12 | 2009-03-10 | Canon Kabushiki Kaisha | Drive circuit and image forming apparatus using the same |
JP4095614B2 (ja) * | 2004-02-12 | 2008-06-04 | キヤノン株式会社 | 駆動回路及びそれを用いた画像形成装置 |
US7173590B2 (en) * | 2004-06-02 | 2007-02-06 | Sony Corporation | Pixel circuit, active matrix apparatus and display apparatus |
TW200709160A (en) * | 2005-07-20 | 2007-03-01 | Pioneer Corp | Active matrix type display device |
US8004207B2 (en) * | 2008-12-03 | 2011-08-23 | Freescale Semiconductor, Inc. | LED driver with precharge and track/hold |
-
2011
- 2011-05-13 CN CN201110124714.XA patent/CN102646386B/zh active Active
-
2012
- 2012-05-11 US US13/469,165 patent/US9218766B2/en active Active
- 2012-05-11 EP EP12167672.0A patent/EP2523182B1/en active Active
- 2012-05-11 KR KR1020120050404A patent/KR101401606B1/ko active IP Right Grant
- 2012-05-14 JP JP2012110299A patent/JP6158477B2/ja active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2007060898A1 (ja) * | 2005-11-28 | 2007-05-31 | Kyocera Corporation | 画像表示装置およびその駆動方法 |
Non-Patent Citations (2)
Title |
---|
S.ONO, Y.KOBAYASHI, K.MIWA, T.TSUJIMURA: "Pixel Circuit for a-Si AM-OLED", IDW'03 PROCEEDINGS OF THE 10TH INTERNATIONAL DISPLAY WORKSHOPS, JPN6009068485, 3 December 2003 (2003-12-03), pages p.255−258 * |
小野晋也,小林芳直: "「a-Si TFTによるアクティブマトリクス有機LEDディスプレイを目指した画素回路の提案」", 映像情報メディア学会誌, vol. 58, no. 9, JPN6016006581, 1 September 2004 (2004-09-01), pages 1283 - 1287 * |
Also Published As
Publication number | Publication date |
---|---|
US20120287103A1 (en) | 2012-11-15 |
CN102646386A (zh) | 2012-08-22 |
KR20120127315A (ko) | 2012-11-21 |
EP2523182B1 (en) | 2018-08-08 |
US9218766B2 (en) | 2015-12-22 |
CN102646386B (zh) | 2014-08-06 |
EP2523182A1 (en) | 2012-11-14 |
JP6158477B2 (ja) | 2017-07-05 |
KR101401606B1 (ko) | 2014-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6158477B2 (ja) | 画素ユニット回路、画素アレイ、パネル、パネル駆動方法 | |
CN103218970B (zh) | Amoled像素单元及其驱动方法、显示装置 | |
CN104680980B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN103077680B (zh) | 一种oled像素驱动电路 | |
JP7084314B2 (ja) | 画素回路に用いる駆動方法 | |
WO2018045667A1 (zh) | Amoled像素驱动电路及驱动方法 | |
JP6084616B2 (ja) | Oled画素構造及び駆動方法 | |
US10748489B2 (en) | Pixel driving circuit and driving method thereof, and display apparatus | |
CN105575327B (zh) | 一种像素电路、其驱动方法及有机电致发光显示面板 | |
US20130175941A1 (en) | Voltage-driven pixel circuit, driving method thereof and display panel | |
WO2016155471A1 (zh) | 像素电路及其驱动方法、显示装置 | |
WO2016023311A1 (zh) | 像素驱动电路及其驱动方法和显示装置 | |
WO2016161896A1 (zh) | 像素驱动电路、显示装置和像素驱动方法 | |
WO2015169006A1 (zh) | 一种像素驱动电路及其驱动方法和显示装置 | |
US20190279573A1 (en) | Pixel circuits and driving methods thereof, display devices | |
WO2015188533A1 (zh) | 像素驱动电路、驱动方法、阵列基板及显示装置 | |
CN104637446B (zh) | 像素电路及其驱动方法和一种显示装置 | |
CN108172171B (zh) | 像素驱动电路及有机发光二极管显示器 | |
WO2016119305A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
US10902776B2 (en) | Pixel circuit, driving method thereof and display device thereof | |
CN105139805A (zh) | 一种像素驱动电路及其驱动方法、显示装置 | |
US20180247595A1 (en) | Pixel driving circuit, driving method for same, and display apparatus | |
CN108172172B (zh) | 像素驱动电路及具有该像素驱动电路的显示装置 | |
WO2016180110A1 (zh) | 驱动电路及其驱动方法、显示基板及其驱动方法、显示装置 | |
CN104680968B (zh) | 像素电路及其显示装置和一种像素电路驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150420 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160222 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160523 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20161107 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170307 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20170314 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170515 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170608 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6158477 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |