CN105139805A - 一种像素驱动电路及其驱动方法、显示装置 - Google Patents

一种像素驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN105139805A
CN105139805A CN201510680325.3A CN201510680325A CN105139805A CN 105139805 A CN105139805 A CN 105139805A CN 201510680325 A CN201510680325 A CN 201510680325A CN 105139805 A CN105139805 A CN 105139805A
Authority
CN
China
Prior art keywords
module
driver element
transistor
driver
signal end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510680325.3A
Other languages
English (en)
Other versions
CN105139805B (zh
Inventor
胡祖权
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510680325.3A priority Critical patent/CN105139805B/zh
Publication of CN105139805A publication Critical patent/CN105139805A/zh
Priority to US15/200,220 priority patent/US10235940B2/en
Application granted granted Critical
Publication of CN105139805B publication Critical patent/CN105139805B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明实施例提供一种像素驱动电路及其驱动方法、显示装置,涉及显示技术领域,能够改善由于阈值电压引起的显示器显示亮度不均匀的不良现象。所述像素驱动电路,包括发光单元和至少一个驱动单元,驱动单元包括驱动模块、补偿模块以及初始化模块。发光单元连接驱动单元、第一电压端、第二电压端以及第一信号端;初始化模块连接驱动模块、初始电压端以及第四信号端;补偿模块连接驱动模块、参考电压端、扫描信号端、数据电压端以及第三信号端;驱动模块还连接发光单元以及第二信号端。

Description

一种像素驱动电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示装置。
背景技术
随着显示技术的急速进步,作为显示装置核心的半导体元件技术也随之得到了飞跃性的进步。对于现有的显示装置而言,有机发光二极管(OrganicLightEmittingDiode,OLED)作为一种电流型发光器件,因其所具有的自发光、快速响应、宽视角和可制作在柔性衬底上等特点而越来越多地被应用于高性能显示领域当中。
OLED按驱动方式可分为PMOLED(PassiveMatrixDrivingOLED,无源矩阵驱动有机发光二极管)和AMOLED(ActiveMatrixDrivingOLED,有源矩阵驱动有机发光二极管)两种,由于AMOLED显示器具有低制造成本、高应答速度、省电、可用于便携式设备的直流驱动、工作温度范围大等等优点而可望成为取代LCD(liquidcrystaldisplay,液晶显示器)的下一代新型平面显示器。
在现有的AMOLED显示面板中,每个OLED均包括多个TFT(ThinFilmTransistor,薄膜晶体管)开关电路。然而由于生产工艺和多晶硅的特性,导致在大面积玻璃基板上制作的TFT开关电路时,常常在诸如阈值电压Vth、迁移率等电学参数上出现波动,从而使得流经AMOLED显示面板中OLED器件的电流不仅会随着TFT长时间导通所产生的导通电压应力的变化而改变,而且其还会随着TFT的阈值电压Vth漂移而有所不同。如此一来,将会影响到显示器的亮度均匀性与亮度恒定性。从而降低显示器的画面品质和质量。
发明内容
本发明的实施例提供一种像素驱动电路及其驱动方法、显示装置,能够改善由于阈值电压引起的显示器显示亮度不均匀的不良现象。
为达到上述目的,本发明的实施例采用如下技术方案:
本发明实施例的一方面,提供一种像素驱动电路,包括发光单元和至少一个驱动单元,所述驱动单元包括驱动模块、补偿模块以及初始化模块;所述发光单元连接所述驱动单元、第一电压端、第二电压端以及第一信号端,用于在一帧内,在所述驱动单元、所述第一电压端、所述第二电压端以及所述第一信号端的控制下进行发光;所述初始化模块连接所述驱动模块、初始电压端以及第四信号端,用于在所述第四信号端的控制下,通过所述初始电压端对所述驱动模块进行初始化;所述补偿模块连接所述驱动模块、参考电压端、扫描信号端、数据电压端以及第三信号端,用于在所述参考电压端、所述扫描信号端、所述数据电压端以及所述第三信号端的控制下,对所述驱动模块进行阈值电压的补偿;所述驱动模块还连接所述发光单元以及第二信号端,用于在所述第二信号端的控制下,驱动所述发光单元进行发光。
优选的,所述至少一个驱动单元包括第一驱动单元和第二驱动单元;所述第一驱动单元用于在第N帧驱动所述发光单元进行发光,其中N≥1,为正整数;所述第二驱动单元用于在第N+1帧驱动所述发光单元进行发光;其中,所述第N帧与所述第N+1帧为相邻的两帧。
优选的,所述发光单元包括发光器件和第一晶体管;所述发光器件的阳极连接所述第一电压端和所述驱动模块,所述发光器件的阴极连接所述驱动模块;所述第一晶体管的栅极连接所述第一信号端,第一极连接所述第二电压端,第二极与所述驱动模块相连接。
优选的,所述驱动模块包括第二晶体管和第三晶体管;所述第二晶体管的栅极连接所述补偿模块,第一极连接所述第三晶体管的第二极,第二极与所述初始化模块相连接;所述第三晶体管的栅极连接所述第二信号端,第一极连接所述第一电压端。
优选的,所述补偿模块包括第四晶体管、第五晶体管、第六晶体管以及存储电容;所述第四晶体管的栅极连接所述扫描信号端,第一极连接所述数据电压端,第二极连接所述存储电容的一端;所述第五晶体管的栅极连接所述扫描信号端,第一极连接所述参考电压端,第二极连接所述驱动模块;所述第六晶体管的栅极连接所述第三信号端,第一极连接所述第五晶体管的第二极,第二极连接所述存储电容的一端;所述存储电容的另一端连接所述驱动模块。
优选的,所述初始化模块包括第七晶体管;所述第七晶体管的栅极连接所述第四信号端,第一极连接所述驱动模块,第二极与所述初始电压端相连接。
优选的,所述发光器件为有机发光二极管。
本发明实施例的另一方面,提供一种显示装置包括如上所述的任意一种像素驱动电路。
本发明实施例的又一方面,提供一种用于驱动如上所述的任意一种像素驱动电路的方法,所述方法包括:在一帧的第一阶段,驱动单元的初始化模块开启,对该驱动单元的驱动模块进行初始化;在一帧的第二阶段,所述初始化模块关闭,该驱动单元的补偿模块对所述驱动模块进行阈值电压补偿;在一帧的第三阶段,所述初始化模块关闭,所述驱动模块驱动发光单元进行发光。
优选的,当至少一个所述驱动单元包括第一驱动单元和第二驱动单元时,所述驱动方法包括:在第N帧的第一阶段,所述第一驱动单元的初始化模块开启,对所述第一驱动单元的驱动模块进行初始化,其中N≥1,为正整数;在第N帧的第二阶段,所述第一驱动单元的初始化模块关闭,所述第一驱动单元的补偿模块对所述第一驱动单元的驱动模块进行阈值电压补偿;在第N帧的第三阶段,所述第一驱动单元的初始化模块关闭,所述第一驱动单元的驱动模块驱动所述发光单元进行发光;在第N+1帧的第一阶段,所述第二驱动单元的初始化模块开启,对所述第二驱动单元的驱动模块进行初始化;在第N+1帧的第二阶段,所述第二驱动单元的初始化模块关闭,所述第二驱动单元的补偿模块对所述第二驱动单元的驱动模块进行阈值电压补偿;在第N+1帧的第三阶段,所述第二驱动单元的初始化模块关闭,所述第二驱动单元的驱动模块驱动所述发光单元进行发光,其中,所述第N帧与所述第N+1帧为相邻的两帧。
本发明实施例提供一种像素驱动电路及其驱动方法、显示装置,所述像素驱动电路包括发光单元和至少一个驱动单元。该驱动单元包括驱动模块、补偿模块以及初始化模块。发光单元连接驱动单元、第一电压端、第二电压端以及第一信号端,用于在一帧内,在驱动单元、第一电压端、第二电压端以及第一信号端的控制下进行发光。初始化模块连接驱动模块、初始电压端以及第四信号端,用于在第四信号端的控制下,通过初始电压端对驱动模块进行初始化。补偿模块连接驱动模块、参考电压端、扫描信号端、数据电压端以及第三信号端,用于在参考电压端、扫描信号端、数据电压端以及第三信号端的控制下,对驱动模块进行阈值电压的补偿;驱动模块还连接发光单元以及第二信号端,用于在第二信号端的信号的控制下,驱动发光单元进行发光。
这样一来,驱动单元在一帧时间内驱动发光单元发光的过程中,初始化模块可以对驱动模块进行初始化,从而为补偿模块对驱动模块进行阈值电压补偿做准备。补偿模块能够对驱动模块进行阈值电压的补偿,使得驱动模块在驱动发光单元进行发光时,流过发光单元的电流与晶体管的阈值电压无关,从而消除了阈值电压对发光亮度的影响,提高了显示器的亮度均匀性与亮度恒定性。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种像素驱动电路的结构示意图;
图2为在图1的基础上还包括的第二驱动单元的像素驱动电路的结构示意图;
图3为图1所示的像素驱动电路的具体结构示意图;
图4为图2所示的像素驱动电路的具体结构示意图;
图5为用于驱动图4所示的像素驱动电路时采用的各个信号的时序图;
图6为用于驱动图1或图3所示的像素驱动电路的驱动方法流程图;
图7为用于驱动图2或图4所示的像素驱动电路的驱动方法流程图。
附图标记:
01-驱动单元;10-第一驱动单元;11-第二驱动单元;101-驱动模块;102-补偿模块;103-初始化模块;20-发光单元。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种像素驱动电路,如图1所示,包括至少一个驱动单元01和发光单元20。其中,驱动单元01可以包括驱动模块101、补偿模块102以及初始化模块103。
具体的,发光单元20连接驱动单元01、第一电压端ELVdd、第二电压端ELVss以及第一信号端S1,用于在一帧内,在驱动单元01、第一电压端ELVdd、第二电压端ELVss以及第一信号端S1的控制下进行发光。
初始化模块103连接驱动模块102、初始电压端Vint以及第四信号端S4,用于在第四信号端S4的控制下,通过初始电压端Vint对驱动模块101进行初始化。
补偿模块102连接驱动模块101、参考电压端Vref、扫描信号端Vscan、数据电压端Vdata以及第三信号端S3,用于在参考电压端Vref、扫描信号端Vscan、数据电压端Vdata以及第三信号端S3的控制下,对驱动模块101进行阈值电压Vth的补偿。
驱动模块101还连接发光单元20以及第二信号端S2,用于在第二信号端S2的控制下,驱动发光单元20进行发光。
本发明实施例提供一种像素驱动电路,包括发光单元和至少一个驱动单元。该驱动单元包括驱动模块、补偿模块以及初始化模块。发光单元连接驱动单元、第一电压端、第二电压端以及第一信号端,用于在一帧内,在驱动单元、第一电压端、第二电压端以及第一信号端的控制下进行发光。初始化模块连接驱动模块、初始电压端以及第四信号端,用于在第四信号端的控制下,通过初始电压端对驱动模块进行初始化。补偿模块连接驱动模块、参考电压端、扫描信号端、数据电压端以及第三信号端,用于在参考电压端、扫描信号端、数据电压端以及第三信号端的控制下,对驱动模块进行阈值电压的补偿;驱动模块还连接发光单元以及第二信号端,用于在第二信号端的信号的控制下,驱动发光单元进行发光。
这样一来,驱动单元在一帧时间内驱动发光单元发光的过程中,初始化模块可以对驱动模块进行初始化,从而为补偿模块对驱动模块进行阈值电压补偿做准备。补偿模块能够对驱动模块进行阈值电压的补偿,使得驱动模块在驱动发光单元进行发光时,流过发光单元的电流与晶体管的阈值电压无关,从而消除了阈值电压对发光亮度的影响,提高了显示器的亮度均匀性与亮度恒定性。
由上述可知,当发光单元20在一个上述驱动单元01的驱动下进行发光时,该驱动单元01会一直处于工作状态,那么驱动单元01中的TFT,特别是作为驱动晶体管的TFT会长时间处于栅极偏压的状态,加快了TFT衰减的速率,从而减小了TFT的使用寿命。
为了解决上述问题,上述像素驱动电路,如图2所示,上述至少一个驱动单元01包括第一驱动单元10和第二驱动单元11。
具体的,第一驱动单元10用于在第N帧驱动发光单元20进行发光,其中N≥1,为正整数;
第二驱动单元11用于在第N+1帧驱动发光单元20进行发光。
其中,上述第N帧与上述第N+1帧为相邻的两帧。
这样一来,第一驱动单元10和第二驱动单元11可以在相邻的两帧交替驱动发光单元20进行发光,从而可以避免了一个驱动单元01中的TFT长时间处于栅偏压的状态,从而提高的TFT的使用寿命。
进一步的,上述发光单元20包括发光器件L和第一晶体管T1。
该发光器件L的阳极连接第一电压端ELVdd和驱动模块101,发光器件L的阴极连接驱动模块101。其中,本发明中的发光器件L可以是现有技术中包括LED(LightEmittingDiode,发光二极管)或OLED(OrganicLightEmittingDiode,有机发光二极管)在内的多种电流驱动发光器件。在本发明实施例中,是以OLED为例进行的说明。
第一晶体管T1的栅极连接第一信号端S1,第一极连接第二电压端ELVss,第二极与驱动模块101相连接。
以下对驱动单元01中的各个模块进行详细的说明。
具体的,如图3所示,该驱动单元01中的驱动模块101包括第二晶体管T2和第三晶体管T3。
其中,第二晶体管T2的栅极连接补偿模块102,第一极连接第三晶体管T3的第二极,第二极与初始化模块103相连接。
第三晶体管T3的栅极连接第二信号端S2,第一极连接第一电压端ELVdd。
此外,当发光单元20如上所述包括发光器件L和第一晶体管T1时,上述发光器件L的阳极连接第三晶体管T3的第一极,发光器件L的阴极连接第三晶体管T3的第二极。
补偿模块102可以包括第四晶体管T4、第五晶体管T5、第六晶体管T6以及存储电容C。
具体的,第四晶体管T4的栅极连接扫描信号端Vscan,第一极连接数据电压端Vdata,第二极连接存储电容C的一端。
第五晶体管T5的栅极连接扫描信号端Vscan,第一极连接参考电压端Vref,第二极连接驱动模块101。其中,当该驱动模块101的结构如上所述时,第五晶体管T5的第二极与驱动模块101中的第二晶体管T2的栅极相连接。
第六晶体管T6的栅极连接第三信号端S3,第一极连接第五晶体管T5的第二极,第二极连接存储电容C的一端。
存储电容C的另一端连接驱动模块101。其中,当该驱动模块101的结构如上所述时,该存储电容C的另一端与驱动模块101中的第二晶体管T2的第二极相连接。
初始化模块103包括第七晶体管T7。该第七晶体管T7的栅极连接第四信号端S4,第一极连接驱动模块101,第二极与初始电压端Vint相连接。其中,当该驱动模块101的结构如上所述时,该第七晶体管T7的第一极连接驱动模块101中的第二晶体管T2的第二极。综上所述,第七晶体管T7的第一极和第一晶体管T1的第一极均通过节点b与第二晶体管T2的第二极相连接。
以下,结合图4、图5对上述像素驱动电路的具体驱动过程进行详细的说明。
需要说明的是,第一、本发明实施例对各个模块以及单元中的晶体管的类型不做限定,即上述第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6以及第七晶体管T7可以是为N型晶体管或者P型晶体管。本发明实施例以下均是以上述晶体管均为B型晶体管为例进行的说明。
其中,上述晶体管的第一极可以是漏极、第二极可以是源极;或者,第一极可以是源极、第二极可以是漏极。本发明对此不作限制。
此外,根据晶体管导电方式的不同,可以将上述像素电路中的晶体管分为增强型晶体管和耗尽型晶体管。本发明对此不作限制。
第二、本发明实施例均是以第一电压端ELVdd输入高电平,第二电压端ELVss输入低电平,或将第二电压端ELVss接地处理为例进行的说明,并且,这里的高、低仅表示输入的电压之间的相对大小关系。
如图5所示,该像素电路的每一帧显示过程可以分为第一阶段P1、第二阶段P2和第三阶段P3。具体为:
在第一阶段P1,S1=0,S2=1,S3=0,S4=1,Vscan=1,Vdata=0;其中,本发明实施例中“0”表示低电平,“1”表示高电平。
在此情况下,第一信号端S1输出低电平,第一晶体管T1处于截止状态。第二信号端S2输出高电平将第三晶体管T3导通,由于第三晶体管T3的第一极连接发光器件L的阳极,第二极连接发光器件L的阴极,因此发光器件L的阴极和阳极短路,处于不发光状态。
此外,扫描信号端Vscan输出高电平将第四晶体管T4和第五晶体管T5导通,第三信号端S3输出低电平,所述第六晶体管T6截止。在此情况下,数据电压端Vdata输出的数据信号通过第四晶体管T4输出至节点a,参考电压Vref输出的参考电压通过第五晶体管T5输出至第二晶体管T2的栅极,即节点c。此外,第四信号端S4输出高电平将第七晶体管T7导通,从而使得初始电压端Vint输出的电压通过第七晶体管输出至第二晶体管T2的第二极。在此情况下,将第二晶体管T2导通。由于第二晶体管T2用于控制发光器件L的工作状态,因此第二晶体管T2为驱动晶体管。在此情况下,第二晶体管T2能够导通,参考电压端Vref输出的电压需要大于第二晶体管T2的阈值电压Vth的绝对值与初始电压端Vint输出的电压之和,即Vref>|Vth|+Vint。
综上所述,该阶段为初始化阶段,其的目的在于将作为驱动晶体管的第二晶体管T2导通,以为后续步骤中对第二晶体管T2阈值电压Vth的补偿做准备。此外该阶段发光器件L不发光。
在第二阶段P2,S1=0,S2=1,S3=0,S4=0,Vscan=1,Vdata=1。
在此情况下,第一信号端S1输出低电平,第一晶体管T1处于截止状态。第二信号端S2输出高电平将第三晶体管T3导通,因此发光器件L的阴极和阳极短路,处于不发光状态。
此外,第三信号端S3和第四信号端S4均输入低电平,因此第六晶体管和第七晶体管均处于截止状态。
此时,第二晶体管T2保持上一阶段的开启状态,从而可以对节点b继续进行充电,直到节点b的电压Vb=Vref-Vth为止。而扫描信号端Vscan输出高电平将第四晶体管T4和第五晶体管T5导通。使得数据电压端Vdata的电压通过第四晶体管T4输出至节点c,因此该节点c的电压Vc=Vdata。
在此情况下,存储电容C两端的压差,即Va-Vb=Vdata-Vref+Vth。
综上所述,该阶段为阈值电压补偿阶段,其的目的在于对第二晶体管T2的阈值电压进行补偿,并对数据电压端Vdata输入的数据电压进行写入。此外该阶段发光器件L不发光。
在第三阶段P3,S1=1,S2=0,S3=1,S4=0,Vscan=0,Vdata=0。
第一信号端S1输出高电平,因此第一晶体管T1导通。扫描信号端Vscan输入低电平,因此第四晶体管T4和第五晶体管T5截止。第三信号端S3输出高电平,第六晶体管T6导通,使得节点c和节点a相连通。在此情况下,作为驱动晶体管第二晶体管T2的栅-源电压Vgs保持上一阶段P2时刻末的值,即Vgs=Va-Vb=Vc-Vb=Vdata-Vref+Vth。
此外,当第二晶体管T2的栅-源电压Vgs减去第二晶体管T2的阈值电压Vth得到的值小于等于第二晶体管T2的漏-源电压Vds时,即Vgs-Vth≤Vds时,第二晶体管T2能够处于饱和开启状态。此时流过所述第二晶体管T2的驱动电流I为:
I=K(Vgs-Vth)2
=K(Vdata-Vref+Vth-Vth)2
=K(Vdata-Vref)2。(1)
其中,K为关联于第二晶体管T2的电流常数,与第二晶体管T2的工艺参数和几何尺寸有关。
现有技术中,不同像素单元之间的Vth不尽相同,且同一像素中的Vth还有可能随时间发生漂移,这将造成显示亮度差异。由以上公式(1)可知,用于驱动发光器件L进行发光的驱动电流I与第二晶体管T2的阈值电压Vth无关,从而消除了驱动晶体管(即第二晶体管T2)的阈值电压Vth对发光器件L发光亮度的影响,提高了发光器件亮度的均一性。
综上所述,该阶段为发光阶段,其的目的在于驱动发光器件L进行发光,且用于驱动发光器件L进行发光的驱动电流I与第二晶体管T2的阈值电压Vth无关。
本发明实施例提供一种显示装置,包括如上所述的任意一种像素驱动电路。所述显示装置可以包括多个像素单元阵列,每一个像素单元包括如上所述的任意一个像素驱动电路。具有与本发明前述实施例提供的像素驱动电路相同的有益效果,由于像素驱动电路在前述实施例中已经进行了详细说明,此处不再赘述。
具体的,本发明实施例所提供的显示装置可以是包括LED显示器或OLED显示器在内的具有电流驱动发光器件的显示装置。
本发明实施例提供一种用于驱动上述任意一种像素驱动电路的发光,如图6所示,该方法可以包括:
S101、如图5所示,在一帧的第一阶段P1,如图1所示的驱动单元01的初始化模块103开启,对该驱动单元01的驱动模块101进行初始化。
S102、在一帧的第二阶段P2,上述初始化模块103关闭,该驱动单元01的补偿模块102对上述驱动模块01进行阈值电压补偿。
S103、在一帧的第三阶段P3,上述初始化模块103关闭,该驱动模块101驱动发光单元20进行发光。
这样一来,驱动单元在一帧时间内驱动发光单元发光的过程中,初始化模块可以对驱动模块进行初始化,从而为补偿模块对驱动模块进行阈值电压补偿做准备。补偿模块能够对驱动模块进行阈值电压的补偿,使得驱动模块在驱动发光单元进行发光时,流过发光单元的电流与晶体管的阈值电压无关,从而消除了阈值电压对发光亮度的影响,提高了显示器的亮度均匀性与亮度恒定性。
进一步的,当上述像素驱动电路中的至少一个驱动单元01包括第一驱动单元10和第二驱动单元11时,该驱动方法如图7所示,可以包括:
S201、在第N帧的第一阶段P1,第一驱动单元10的初始化模块103开启,对第一驱动单元10的驱动模块101进行初始化,其中N≥1,为正整数。
具体的,如图5所示第N帧(FrameN)的第一阶段P1,S1=0,S2=1,S3=0,S4=1,Vscan=1,Vdata=0。
在第一驱动单元10的具体结构如图3或图4所示,即驱动模块101包括第二晶体管T2和第三晶体管T3,补偿模块102可以包括第四晶体管T4、第五晶体管T5、第六晶体管T6以及存储电容C,初始化模块103包括第七晶体管T7的情况下,第一信号端S1输出低电平,第一晶体管T1处于截止状态。第二信号端S2输出高电平将第三晶体管T3导通,由于第三晶体管T3的第一极连接发光器件L的阳极,第二极连接发光器件L的阴极,因此发光器件L的阴极和阳极短路,处于不发光状态。
此外,扫描信号端Vscan输出高电平将第四晶体管T4和第五晶体管T5导通,第三信号端S3输出低电平,所述第六晶体管T6截止。在此情况下,数据电压端Vdata输出的数据信号通过第四晶体管T4输出至节点a,参考电压Vref输出的参考电压通过第五晶体管T5输出至第二晶体管T2的栅极,即节点c。此外,第四信号端S4输出高电平将第七晶体管T7导通,从而使得初始电压端Vint输出的电压通过第七晶体管输出至第二晶体管T2的第二极。在此情况下,将第二晶体管T2导通。由于第二晶体管T2用于控制发光器件L的工作状态,因此第二晶体管T2为驱动晶体管。在此情况下,第二晶体管T2能够导通,参考电压端Vref输出的电压需要大于第二晶体管T2的阈值电压Vth的绝对值与初始电压端Vint输出的电压之和,即Vref>|Vth|+Vint。
综上所述,该阶段为初始化阶段,其的目的在于将作为驱动晶体管的第二晶体管T2导通,以为后续步骤中对第二晶体管T2阈值电压Vth的补偿做准备。此外该阶段发光器件L不发光。
S202、在第N帧的第二阶段P2,第一驱动单元10的初始化模块103关闭,第一驱动单元10的补偿模块102对第一驱动单元10的驱动模块101进行阈值电压补偿。
具体的,第N帧的第二阶段P2,S1=0,S2=1,S3=0,S4=0,Vscan=1,Vdata=1。
在此情况下,第一信号端S1输出低电平,第一晶体管T1处于截止状态。第二信号端S2输出高电平将第三晶体管T3导通,因此发光器件L的阴极和阳极短路,处于不发光状态。
此外,第三信号端S3和第四信号端S4均输入低电平,因此第六晶体管和第七晶体管均处于截止状态。
此时,第二晶体管T2保持上一阶段的开启状态,从而可以对节点b继续进行充电,直到节点b的电压Vb=Vref-Vth为止。而扫描信号端Vscan输出高电平将第四晶体管T4和第五晶体管T5导通。使得数据电压端Vdata的电压通过第四晶体管T4输出至节点c,因此该节点c的电压Vc=Vdata。
在此情况下,存储电容C两端的压差,即Va-Vb=Vdata-Vref+Vth。
综上所述,该阶段为阈值电压补偿阶段,其的目的在于对第二晶体管T2的阈值电压进行补偿,并对数据电压端Vdata输入的数据电压进行写入。此外该阶段发光器件L不发光。
S203、在第N帧的第三阶段P3,第一驱动单元10的初始化模块103关闭,第一驱动单元10的驱动模块10驱动发光单元20进行发光。
具体的,第N帧的第三阶段P3,S1=1,S2=0,S3=1,S4=0,Vscan=0,Vdata=0。
第一信号端S1输出高电平,因此第一晶体管T1导通。扫描信号端Vscan输入低电平,因此第四晶体管T4和第五晶体管T5截止。第三信号端S3输出高电平,第六晶体管T6导通,使得节点c和节点a相连通。在此情况下,作为驱动晶体管第二晶体管T2的栅-源电压Vgs保持上一阶段P2时刻末的值,即Vgs=Va-Vb=Vc-Vb=Vdata-Vref+Vth。
此外,当第二晶体管T2的栅-源电压Vgs减去第二晶体管T2的阈值电压Vth得到的值小于等于第二晶体管T2的漏-源电压Vds时,即Vgs-Vth≤Vds时,第二晶体管T2能够处于饱和开启状态。此时流过所述第二晶体管T2的驱动电流I为:
I=K(Vgs-Vth)2
=K(Vdata-Vref+Vth-Vth)2
=K(Vdata-Vref)2。(1)
其中,K为关联于第二晶体管T2的电流常数,与第二晶体管T2的工艺参数和几何尺寸有关。
现有技术中,不同像素单元之间的Vth不尽相同,且同一像素中的Vth还有可能随时间发生漂移,这将造成显示亮度差异。由以上公式(1)可知,用于驱动发光器件L进行发光的驱动电流I与第二晶体管T2的阈值电压Vth无关,从而消除了驱动晶体管(即第二晶体管T2)的阈值电压Vth对发光器件L发光亮度的影响,提高了发光器件亮度的均一性。
综上所述,该阶段为发光阶段,其的目的在于驱动发光器件L进行发光,且用于驱动发光器件L进行发光的驱动电流I与第二晶体管T2的阈值电压Vth无关。
进一步的,当像素驱动电路如图2或图4所示,包括第二驱动单元11时,上述驱动方法如图7所示,可以还包括:
S204、在第N+1帧的第一阶段P1,第二驱动单元11的初始化模块103开启,对第二驱动单元11的驱动模块101进行初始化。
具体的,如图5所示在N+1帧的第一阶段P1,S1=0,S2’=1,S3’=0,S4’=1,Vscan’=1,Vdata’=0。
在第二驱动单元11的具体结构如图3或图4所示,即驱动模块101包括第二晶体管T2和第三晶体管T3,补偿模块102可以包括第四晶体管T4、第五晶体管T5、第六晶体管T6以及存储电容C,初始化模块103包括第七晶体管T7的情况下,与第一驱动单元10在第N帧的第一阶段P1的工作原理相同,该阶段为初始化阶段,其的目的在于将作为驱动晶体管的第二晶体管T2导通,以为后续步骤中对第二晶体管T2阈值电压Vth的补偿做准备。此外该阶段发光器件L不发光。
需要说明的是,由于第一驱动单元10在N帧驱动发光单元20进行发光,第二驱动单元11在第N+1帧驱动发光单元20进行发光。因此为了方便说明以下实施例以及附图中,均将与第二驱动单元11相连接的上述信号端分别标注为第二信号端S2’、第三信号端S3’、第四信号端S4’、扫描信号端Vscan’以及数据电压端Vdata’。其中,上述第N帧与上述第N+1帧为相邻的两帧。
S205、在第N+1帧的第二阶段P2,第二驱动单元11的初始化模块103关闭,第二驱动单元11的补偿模块102对第二驱动单元11的驱动模块101进行阈值电压补偿。
具体的,在N+1帧的第二阶段P2,S1=0,S2’=1,S3’=0,S4’=0,Vscan’=1,Vdata’=1。
与第一驱动单元10在第N帧的第二阶段P2的工作原理相同,该阶段为阈值电压补偿阶段,其的目的在于对第二晶体管T2的阈值电压进行补偿,并对数据电压端Vdata输入的数据电压进行写入。此外该阶段发光器件L不发光。
S206、在第N+1帧的第三阶段P3,第二驱动单元11的初始化模块103关闭,第二驱动单元11的驱动模块101驱动发光单元20进行发光。
具体的,在N+1帧的第三阶段P3,S1=1,S2’=0,S3’=1,S4’=0,Vscan’=0,Vdata’=0。
与第一驱动单元10在第N帧的第三阶段P3的工作原理相同,该阶段为发光阶段,其的目的在于驱动发光器件L进行发光,且用于驱动发光器件L进行发光的驱动电流I与第二晶体管T2的阈值电压Vth无关。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种像素驱动电路,其特征在于,包括发光单元和至少一个驱动单元,所述驱动单元包括驱动模块、补偿模块以及初始化模块;
所述发光单元连接所述驱动单元、第一电压端、第二电压端以及第一信号端,用于在一帧内,在所述驱动单元、所述第一电压端、所述第二电压端以及所述第一信号端的控制下进行发光;
所述初始化模块连接所述驱动模块、初始电压端以及第四信号端,用于在所述第四信号端的控制下,通过所述初始电压端对所述驱动模块进行初始化;
所述补偿模块连接所述驱动模块、参考电压端、扫描信号端、数据电压端以及第三信号端,用于在所述参考电压端、所述扫描信号端、所述数据电压端以及所述第三信号端的控制下,对所述驱动模块进行阈值电压的补偿;
所述驱动模块还连接所述发光单元以及第二信号端,用于在所述第二信号端的控制下,驱动所述发光单元进行发光。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述至少一个驱动单元包括第一驱动单元和第二驱动单元;
所述第一驱动单元用于在第N帧驱动所述发光单元进行发光,其中N≥1,为正整数;
所述第二驱动单元用于在第N+1帧驱动所述发光单元进行发光;
其中,所述第N帧与所述第N+1帧为相邻的两帧。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述发光单元包括发光器件和第一晶体管;
所述发光器件的阳极连接所述第一电压端和所述驱动模块,所述发光器件的阴极连接所述驱动模块;
所述第一晶体管的栅极连接所述第一信号端,第一极连接所述第二电压端,第二极与所述驱动模块相连接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括第二晶体管和第三晶体管;
所述第二晶体管的栅极连接所述补偿模块,第一极连接所述第三晶体管的第二极,第二极与所述初始化模块相连接;
所述第三晶体管的栅极连接所述第二信号端,第一极连接所述第一电压端。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿模块包括第四晶体管、第五晶体管、第六晶体管以及存储电容;
所述第四晶体管的栅极连接所述扫描信号端,第一极连接所述数据电压端,第二极连接所述存储电容的一端;
所述第五晶体管的栅极连接所述扫描信号端,第一极连接所述参考电压端,第二极连接所述驱动模块;
所述第六晶体管的栅极连接所述第三信号端,第一极连接所述第五晶体管的第二极,第二极连接所述存储电容的一端;
所述存储电容的另一端连接所述驱动模块。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述初始化模块包括第七晶体管;
所述第七晶体管的栅极连接所述第四信号端,第一极连接所述驱动模块,第二极与所述初始电压端相连接。
7.根据权利要求3所述的像素驱动电路,其特征在于,所述发光器件为有机发光二极管。
8.一种显示装置,其特征在于,包括如权利要求1-7任一项所述的像素驱动电路。
9.一种用于驱动如权利要求1-7任一项所述的像素驱动电路的方法,其特征在于,所述方法包括:
在一帧的第一阶段,驱动单元的初始化模块开启,对该驱动单元的驱动模块进行初始化;
在一帧的第二阶段,所述初始化模块关闭,该驱动单元的补偿模块对所述驱动模块进行阈值电压补偿;
在一帧的第三阶段,所述初始化模块关闭,所述驱动模块驱动发光单元进行发光。
10.根据权利要求9所述的像素驱动电路的方法,其特征在于,当至少一个所述驱动单元包括第一驱动单元和第二驱动单元时,所述驱动方法包括:
在第N帧的第一阶段,所述第一驱动单元的初始化模块开启,对所述第一驱动单元的驱动模块进行初始化,其中N≥1,为正整数;
在第N帧的第二阶段,所述第一驱动单元的初始化模块关闭,所述第一驱动单元的补偿模块对所述第一驱动单元的驱动模块进行阈值电压补偿;
在第N帧的第三阶段,所述第一驱动单元的初始化模块关闭,所述第一驱动单元的驱动模块驱动所述发光单元进行发光;
在第N+1帧的第一阶段,所述第二驱动单元的初始化模块开启,对所述第二驱动单元的驱动模块进行初始化;
在第N+1帧的第二阶段,所述第二驱动单元的初始化模块关闭,所述第二驱动单元的补偿模块对所述第二驱动单元的驱动模块进行阈值电压补偿;
在第N+1帧的第三阶段,所述第二驱动单元的初始化模块关闭,所述第二驱动单元的驱动模块驱动所述发光单元进行发光;
其中,所述第N帧与所述第N+1帧为相邻的两帧。
CN201510680325.3A 2015-10-19 2015-10-19 一种像素驱动电路及其驱动方法、显示装置 Active CN105139805B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510680325.3A CN105139805B (zh) 2015-10-19 2015-10-19 一种像素驱动电路及其驱动方法、显示装置
US15/200,220 US10235940B2 (en) 2015-10-19 2016-07-01 Pixel-driving circuit, the driving method thereof, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510680325.3A CN105139805B (zh) 2015-10-19 2015-10-19 一种像素驱动电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN105139805A true CN105139805A (zh) 2015-12-09
CN105139805B CN105139805B (zh) 2017-09-22

Family

ID=54725128

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510680325.3A Active CN105139805B (zh) 2015-10-19 2015-10-19 一种像素驱动电路及其驱动方法、显示装置

Country Status (2)

Country Link
US (1) US10235940B2 (zh)
CN (1) CN105139805B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018032899A1 (zh) * 2016-08-18 2018-02-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
WO2019085702A1 (zh) * 2017-10-30 2019-05-09 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN110189691A (zh) * 2019-05-14 2019-08-30 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN110570813A (zh) * 2019-09-30 2019-12-13 昆山国显光电有限公司 像素电路、驱动方法及显示面板

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106652908B (zh) * 2017-01-05 2019-03-12 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN106531085B (zh) * 2017-01-05 2019-05-24 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN106558287B (zh) * 2017-01-25 2019-05-07 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法及有机发光显示面板
KR102347796B1 (ko) * 2017-05-31 2022-01-07 엘지디스플레이 주식회사 전계 발광 표시장치
CN108717841B (zh) * 2018-05-29 2020-07-28 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、oled显示面板及其驱动电路和驱动方法
US20240274072A1 (en) * 2022-03-25 2024-08-15 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuitry, pixel driving method and display device

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1577453A (zh) * 2003-07-07 2005-02-09 三星Sdi株式会社 有机发光器件像素电路及其驱动方法
CN101937647A (zh) * 2010-09-02 2011-01-05 上海交通大学 互补驱动式像素电路
US20110032243A1 (en) * 2008-03-06 2011-02-10 Fuji Electric Holdings Co., Ltd. Display device of active matrix type
US20140192101A1 (en) * 2011-10-14 2014-07-10 Panasonic Corporation Display apparatus
CN104021763A (zh) * 2014-06-11 2014-09-03 合肥鑫晟光电科技有限公司 像素电路、显示装置和像素电路的驱动方法
CN104157241A (zh) * 2014-08-15 2014-11-19 合肥鑫晟光电科技有限公司 一种像素驱动电路及其驱动方法和显示装置
CN104299571A (zh) * 2014-11-06 2015-01-21 合肥鑫晟光电科技有限公司 一种像素电路、有机电致发光显示面板及显示装置
CN104464636A (zh) * 2014-10-01 2015-03-25 友达光电股份有限公司 像素驱动电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101341797B1 (ko) * 2012-08-01 2013-12-16 엘지디스플레이 주식회사 유기 발광 다이오드 표시장치 및 그 구동 방법
KR101965724B1 (ko) * 2012-10-18 2019-04-04 삼성디스플레이 주식회사 표시장치를 위한 발광 구동 장치, 표시장치 및 그 구동 방법
KR102043980B1 (ko) * 2013-05-13 2019-11-14 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102241704B1 (ko) * 2014-08-07 2021-04-20 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 유기 발광 표시 장치
KR102300884B1 (ko) * 2015-04-28 2021-09-10 삼성디스플레이 주식회사 유기 발광 표시 장치

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1577453A (zh) * 2003-07-07 2005-02-09 三星Sdi株式会社 有机发光器件像素电路及其驱动方法
US20110032243A1 (en) * 2008-03-06 2011-02-10 Fuji Electric Holdings Co., Ltd. Display device of active matrix type
CN101937647A (zh) * 2010-09-02 2011-01-05 上海交通大学 互补驱动式像素电路
US20140192101A1 (en) * 2011-10-14 2014-07-10 Panasonic Corporation Display apparatus
CN104021763A (zh) * 2014-06-11 2014-09-03 合肥鑫晟光电科技有限公司 像素电路、显示装置和像素电路的驱动方法
CN104157241A (zh) * 2014-08-15 2014-11-19 合肥鑫晟光电科技有限公司 一种像素驱动电路及其驱动方法和显示装置
CN104464636A (zh) * 2014-10-01 2015-03-25 友达光电股份有限公司 像素驱动电路
CN104299571A (zh) * 2014-11-06 2015-01-21 合肥鑫晟光电科技有限公司 一种像素电路、有机电致发光显示面板及显示装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018032899A1 (zh) * 2016-08-18 2018-02-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
US10504440B2 (en) 2016-08-18 2019-12-10 Boe Technology Group Co., Ltd. Pixel circuit, driving method thereof, display panel and display apparatus
WO2019085702A1 (zh) * 2017-10-30 2019-05-09 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
US11328663B2 (en) 2017-10-30 2022-05-10 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Pixel driving circuit, driving method thereof, and display device
CN110189691A (zh) * 2019-05-14 2019-08-30 深圳市华星光电半导体显示技术有限公司 像素驱动电路及显示面板
CN110570813A (zh) * 2019-09-30 2019-12-13 昆山国显光电有限公司 像素电路、驱动方法及显示面板

Also Published As

Publication number Publication date
US10235940B2 (en) 2019-03-19
CN105139805B (zh) 2017-09-22
US20170110056A1 (en) 2017-04-20

Similar Documents

Publication Publication Date Title
CN106558287B (zh) 有机发光像素驱动电路、驱动方法及有机发光显示面板
CN103077680B (zh) 一种oled像素驱动电路
CN105139805B (zh) 一种像素驱动电路及其驱动方法、显示装置
CN104036725B (zh) 像素电路及其驱动方法、有机发光显示面板及显示装置
CN103218970B (zh) Amoled像素单元及其驱动方法、显示装置
CN104680980B (zh) 像素驱动电路及其驱动方法、显示装置
US9390652B2 (en) Organic light emitting display device and driving method thereof
KR101401606B1 (ko) 화소 유닛 회로, 화소 어레이, 패널 및 패널 구동방법
CN105427809B (zh) 像素补偿电路及amoled显示装置
CN102982767B (zh) 一种像素单元驱动电路、驱动方法及显示装置
US8941309B2 (en) Voltage-driven pixel circuit, driving method thereof and display panel
CN109785797B (zh) 一种amoled像素电路
US10366655B1 (en) Pixel driver circuit and driving method thereof
CN101276547B (zh) 显示装置、显示装置的驱动方法以及电子设备
WO2016145693A1 (zh) Amoled像素驱动电路及像素驱动方法
US20150028765A1 (en) Pixel circuit, driving method thereof and display device
CN104700780A (zh) 一种像素电路及其驱动方法、显示装置
CN108777131B (zh) Amoled像素驱动电路及驱动方法
CN106067291A (zh) 一种像素驱动电路及其驱动方法、显示装置
JP2012242838A (ja) 画素ユニット回路及びoled表示装置
CN105427805A (zh) 像素驱动电路、方法、显示面板和显示装置
CN105489168A (zh) 像素驱动电路、像素驱动方法和显示装置
CN107369412B (zh) 一种像素电路及其驱动方法、显示装置
CN104318900A (zh) 一种有机电致发光显示装置及方法
CN103198793A (zh) 像素电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant