CN110189691A - 像素驱动电路及显示面板 - Google Patents
像素驱动电路及显示面板 Download PDFInfo
- Publication number
- CN110189691A CN110189691A CN201910396574.8A CN201910396574A CN110189691A CN 110189691 A CN110189691 A CN 110189691A CN 201910396574 A CN201910396574 A CN 201910396574A CN 110189691 A CN110189691 A CN 110189691A
- Authority
- CN
- China
- Prior art keywords
- node
- switching transistor
- data signal
- module
- light emitting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims description 25
- 238000010586 diagram Methods 0.000 description 10
- 230000002159 abnormal effect Effects 0.000 description 7
- 230000000694 effects Effects 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供了一种像素驱动电路及显示面板,包括第一输入模块、第二输入模块、第一驱动模块、第二驱动模块以及发光二极管;所述第一输入模块和所述第一驱动模块组成第一驱动组,所述第二输入模块和所述第二驱动模块组成第二驱动组,所述第一驱动组和所述第二驱动组可以分别单独驱动所述发光二极管发光;当所述发光二极管需要进行长时间发光时,所述第一驱动组和所述第二驱动组交替工作,防止因单一驱动模块长时间工作产生驱动异常,如出现画面残影等问题。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及显示面板。
背景技术
有机发光显示面板利用有机发光二极管(英文全称:Organic Lighting EmittingDiode,简称:OLED)显示图像,是一种主动发光的显示面板,其显示方式与传统的液晶显示面板的显示方式不同,无需背光灯,而且具有对比度高、响应速度快、轻薄等诸多优点。因此,有机发光显示面板为可以取代液晶显示面板的新一代显示面板。
与液晶显示面板的电压驱动发光不同,有机发光显示面板依靠电流驱动发光。为了达到更高的分辨率、亮度及画质,须采用主动矩阵的驱动方式,即需要直接向OLED提供驱动电流,因此,当需要OLED长时间发光时,用于驱动OLED的开关晶体管必须长时间保持开态,但开关晶体管长时间保持开态工作,会产生电偏压及热偏压,在电偏压及热偏压的应力作用下,开关晶体管的电学性能会发生改变,从而影响OLED的发光质量,在实际应用中会出现显示画面残影的问题。
发明内容
基于上述现有技术中存在的问题,本发明提供一种像素驱动电路及显示面板,旨在通过缩短开关晶体管的工作时间,解决发光二极管长时间显示后出现画面残影的问题。
本发明提供了一种像素驱动电路,其特征在于,包括:
第一输入模块;
第一驱动模块,与所述第一输入模块连接;
第二输入模块;
第二驱动模块,与所述第二输入模块连接;以及
发光二极管,与所述第一驱动模块和所述第二驱动模块连接;
所述第一输入模块控制所述第一驱动模块驱动所述发光二极管发光;
所述第二输入模块控制所述第二驱动模块驱动所述发光二极管发光。
根据本发明一实施例,所述第一输入模块连接第一扫描信号输入端、第一数据信号输入端及第一节点,所述第一扫描信号输入端向所述第一输入模块输入第一扫描信号,所述第一数据信号输入端向所述第一输入模块输入第一数据信号,所述第一扫描信号控制所述第一输入模块将所述第一数据信号传输至所述第一节点;
所述第二输入模块连接第二扫描信号输入端、第二数据信号输入端及第二节点,所述第二扫描信号输入端向所述第二输入模块输入第二扫描信号,所述第二数据信号输入端向所述第二输入模块输入第二数据信号,所述第二扫描信号控制所述第二输入模块将所述第二数据信号传输至所述第二节点;
所述第一驱动模块连接所述第一节点、第一电压输入端及所述发光二极管的阳极,所述第一节点的第一数据信号控制所述第一驱动模块将所述第一电压输入端输入的电压传输至所述发光二极管的阳极;
所述第二驱动模块连接所述第二节点、第一电压输入端及所述发光二极管的阳极,所述第二节点的第二数据信号控制所述第二驱动模块将所述第一电压输入端输入的电压传输至所述发光二极管的阳极;
所述发光二极管的阴极连接第二电压输入端。
根据本发明一实施例,所述第一节点与所述第一电压输入端之间连接第一存储电容,用于存储所述第一节点的第一数据信号;
所述第二节点与所述第一电压输入端之间连接第二存储电容,用于存储所述第二节点的第二数据信号。
根据本发明一实施例,所述第一节点与所述第二节点之间连接第三存储电容,用于存储所述第一节点的第一数据信号或所述第二节点的第二数据信号。
根据本发明一实施例,所述第一扫描信号输入端连接第一扫描线,所述第二扫描信号输入端连接第二扫描线,所述第一数据信号输入端与所述第二数据信号输入端均连接第一数据线。
根据本发明一实施例,所述第一扫描信号输入端与所述第二扫描信号输入端均连接第一扫描信号线,所述第一数据信号输入端连接第一数据线,所述第二数据信号输入端连接第二数据线。
根据本发明一实施例,所述第一输入模块包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第一扫描信号输入端,所述第一开关晶体管的源极连接所述第一数据信号输入端,所述第一开关晶体管的漏极连接所述第一节点;
所述第二输入模块包括第二开关晶体管,所述第二开关晶体管的栅极连接所述第二扫描信号输入端,所述第二开关晶体管的源极连接所述第二数据信号输入端,所述第二开关晶体管的漏极连接所述第二节点。
根据本发明一实施例,所述第一驱动模块包括第三开关晶体管,所述第三开关晶体管的栅极连接所述第一节点,所述第三开关晶体管的源极连接所述第一电压输入端,所述第三开关晶体的漏极连接所述发光二极管的阳极;
所述第二驱动模块包括第四开关晶体管,所述第四开关晶体管的栅极连接所述第二节点,所述第四开关晶体管的源极连接所述第一电压输入端,所述第四开关晶体管的漏极连接所述发光二极管的阳极。
根据本发明一实施例,各个所述开关晶体管为n型晶体管或p型晶体管。
本发明还提供了一种显示面板,包括如上所述的像素驱动电路。
本发明的有益效果是:本发明提供的像素驱动电路及显示面板,包括第一输入模块、第二输入模块、第一驱动模块、第二驱动模块以及发光二极管,所述第一输入模块和所述第一驱动模块组成第一驱动组,所述第二输入模块和所述第二驱动模块组成第二驱动组,所述第一驱动组和所述第二驱动组可以分别单独驱动所述发光二极管发光;当所述发光二极管需要进行长时间发光时,所述第一驱动组和所述第二驱动组交替工作,防止因单一驱动模块长时间工作产生驱动异常,如出现画面残影等问题。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1和图2是本发明实施例提供的像素驱动电路的结构示意图,其中,图1所示的像素驱动电路包括第一存储电容和第二存储电容,图2所示的像素驱动电路包括第三存储电容;
图3和图4是以图1所示的像素驱动电路为基础的第一种实施方式的像素驱动电路结构示意图;
图5和图6是本发明实施例提供的第一种实施方式的像素驱动电路的驱动时序图;
图7和图8是以图1所示的像素驱动电路为基础的第二种实施方式的像素驱动电路结构示意图;
图9和图10是本发明实施例提供的第二种实施方式的像素驱动电路的驱动时序图。
具体实施方式
以下各实施例的说明是参考附加的图示,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是用以相同标号表示。
本发明实施例提供了一种像素驱动电路,用于驱动发光二极管发光,所述像素驱动电路包括由第一输入模块和第一驱动模块组成的第一驱动组,及由第二输入模块和第二驱动模块组成的第二驱动组,所述第一驱动组和所述第二驱动组可以分别单独驱动所述发光二极管发光;当所述发光二极管需要进行长时间发光时,所述第一驱动组和所述第二驱动组交替工作,防止因单一驱动模块长时间工作导致驱动异常,如出现画面残影等问题。
下面结合附图对本发明实施例提供的像素驱动电路进行具体说明:
如图1所示,是本发明一实施例提供的像素驱动电路示意图,所述像素驱动电路包括第一输入模块101、第二输入模块102、第一驱动模块103、第二驱动模块104、以及发光二极管105。
所述第一输入模块101与所述第一驱动模块103连接,所述第一驱动模块103与所述发光二极管105连接;所述第一输入模块101向所述第一驱动模块103提供控制信号,所述第一驱动模块103在所述控制信号的控制下驱动所述发光二极管105发光。可选地,所述第一输入模块101向所述第一驱动模块103提供的控制信号为电压信号。
所述第二输入模块102与所述第二驱动模块104连接,所述第二驱动模块104与所述发光二极管105连接;所述第二输入模块102向所述第二驱动模块104提供控制信号,所述第二驱动模块104在所述控制信号的控制下驱动所述发光二极管105发光。可选地,所述第二输入模块102向所述第二驱动模块104提供的控制信号为电压信号。
根据本发明一实施例,所述第一输入模块101与所述第一驱动模块103组成第一驱动组,所述第二输入模块102与所述第二驱动模块104组成第二驱动组,所述第一驱动组和所述第二驱动组可以分别单独驱动所述发光二极管105发光;当所述发光二极管105需要进行长时间发光时,所述第一驱动组与所述第二驱动组交替工作,例如,当所述发光二极管105需要进行的连续发光时间为T,在前T/2的时间内,由所述第一驱动组驱动所述发光二极管105发光,所述第二驱动组不进行驱动工作,在后T/2的时间内,所述第一驱动组停止驱动工作,由所述第二驱动组驱动所述发光二极管105发光,从而防止因单一驱动模块长时间工作产生驱动异常,进而导致显示异常的问题,避免因此而产生的画面残影的问题。
根据本发明一实施例,如图1所示,所述第一输入模块101分别与第一扫面信号输入端S1、第一数据信号输入端D1及第一节点A连接,所述第一扫描信号输入端S1可以向所述第一输入模块101提供第一扫描信号,所述第一数据信号输入端D1可以向所述第一输入模块101提供第一数据信号,所述第一输入模块101在所述第一扫描信号的控制下将所述第一数据信号传输至所述第一节点A。
所述第二输入模块102分别与第二扫面信号输入端S2、第二数据信号输入端D2及第二节点B连接,所述第二扫描信号输入端S2可以向所述第二输入模块102提供第二扫描信号,所述第二数据信号输入端D2可以向所述第二输入模块102提供第二数据信号,所述第二输入模块102在所述第二扫描信号的控制下将所述第二数据信号传输至所述第二节点B。
所述第一驱动模块103分别与所述第一节点A、第一电压输入端VDD及所述发光二极管105的阳极连接,所述第一电压输入端VDD可以向所述第一驱动模块103提供电压信号,所述第一驱动模块103可以在所述第一节点A的第一数据信号的控制下,将所述第一电压输入端VDD提供的电压传输至所述发光二极管105的阳极。
所述第二驱动模块104分别与所述第二节点B、第一电压输入端VDD及所述发光二极管105的阳极连接,所述第一电压输入端VDD可以向所述第二驱动模块104提供电压信号,所述第二驱动模块104可以在所述第二节点B的第二数据信号的控制下,将所述第一电压输入端VDD提供的电压传输至所述发光二极管105的阳极。
所述发光二极管105的阴极连接第二电压输入端VSS,所述发光二极管105利用所述第一电压输入端VDD及所述第二电压输入端VSS提供的电压进行发光。
根据本发明一实施例,所述第一输入模块101通过向所述第一节点A提供第一数据信号,用于控制所述第一驱动模块103的驱动功能,进而控制所述发光二极管105的发光动作,即所述发光二极管105可以被所述第一驱动组控制发光;所述第二输入模块102通过向所述第二节点B提供第二数据信号,用于控制所述第二驱动模块104的驱动功能,进而控制所述发光二极管105的发光动作,即所述发光二极管105可以被所述第二驱动组控制发光;综上所述,所述发光二极管105的发光动作,可以由所述第一驱动组驱动完成,也可以由第二驱动组驱动完成,当所述第一驱动组驱动所述发光二极管105发光时,所述第二驱动组停止驱动功能,反之亦然,从而缩短单一驱动组的工作时间,避免因单一驱动组长时间工作导致的显示异常。
根据本发明一实施例,所述像素驱动电路还包括存储电容,用于存储所述第一节点A或所述第二节点B的数据信号,以控制所述第一驱动模块103和/或所述第二驱动模块104的驱动功能,根据所述像素驱动电路中的存储电容的数量和与其它元件的连接关系可以有两种实施方式,下面对这两种实施方式分别进行介绍:
存储电容的第一种实施方式是如图1所示的电路结构,所述像素驱动电路包括第一存储电容C1和第二存储电容C2,所述第一存储电容C1连接在所述第一节点A和所述第一电压输入端VDD之间,用于存储所述第一节点A的第一数据信号;所述第二存储电容C2连接在所述第二节点B和所述第一电压输入端VDD之间,用于存储所述第二节点B的第二数据信号。
存储电容的第二种实施方式是如图2所示的电路结构,所述像素驱动电路仅包括第三存储电容C3,所述第一存储电容C3连接在所述第一节点A和所述第二节点B之间,用于存储所述第一节点A或所述第二节点B的数据信号;与图1所示的电路结构相比,图2所示的电路结构减少了存储电容的数量,从而可以减小图2所示的像素驱动电路所占据的空间,且可以达到与图1所示的像素驱动电路相同的效果。应当理解的是,图2所示的像素驱动电路中,连接所述第一节点A与所述第三存储电容C3的连线,与连接所述第一电压输入端VDD与所述第一驱动模块103的连线相较于第三节点C,所述第三节点C为空心圆圈,其意思表示是,连接所述第一节点A与所述第三存储电容C3的连线和连接所述第一电压输入端VDD与所述第一驱动模块103的连线相交但不导通。
需要说明的是,图1所示的像素驱动电路与图2所示的像素驱动电路的区别仅在于存储电容的数量和连接关系不同,二者可以达到相同的驱动效果,图1所示的像素驱动电路的优势在图2所述的像素驱动电路中同样可以体现;下面以图1所示的像素驱动电路为基础,对本发明实施例提供的像素驱动电路进行进一步的阐述,应当理解的是,同样可以以图2所示的像素驱动电路为基础进行阐述,二者的区别仅止于如上所述的图1所示的像素驱动电路与图2所示的像素驱动电路之间的区别,因此对于以图2为基础的像素驱动电路不再单独示例。
在以图1所示的像素驱动电路为基础的前提下,根据像素驱动电路与数据线和扫描线的连接关系,可以存在以下两种实施方式:
第一种实施方式:
如图3所示,所述第一扫描信号输入端S1连接第一扫描线Gate1,所述第二扫描信号输入端S2连接第二扫描线Gate2,所述第一数据信号输入端D1与所述第二数据信号输入端D2均连接第一数据线Data1。
所述第一扫描线Gate1通过所述第一扫描信号输入端S1向所述第一输入模块101提供第一扫描信号,所述第一数据线Data1通过所述第一数据信号输入端D1向所述第一输入模块101提供第一数据信号,所述第一输入模块101在所述第一扫描信号的控制下,将所述第一数据信号传输至所述第一节点A。
所述第二扫描线Gate2通过所述第二扫描信号输入端S2向所述第二输入模块102提供第二扫描信号,所述第一数据线Data1通过所述第二数据信号输入端D2向所述第二输入模块102提供第一数据信号,所述第二输入模块102在所述第二扫描信号的控制下,将所述第一数据信号传输至所述第二节点B。
可选地,如图4所示,所述第一输入模块101包括第一开关晶体管T1,所述第二输入模块102包括第二开关晶体管T2,所述第一驱动模块103包括第三开关晶体管T3,所述第二驱动模块104包括第四开关晶体管T4。
所述第一开关晶体管T1的栅极连接所述第一扫描信号输入端S1,所述第一开关晶体管T1的源极连接所述第一数据信号输入端D1,所述第一开关晶体管T1的漏极连接所述第一节点A。
所述第二开关晶体管T2的栅极连接所述第二扫描信号输入端S2,所述第二开关晶体管T2的源极连接所述第二数据信号输入端D2,所述第二开关晶体T2管的漏极连接所述第二节点B。
所述第三开关晶体管T3的栅极连接所述第一节点A,所述第三开关晶体管T3的源极连接所述第一电压输入端VDD,所述第三开关晶体T3的漏极连接所述发光二极管105的阳极。
所述第四开关晶体管T4的栅极连接所述第二节点B,所述第四开关晶体管T4的源极连接所述第一电压输入端VDD,所述第四开关晶体管T4的漏极连接所述发光二极管105的阳极。
可选地,所述第一开关晶体管T1、第二开关晶体管T2、第三开关晶体管T3和第四开关晶体管T4为n型晶体管或p型晶体管。下面以所述开关晶体管均为n型晶体管为例进行说明,即,当所述开光晶体管的栅极为高电平时,所述开光晶体管的源极与漏极导通,当所述开关晶体管的栅极为低电平时,所述开关晶体管的源极与漏极断开。
下面结合图5、图6介绍图4所示的像素驱动电路的工作原理,以所述发光二极管105在第N帧开始发光,且持续发光至第N+2i帧为例,其中,图5为第N帧显示时所述第一扫描信号S1’、第二扫描信号S2’和第一数据信号D1’的信号时序图,图6为第N+i帧显示时所述第一扫描信号S1’、第二扫描信号S2’和第一数据信号D1’的信号时序图:
所述第一扫描信号S1’、所述第二扫描信号S2’和所述第一数据信号D1’的时序包括第一时间段t1和第二时间段t2;其中,
在第N帧时,如图5所示,在所述第一时间段t1内,所述第一扫描信号S1’为高电平,所述第二扫描信号S2’为低电平,所述第一数据信号D1’为开态电压VGH,所述第一数据信号D1’通过所述第一开关晶体管T1传输至所述第一节点A,所述第三开光晶体管T3在所述开态电压VGH的作用下开启,将所述第一电压输入端VDD输入的电压传输至所述发光二极管105的阳极,所述发光二极管105发光。
在所述第二时间段t2内,所述第一扫描信号S1’为低电平,所述第二扫描信号S2’为高电平,所述第一数据信号D1’为关态电压VGL,所述第一数据信号D1’通过所述第二开关晶体管T2传输至所述第二节点B,所述第四开光晶体管T4在所述关态电压VGL的所用下关闭,所述发光二极管105保持发光。
在第N+i帧时,如图6所示,在所述第一时间段t1内,所述第一扫描信号S1’为高电平,所述第二扫描信号S2’为低电平,所述第一数据信号D1’为关态电压VGL,所述第一数据信号D1’通过所述第一开关晶体管T1传输至所述第一节点A,所述第三开光晶体管T3在所述关态电压VGL的作用下关闭。
在所述第二时间段t2内,所述第一扫描信号S1’为低电平,所述第二扫描信号S2’为高电平,所述第一数据信号D1’为开态电压VGH,所述第一数据信号D1’通过所述第二开关晶体管T2传输至所述第二节点B,所述第四开光晶体管T4在所述关开态电压VGH的所用下开启,将所述第一电压输入端VDD输入的电压传输至所述发光二极管105的阳极,所述发光二极管105发光。
上述实施例中,在所述发光二极管105持续发光的2i帧时间内,所述第三开关晶体管T3在前i帧持续工作,在后i帧保持关闭,所述第四开关晶体管T4与所述第三开关晶体管T3的工作状态保持相反,在保证所述发光二极管持续发光的同时,将所述第三开关晶体管T3和所述第四开光晶体管T4的工作时间减半,防止所述第三开关晶体管T3或所述第四开关晶体管T4因长时间工作产生电偏压或热偏压的问题,提高所述发光二极管105的显示效果。
应当理解的是,虽然上述实施例将所述第三开关晶体管T3和第四开关晶体管T4的工作时间均设置为所述发光二极管105发光时间的一半,但并不仅限于上述设置,例如,还可以将所述第三开关晶体管T3和第四开关晶体管T4的工作时间设置为不相等,另外也可以将所述第三开关晶体管T3和/或第四开关晶体管T4的工作时间分为多段,只要满足所述第三开关晶体管T3和第四开关晶体管T4交替工作即可,本发明及其实施例对此不做限制。应当理解的是,上述设置方式均可以通过调整所述第一扫描信号S1’、第二扫描信号S2’和第一数据信号D1’的时序进行设置。
第二种实施方式:
如图7所示,所述第一扫描信号输入端S1与所述第二扫描信号输入端S2均连接第一扫描线Gate1,所述第一数据信号输入端D1连接第一数据线Data1,所述第二数据信号输入端D2连接第二数据线Data2。
所述第一扫描线Gate1通过所述第一扫描信号输入端S1向所述第一输入模块101提供第一扫描信号,所述第一数据线Data1通过所述第一数据信号输入端D1向所述第一输入模块101提供第一数据信号,所述第一输入模块101在所述第一扫描信号的控制下,将所述第一数据信号传输至所述第一节点A。
所述第一扫描线Gate1通过所述第二扫描信号输入端S2向所述第二输入模块102提供第一扫描信号,所述第二数据线Data2通过所述第二数据信号输入端D2向所述第二输入模块102提供第二数据信号,所述第二输入模块102在所述第一扫描信号的控制下,将所述第二数据信号传输至所述第二节点B。
可选地,如图8所示,所述第一输入模块101包括第一开关晶体管T1,所述第二输入模块102包括第二开关晶体管T2,所述第一驱动模块103包括第三开关晶体管T3,所述第二驱动模块104包括第四开关晶体管T4。
所述第一开关晶体管T1的栅极连接所述第一扫描信号输入端S1,所述第一开关晶体管T1的源极连接所述第一数据信号输入端D1,所述第一开关晶体管T1的漏极连接所述第一节点A。
所述第二开关晶体管T2的栅极连接所述第二扫描信号输入端S2,所述第二开关晶体管T2的源极连接所述第二数据信号输入端D2,所述第二开关晶体T2管的漏极连接所述第二节点B。
所述第三开关晶体管T3的栅极连接所述第一节点A,所述第三开关晶体管T3的源极连接所述第一电压输入端VDD,所述第三开关晶体T3的漏极连接所述发光二极管105的阳极。
所述第四开关晶体管T4的栅极连接所述第二节点B,所述第四开关晶体管T4的源极连接所述第一电压输入端VDD,所述第四开关晶体管T4的漏极连接所述发光二极管105的阳极。
可选地,所述第一开关晶体管T1、第二开关晶体管T2、第三开关晶体管T3和第四开关晶体管T4为n型晶体管或p型晶体管。下面以所述开关晶体管均为n型晶体管为例进行说明,即,当所述开光晶体管的栅极为高电平时,所述开光晶体管的源极与漏极导通,当所述开关晶体管的栅极为低电平时,所述开关晶体管的源极与漏极断开。
下面结合图9、图10介绍图8所示的像素驱动电路的工作原理,以所述发光二极管105在第N帧开始发光,且持续发光至第N+2i帧为例,其中,图9为第N帧显示时所述第一扫描信号S1’、第一数据信号D1’和第二数据信号D2’的信号时序图,图10为第N+i帧显示时所述第一扫描信号S1’、第一数据信号D1’和第二数据信号D2’的信号时序图:
所述第一扫描信号S1’、第一数据信号D1’和第二数据信号D2’的信号时序包括第一时间段t1和第二时间段t2;其中,
在第N帧时,如图9所示,在所述第一时间段t1内,所述第一扫描信号S1’为高电平,所述第一数据信号D1’为开态电压VGH,所述第二数据信号D2’为关态电压VGL,所述第一数据信号D1’通过所述第一开关晶体管T1传输至所述第一节点A,所述第三开光晶体管T3在所述开态电压VGH的作用下开启,将所述第一电压输入端VDD输入的电压传输至所述发光二极管105的阳极,所述发光二极管105发光;所述第二数据信号D2’通过所述第二开关晶体管T2传输至所述第二节点B,所述第四开光晶体管T4在所述关态电压VGL的作用下关闭。
在所述第二时间段t2内,所述第一扫描信号S1’为低电平,所述第一开关晶体管T1和所述第二开关晶体管T2均关闭。
在第N+i帧时,如图10所示,在所述第一时间段t1内,所述第一扫描信号S1’为高电平,所述第一数据信号D1’为关态电压VGL,所述第二数据信号D2’为开态电压VGH,所述第一数据信号D1’通过所述第一开关晶体管T1传输至所述第一节点A,所述第三开光晶体管T3在所述关态电压VGL的作用下关闭;所述第二数据信号D2’通过所述第二开关晶体管T2传输至所述第二节点B,所述第四开光晶体管T4在所述开态电压VGH的作用下开启,将所述第一电压输入端VDD输入的电压传输至所述发光二极管105的阳极,所述发光二极管105发光。
在所述第二时间段t2内,所述第一扫描信号S1’为低电平,所述第一开关晶体管T1和所述第二开关晶体管T2均关闭。
上述实施例中,在所述发光二极管105持续发光的2i帧时间内,所述第三开关晶体管T3在前i帧持续工作,在后i帧保持关闭,所述第四开关晶体管T4与所述第三开关晶体管T3的工作状态保持相反,在保证所述发光二极管105持续发光的同时,将所述第三开关晶体管T3和所述第四开光晶体管T4的工作时间减半,防止所述第三开关晶体管T3或所述第四开关晶体管T4因长时间工作产生电偏压或热偏压的问题,提高所述发光二极管105的显示效果。
应当理解的是,虽然上述实施例将所述第三开关晶体管T3和第四开关晶体管T4的工作时间均设置为所述发光二极管105发光时间的一半,但并不仅限于上述设置,例如,还可以将所述第三开关晶体管T3和第四开关晶体管T4的工作时间设置为不相等,另外也可以将所述第三开关晶体管T3和/或第四开关晶体管T4的工作时间分为多段,只要满足所述第三开关晶体管T3和第四开关晶体管T4交替工作即可,本发明及其实施例对此不做限制。应当理解的是,上述设置方式均可以通过调整所述第一扫描信号S1’、第一数据信号D1’和第二数据信号D2’的时序进行设置。
基于同样的发明构思,本发明实施例还提供了一种显示面板,包括以上所述的像素驱动电路,具体可参照以上所述的像素驱动电路,在此不做赘述。
本发明实施例提供的像素驱动电路及显示面板,包括由第一输入模块和所述第一驱动模块组成的第一驱动组,及由第二输入模块和所述第二驱动模块组成的第二驱动组,所述第一驱动组和所述第二驱动组可以分别单独驱动所述发光二极管发光;当所述发光二极管需要进行长时间发光时,所述第一驱动组和所述第二驱动组交替工作,从而缩短单一驱动组的工作时间,防止因单一驱动模块长时间工作导致的驱动异常,如产生画面残影等问题。
综上所述,虽然本发明以具体实施例揭露如上,但上述实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定发范围为准。
Claims (10)
1.一种像素驱动电路,其特征在于,包括:
第一输入模块;
第一驱动模块,与所述第一输入模块连接;
第二输入模块;
第二驱动模块,与所述第二输入模块连接;以及
发光二极管,与所述第一驱动模块和所述第二驱动模块连接;
所述第一输入模块控制所述第一驱动模块驱动所述发光二极管发光;
所述第二输入模块控制所述第二驱动模块驱动所述发光二极管发光。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一输入模块连接第一扫描信号输入端、第一数据信号输入端及第一节点,所述第一扫描信号输入端向所述第一输入模块输入第一扫描信号,所述第一数据信号输入端向所述第一输入模块输入第一数据信号,所述第一扫描信号控制所述第一输入模块将所述第一数据信号传输至所述第一节点;
所述第二输入模块连接第二扫描信号输入端、第二数据信号输入端及第二节点,所述第二扫描信号输入端向所述第二输入模块输入第二扫描信号,所述第二数据信号输入端向所述第二输入模块输入第二数据信号,所述第二扫描信号控制所述第二输入模块将所述第二数据信号传输至所述第二节点;
所述第一驱动模块连接所述第一节点、第一电压输入端及所述发光二极管的阳极,所述第一节点的第一数据信号控制所述第一驱动模块将所述第一电压输入端输入的电压传输至所述发光二极管的阳极;
所述第二驱动模块连接所述第二节点、第一电压输入端及所述发光二极管的阳极,所述第二节点的第二数据信号控制所述第二驱动模块将所述第一电压输入端输入的电压传输至所述发光二极管的阳极;
所述发光二极管的阴极连接第二电压输入端。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第一节点与所述第一电压输入端之间连接第一存储电容,用于存储所述第一节点的第一数据信号;
所述第二节点与所述第一电压输入端之间连接第二存储电容,用于存储所述第二节点的第二数据信号。
4.根据权利要求2所述的像素驱动电路,其特征在于,所述第一节点与所述第二节点之间连接第三存储电容,用于存储所述第一节点的第一数据信号或所述第二节点的第二数据信号。
5.根据权利要求2所述的像素驱动电路,其特征在于,所述第一扫描信号输入端连接第一扫描线,所述第二扫描信号输入端连接第二扫描线,所述第一数据信号输入端与所述第二数据信号输入端均连接第一数据线。
6.根据权利要求2所述的像素驱动电路,其特征在于,所述第一扫描信号输入端与所述第二扫描信号输入端均连接第一扫描信号线,所述第一数据信号输入端连接第一数据线,所述第二数据信号输入端连接第二数据线。
7.根据权利要求2所述的像素驱动电路,其特征在于,所述第一输入模块包括第一开关晶体管,所述第一开关晶体管的栅极连接所述第一扫描信号输入端,所述第一开关晶体管的源极连接所述第一数据信号输入端,所述第一开关晶体管的漏极连接所述第一节点;
所述第二输入模块包括第二开关晶体管,所述第二开关晶体管的栅极连接所述第二扫描信号输入端,所述第二开关晶体管的源极连接所述第二数据信号输入端,所述第二开关晶体管的漏极连接所述第二节点。
8.根据权利要求2所述的像素驱动电路,其特征在于,所述第一驱动模块包括第三开关晶体管,所述第三开关晶体管的栅极连接所述第一节点,所述第三开关晶体管的源极连接所述第一电压输入端,所述第三开关晶体的漏极连接所述发光二极管的阳极;
所述第二驱动模块包括第四开关晶体管,所述第四开关晶体管的栅极连接所述第二节点,所述第四开关晶体管的源极连接所述第一电压输入端,所述第四开关晶体管的漏极连接所述发光二极管的阳极。
9.根据权利要求7或8任一所述的像素驱动电路,其特征在于,各个所述开关晶体管为n型晶体管或p型晶体管。
10.一种显示面板,其特征在于,包括权利要求1-9任一项所述的像素驱动电路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910396574.8A CN110189691B (zh) | 2019-05-14 | 2019-05-14 | 像素驱动电路及显示面板 |
PCT/CN2019/088831 WO2020228062A1 (zh) | 2019-05-14 | 2019-05-28 | 像素驱动电路及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910396574.8A CN110189691B (zh) | 2019-05-14 | 2019-05-14 | 像素驱动电路及显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110189691A true CN110189691A (zh) | 2019-08-30 |
CN110189691B CN110189691B (zh) | 2021-03-16 |
Family
ID=67716155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910396574.8A Active CN110189691B (zh) | 2019-05-14 | 2019-05-14 | 像素驱动电路及显示面板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN110189691B (zh) |
WO (1) | WO2020228062A1 (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110767160A (zh) * | 2019-10-25 | 2020-02-07 | 深圳市华星光电半导体显示技术有限公司 | 像素单元及显示面板 |
CN110808010A (zh) * | 2019-10-29 | 2020-02-18 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路、显示面板、显示装置及像素驱动方法 |
CN110930943A (zh) * | 2019-12-02 | 2020-03-27 | 深圳市华星光电半导体显示技术有限公司 | 一种像素驱动电路及显示面板 |
WO2021062994A1 (zh) * | 2019-09-30 | 2021-04-08 | 南京中电熊猫液晶显示科技有限公司 | 像素电路、显示装置及像素驱动方法 |
WO2021078031A1 (zh) * | 2019-10-24 | 2021-04-29 | 华为技术有限公司 | 一种电子设备及其显示模组 |
CN114038414A (zh) * | 2021-12-09 | 2022-02-11 | 深圳市华星光电半导体显示技术有限公司 | 发光器件驱动电路、背光模组及显示面板 |
CN114333690A (zh) * | 2021-12-28 | 2022-04-12 | 厦门天马微电子有限公司 | 驱动电路、显示面板及显示设备 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050067970A1 (en) * | 2003-09-26 | 2005-03-31 | International Business Machines Corporation | Active-matrix light emitting display and method for obtaining threshold voltage compensation for same |
CN103383836A (zh) * | 2013-07-02 | 2013-11-06 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN104021763A (zh) * | 2014-06-11 | 2014-09-03 | 合肥鑫晟光电科技有限公司 | 像素电路、显示装置和像素电路的驱动方法 |
CN104732929A (zh) * | 2015-04-16 | 2015-06-24 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
CN105139805A (zh) * | 2015-10-19 | 2015-12-09 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示装置 |
CN105609047A (zh) * | 2016-01-04 | 2016-05-25 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN107507568A (zh) * | 2017-08-24 | 2017-12-22 | 深圳市华星光电半导体显示技术有限公司 | 一种oled像素电路及减缓oled器件老化的方法 |
CN107818759A (zh) * | 2016-09-14 | 2018-03-20 | 合肥鑫晟光电科技有限公司 | 像素驱动电路及像素驱动方法、阵列基板以及显示装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4937353B2 (ja) * | 2007-07-23 | 2012-05-23 | パイオニア株式会社 | アクティブマトリクス型表示装置 |
CN104599634A (zh) * | 2015-02-04 | 2015-05-06 | 友达光电股份有限公司 | 一种具有高开口率的主动矩阵有机发光显示器 |
CN107591125A (zh) * | 2017-10-26 | 2018-01-16 | 京东方科技集团股份有限公司 | 一种电致发光元件的驱动电路和驱动方法、显示装置 |
CN108717841B (zh) * | 2018-05-29 | 2020-07-28 | 京东方科技集团股份有限公司 | 像素驱动电路、像素驱动方法、oled显示面板及其驱动电路和驱动方法 |
CN109410841B (zh) * | 2018-11-16 | 2021-08-06 | 京东方科技集团股份有限公司 | 像素电路、显示装置和像素驱动方法 |
-
2019
- 2019-05-14 CN CN201910396574.8A patent/CN110189691B/zh active Active
- 2019-05-28 WO PCT/CN2019/088831 patent/WO2020228062A1/zh active Application Filing
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050067970A1 (en) * | 2003-09-26 | 2005-03-31 | International Business Machines Corporation | Active-matrix light emitting display and method for obtaining threshold voltage compensation for same |
CN103383836A (zh) * | 2013-07-02 | 2013-11-06 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板及显示装置 |
CN104021763A (zh) * | 2014-06-11 | 2014-09-03 | 合肥鑫晟光电科技有限公司 | 像素电路、显示装置和像素电路的驱动方法 |
CN104732929A (zh) * | 2015-04-16 | 2015-06-24 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
US20170193910A1 (en) * | 2015-04-16 | 2017-07-06 | Boe Technology Group Co., Ltd. | Pixel circuit, driving method thereof, and display apparatus |
CN105139805A (zh) * | 2015-10-19 | 2015-12-09 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示装置 |
CN105609047A (zh) * | 2016-01-04 | 2016-05-25 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN107818759A (zh) * | 2016-09-14 | 2018-03-20 | 合肥鑫晟光电科技有限公司 | 像素驱动电路及像素驱动方法、阵列基板以及显示装置 |
CN107507568A (zh) * | 2017-08-24 | 2017-12-22 | 深圳市华星光电半导体显示技术有限公司 | 一种oled像素电路及减缓oled器件老化的方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021062994A1 (zh) * | 2019-09-30 | 2021-04-08 | 南京中电熊猫液晶显示科技有限公司 | 像素电路、显示装置及像素驱动方法 |
WO2021078031A1 (zh) * | 2019-10-24 | 2021-04-29 | 华为技术有限公司 | 一种电子设备及其显示模组 |
US11763749B2 (en) | 2019-10-24 | 2023-09-19 | Huawei Technologies Co., Ltd. | Electronic device having display areas coupled with different positive and negative power supplies |
CN110767160A (zh) * | 2019-10-25 | 2020-02-07 | 深圳市华星光电半导体显示技术有限公司 | 像素单元及显示面板 |
CN110808010A (zh) * | 2019-10-29 | 2020-02-18 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路、显示面板、显示装置及像素驱动方法 |
WO2021082122A1 (zh) * | 2019-10-29 | 2021-05-06 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及像素驱动方法 |
US11222585B2 (en) | 2019-10-29 | 2022-01-11 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Pixel driving circuit and pixel driving method |
CN110930943A (zh) * | 2019-12-02 | 2020-03-27 | 深圳市华星光电半导体显示技术有限公司 | 一种像素驱动电路及显示面板 |
US11289023B2 (en) | 2019-12-02 | 2022-03-29 | Shenzhen China Star Optoeleetronies Semiconductor Display Technology Co., Ltd. | Pixel driver having two driving time periods and display panel |
CN114038414A (zh) * | 2021-12-09 | 2022-02-11 | 深圳市华星光电半导体显示技术有限公司 | 发光器件驱动电路、背光模组及显示面板 |
CN114333690A (zh) * | 2021-12-28 | 2022-04-12 | 厦门天马微电子有限公司 | 驱动电路、显示面板及显示设备 |
Also Published As
Publication number | Publication date |
---|---|
WO2020228062A1 (zh) | 2020-11-19 |
CN110189691B (zh) | 2021-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110189691B (zh) | 像素驱动电路及显示面板 | |
US20210201760A1 (en) | Pixel circuit and driving method thereof, display panel and driving method thereof, and display device | |
US8643573B2 (en) | Electro-optical apparatus and method of driving the electro-optical apparatus | |
JP4023335B2 (ja) | 電気光学装置、電気光学装置の駆動方法および電子機器 | |
CN108492783B (zh) | Amoled显示装置的像素驱动电路及amoled显示装置的驱动方法 | |
JP4082396B2 (ja) | 電気光学装置、電子機器、データ線駆動回路、及び電源線駆動回路 | |
CN108335668B (zh) | 像素电路、其驱动方法、电致发光显示面板及显示装置 | |
CN113077760B (zh) | 一种像素驱动电路的驱动方法 | |
KR20050046469A (ko) | 표시장치 및 그의 구동방법 | |
US20210225266A1 (en) | Pixel and display device having the same | |
KR20140133415A (ko) | 화소 회로 및 그 구동 방법 | |
KR20140132275A (ko) | 화소 회로 및 그 구동 방법 | |
CN215577633U (zh) | 显示驱动电路及显示面板 | |
CN113096593A (zh) | 像素单元、阵列基板与显示终端 | |
US11783756B1 (en) | Display driving circuit and display device | |
JP6196809B2 (ja) | 画素回路及びその駆動方法 | |
JP4982663B2 (ja) | 表示パネル用ドライバ手段および画像表示装置 | |
KR20220025082A (ko) | 디스플레이 패널의 디지털 구동 방법 및 디스플레이 패널 | |
CN111653242B (zh) | 显示面板、显示装置和显示面板的驱动方法 | |
CN111369949B (zh) | 显示面板及其扫描驱动方法 | |
US11682340B2 (en) | Sub-pixel circuit, and active electroluminescence display and driving method thereof | |
US8963902B2 (en) | Drive circuit and display device | |
US20240135884A1 (en) | Display panel driving method and display panel | |
US11955058B2 (en) | Display panel and driving method for the same, and display device | |
US11455961B2 (en) | Display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |