JP2012195357A - 不揮発性記憶装置 - Google Patents
不揮発性記憶装置 Download PDFInfo
- Publication number
- JP2012195357A JP2012195357A JP2011056614A JP2011056614A JP2012195357A JP 2012195357 A JP2012195357 A JP 2012195357A JP 2011056614 A JP2011056614 A JP 2011056614A JP 2011056614 A JP2011056614 A JP 2011056614A JP 2012195357 A JP2012195357 A JP 2012195357A
- Authority
- JP
- Japan
- Prior art keywords
- film
- pillar
- type layer
- fixed charge
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 238000003860 storage Methods 0.000 title abstract description 6
- 230000008859 change Effects 0.000 claims abstract description 32
- 229910052710 silicon Inorganic materials 0.000 claims description 69
- 239000010703 silicon Substances 0.000 claims description 69
- 239000000758 substrate Substances 0.000 claims description 13
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 10
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 10
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 claims description 3
- 229910000449 hafnium oxide Inorganic materials 0.000 claims 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 claims 1
- 239000010410 layer Substances 0.000 description 170
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 68
- 238000000034 method Methods 0.000 description 47
- 229910052751 metal Inorganic materials 0.000 description 38
- 239000002184 metal Substances 0.000 description 38
- 230000004888 barrier function Effects 0.000 description 26
- 239000011229 interlayer Substances 0.000 description 25
- 238000004519 manufacturing process Methods 0.000 description 17
- 238000005381 potential energy Methods 0.000 description 15
- 230000008569 process Effects 0.000 description 15
- 239000012535 impurity Substances 0.000 description 14
- 230000001681 protective effect Effects 0.000 description 14
- 239000000463 material Substances 0.000 description 12
- 238000009826 distribution Methods 0.000 description 9
- 238000000151 deposition Methods 0.000 description 7
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 7
- 239000010937 tungsten Substances 0.000 description 7
- 229910052721 tungsten Inorganic materials 0.000 description 7
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 6
- 229910021417 amorphous silicon Inorganic materials 0.000 description 6
- 238000000231 atomic layer deposition Methods 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 6
- 238000004088 simulation Methods 0.000 description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 238000001020 plasma etching Methods 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- 239000010936 titanium Substances 0.000 description 5
- 238000000137 annealing Methods 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000010438 heat treatment Methods 0.000 description 4
- 239000011810 insulating material Substances 0.000 description 4
- 238000005240 physical vapour deposition Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 229910052796 boron Inorganic materials 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- 239000011574 phosphorus Substances 0.000 description 3
- 229910052698 phosphorus Inorganic materials 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 239000002356 single layer Substances 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 229910008484 TiSi Inorganic materials 0.000 description 2
- 230000004913 activation Effects 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- -1 for example Chemical compound 0.000 description 2
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(iv) oxide Chemical compound O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 239000012528 membrane Substances 0.000 description 2
- 239000010955 niobium Substances 0.000 description 2
- 229910021341 titanium silicide Inorganic materials 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- IVHJCRXBQPGLOV-UHFFFAOYSA-N azanylidynetungsten Chemical compound [W]#N IVHJCRXBQPGLOV-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052758 niobium Inorganic materials 0.000 description 1
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 1
- 239000007800 oxidant agent Substances 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- 230000007261 regionalization Effects 0.000 description 1
- VSZWPYCFIRKVQL-UHFFFAOYSA-N selanylidenegallium;selenium Chemical compound [Se].[Se]=[Ga].[Se]=[Ga] VSZWPYCFIRKVQL-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/20—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/011—Manufacture or treatment of multistable switching devices
- H10N70/061—Shaping switching materials
- H10N70/063—Shaping switching materials by etching of pre-deposited switching material layers, e.g. lithography
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/883—Oxides or nitrides
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
Abstract
【課題】駆動電圧が低く、消費電力が少ない不揮発性記憶装置を提供する。
【解決手段】実施形態に係る不揮発性記憶装置1は、第1の方向に延びる複数本のワード線を含むワード線配線層WLと、前記第1の方向に対して交差する第2の方向に延びる複数本のビット線を含むビット線配線層BLと、各前記ワード線と各前記ビット線との間に配置されたピラー16と、前記ピラー16の側面上に設けられ、負の固定電荷を含有する電荷含有部材18と、を備える。前記ピラー16は、p形層22p及びn形層22nが設けられたダイオード膜22と、前記ダイオード膜22に積層された抵抗変化膜25と、を有する。そして、前記電荷含有部材18は前記p形層22pの側面上に配置されており、前記n形層22nの側面上には配置されていない。
【選択図】図2
【解決手段】実施形態に係る不揮発性記憶装置1は、第1の方向に延びる複数本のワード線を含むワード線配線層WLと、前記第1の方向に対して交差する第2の方向に延びる複数本のビット線を含むビット線配線層BLと、各前記ワード線と各前記ビット線との間に配置されたピラー16と、前記ピラー16の側面上に設けられ、負の固定電荷を含有する電荷含有部材18と、を備える。前記ピラー16は、p形層22p及びn形層22nが設けられたダイオード膜22と、前記ダイオード膜22に積層された抵抗変化膜25と、を有する。そして、前記電荷含有部材18は前記p形層22pの側面上に配置されており、前記n形層22nの側面上には配置されていない。
【選択図】図2
Description
本発明の実施形態は、不揮発性記憶装置に関する。
近年、特定の金属酸化物系の材料に電圧を印加すると、電圧印加前の抵抗率と印加した電圧の大きさによって、この材料が低抵抗状態と高抵抗状態の2つの状態をもつ現象が発見され、その現象を利用した新たな記憶装置が注目を集めている。この記憶装置をReRAM(Resistance Random Access Memory)という。このような記憶装置においては、ワードラインとビットラインとの間に電圧を印加することにより、抵抗変化膜に対して、抵抗変化膜を高抵抗状態から低抵抗状態に切り替えるためのセット電圧と、低抵抗状態から高抵抗状態に切り替えるためのリセット電圧を印加する必要がある。抵抗変化膜にセット電圧又はリセット電圧が印加され、一定量以上の電流が流れると、抵抗変化膜の抵抗状態が切り替わる。
一方、ReRAMの実デバイス構造に関しては、高集積化の観点から、WL(ワードライン)とBL(ビットライン)の交点にメモリセルを配置する3次元クロスポイント構造が提案されている。しかし、3次元クロスポイント構造の記憶装置においては、あるメモリセルにデータを書き込むために電圧を印加すると、選択していない他のメモリセルにも逆方向の電圧が印加されてしまうため、各メモリセルには抵抗変化膜と共に電流選択素子を設ける必要がある。電流選択素子としては、例えば、アクセプタが導入されたp形のシリコン層、不純物が導入されていないi形のシリコン層、ドナーが導入されたn形のシリコン層が積層されたpin形のシリコンダイオード膜が用いられている。
本発明の目的は、駆動電圧が低く、消費電力が少ない不揮発性記憶装置を提供することである。
実施形態に係る不揮発性記憶装置は、第1の方向に延びる複数本のワード線を含むワード線配線層と、前記第1の方向に対して交差する第2の方向に延びる複数本のビット線を含むビット線配線層と、各前記ワード線と各前記ビット線との間に配置されたピラーと、前記ピラーの側面上に設けられ、負の固定電荷を含有する電荷含有部材と、を備える。前記ピラーは、p形層及びn形層が設けられたダイオード膜と、前記ダイオード膜に積層された抵抗変化膜と、を有する。そして、前記電荷含有部材は前記p形層の側面上に配置されており、前記n形層の側面上には配置されていない。
以下、図面を参照しつつ、本発明の実施形態について説明する。
図1は、本実施形態に係る不揮発性記憶装置を例示する斜視図であり、
図2は、本実施形態に係る不揮発性記憶装置を例示する断面図である。
本実施形態に係る不揮発性記憶装置はReRAMである。
図1は、本実施形態に係る不揮発性記憶装置を例示する斜視図であり、
図2は、本実施形態に係る不揮発性記憶装置を例示する断面図である。
本実施形態に係る不揮発性記憶装置はReRAMである。
図1に示すように、本実施形態に係る不揮発性記憶装置1においては、シリコン基板11が設けられており、シリコン基板11の上層部分及び上面上には、不揮発性記憶装置1の駆動回路(図示せず)が形成されている。シリコン基板11上には、駆動回路を埋め込むように、例えばシリコン酸化物からなる層間絶縁膜12が設けられており、層間絶縁膜12上にはメモリセル部13が設けられている。
メモリセル部13においては、シリコン基板11の上面に平行な一方向(以下、「ワード線方向」という)に延びる複数本のワード線WLを含むワード線配線層14と、シリコン基板11の上面に平行な方向であって、ワード線方向に対して交差、例えば直交する方向(以下、「ビット線方向」という)に延びる複数本のビット線BLを含むビット線配線層15とが、層間絶縁膜12(図2参照)を介して交互に積層されている。ワード線WL及びビット線BLは、例えば、タングステン(W)により形成されている。また、ワード線WL同士、ビット線BL同士、ワード線WLとビット線BLとは、相互に接していない。
そして、各ワード線WLと各ビット線BLとの最近接点には、シリコン基板11の上面に対して垂直な方向(以下、「上下方向」という)に延びるピラー16が設けられている。ピラー16は、ワード線WLとビット線BLとの間に形成されている。1本のピラー16により、1つのメモリセルが構成されている。すなわち、不揮発性記憶装置1は、ワード線WLとビット線BLとの最近接点毎にメモリセルが配置されたクロスポイント型の装置である。
以下、図2を参照して、ピラー16の構成を説明する。
図2に示すように、ピラー16には、下方にワード線WLが配置され、上方にビット線BLが配置されたピラー16aと、下方にビット線BLが配置され、上方にワード線WLが配置されたピラー16bの2種類がある。ピラー16のアスペクト比は、例えば4以上である。
図2に示すように、ピラー16には、下方にワード線WLが配置され、上方にビット線BLが配置されたピラー16aと、下方にビット線BLが配置され、上方にワード線WLが配置されたピラー16bの2種類がある。ピラー16のアスペクト比は、例えば4以上である。
ピラー16aにおいては、下方(ワード線側)から上方(ビット線側)に向かって、下部電極膜21、シリコンダイオード膜22、中間電極膜23、バリアメタル24、抵抗変化膜25、バリアメタル26及び上部電極膜27がこの順に積層されている。下部電極膜21はワード線WLに接し、上部電極膜27はビット線BLに接している。
下部電極膜21は例えば窒化チタン(TiN)からなり、膜厚は例えば1〜10nmである。シリコンダイオード膜22はポリシリコンからなり、下層側から順に、導電型がn+形のn+形層22n、導電型がn−形のn−形層22i、及び導電型がp+形のp+形層22pが積層されている。n−形層22iは、実効的な不純物濃度がn+形層22n及びp+形層22pの実効的な不純物濃度よりも低い低濃度層である。n+形層22n、n−形層22i及びp+形層22pがこの順に積層されることにより、pin形ダイオードが形成される。これにより、ピラー16aのシリコンダイオード膜22においては、ビット線BLからワード線WLに向かう方向が順方向となり、ワード線WLからビット線BLに向かう方向が逆方向となる。
なお、n−形層22iの替わりに、真性半導体からなるi形層が設けられていてもよい。本明細書において「実効的な不純物濃度」とは、半導体材料の導電に寄与する不純物の濃度をいい、例えば、半導体材料にドナーとなる不純物とアクセプタとなる不純物の双方が含有されている場合には、活性化した不純物のうち、ドナーとアクセプタの相殺分を除いた分の濃度をいう。
中間電極膜23は、例えばチタンシリサイド(TiSi2)によって形成されている。抵抗変化膜25は、例えば金属酸化物によって形成されており、2水準以上の抵抗値をとることができ、且つ、所定の電気信号を入力することにより、抵抗値を切り替えることができる。バリアメタル26は、例えばチタン窒化物(TiN)によって形成されている。上部電極膜27は、例えばタングステンによって形成されている。
ピラー16bにおいては、下方(ビット線側)から上方(ワード線側)に向かって、下部電極膜21、シリコンダイオード膜22、中間電極膜23、バリアメタル24、抵抗変化膜25、バリアメタル26及び上部電極膜27がこの順に積層されている。下部電極膜21はビット線BLに接し、上部電極膜27はワード線WLに接している。そして、シリコンダイオード膜22においては、下層側から順に、p+形層22p、n−形層22i及びn+形層22nが積層されている。これにより、ピラー16bのシリコンダイオード膜22においても、ビット線BLからワード線WLに向かう方向が順方向となり、ワード線WLからビット線BLに向かう方向が逆方向となる。このように、ピラー16bの積層構造は、シリコンダイオード膜22におけるn+形層22n、n−形層22i及びp+形層22pの積層順序が逆になっているが、それ以外の積層構造は、ピラー16aと同様である。
そして、ピラー16aにおけるp+形層22pよりも上方の部分、すなわち、p+形層22p、中間電極膜23、バリアメタル24、抵抗変化膜25、バリアメタル26及び上部電極膜27からなる部分(以下、「ピラー16aの上部」という)と、ピラー16aにおけるそれ以外の部分、すなわち、下部電極膜21、n+形層22n及びn−形層22iからなる部分(以下、「ピラー16aの下部」という)との間には段差が形成されており、この段差を挟んで、ピラー16aの上部は下部よりも細くなっている。なお、この段差と、n−形層22iとp+形層22pとの界面との位置関係はそれほど厳密でなくてもよく、少なくとも段差がn+形層22nよりも上方に位置していればよい。例えば、ピラー16aの上部には、n−形層22iの上部が含まれていてもよい。また、図2等においては、上下方向においてピラー16の太さが一定である例が示されているが、これには限定されず、例えば、ピラー16の形状は、下部が上部よりも太い円錐台形であってもよい。
また、ピラー16aの上部の側面上には、負の固定電荷を含有する電荷含有部材として、絶縁性の固定電荷膜18aが設けられている。固定電荷膜18aは、例えば、アルミナ(Al2O3)又はハフニウム酸化物(HfO2)等の負の固定電荷を持つ絶縁材料によって形成されている。固定電荷膜18aには、例えば1×1013cm−2以上のシート濃度で負の固定電荷、例えば、電子又はマイナスイオンが含有されている。固定電荷膜18aは、ピラー16aの上部の側面を覆っており、下部の側面は覆っていない。すなわち、固定電荷膜18aは、ピラー16aにおけるシリコン基板11から遠い側の部分の側面を覆っており、p+形層22pの側面上に配置され、n+形層22nの側面上には配置されていない。固定電荷膜18aはピラー16aの上部の周囲を覆っており、その膜厚は略均一であり、ピラー16aの上部と下部との間の段差の高さにほぼ等しい。
一方、ピラー16bにおけるn+形層22nよりも上方の部分、すなわち、n+形層22n、中間電極膜23、バリアメタル24、抵抗変化膜25、バリアメタル26及び上部電極膜27からなる部分(以下、「ピラー16bの上部」という)と、ピラー16bにおけるそれ以外の部分、すなわち、下部電極膜21、p+形層22p及びn−形層22iからなる部分(以下、「ピラー16bの下部」という)との間にも段差が形成されており、この段差を挟んで、ピラー16bの上部は下部よりも細くなっている。なお、この段差と、n−形層22iとn+形層22nとの界面との位置関係はそれほど厳密でなくてもよく、少なくとも段差がp+形層22pよりも上方に位置していればよい。例えば、ピラー16bの上部には、n−形層22iの上部が含まれていてもよい。
また、ピラー16bの上部の側面上には、正の固定電荷を含有する電荷含有部材として、固定電荷膜18bが設けられている。固定電荷膜18bは、例えば、シリコン窒化物(Si3N4)等の正の固定電荷を持つ絶縁材料によって形成されている。固定電荷膜18bには、例えば1×1013cm−2以上のシート濃度で正の固定電荷、例えば、プラスイオンが含有されている。固定電荷膜18bは、ピラー16bの上部の側面を覆っており、下部の側面は覆っていない。すなわち、固定電荷膜18bは、ピラー16bにおけるシリコン基板11から遠い側の部分の側面を覆っており、より詳細には、n+形層22nの側面上に配置され、p+形層22pの側面上には配置されていない。固定電荷膜18bはピラー16bの上部の周囲を覆っており、その膜厚は略均一であり、ピラー16bの上部と下部との間の段差の高さにほぼ等しい。
ピラー16a及び16bの側面上の全面、並びに、ワード線WLの上面を含む仮想的な平面上の全面及びビット線BLの上面を含む仮想的な平面上の全面には、絶縁性のピラー保護膜19が設けられている。ピラー保護膜19は、例えば、単層のシリコン窒化膜、又はシリコン窒化層とシリコン酸化層との積層膜である。また、ワード線WL、ビット線BL、ピラー16a及び16b、固定電荷膜18a及び18b、ピラー保護膜19は、層間絶縁膜12によって埋め込まれている。
次に、本実施形態に係る不揮発性記憶装置の製造方法について説明する。
図3〜図10は、本実施形態に係る不揮発性記憶装置の製造方法を例示する工程断面図である。
先ず、図1に示すように、シリコン基板11の上面に、メモリセル部13を駆動するための駆動回路を形成する。次に、シリコン基板11上に層間絶縁膜12を形成する。次に、層間絶縁膜12内に、駆動回路まで到達するコンタクト(図示せず)を形成する。
図3〜図10は、本実施形態に係る不揮発性記憶装置の製造方法を例示する工程断面図である。
先ず、図1に示すように、シリコン基板11の上面に、メモリセル部13を駆動するための駆動回路を形成する。次に、シリコン基板11上に層間絶縁膜12を形成する。次に、層間絶縁膜12内に、駆動回路まで到達するコンタクト(図示せず)を形成する。
次に、図3に示すように、例えばダマシン法によって層間絶縁膜12の上層部分内にタングステンを埋め込み、複数本のワード線WLをワード線方向に延びるように相互に平行に形成する。これらのワード線WLにより、ワード線配線層14が形成される。次に、ワード線配線層14上に、窒化チタン(TiN)を例えば5〜10nmの厚さに堆積させて、下部電極膜21を形成する。下部電極膜21は、ワード線WLを形成するタングステンとシリコンダイオード膜22を形成するシリコンとの反応を抑制するバリア膜である。なお、下部電極膜21は、例えば、窒化タンタル(TaN)又は窒化タングステン(WN)によって形成してもよい。
次に、下部電極膜21上にアモルファスシリコンを堆積させる。このとき、アモルファスシリコンを堆積させながら各不純物を導入して、n+形層22n、n−形層22i及びp+形層22pを連続的に形成する。すなわち、アモルファスシリコンを堆積させながらシリコンに対してドナーとなる不純物、例えば、リン(P)を導入することによりn+形層22nを形成し、不純物を導入せずにアモルファスシリコンを堆積させることによりn−形層22iを形成し、アモルファスシリコンを堆積させながらシリコンに対してアクセプタとなる不純物、例えば、ボロン(B)を導入することによりp+形層を形成する。これにより、pin形のシリコンダイオード膜22が形成される。一例では、n+形層22nの膜厚は2〜15nmとし、リン濃度は1×1020〜1×1021cm−3とし、n−形層22iの膜厚は50〜120nmとし、p+形層22pの膜厚は2〜15nmとし、ボロン濃度は1×1020〜2×1021cm−3とする。
次に、図4に示すように、シリコンダイオード膜22上にメタル層31を形成する。メタル層31は、シリコンダイオード22との間でシリサイドを形成し、オーミックコンタクトを実現するために形成する。メタル層31の材料は、酸化物形成時のギブス(Gibbs)の自由エネルギーの低下量の絶対値又は酸化物形成時の生成熱がシリコンよりも大きい金属であることが好ましい。これにより、シリコンダイオード22の上面に形成された自然酸化膜を還元することができる。また、メタル層31の材料は、形成されたシリサイド膜がその後の熱処理によって凝集しない程度に融点が高い金属とすることが好ましい。メタル層31の材料は、例えば、チタン(Ti)、タンタル(Ta)、ニオブ(Nb)、ハフニウム(Hf)、ジルコニウム(Zr)若しくはクロム(Cr)又はこれらの金属とタングステン(W)との合金とすることが好ましく、例えば、チタン(Ti)とすることが好ましい。メタル層31の厚さは、例えば0.5〜5nmとする。
次に、メタル層31上にバリアメタル24を形成する。バリアメタル24は、拡散防止性及びその後に形成される可変抵抗膜25(図2参照)のスイッチング性能の観点から、チタン窒化物(TiN)により形成することが好ましい。バリアメタル24の厚さは、例えば、10nmとする。
次に、図5に示すように、熱処理(シリサイドアニール)を施す。例えば、この熱処理の温度は500〜700℃とする。これにより、シリコンダイオード22中のシリコンがメタル層31(図4参照)中に拡散し、メタル層31を形成するチタンと反応して、チタンシリサイド(TiSi2)からなる中間電極膜23が形成される。このとき、チタン窒化物(TiN)からなるバリアメタル24は、ほぼそのまま残留する。
次に、図6に示すように、バリアメタル24上に、例えば金属酸化物からなる抵抗変化膜25を形成する。次に、例えばチタン窒化物(TiN)からなるバリアメタル26を形成する。次に、例えばタングステンからなる上部電極膜27を形成する。上部電極膜27の膜厚は、例えば50〜150nmとする。
次に、図7に示すように、TEOS(tetra ethyl ortho silicate)を原料とするシリコン酸化膜及びシリコン窒化膜を成膜してパターン形成用のマスク材を形成し、このマスク材をリソグラフィ法によりパターニングして、マスクパターン(図示せず)を形成する。次に、このマスクパターンをマスクとしてRIE(reactive ion etching:反応性イオンエッチング)を施し、上部電極膜27、バリアメタル26、抵抗変化膜25、バリアメタル24、中間電極膜23、シリコンダイオード膜22のp+形層22pを選択的に除去して、ワード線方向及びビット線方向の双方に沿って分断する。このとき、シリコンダイオード膜22のn−形層22i及びn+形層22n、並びに下部電極膜21は分断しない。これにより、ピラー16a(図2参照)の上部が形成される。
次に、図8に示すように、全面に、負の固定電荷を含有した固定電荷膜18aを形成する。固定電荷膜18aは、例えば、アルミナ(Al2O3)又はハフニウム酸化物(HfO2)等の負の固定電荷を持つ絶縁材料によって形成する。固定電荷膜18aの形成方法は特に限定されず、例えば、CVD(chemical vapor deposition:化学気相成長)法、PVD(physical vapor deposition:物理気相成長)法、ALD(atomic layer deposition:原子層堆積)法又はPeALD(plasma enhanced atomic layer deposition:プラズマ原子層堆積法)法とすることができる。このとき、固定電荷膜18aの材料、膜厚及び膜質を制御することにより、固定電荷膜18aに含まれる固定電荷の量を調整することができる。
次に、図9に示すように、RIEを行い、n−形層22i上に堆積された固定電荷膜18a、n−形層22i、n+形層22n及び下部電極膜21を選択的に除去して、ワード線方向及びビット線方向の双方に沿って分断する。これにより、各ワード線WL上に複数本のピラー16aが形成される。このとき、ピラー16aの上部の側面上には、固定電荷膜18aが残留する。また、ピラー16aの上部と下部との境界には、固定電荷膜18aの膜厚に相当する段差が形成される。
次に、図10に示すように、例えばCVD法又はALD法により、単層のシリコン窒化膜、又はシリコン窒化層とシリコン酸化層との積層膜を堆積させて、ピラー16aの上面上及び側面上、並びに、層間絶縁膜12の露出面上に、ピラー保護膜19を形成する。次に、層間絶縁膜12を堆積させて、ピラー保護膜19及び固定電荷膜18aと共に、ピラー16aを埋め込む。なお、ピラー保護膜19は、層間絶縁膜12からピラー16を保護するために形成するものである。すなわち、層間絶縁膜12が吸湿性を持つ場合には、ピラー16を形成した後の熱処理において層間絶縁膜12が酸化剤として作用し、シリコンダイオード膜22及び抵抗変化膜25にダメージを与え、メモリセルの特性を劣化させる可能性があるが、ピラー保護膜19を設けることにより、このような可能性を排除することができる。但し、この可能性が小さい場合には、ピラー保護膜19は省略可能である。
次に、図2に示すように、層間絶縁膜12の上面に対して、上部電極膜27をストッパとするCMP(chemical mechanical polishing:化学的機械研磨)処理を施す。これにより、ピラー16a上から層間絶縁膜12及びピラー保護膜19が除去されて、層間絶縁膜12の上面が平坦化される。また、層間絶縁膜12の上面において、上部電極膜27が露出する。
次に、層間絶縁膜12上に更に層間絶縁膜12を形成し、ダマシン法によりビット線BLを形成する。ビット線BLは、例えば、タングステンにより形成する。これらの複数本のビット線BLにより、ビット線配線層15が形成される。各ビット線BLは、ビット線方向に配列された複数本のピラー16aの上面に接続される。これにより、各ピラー16aは、ワード線WLとビット線BLとの間に形成され、且つ、ワード線WL及びビット線BLに接続される。
次に、ビット線BL上にピラー16bを形成する。ピラー16bの形成方法はピラー16aの形成方法と同様であるが、シリコンダイオード22におけるn+形層22n、n−形層22i、p+形層22pの積層順序を逆にする点、及び、ピラー16bの上部の側面上に正の固定電荷を含有する固定電荷膜18bを形成する点が異なっている。
すなわち、シリコンダイオード膜22を形成する際には、p+形層22p、n−形層22i、n+形層22nの順に堆積させる。また、ピラー16bの上部を加工する際には、RIEによって、上部電極膜27、バリアメタル26、抵抗変化膜25、バリアメタル24、中間電極膜23、シリコンダイオード膜22のn+形層22nを選択的に除去し、シリコンダイオード膜22のn−形層22i及びp+形層22p、並びに下部電極膜21は分断しない。
そして、ピラー16bの上部を加工した後、正の固定電荷を含有した固定電荷膜18bを堆積させる。固定電荷膜18bは、例えば、シリコン窒化物(Si3O4)等の正の固定電荷を持つ絶縁材料によって形成する。固定電荷膜18bの形成方法は特に限定されず、例えば、CVD法、PVD法、ALD法又はPeALD法とすることができる。また、固定電荷膜18bの材料、膜厚及び膜質を制御することにより、固定電荷膜18bに含まれる固定電荷の量を調整することができる。このようにして、ピラー16bが形成され、ピラー16bの上部の側面上には、正の固定電荷が含有された固定電荷膜18bが形成される。次に、ピラー16b間に層間絶縁膜12を埋め込み、上面を平坦化して、ピラー16bの上面を露出させる。
以後、同様な方法により、ワード線配線層14、ピラー16a及び固定電荷膜18a、ビット線配線層15、ピラー16b及び固定電荷膜18bを繰り返し形成する。その後、シリコンダイオード膜22を結晶化させるために、温度が例えば700〜900℃程度、時間が例えば3〜80秒間程度の活性化アニールを行う。これにより、本実施形態に係る不揮発性記憶装置1が製造される。
次に、本実施形態の作用効果について説明する。
図11は、横軸に電圧をとり、縦軸に電流をとって、ReRAMに設けたダイオードのI−V特性を模式的に例示するグラフ図であり、
図12は、横軸に位置をとり、縦軸に電子のポテンシャルエネルギーをとって、pin形ダイオードのポテンシャル分布を例示するグラフ図であり、
図13(a)〜(c)は、pin形ダイオードのバンド図であり、(a)は固定電荷を設けない場合を示し、(b)はアノード側に負の固定電荷を設けた場合を示し、(c)はカソード側に正の固定電荷を設けた場合を示し、
図14(a)及び(b)は、横軸に位置をとり、縦軸にポテンシャルエネルギーをとって、pin形ダイオードのポテンシャル分布のシミュレーション結果を示すグラフ図であり、(a)固定電荷を設けない場合を示し、(b)はn+形層とi形層との界面に正の固定電荷を設けた場合を示し、
図15(a)はピラーを例示する断面図であり、(b)は(a)に示すピラーを想定してI−V特性をシミュレートした結果を示すグラフ図である。
図11は、横軸に電圧をとり、縦軸に電流をとって、ReRAMに設けたダイオードのI−V特性を模式的に例示するグラフ図であり、
図12は、横軸に位置をとり、縦軸に電子のポテンシャルエネルギーをとって、pin形ダイオードのポテンシャル分布を例示するグラフ図であり、
図13(a)〜(c)は、pin形ダイオードのバンド図であり、(a)は固定電荷を設けない場合を示し、(b)はアノード側に負の固定電荷を設けた場合を示し、(c)はカソード側に正の固定電荷を設けた場合を示し、
図14(a)及び(b)は、横軸に位置をとり、縦軸にポテンシャルエネルギーをとって、pin形ダイオードのポテンシャル分布のシミュレーション結果を示すグラフ図であり、(a)固定電荷を設けない場合を示し、(b)はn+形層とi形層との界面に正の固定電荷を設けた場合を示し、
図15(a)はピラーを例示する断面図であり、(b)は(a)に示すピラーを想定してI−V特性をシミュレートした結果を示すグラフ図である。
本実施形態に係る不揮発性記憶装置1においては、各ピラー16に設けられたシリコンダイオード膜22を、選択したピラー16のみに電流を流す選択素子として使用する。このとき、不揮発性記憶装置1に要求される耐圧を低減するために、セット電圧とリセット電圧とを相互に逆極性として、シリコンダイオード膜22をバイポーラ駆動する。この場合、セット動作においては、シリコンダイオード膜22の逆方向領域を使用する。
すなわち、図11に示すように、セット動作を実行しようとする抵抗変化膜25が属するピラー16を選択し、このピラー16に逆方向のセット電圧を印加する。これにより、このピラー16に所定のセット電流が流れ、抵抗変化膜25の抵抗状態が、高抵抗状態から低抵抗状態に切り替わる。一方、セット動作を行いたくない抵抗変化膜25が属するピラー16は非選択とするが、この非選択のピラー16にも逆方向のオフセット電圧が不可避的に印加される。オフセット電圧の絶対値はセット電圧の絶対値よりも小さいが、ダイオードの特性によって、ピラー16にはある程度の電流が流れてしまう。この電流はリーク電流となる。
セット動作を実行するためには、抵抗変化膜25に所定のセット電流を流す必要がある。セット電流の大きさは抵抗変化膜25の特性によって決定される。また、抵抗変化膜25にセット電流を流すためには、この抵抗変化膜25が属するピラー16に所定のセット電圧を印加する必要がある。セット電圧の大きさは、主としてシリコンダイオード膜22の逆方向特性によって決定される。そして、主として駆動回路の制約により、セット電圧はできるだけ低い方が好ましい。一方、不揮発性記憶装置1全体の消費電力を低減するために、リーク電流もできるだけ少ない方が好ましい。従って、シリコンダイオード膜22には、所定のセット電流を流すためのセット電圧が可及的に低く、且つ、リーク電流が小さい特性が要求される。
なお、シリコンダイオード膜22を薄くすれば、空乏層が薄くなり、図11に破線で示すように、任意の電圧を印加したときに流れる電流が増加する。このため、セット電圧を低減することができるが、同時にリーク電流が増加してしまう。例えば、シリコンダイオード膜22の厚さを85nmから60nm程度まで薄くすれば、セット電圧は1.5V程度低下するが、リーク電流は10倍程度に増加してしまう。リーク電流が増加すると、消費電力の制約から、不揮発性記憶装置に形成可能なピラー16の数が減少し、メモリセルの集積度が低下してしまう。このため、単純にシリコンダイオード膜22を薄くすることは困難である。そこで、本実施形態においては、シリコンダイオード膜22の近傍に固定電荷を含む固定電荷膜18a又は18b(以下、総称して「固定電荷膜18」ともいう)を設けることにより、セット電圧とリーク電流とのバランスを向上させている。
図12に示すように、固定電荷を設けない場合には、pin形ダイオードにおけるポテンシャルエネルギーは、キャリア濃度が高いp+形層及びn+形層においてはほぼ一定となり、キャリア濃度が低いn−形層(又はi形層)においては、p+形層とn+形層との間で直線的に変化する。これに対して、アノード側、すなわち、p+形層の近傍に負の固定電荷、例えば電子を配置すると、n−形層のポテンシャルエネルギーが全体的に引き下げられて、ポテンシャルエネルギーを表す線が低エネルギー側に凸となるように湾曲する。また、カソード側、すなわち、n+形層の近傍に正の固定電荷、例えば正孔を配置すると、n−形層のポテンシャルエネルギーが全体的に引き上げられて、ポテンシャルエネルギーを表す線が高エネルギー側に凸となるように湾曲する。
これをバンド図で表すと、図13(a)〜(c)に示すようになる。すなわち、図13(a)に示すような固定電荷を設けない状態を基準として、(b)に示すように、p+形層の近傍に負の固定電荷を配置すると、電子にとってのポテンシャルエネルギーは増加するため、バンド図は上に凸に湾曲する。これにより、n−形層におけるp+形層付近の電界強度が高くなり、キャリアが移動しやすくなる。一方、(c)に示すように、n+形層の近傍に正の固定電荷を配置すると、電子にとってのポテンシャルエネルギーは低下するため、バンド図は下に凸に湾曲する。これにより、n−形層におけるn+形層付近の電界強度が高くなり、キャリアが移動しやすくなる。
また、図14(a)に示すように、pin形ダイオード内におけるポテンシャルエネルギーの分布は、アノード電圧を印加することによっても変化する。そして、本発明者等の検討によれば、図14(a)及び(b)に示すように、固定電荷によるポテンシャルエネルギー分布の変化もアノード電圧に依存する。このとき、アノード電圧によって、固定電荷によるポテンシャルエネルギー分布の変化の態様が異なる。
図14(a)及び(b)に示すポテンシャルエネルギー分布において、分布曲線が傾斜している部分は、空乏層が形成されている部分である。図14(a)及び(b)に示すシミュレーションは、n+形層とi形層との界面に正の固定電荷を配置した場合を想定している。アノード電圧が3Vのときは、固定電荷を配置しても空乏層の端部はほとんど移動しない。これに対して、アノード電圧が7Vのときは、固定電荷を配置すると空乏層が短くなり、空乏層のn+形層側の端部の位置がi形層側に大きく移動する。
これにより、pin形ダイオードのI−V特性が以下のように変化する。図15(a)及び(b)は、他のシミュレーション結果である。このシミュレーションにおいては、図15(a)に示すように、ピラー16におけるシリコンダイオード膜22の部分の形状が下端が上端よりも太い円錐台形であり、そのテーパー角度が10度である場合を想定した。また、図15(a)の右側に示すように、n−形層22iにおけるp+形層22p側の部分に負の固定電荷を持つ固定電荷膜18aを設けた場合と、図15(a)の左側に示すように、固定電荷膜18aを設けない場合とを想定して、I−V特性のシミュレーションを行った。この結果、図15(b)に示すように、固定電荷膜18aを設けた場合は、固定電荷膜18aを設けない場合と比較して、ブレークダウンが発生する電圧が低下し、特に電圧の絶対値が大きい領域において電流が増加した。
これにより、シリコンダイオード膜22に所定のセット電流を流すためのセット電圧を低減することができる。例えば、1つのメモリセル当たりのセット電流を1×10−6A(アンペア)とすると、固定電荷膜18aを設けることにより、セット電圧の絶対値を約7.5V(ボルト)から6.9Vに低減することができた。一方、非選択ピラーに印加される電圧の絶対値を3Vとした場合、固定電荷膜18aを設けても、リーク電流はほとんど変化しない。このように、本実施形態によれば、固定電荷膜18aを設けることにより、リーク電流の増加を抑えつつ、セット電圧を低減することができる。なお、仮に、シリコンダイオード膜22の側面上の全面に固定電荷膜18aを設けると、アノード電圧が3Vであるときの空乏層が短くなり、リーク電流が増加してしまう。
また、本実施形態によれば、固定電荷膜18の材料、膜厚及び膜質を制御することにより、固定電荷膜18に含まれる固定電荷の量を調整することができる。これにより、シリコンダイオード膜22のI−V特性を調整し、セット電圧を制御することが可能となる。
更に、本実施形態によれば、図7に示す工程において、ピラー16aの上部を加工し、図8に示す工程において、ピラー16aの上部の側面上に負の固定電荷を含む固定電荷膜18aを形成し、図9に示す工程において、ピラー16aの下部も加工している。これにより、負の固定電荷を持つ固定電荷膜18aは、シリコンダイオード膜22の上層部分であるp+形層22pの近傍のみに配置され、シリコンダイオード膜22の下層部分であるn+形層22nの近傍には配置されない。同様に、ピラー16bについては、正の固定電荷を持つ固定電荷膜18bは、シリコンダイオード膜22の上層部分であるn+形層22nの近傍のみに配置され、シリコンダイオード膜22の下層部分であるp+形層22pの近傍には配置されない。このようにして、固定電荷をシリコンダイオード膜22のアノード側又はカソード側に選択的に配置することができる。
次に、第2の実施形態について説明する。
図16は、本実施形態に係る不揮発性記憶装置を例示する断面図である。
図16に示すように、本実施形態に係る不揮発性記憶装置2においては、ピラー16の上部と下部との間に段差が形成されていない。また、固定電荷膜18はピラー16の上部にのみ被着しているが、その厚さはピラー16の上端に向かうほど厚くなっている。また、不揮発性記憶装置2においては、ピラー保護膜19(図2参照)が設けられていない。本実施形態における上記以外の構成は、前述の第1の実施形態と同様である。
図16は、本実施形態に係る不揮発性記憶装置を例示する断面図である。
図16に示すように、本実施形態に係る不揮発性記憶装置2においては、ピラー16の上部と下部との間に段差が形成されていない。また、固定電荷膜18はピラー16の上部にのみ被着しているが、その厚さはピラー16の上端に向かうほど厚くなっている。また、不揮発性記憶装置2においては、ピラー保護膜19(図2参照)が設けられていない。本実施形態における上記以外の構成は、前述の第1の実施形態と同様である。
次に、本実施形態に係る不揮発性記憶装置の製造方法について説明する。
図17〜図19は、本実施形態に係る不揮発性記憶装置の製造方法を例示する工程断面図である。
先ず、前述の図1、図3〜図6に示す工程を実施する。これにより、ワード線配線層14上に、下部電極膜21、シリコンダイオード膜22、中間電極膜23、バリアメタル24、抵抗変化膜25、バリアメタル26及び上部電極膜27をこの順に堆積させる。ここまでの工程は、前述の第1の実施形態と同様である。
図17〜図19は、本実施形態に係る不揮発性記憶装置の製造方法を例示する工程断面図である。
先ず、前述の図1、図3〜図6に示す工程を実施する。これにより、ワード線配線層14上に、下部電極膜21、シリコンダイオード膜22、中間電極膜23、バリアメタル24、抵抗変化膜25、バリアメタル26及び上部電極膜27をこの順に堆積させる。ここまでの工程は、前述の第1の実施形態と同様である。
次に、図17に示すように、マスクパターン(図示せず)をマスクとしてRIEを施し、上部電極膜27、バリアメタル26、抵抗変化膜25、バリアメタル24、中間電極膜23、シリコンダイオード膜22及び下部電極膜21を選択的に除去して、ワード線方向及びビット線方向の双方に沿って分断する。これにより、ピラー16aが形成される。
次に、図18に示すように、負の固定電荷を含有した固定電荷膜18aを堆積させる。この堆積は被覆率が低い方法、例えば、PVD法又はCVD法によって行い、ピラー16aの上部、すなわち、シリコンダイオード膜22のn−形層22iの上部よりも上方の部分の側面に被着させる。一方、ピラー16aの下部、すなわち、n−形層22iの下部よりも下方の部分の側面には、固定電荷膜18aを被着させない。
次に、図19に示すように、ピラー16a及び固定電荷膜18aを層間絶縁膜12によって埋め込み、層間絶縁膜12の上面を平坦化する。
次に、図19に示すように、ピラー16a及び固定電荷膜18aを層間絶縁膜12によって埋め込み、層間絶縁膜12の上面を平坦化する。
次に、図16に示すように、複数本のビット線BLを形成して、ビット線配線層15を形成する。
次に、ピラー16aと同様な方法により、ピラー16bを形成する。但し、前述の第1の実施形態と同様に、ピラー16bのシリコンダイオード膜22を形成する際には、p+形層22p、n−形層22i、n+形層22nの順に堆積させる。
次に、ピラー16aと同様な方法により、ピラー16bを形成する。但し、前述の第1の実施形態と同様に、ピラー16bのシリコンダイオード膜22を形成する際には、p+形層22p、n−形層22i、n+形層22nの順に堆積させる。
次に、被覆率が低い方法により、正の固定電荷を含有した固定電荷膜18bを堆積させる。これにより、ピラー16bの上部の側面に、固定電荷膜18bを被着させる。次に、層間絶縁膜12によってピラー16bを埋め込み、層間絶縁膜12の上面を平坦化する。
以後、同様に、ワード線配線層14、ピラー16a及び固定電荷膜18a、ビット線配線層15、ピラー16b及び固定電荷膜18bを繰り返し形成する。その後、活性化アニールを行ってシリコンダイオード膜22を結晶化させる。これにより、本実施形態に係る不揮発性記憶装置2が製造される。
本実施形態における上記以外の製造方法は、前述の第1の実施形態と同様である。また、本実施形態における作用効果は、前述の第1の実施形態と同様である。
以後、同様に、ワード線配線層14、ピラー16a及び固定電荷膜18a、ビット線配線層15、ピラー16b及び固定電荷膜18bを繰り返し形成する。その後、活性化アニールを行ってシリコンダイオード膜22を結晶化させる。これにより、本実施形態に係る不揮発性記憶装置2が製造される。
本実施形態における上記以外の製造方法は、前述の第1の実施形態と同様である。また、本実施形態における作用効果は、前述の第1の実施形態と同様である。
次に、第3の実施形態について説明する。
図20は、本実施形態に係る不揮発性記憶装置を例示する断面図である。
図20に示すように、本実施形態に係る不揮発性記憶装置3においては、前述の第2の実施形態に係る不揮発性記憶装置2(図16参照)の構成に加えて、ピラー保護膜19が設けられている。このピラー保護膜19は、図18に示す工程の後、例えばCVD法又はALD法によって、単層のシリコン窒化膜、又はシリコン窒化層とシリコン酸化層との積層膜を全面に堆積させることにより、形成することができる。ピラー保護膜19を設けることにより、前述の第2の実施形態と同様に、抵抗変化膜25のセット電圧を低減することができると共に、層間絶縁膜12の形成後のアニールに起因するシリコンダイオード膜22及び抵抗変化膜25へのダメージを抑制することができる。その結果、安定したメモリセルの特性を得ることが可能となる。本実施形態における上記以外の構成、製造方法及び作用効果は、前述の第2の実施形態と同様である。
図20は、本実施形態に係る不揮発性記憶装置を例示する断面図である。
図20に示すように、本実施形態に係る不揮発性記憶装置3においては、前述の第2の実施形態に係る不揮発性記憶装置2(図16参照)の構成に加えて、ピラー保護膜19が設けられている。このピラー保護膜19は、図18に示す工程の後、例えばCVD法又はALD法によって、単層のシリコン窒化膜、又はシリコン窒化層とシリコン酸化層との積層膜を全面に堆積させることにより、形成することができる。ピラー保護膜19を設けることにより、前述の第2の実施形態と同様に、抵抗変化膜25のセット電圧を低減することができると共に、層間絶縁膜12の形成後のアニールに起因するシリコンダイオード膜22及び抵抗変化膜25へのダメージを抑制することができる。その結果、安定したメモリセルの特性を得ることが可能となる。本実施形態における上記以外の構成、製造方法及び作用効果は、前述の第2の実施形態と同様である。
以上、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明及びその等価物の範囲に含まれる。また、前述の各実施形態は、相互に組み合わせて実施することができる。
例えば、前述の各実施形態においては、シリコンダイオード膜22を成膜する際に、各不純物を含有したアモルファスシリコン層をシーケンシャルに堆積させる例を示したが、本発明はこれに限定されず、例えば、イオン注入によって不純物を導入してもよい。例えば、1層目のポリシリコン層を堆積させた後、リン(P)又はヒ素(As)をイオン注入してn+形層22nを形成し、次に、2層目のポリシリコン層を堆積させてn−形層22iを形成し、次に、3層目のポリシリコン層を堆積させた後、ボロン(B)をイオン注入してp+形層22pを形成してもよい。また、n−形層22iにゲルマニウム(Ge)をイオン注入してもよい。更に、3層目のp+形層22p又はn+形層22nを形成した後、不純物を導入していないシリコン層を形成してもよい。更にまた、p+形層22pとn+形層22nとの間には、n−形層22iの替わりに、真性半導体層(i形層)又はp−形層を設けてもよい。
以上説明した実施形態によれば、駆動電圧が低く、消費電力が少ない不揮発性記憶装置を実現することができる。
1、2、3:不揮発性記憶装置、11:シリコン基板、12:層間絶縁膜、13:メモリセル部、14:ワード線配線層、15:ビット線配線層、16、16a、16b:ピラー、18a、18b:固定電荷膜、19:ピラー保護膜、21:下部電極膜、22:シリコンダイオード膜、22i:n−形層、22n:n+形層、22p:p+形層、23:中間電極膜、24:バリアメタル、25:抵抗変化膜、26:バリアメタル、27:上部電極膜、31:メタル層、BL:ビット線、WL:ワード線
Claims (9)
- 第1の方向に延びる複数本のワード線を含むワード線配線層と、
前記第1の方向に対して交差する第2の方向に延びる複数本のビット線を含むビット線配線層と、
各前記ワード線と各前記ビット線との間に配置されたピラーと、
前記ピラーの側面上に設けられ、負の固定電荷を含有する電荷含有部材と、
を備え、
前記ピラーは、
p形層及びn形層が設けられたダイオード膜と、
前記ダイオード膜に積層された抵抗変化膜と、
を有し、
前記電荷含有部材は前記p形層の側面上に配置されており、前記n形層の側面上には配置されていないことを特徴とする不揮発性記憶装置。 - 前記電荷含有部材は、アルミナ又はハフニウム酸化物によって形成されていることを特徴とする請求項1記載の不揮発性記憶装置。
- 第1の方向に延びる複数本のワード線を含むワード線配線層と、
前記第1の方向に対して交差する第2の方向に延びる複数本のビット線を含むビット線配線層と、
各前記ワード線と各前記ビット線との間に配置されたピラーと、
前記ピラーの側面上に設けられ、正の固定電荷を含有する電荷含有部材と、
を備え、
前記ピラーは、
p形層及びn形層が設けられたダイオード膜と、
前記ダイオード膜に積層された抵抗変化膜と、
を有し、
前記電荷含有部材は前記n形層の側面上に配置されており、前記p形層の側面上には配置されていないことを特徴とする不揮発性記憶装置。 - 前記電荷含有部材は、シリコン窒化物によって形成されていることを特徴とする請求項3記載の不揮発性記憶装置。
- その上に前記ワード線配線層、前記ビット線配線層及び前記ピラーが設けられた基板をさらに備え、
前記電荷含有部材は、前記ピラーにおける前記基板から遠い側の部分の側面を覆っていることを特徴とする請求項1〜4のいずれか1つに記載の不揮発性記憶装置。 - 第1の方向に延びる複数本のワード線を含むワード線配線層と、
前記第1の方向に対して交差する第2の方向に延びる複数本のビット線を含むビット線配線層と、
各前記ワード線と各前記ビット線との間に配置されたピラーと、
前記ピラーの側面上に設けられ、負の固定電荷を含有する負の電荷含有部材と、
前記ピラーの側面上に設けられ、正の固定電荷を含有する正の電荷含有部材と、
を備え、
前記ピラーは、
p形層及びn形層が設けられたダイオード膜と、
前記ダイオード膜に積層された抵抗変化膜と、
を有し、
前記負の電荷含有部材は前記p形層の側面上に配置されており、前記n形層の側面上には配置されておらず、
前記正の電荷含有部材は前記n形層の側面上に配置されており、前記p形層の側面上には配置されていないことを特徴とする不揮発性記憶装置。 - 前記電荷含有部材は、前記ピラーの周囲を覆う膜であることを特徴とする請求項1〜6のいずれか1つに記載の不揮発性記憶装置。
- 前記ワード線配線層及び前記ビット線配線層は交互に積層されていることを特徴とする請求項1〜7のいずれか1つに記載の不揮発性記憶装置。
- 前記ダイオード膜はシリコンによって形成されていることを特徴とする請求項1〜8のいずれか1つに記載の不揮発性記憶装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011056614A JP2012195357A (ja) | 2011-03-15 | 2011-03-15 | 不揮発性記憶装置 |
US13/236,713 US8664631B2 (en) | 2011-03-15 | 2011-09-20 | Nonvolatile memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011056614A JP2012195357A (ja) | 2011-03-15 | 2011-03-15 | 不揮発性記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2012195357A true JP2012195357A (ja) | 2012-10-11 |
Family
ID=46827756
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011056614A Withdrawn JP2012195357A (ja) | 2011-03-15 | 2011-03-15 | 不揮発性記憶装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8664631B2 (ja) |
JP (1) | JP2012195357A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10748920B2 (en) | 2018-02-19 | 2020-08-18 | Toshiba Memory Corporation | Semiconductor memory device |
JP2020145434A (ja) * | 2014-02-25 | 2020-09-10 | マイクロン テクノロジー,インク. | クロスポイントメモリおよびその製造方法 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102185282B1 (ko) * | 2014-01-06 | 2020-12-01 | 삼성전자 주식회사 | 고정 양전하 함유층을 가지는 반도체 소자 |
KR102293859B1 (ko) * | 2014-12-22 | 2021-08-25 | 삼성전자주식회사 | 가변 저항 메모리 소자 및 이의 제조 방법 |
KR102465966B1 (ko) | 2016-01-27 | 2022-11-10 | 삼성전자주식회사 | 메모리 소자, 및 그 메모리 소자를 포함한 전자 장치 |
KR102495000B1 (ko) | 2016-03-18 | 2023-02-02 | 삼성전자주식회사 | 반도체 소자 및 이의 제조방법 |
KR102511693B1 (ko) | 2016-03-22 | 2023-03-20 | 삼성전자주식회사 | 반도체 메모리 소자 및 이의 제조 방법 |
KR102483704B1 (ko) * | 2016-03-30 | 2023-01-02 | 삼성전자주식회사 | 가변 저항 메모리 장치 및 그 제조 방법 |
US10580783B2 (en) | 2018-03-01 | 2020-03-03 | Sandisk Technologies Llc | Multi-tier three-dimensional memory device containing differential etch rate field oxides and method of making the same |
US10896912B2 (en) | 2019-03-20 | 2021-01-19 | International Business Machines Corporation | Stacked vertical transistor erasable programmable read-only memory and programmable inverter devices |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7764534B2 (en) * | 2007-12-28 | 2010-07-27 | Sandisk 3D Llc | Two terminal nonvolatile memory using gate controlled diode elements |
JP5191803B2 (ja) * | 2008-05-29 | 2013-05-08 | 株式会社東芝 | 不揮発性記憶装置の製造方法 |
JP5329987B2 (ja) * | 2009-01-09 | 2013-10-30 | 株式会社東芝 | 半導体記憶装置及びその製造方法 |
JP4829320B2 (ja) | 2009-03-17 | 2011-12-07 | 株式会社東芝 | 不揮発性半導体記憶装置の製造方法 |
US8431492B2 (en) * | 2010-02-02 | 2013-04-30 | Sandisk 3D Llc | Memory cell that includes a sidewall collar for pillar isolation and methods of forming the same |
-
2011
- 2011-03-15 JP JP2011056614A patent/JP2012195357A/ja not_active Withdrawn
- 2011-09-20 US US13/236,713 patent/US8664631B2/en not_active Expired - Fee Related
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020145434A (ja) * | 2014-02-25 | 2020-09-10 | マイクロン テクノロジー,インク. | クロスポイントメモリおよびその製造方法 |
US11600665B2 (en) | 2014-02-25 | 2023-03-07 | Micron Technology, Inc. | Cross-point memory and methods for fabrication of same |
JP7284728B2 (ja) | 2014-02-25 | 2023-05-31 | マイクロン テクノロジー,インク. | クロスポイントメモリおよびその製造方法 |
US10748920B2 (en) | 2018-02-19 | 2020-08-18 | Toshiba Memory Corporation | Semiconductor memory device |
Also Published As
Publication number | Publication date |
---|---|
US8664631B2 (en) | 2014-03-04 |
US20120235107A1 (en) | 2012-09-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2012195357A (ja) | 不揮発性記憶装置 | |
US11251369B2 (en) | Semiconductor constructions | |
US8546780B2 (en) | Non-volatile memory device | |
US9620566B2 (en) | Variable resistance memory device with shunt gate connected to corresponding gate | |
US9412936B2 (en) | Memory cells, methods of forming memory cells and methods of forming memory arrays | |
US8481989B2 (en) | Semiconductor resistive random access memory device suitable for bipolar action | |
US8890110B2 (en) | Vertical memory device and method of fabricating the same | |
JP2017175114A (ja) | 三次元抵抗性メモリおよびその形成方法 | |
US9893281B2 (en) | Semiconductor device and method of fabricating the same | |
JP2011165854A (ja) | 記憶装置及びその製造方法 | |
CN104064565A (zh) | 存储器装置 | |
US9111858B2 (en) | Non-volatile semiconductor memory device and method for manufacturing the same | |
US8853044B2 (en) | Phase-change random access memory device and method of manufacturing the same | |
US9159740B2 (en) | Vertical type semiconductor device and fabrication method thereof | |
US20140084233A1 (en) | Electrode structure for a non-volatile memory device and method | |
US9728721B2 (en) | Resistive memory device | |
JP5624425B2 (ja) | 半導体装置及びその製造方法 | |
KR101058495B1 (ko) | 다이오드형 상변화 메모리 장치의 제조 방법 | |
KR101124341B1 (ko) | 상변화 메모리 장치 및 그 제조 방법 | |
KR101934783B1 (ko) | 상변화 메모리 장치의 제조 방법 | |
KR20130142522A (ko) | 수직형 메모리 소자 및 그 제조 방법 | |
KR20100130072A (ko) | 상변화 기억 소자의 스위칭 소자 형성방법 | |
JP2013105930A (ja) | 半導体記憶装置の製造方法及び半導体記憶装置 | |
KR20120087713A (ko) | 상변화 메모리 장치의 제조방법 | |
JP2013153104A (ja) | 半導体記憶装置及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Application deemed to be withdrawn because no request for examination was validly filed |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20140603 |