JP2012033802A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2012033802A
JP2012033802A JP2010173502A JP2010173502A JP2012033802A JP 2012033802 A JP2012033802 A JP 2012033802A JP 2010173502 A JP2010173502 A JP 2010173502A JP 2010173502 A JP2010173502 A JP 2010173502A JP 2012033802 A JP2012033802 A JP 2012033802A
Authority
JP
Japan
Prior art keywords
opening
region
trench
layer
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010173502A
Other languages
English (en)
Other versions
JP5512455B2 (ja
Inventor
Kota Tomita
幸太 冨田
Noboru Matsuda
昇 松田
Hideyuki Ura
秀幸 浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2010173502A priority Critical patent/JP5512455B2/ja
Priority to TW100126779A priority patent/TWI416732B/zh
Priority to US13/195,579 priority patent/US8299523B2/en
Priority to CN201110219877.6A priority patent/CN102347353B/zh
Priority to CN201410320052.7A priority patent/CN104091824B/zh
Publication of JP2012033802A publication Critical patent/JP2012033802A/ja
Application granted granted Critical
Publication of JP5512455B2 publication Critical patent/JP5512455B2/ja
Priority to US14/527,574 priority patent/USRE48259E1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41741Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0661Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body specially adapted for altering the breakdown voltage by removing semiconductor material at, or in the neighbourhood of, a reverse biased junction, e.g. by bevelling, moat etching, depletion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

【課題】終端領域での素子破壊を抑制できる半導体装置を提供する。
【解決手段】実施形態の半導体装置は、第1の電極13、第1導電形の第1の半導体層1、第1導電形の第2の半導体層2、第2導電形の第3の半導体層3、第1導電形の第4の半導体層4を順に備える。素子領域は、第1のトレンチ5の内部にゲート電極8を備える。環状構造の第2のトレンチ6が、前記第4の半導体層4及び前記第3の半導体層3を貫通して前記第2の半導体層2に達して、素子領域を内側に有する第1の領域と、前記第1の領域を外側で取り囲む第2の領域とを形成する。第1の開口部14が、隣り合う前記第1のトレンチ5間に設けられる。第1の開口部14より幅の広い第2の開口部15が、素子領域の外側の第1の領域に設けられる。第1の開口部14と第2の開口部15を介して、第2の電極17が第3の半導体3層及び第4の半導体層4に電気的に接続される。
【選択図】図1

Description

本発明の実施形態は、パワーMOSFETなどの大電力用の半導体装置に関する。
パワーMOSFET(Metal Oxide Semiconductor Field Effect Transistor)では、電流が流れる素子領域と、その素子領域を取り囲んでチップの外周部に形成される終端領域と、が形成される。素子の終端領域において、チップ端部にまで空乏層が広がるとチップ端部にリーク電流が流れて素子破壊に至る。これを防ぐため、ベース層とソース層を素子領域内に終端させる必要がある。この構造を形成するためには、ベース層及びソース層をそれぞれ形成する領域にあわせてパターニングされたマスクを形成する製造工程が余分に必要となる。製造コストを抑えるためには、このマスク形成工程が削減されることが望まれる。
特表2009−505434号公報
終端領域での素子破壊を抑制できる半導体装置を提供する。
実施形態の半導体装置は、以下のように構成されている。前記第1の半導体層よりも第1導電形不純物濃度が低い第1導電形の第2の半導体層が、第1導電形の第1の半導体層上に設けられる。第2導電形の第3の半導体層が、前記第2の半導体層上に設けられる。前記第2の半導体層よりも第1導電形不純物濃度が高い第1導電形の第4の半導体層が、前記第3の半導体層上に設けられる。複数の第1のトレンチが、前記第4の半導体層及び前記第3の半導体層を貫通して前記第2の半導体層に達して、前記第1の半導体層の表面と平行な第1の方向に延伸する。第1の絶縁膜が前記第1のトレンチの内壁に設けられ、ゲート電極が第1の絶縁膜を介して前記第1のトレンチ内に埋め込まれる。環状構造の第2のトレンチが、前記第4の半導体層及び前記第3の半導体層を貫通して前記第2の半導体層に達する。前記第2のトレンチは、複数の前記第1のトレンチに形成された前記ゲート電極を含む素子領域を内側に有する第1の領域と、前記第1の領域を外側で取り囲む第2の領域との間において、前記第3の半導体層及び第4の半導体層を分割し、前記第1の方向に延伸する部分を有する。第2の絶縁膜が、前記第2のトレンチの内壁に設けられる。第3の絶縁膜が、前記第1の領域と前記第2の領域の前記第4の半導体層上に設けられ、前記第1の絶縁膜と前記第2の絶縁膜と接続して、前記第4の半導体層を外部から絶縁する。ゲート配線層が、前記第1の領域の前記第3の絶縁膜の上に設けられ、前記素子領域を囲み前記第1のトレンチの両端で前記ゲート電極と電気的に接続する。層間絶縁膜が、前記ゲート電極、前記ゲート配線層、前記第2のトレンチ、及び前記第3の絶縁膜上に設けられ、前記ゲート電極と前記ゲート配線層をそれぞれ外部から絶縁する。第1の電極が、前記第1の半導体層の前記第2の半導体層と反対側の表面に設けられる。第1の開口部が、隣り合う前記第1のトレンチ間で、前記層間絶縁膜と、前記第3の絶縁膜と、前記第4の半導体層を貫通する。前記第1の方向と直交する第2の方向において、前記複数の第1のトレンチのうち前記ゲート配線層に隣り合う第1のトレンチと前記ゲート配線層との間で、第2の開口部が、前記層間絶縁膜と、前記第3の絶縁膜と、前記第4の半導体層を貫通して前記第1の方向に延伸する。第2の電極が、前記第1の開口部と前記第2の開口部を介して、前記第3の半導体層及び前記第4の半導体層に電気的に接続する。前記第2の方向において、前記第2の開口部の幅が、前記第1の開口部の幅よりも広い。
第1の実施の形態に係る半導体装置の要部の模式図であり、(a)は要部の断面図、(b)は要部の上面図、(c)は要部の別の断面図。 第2の実施の形態に係る半導体装置の要部の模式図であり、(a)は要部の断面図、(b)は要部の上面図。 第3の実施の形態に係る半導体装置の要部の模式図であり、(a)は要部の断面図、(b)は要部の上面図。 第4の実施の形態に係る半導体装置の要部の模式図であり、(a)は要部の断面図、(b)は要部の上面図。 第5の実施の形態に係る半導体装置の要部の模式図であり、(a)は要部の断面図、(b)は要部の上面図。 第6の実施の形態に係る半導体装置の要部の模式図であり、(a)は要部の断面図、(b)はチップの上面図。
以下、本発明の実施の形態について図を参照しながら説明する。実施の形態中の説明で使用する図は、説明を容易にするための模式的なものであり、図中の各要素の形状、寸法、大小関係などは、実際の実施においては必ずしも図に示されたとおりとは限らず、本発明の効果が得られる範囲内で適宜変更可能である。第1導電形をn形で、第2導電形をp形で説明するが、それぞれこの逆の導電形とすることも可能である。半導体としては、シリコンを一例に説明するが、SiCやGaNなどの化合物半導体にも適用可能である。絶縁膜としては、シリコン酸化膜を一例に説明するが、シリコン窒化膜、シリコン酸窒化膜、アルミナなどの他の絶縁体を用いることも可能である。n形の導電形をn、n、nで表記した場合は、この順にn形不純物濃度が低いものとする。p形においても同様に、p、p、pの順にp形不純物濃度が低いものとする。
(第1の実施の形態)
第1の実施の形態について、図1を用いて説明する。図1は、本実施の形態に係る半導体装置100の要部の模式図であり、図1(a)は半導体装置100の要部の断面図である。図1(b)は、半導体装置の要部の上面図であり、図中のA−Aにおける断面図が図1(a)である。図1(c)は、図1(b)のB−Bにおける断面図である。図1(b)の上面図において、半導体装置100の中心から端部に向かう一方向をX方向(第2の方向)とし、これに直交する方向をY方向(第1の方向)とする。以下の実施の形態についても、同様に用いる。
図1に示したように、半導体装置100は、第1から第4の半導体層を備え、平面に見たときに、第1のトレンチ内に設けられたゲート電極により形成される素子領域と、この素子領域を内部に含む第1の領域と、第2のトレンチでこの第1の領域と分離された第2の領域と、を備える。第1から第4の半導体層はシリコンからなる。n形ドレイン層1(第1の半導体層)の上にn形ドリフト層よりもn形不純物濃度が低いn形ドリフト層2(第2の半導体層)が設けられる。n形ドリフト層2の上には、p形ベース層3(第3の半導体層が設けられる。p形ベース層3の上には、n形ドリフト層2よりも不純物濃度が高いn形ソース層4(第4n半導体層)が設けられる。
形ソース層4の表面からn形ソース層4及びp形ベース層3を貫通してn形ドリフト層2に達する第1のトレンチが設けられている。第1のトレンチ5は、例えば図中Y方向に延伸するストライプ状に複数形成される。第1のトレンチ5の内壁上には、ゲート絶縁膜7として機能する第1の絶縁膜7が形成される。ゲート絶縁膜7は、一例として第1のトレンチの内壁のシリコンを熱酸化させた熱酸化膜である。ゲート絶縁膜7は、熱酸化に限らず、CVDなどによるシリコン酸化膜でもよい。ゲート電極8が、ゲート絶縁膜7を介して第1のトレンチ5内に埋め込まれている。ゲート電極8は、例えばポリシリコンで構成される。以上により、ゲート電極8がY方向に延伸してストライプ状に複数個設けられている。このゲート電極8が設けられている領域は、後述する素子領域となる。この素子領域で、ゲート電極が、ドレイン電極(第1の電極)からソース電極(第2の電極)に向かって流れる電流を制御する。
形ソース層4とp形ベース層3が、素子領域を内側に含んだ第1の領域と、その外周で第1の領域を取り囲む第2の領域との間において分かれるように、環状構造の第2のトレンチ6が、n形ソース層4の表面からn形ソース層4とp形ベース層3を貫通して第1の領域を取り囲むように形成される。すなわち、平面に見たときに、第2のトレンチ6の内側に、第1の領域が形成され、第2のトレンチ6の外側に第2の領域が形成される。第1の領域と第2の領域の間では、n形ソース層4とp形ベース層3が、第2のトレンチにより離間分離されている。第1の領域の内側に素子領域が形成されているため、素子領域は第1の領域の一部と見なすこともできる。素子領域よりも外側を終端領域と呼び、素子領域を除いた第1の領域と第2の領域が終端領域に該当する。終端領域で、p形ベース層3とn形ソース層4は、第2のトレンチ6により、終端されている。
第2のトレンチは、第1のトレンチと一体に形成されることで、余分なリソグラフィー工程とエッチング工程を削減できる。第2の絶縁膜9が、第1のトレンチ5のゲート絶縁膜7と同様に、熱酸化により第2のトレンチ6の内壁に形成される。第1のトレンチ5にゲート絶縁膜7を形成する工程と一体で行うことで、工程を削減することが可能である。
第3の絶縁膜10が、素子領域、第1の領域及び第2の領域のn形ソース層4の上面を覆い、第1のトレンチ5の内壁に形成されたゲート絶縁膜7と第2のトレンチ6の内壁に形成された第2の絶縁膜9と接続し、n形ソース層4を外部から絶縁するように設けられる。第3の絶縁膜10もまた、ゲート絶縁膜7と第2の絶縁膜9と同様に熱酸化やCVDにより形成されたシリコン酸化膜とすることができる。第3の絶縁膜10は、ゲート絶縁膜7と第2の絶縁膜9より厚く形成されることで、後述のゲート配線層11とチャネルストッパ層19に対する耐圧を向上することができる。
ゲート配線層11が、素子領域と第2のトレンチ6の間にある第1の領域内のn形ソース層4上に第3の絶縁膜10を介して設けられる。ゲート配線層11は、素子領域を囲むように形成され、図示しない部分で、Y方向に延伸するゲート電極8の両端で各ゲート電極8と電気的に接続される。平面に見たときに、図1(b)に示すように、ゲート配線層11は、Y方向に向かって延伸する部分と、図示しないX方向に延伸する部分を有し、X方向に延伸する部分で、ゲート電極8の両端に少なくとも電気的に接続する。
チャネルストッパ層19が、第2のトレンチ6と第2の領域との境界にある段差部(角部)を覆うように、第2のトレンチの底部から第2の領域のn形ソース層4上にかけて、第2の絶縁膜9及び第3の絶縁膜10を介して設けられる。ゲート配線層11とチャネルストッパ層19は、ポリシリコンからなり、ゲート電極8と一体に形成される。
シリコン酸化膜からなる層間絶縁膜12が、ゲート電極8上、第3の絶縁膜10上、ゲート配線層11上、及びチャネルストッパ層19上に設けられ、ゲート電極8、ゲート配線層11、及びチャネルストッパ層19を外部から絶縁する。
トレンチ形状の第1の開口部14が、素子領域内の隣り合うゲート電極8の間で層間絶縁膜12、第3の絶縁膜10、及びn形ソース層4を貫通しp形ベース層に達するように設けられている。第1の開口部に露出したp形ベース層の表面にはp形コンタクト層が設けられている。
トレンチ形状の第2の開口部15が、素子領域の最も第2の領域側にあるゲート電極8の第2の領域側にとなり合う位置に、層間絶縁膜12、第3の絶縁膜10及びn形ソース層4を貫通してp形ベース層3に達するように設けられている。第2の開口部15は、素子領域と終端領域との境界に設けられている。第2の開口部15で露出したp形ベース層3の表面にはp形コンタクト層22が設けられている。
トレンチ形状のゲート配線開口部16が、層間絶縁膜12を貫通しゲート配線層11の内部に達するように設けられている。ゲート配線開口部16で露出したゲート配線層11の表面には、p形コンタクト層22が設けられている。
トレンチ形状の開口部20が、第2の領域上で層間絶縁膜12を貫通しチャネルストッパ層19の内部に達するように設けられている。開口部20で露出したチャネルストッパ層19の表面には、p形コンタクト層22が設けられている。
第2の領域の最外周部である、半導体装置100のチップの端部に沿って、層間絶縁膜12、第3の絶縁膜10、n形ソース層を貫通しp形ベース層3に達する開口部25が設けられている。開口部25には、半導体装置100のチップの端部が露出する。この開口部は、半導体装置100をチップ化する際にダイシングラインとして使用される。開口部25で露出したp形ベース層の表面には、p形コンタクト層が設けられる。
上記第1の開口部14、第2の開口部15、ゲート配線開口部16、及び開口部20、25は、一体に形成することができる。各開口部に露出した部分に設けられたp形コンタクト層22は、同一のイオン注入及び拡散工程により一体に形成されることができる。
ドレイン電極13(第1の電極)が、n形ドレイン層1のn形ドレイン層と対向する表面に設けられ、n形ドレイン層1とオーミックコンタクトしている。
ソース電極17(第2の電極)が、第1の開口部及び第2の開口部を通じてp形コンタクト層22に接合して設けられる。p形コンタクト層22とオーミックコンタクトして、ソース電極17がp形ベース層3に電気的に接続される。なお、第2の開口部は、第1の開口部よりもX方向の幅が広くなるように設けられている。
ゲート金属配線層18がゲート配線開口部を通じてp形コンタクト層22に接合して設けられる。p形コンタクト層22とオーミックコンタクトして、ゲート金属配線層18は、ゲート配線層11に電気的に接続される。ゲート金属配線層は、ゲート配線開口部から第2のトレンチの底部にかけて延伸し、第1の領域と第2のトレンチの境界部の段差(角部)を覆うように、層間絶縁膜12上に設けられている。
チャネルストッパ電極21が、開口部20を通じてp形コンタクト層22に接合して設けられる。p形コンタクト層22とオーミックコンタクトして、チャネルストッパ電極21は、チャネルストッパ層19に電気的に接続される。チャネルストッパ電極21は、開口部20から第2のトレンチにかけて層間絶縁膜12上を延伸し、第2のトレンチ6と第2の領域の境界部の段差(角部)を覆うように設けられている。さらに、第2の開口部からチップ端部に向かって層間絶縁膜12上を延伸し、開口部25に露出したp形コンタクト層22に電気的に接続されオーミックコンタクトしている。チップ端部はダイシングにより破砕層が存在し通電しやすい。このため、チャネルストッパ層19は、チャネルストッパ電極21、p形コンタクト層22及びチップ端部を介してドレイン電極13と等電位になる。
図1(b)に示したように、X方向における第2の開口部15と第2のトレンチ6との間隔は、広い部分と狭い部分をY方向に向かって交互に有している。これにあわせてゲート配線11の平面形状が形成されている。第2の開口部15は、Y方向に沿って複数に分割されて、複数の分割部から構成されている。第2の開口部15の各分割部の両側で、これらと離間分離して、ゲート配線層11と隣り合う第1のトレンチ5からゲート配線層11に向かって第1のトレンチ5の延伸する部分に、ゲート絶縁膜を介してゲート電極が埋め込まれたゲート引き出し部8aが形成されている。図1(c)にゲート引き出し部8bとゲート配線層11とが接続する部分の断面図を示したように、X方向における第2の開口部15と第2のトレンチ6との間隔の幅の広い部分で、このゲート引き出し部8aが前記ゲート配線層11に電気的に接続している。
第2の開口部15は、X方向における第2の開口部15と第2のトレンチ6との間隔の幅が狭い部分で、X方向の第2の領域に向かって突き出た凸部を有している。平面に見たときに、前記ゲート配線11の形状は、このX方向の第2の領域に向かって突き出た第2の開口部15の凸部に対向して、X方向の第2の領域に向かって凹んだ凹部を有する。
以上説明したように、本実施の形態に係る半導体装置100が構成されている。次に、この半導体装置の動作と効果について説明する。
ゲート金属配線層18には、図示しない領域にゲート電極パッドが形成されている。このゲート電極パッドにボンディングワイヤ等を介してゲート電圧が供給される。供給されたゲート電圧は、ゲート配線層11を介して素子領域のゲート電極8に供給される。ソース電極17に対してドレイン電極13が正電圧の時に、ゲート電圧が閾値を超えると(以降オン状態と称す)、ドレイン電極からソース電極に電流が流れる。
ゲート電圧が閾値以下の時は(以降オフ状態と称す)、ドレイン電極13からソース電極17への電流が遮断される。このとき、ドレイン・ソース間に印加されている電圧により、p形ベース層3とn形ドリフト層2との界面からn形ドリフト層2に向かって空乏層が広がる。この空乏層が、半導体装置100のチップ端部のダイシングラインにまで空乏層が伸びないように、素子領域と終端領域の境界で、p形ベース3層は終端される必要がある。一般的には、p形不純物をn形ドリフト層2の表面にマスクを介してイオン注入及び不純物拡散することにより、素子領域またはその近傍にだけp形ベース層3が形成される。
しかしながら、本実施形態においては、マスクを用いることなくn形ドリフト層2の表面全面にp形不純物をイオン注入及び拡散させ、p形ベース層3をn形ドリフト層2の表面全域に形成している。n形ソース層4も同様にp形ベース層3の表面全面に形成されている。p形ベース層3及びn形ソース層4を素子領域の周辺で終端させるために、第2のトレンチが形成され、第1の領域と第2の領域とに、p形ベース層3及びn形ソース層4を離間分離している。この結果、n形ドリフト層2とp形ベース層3とのpn接合に逆バイアスが印加されるのは、第1の領域だけとなり、第2の領域には逆バイアスが印加されない。そのため、空乏層の終端領域が第2のトレンチ下部に位置する。空乏層の終端領域での電界集中による耐圧の低下を抑制するために、ゲート金属配線層18が、ゲート配線層11と電気的に接合しているゲート配線開口部16に形成されるだけでなく、第2のトレンチ6にまで延伸するように層間絶縁膜12上に形成されている。ゲート金属配線18は、p形ベース層3の第1の領域の端部を層間絶縁膜12を介して覆うように形成されている。これにより、空乏層の終端領域が、p形ベース層3の第1の領域の端部から第2のトレンチ6の底部に沿ってチップ端部に向かって広げられるので、半導体装置100の終端領域での耐圧が向上している。空乏層が第2のトレンチ6よりも更にチップ端部に向かって広がることを防ぐために、第2の領域のチップ端部には、チャネルストッパ層19とチャネルストッパ電極21が前述のように形成されている。
本実施の形態に係る半導体装置100は、p形ベース層3及びn形ソース層4をn形ドリフト層2上の全面に形成して、終端領域でp形ベース層3及びn形ソース層4を貫通する第2のトレンチ6でp形ベース層3及びn形ソース層4を終端させる構造を有している。これにより、製造工程を削減することができる。
ドレイン・ソース間電圧が耐圧を超えると、アバランシェ降伏がおこる。アバランシェ降伏により生成された電子は、n形ドレイン層1を介してドレイン電極13から排出される。生成された正孔は、素子領域では、p形ベース層3から第1の開口部14を介してソース電極17から排出され、素子領域の外側の第1の領域では、p形ベース層3から第2の開口部15を介してソース電極17から排出される。本実施の形態では、p形ベース層3及びn形ソース層4をn形ドリフト層2上の全面に形成して、終端領域でp形ベース層3及びn形ソース層4を貫通する第2のトレンチ6でp形ベース層3及びn形ソース層4を終端させる構造としている。このため、素子領域の外側の第1の領域、すなわち、第2のトレンチ6と第2の開口部15との間には、n形ドリフト層2、p形ベース層3、及びn形ソース層4からなる寄生トランジスタが存在する。そして、この寄生トランジスタの上には、第3の絶縁膜10を介してゲート配線層11が形成されている。
終端領域に印加されるドレイン・ソース電圧が耐圧を超えてアバランシェが発生すると、第1の領域中の第2の開口部15と第2のトレンチ6との間では、アバランシェにより生じた正孔が、n形ソース層4直下のp形ベース層3を走行して第2の開口部15よりソース電極に排出される。正孔により生じた電流の電位降下により、p形ベース層3とn形ソース層のpn接合には順バイアスがかかり、寄生トランジスタがオン状態となる。この結果、ドレイン電極13、n形ドレイン層1、n形ドリフト層2、p形ベース層3、n形ソース層4、及びソース電極17を介して、大電流が半導体装置100の終端領域で流れて、半導体装置100は破壊される。アバランシェにより生じた正孔のp形ベース層3を走行する距離が長いほど、寄生トランジスタがオンしやすくなる。素子領域中にも、上記寄生トランジスタがゲート電極8を挟むように形成されているが、前述の終端領域における寄生トランジスタに比べてアバランシェによる正孔の走行距離が極めて短いので、寄生トランジスタがオンしにくい。終端領域での寄生トランジスタがオンしにくくなるように、第2の開口部15と第2のトレンチとの間で、アバランシェにより発生した正孔のソース電極までの走行距離を短くすることが必要である。
本実施形態では、以下の特徴を設けることで、アバランシェにより発生した正孔のソース電極までの走行距離を短くしている。素子領域の第1の開口部14よりも、素子領域と終端領域との境界にある第2の開口部15の、図中X方向における幅が広くなるように形成されている。これにより、第2の開口部15と第2のトレンチ6との間隔が狭くなるので、アバランシェにより生じた正孔が、第2の開口部15と第2のトレンチ6との間のp形ベース層3中を走行する距離が短くなるので、寄生トランジスタがオンすることを抑制できる。この結果、終端領域でのアバランシェ耐量が向上し、終端領域での素子破壊を抑制できる。
さらに本実施の形態では、ゲート引き出し部8aが、ゲート配線層11と隣り合う第1のトレンチ5のゲート配線層11に向かって延伸する部分に、前記第1の絶縁膜を介して埋め込まれて、Y方向にそって離間分離して複数形成されている。第2の開口部15が、Y方向にそって離間分離された複数の分割部から形成されている。ゲート引き出し部8aは、この第2の開口部15の各分割部のY方向における両側(図中の上下)で、各分割部と離間して配置され、ゲート配線層11に向かって延伸し、ゲート配線層11と電気的に接続している。この複数のゲート引き出し部8aにより、ゲート配線層11とこれに隣り合う第1のトレンチ5との間のゲート抵抗を低減することができる。
さらに本実施の形態では、X方向における第2の開口部15と第2のトレンチ6との間隔は、広い部分と狭い部分とをY方向に向かって交互に有する。ゲート配線層11もこれに対応して、X方向の幅の広い部分と幅の狭い部分とを有する。この幅の広い部分でゲート引き出し部8aがゲート配線層11に電気的に接続している。第2の開口部15の複数に分割された分割部は、X方向における第2の開口部15と第2のトレンチ6との間隔の幅が狭い部分でそれぞれX方向の第2の領域に向かって凸部を有し、ゲート配線層11はこの凸部に対応してX方向の第2の領域に向かって凹んだ凹部を有する。これにより、第2の開口部15には、凸部によりX方向に幅が広い部分と、凸部以外の幅の狭い部分とを有している。ゲート配線層11は、第2の開口部15の凸部においてX方向の幅が狭く、それ以外においてはX方向の幅が広い。
Y方向に一様に、第2の開口部のX方向の幅を広く形成すると、それに対応してゲート配線層11のX方向の幅をY方向で一様に狭く形成しなくてはならない。この結果、アバランシェによる正孔のp形ベース層3中の走行距離は短くなり、寄生トランジスタがオンしにくくなる反面、ゲート配線層11のゲート抵抗が増大する問題が生じる。これを避けるために、本実施の形態では、第2の開口部15と第2のトレンチ6のX方向の間隔を上記のようにY方向に分布させ、第2の開口部15の凸部に対向するように、ゲート配線層11の凹部を形成している。すなわち、第2の開口部の凸部において、アバランシェによる正孔のp形ベース層3中の走行距離は短くなり、寄生トランジスタがオンすることを抑制しながら、第2の開口部の凸部以外において、ゲート配線層のY方向のゲート抵抗が高くなることを抑制している。さらに、ゲート引き出し部8aがゲート配線層11に接続する部分のY方向の幅は、ゲート引き出し部8aより広い。この構造により、ゲート配線層11のY方向のゲート抵抗を低減すると同時に、ゲート引き出し部8aへのゲート抵抗も低減できる。
本実施の形態にかかる半導体装置100は、素子領域にY方向に延伸するストライプ状の第1のトレンチが複数形成され、その中にゲート絶縁膜7を介して埋め込まれたストライプ状のゲート電極8を有している例で説明をした。しかしながら、複数の第1のトレンチの隣り合う第1のトレンチは、お互いにX方向に延伸する複数のトレンチで接続されることで、この第1のトレンチ内にゲート絶縁膜7を介して埋め込まれたゲート電極が、格子状または千鳥格子状に形成されていることも可能である。これは、以下に示す他の実施の形態のおいても同様である。
(第2の実施の形態)
第2の実施の形態にかかる半導体装置200を、図2を用いて説明する。図2は、本実施の形態に係る半導体装置200の要部の模式図であり、図2(a)は半導体装置200の要部の断面図である。図2(b)は、半導体装置の要部の上面図であり、図中のC−Cにおける断面図が図2(a)である。なお、第1の実施の形態で説明した構成と同じ構成の部分には同じ参照番号または記号を用いその説明は省略する。第1の実施の形態との相異点について主に説明する。
第2の実施の形態に係る半導体装置200は、第1の実施の形態と同様に、第2の開口部15がY方向に沿って離間分離された複数の分割部より形成される。しかしながら本実施形態では、第2の開口部15は、X方向に第2の領域に向かって突出した凸部を備えていない。また、第2の開口部15と第2のトレンチ6とのX方向における間隔はY方向に沿って一定となっており、これに対応してゲート配線層11の幅もY方向で一様である。これらの点が、本実施の形態に係る半導体装置200と第1の実施の形態にかかる半導体装置100とで相異する。
本実施の形態にかかる半導体装置200においても、第1の実施の形態に係る半導体装置100と同様に、素子領域の第1の開口部14よりも、素子領域と終端領域との境界にある第2の開口部15の、図中X方向における幅が広くなるように形成されている。これにより、第2の開口部15と第2のトレンチ6との間隔が狭くなるので、アバランシェにより生じた正孔が、第2の開口部15と第2のトレンチ6との間のp形ベース層3中を走行する距離が短くなるので、寄生トランジスタがオンすることを抑制できる。この結果、終端領域でのアバランシェ耐量が向上し、終端領域での素子破壊を抑制できる。しかしながら、Y方向に一様に、第2の開口部のX方向の幅が広く形成されているので、それに対応してゲート配線層11のX方向の幅がY方向で一様に狭く形成される。この結果、アバランシェによる正孔のp形ベース層3中の走行距離は短くなり、寄生トランジスタがオンすることが抑制される反面、ゲート配線層11のゲート抵抗が増大するとい問題がある点で、第1の実施形態に比べると劣ってしまう。
(第3の実施の形態)
第3の実施の形態にかかる半導体装置300を、図3を用いて説明する。図3は、本実施の形態に係る半導体装置300の要部の模式図であり、図3(a)は半導体装置300の要部の断面図である。図3(b)は、半導体装置の要部の上面図であり、図中のD−Dにおける断面図が図3(a)である。なお、第1の実施の形態で説明した構成と同じ構成の部分には同じ参照番号または記号を用いその説明は省略する。第1の実施の形態との相異点について主に説明する。
第3の実施の形態に係る半導体装置300は、第1の実施の形態に係る半導体装置100と同様に、X方向における第2の開口部15と第2のトレンチ6との間隔は、広い部分と狭い部分とをY方向に向かって交互に有する。ゲート配線層11もこれに対応して、X方向の幅の広い部分と幅の狭い部分とを有する。第2の開口部15は、X方向における第2の開口部15と第2のトレンチ6との間隔の幅が狭い部分においてX方向の第2の領域に向かって凸部を有し、ゲート配線層11はこの凸部に対応してX方向の第2の領域に向かって凹んだ凹部を有する。これにより、第2の開口部15には、凸部によりX方向に幅が広い部分と、凸部以外の幅の狭い部分とを有している。ゲート配線層11は、第2の開口部15の凸部においてX方向の幅が狭く、第2の開口部15の凸部以外においてX方向の幅が広い。しかしながら、以下の点で、第1の実施形態に係る半導体装置100と相異する。本実施の形態に係る半導体装置300は、ゲート配線層11と隣り合う第1のトレンチ5内に形成されたゲート電極8とゲート配線層11とを接続するゲート引き出し部8aを有していない。すなわち、ゲート配線層11と隣り合う第1のトレンチ5内に形成されたゲート電極8は、Y方向に延伸するストライプ形状だけである。さらに、半導体装置300は、第2の開口部がY方向にそって複数に離間分離されることなく一体に形成されている。
本実施の形態に係る半導体装置300も、第1の実施の形態に係る半導体装置100と同様に、素子領域の第1の開口部14よりも、素子領域と終端領域との境界にある第2の開口部15の、図中X方向における幅が広くなるように形成されている。これにより、第2の開口部15と第2のトレンチ6との間隔が狭くなるので、アバランシェにより生じた正孔が、第2の開口部15と第2のトレンチ6との間のp形ベース層3中を走行する距離が短くなるので、寄生トランジスタがオンすることを抑制できる。この結果、終端領域でのアバランシェ耐量が向上し、終端領域での素子破壊を抑制できる。さらに、第2の開口部15と第2のトレンチ6とのX方向の間隔を上記のようにY方向に分布させ、第2の開口部15の凸部に対向するように、ゲート配線層11の凹部を形成している。この結果、第2の開口部の凸部において、アバランシェによる正孔のp形ベース層3中の走行距離はさらに短くなり、寄生トランジスタがオンすることを抑制しながら、第2の開口部の凸部以外の部分において、ゲート配線層のY方向のゲート抵抗が高くなることを抑制している。しかしながら、本実施の形態に係る半導体装置300は、ゲート配線層11と隣り合う第1のトレンチ5とゲート配線層11とを接続するゲート引き出し部8aを有していないので、第1の実施の形態に係る半導体装置100に比べてゲート配線層11とこれに隣り合う第1のトレンチ5との間のゲート抵抗が高くなってしまう。
(第4の実施の形態)
第4の実施の形態にかかる半導体装置400を、図4を用いて説明する。図4は、本実施の形態に係る半導体装置400の要部の模式図であり、図4(a)は半導体装置400の要部の断面図である。図4(b)は、半導体装置の要部の上面図であり、図中のE−Eにおける断面図が図4(a)である。なお、第1の実施の形態で説明した構成と同じ構成の部分には同じ参照番号または記号を用いその説明は省略する。第1の実施の形態との相異点について主に説明する。
本実施の形態に係る半導体装置400は、第2の開口部15は、X方向に第2の領域に向かって突出した凸部を備えていない。第2の開口部15と第2のトレンチ6とのX方向における間隔はY方向に沿って一定となっており、これに対応してゲート配線層11の幅もY方向で一様である。さらに、半導体装置400は、ゲート配線層11と隣り合う第1のトレンチ5とゲート配線層11とを接続するゲート引き出し部8aを有していない。半導体装置400は、第2の開口部がY方向にそって複数に離間分離されることなく一体に形成されている。これらの点において、本実施形態に係る半導体装置400は、第1の実施の形態に係る半導体装置100と相異する。
本実施の形態に係る半導体装置400も、第1の実施の形態に係る半導体装置100と同様に、素子領域の第1の開口部14よりも、素子領域と終端領域の境界にある第2の開口部15の、図中X方向における幅が広くなるように形成されている。これにより、第2の開口部15と第2のトレンチ6との間隔が狭くなるので、アバランシェにより生じた正孔が、第2の開口部15と第2のトレンチ6との間のp形ベース層3中を走行する距離が短くなるので、寄生トランジスタがオンすることを抑制できる。この結果、終端領域でのアバランシェ耐量が向上し、終端領域での素子破壊を抑制できる。
しかしながら、Y方向に一様に、第2の開口部のX方向の幅を広く形成されているので、それに対応してゲート配線層11のX方向の幅をY方向で一様に狭く形成される。この結果、アバランシェによる正孔のp形ベース層3中の走行距離は短くなり、寄生トランジスタがオンすることが抑制される反面、ゲート配線層11のゲート抵抗が増大するとい問題がある点で、第1の実施形態に比べると劣ってしまう。
(第5の実施の形態)
第5の実施の形態にかかる半導体装置500を、図5を用いて説明する。図5は、本実施の形態に係る半導体装置500の要部の模式図であり、図5(a)は半導体装置500の要部の断面図である。図5(b)は、半導体装置の要部の上面図であり、図中のF−Fにおける断面図が図5(a)である。なお、第1の実施の形態で説明した構成と同じ構成の部分には同じ参照番号または記号を用いその説明は省略する。第1の実施の形態との相異点について主に説明する。
第5の実施の形態に係る半導体装置500は、第1の実施の形態に係る半導体装置100と同様に、X方向における第2の開口部15と第2のトレンチ6との間隔は、広い部分と狭い部分をY方向に向かって交互に有する。ゲート配線層11もこれに対応して、X方向の幅の広い部分と幅の狭い部分とを有する。しかしながら、以下の点で第1の実施形態に係る半導体装置100と相異する。第2のトレンチ6は、X方向における第2の開口部15と第2のトレンチ6との間隔の幅が狭い部分においてX方向の素子領域に向かって凸部を有し、ゲート配線層11はこの凸部に対応してX方向の素子領域に向かって凹んだ凹部を有する。これにより、第2のトレンチ6には、凸部のX方向に幅が広い部分と、凸部以外の幅の狭い部分を有している。ゲート配線層11は、第2のトレンチ6の凸部においてX方向の幅が狭く、第2のトレンチ6の凸部以外においてX方向の幅が広い。さらに、第2の開口部15は、第1の実施形態に係る半導体装置100と同様に、Y方向に沿って複数に分割され、素子領域内の第1の開口部14よりもX方向の幅が広く形成されているが、Y方向に沿ってX方向の幅が一様である点で、半導体装置100と相異する。
本実施の形態に係る半導体装置500も、第1の実施の形態に係る半導体装置100と同様に、素子領域の第1の開口部14よりも、素子領域と終端領域の境界にある第2の開口部15の、図中X方向における幅が広くなるように形成されている。これにより、第2の開口部15と第2のトレンチ6との間隔が狭くなるので、アバランシェにより生じた正孔が、第2の開口部15と第2のトレンチ6との間のp形ベース層3中を走行する距離が短くなるので、寄生トランジスタがオンすることを抑制できる。この結果、終端領域でのアバランシェ耐量が向上し、終端領域での素子破壊を抑制できる。さらに、第2の開口部15と第2のトレンチ6とのX方向の間隔を上記のようにY方向に分布させ、第2のトレンチ6の凸部に対向するように、ゲート配線層11の凹部を形成している。この結果、第2のトレンチ6の凸部において、アバランシェによる正孔のp形ベース層3中の走行距離はさらに短くなり、寄生トランジスタがオンすることを抑制しながら、第2のトレンチ6の凸部以外の部分において、ゲート配線層のY方向のゲート抵抗が高くなることを抑制している。
(第6の実施の形態)
第6の実施の形態にかかる半導体装置600を、図6を用いて説明する。図6は、本実施の形態に係る半導体装置600の要部の模式図であり、図6(a)は半導体装置600の要部の断面図である。図6(b)は、半導体装置600のチップの上面図であり、図中のG−Gにおける断面図が図6(a)である。なお、第1の実施の形態で説明した構成と同じ構成の部分には同じ参照番号または記号を用いその説明は省略する。特に断りがない限り、第1の実施の形態に係る半導体装置100と同一の構造である。図1(b)に示した要部の上面図は、本実施形態の半導体装置600も半導体装置100と同様に、同一構造のゲート電極8、第1の開口部14、第2の開口部15、ゲート配線層11、及び第2のトレンチ6を有するものとして説明するので省略する。第1の実施の形態との相異点について主に説明する。
本実施の形態にかかる半導体装置600は、以下の点で第1の実施の形態にかかる半導体層装置100と相異する。半導体装置600は、第1の領域上で、さらに第2のトレンチ6とゲート配線層11との間に、層間絶縁膜12、第3の絶縁膜10及びn形ソース層4を貫通してp形ベース層3に達するようにトレンチ状の第3の開口部23を備えている。第3の開口部23で露出したp形ベース層3の表面には、第1の開口部14及び第2の開口部15と同様に、p形コンタクト層22が設けられている。
ゲート金属配線層18は、第2のトレンチまで延伸しないで上記第3の開口部よりも素子領域側に配置される。ソース電極17と同じ金属材料からなるフィールドプレート電極24が、第3の開口部23を介してp形コンタクト層22とオーミックコンタクトし、p形ベース層3と電気的に接続されている。また、フィールドプレート電極24は、ソース電極17と接続し、第3の開口部23から第2のトレンチ6に延伸するように層間絶縁膜12上に形成されている。フィールドプレート電極24とソース電極17は一体形成が可能である。フィールドプレート電極24が、第1の領域と第2のトレンチ6との境界部の段差を覆うように、第3の開口部23から第2のトレンチ6にかけて層間絶縁膜12上に形成されることで、空乏層の端部が第1の領域と第2のトレンチ6との境界部の段差から第2の領域に向かって広げられる。この結果、終端領域での耐圧が向上する。
第3の開口部23は、図中Y方向にゲート配線層11またはゲート金属配線層18に沿ってストライプ状に形成されているだけでもよい。Y方向だけでなく、図6(b)で示すように、チップの上端と下端にそれぞれX方向に沿って形成されているゲート金属配線層18に沿ってX方向にもさらに形成されていてもよい。すなわち、第3の開口部23は、X方向及びY方向において、ゲート金属配線層18に沿って離間されながら連続的に形成されていても良い。
上記以外は、半導体装置600は、半導体装置100と同じ構造を有する。なお、図6(b)の平面図に、ソース電極17、ゲート金属配線層18、フィールドプレート電極24、及びチャネルストッパ電極21の平面パターンを示しているが、これは一例であり、必要に応じて他の平面パターンを用いることが可能である。
上述のように、本実施の形態に係る半導体装置600は、第1の領域上に、第2の開口部15の他に、さらに、ゲート配線層11を挟んで第2の開口部15に対向するように第3の開口部23を備えている。第3の開口部23は、第2の開口部15と同様に、アバランシェが起きたときに、アバランシェによる正孔を第3の開口部23から、フィールドプレート電極24を介してソース電極17に排出する働きを備える。第1の実施の形態に係る半導体装置100では、ゲート配線層11の直下でアバランシェにより生じた正孔は、第2の開口部15からだけしか排出されなかった。そのため、正孔がX方向にp形ベース層3中を走行する距離は、最大で第2の開口部15と第2のトレンチ6とのX方向の間隔にほぼ等しかった。これに対して、本実施の形態に係る半導体装置600では、ゲート配線層11の素子領域側では第2の開口部15により、第2の領域側では第3の開口部により、アバランシェによる正孔を排出できる。従って、半導体装置600では、正孔がX方向にp形ベース層3中を走行する距離は、最大でも第2の開口部15と第2のトレンチ6とのX方向の間隔のほぼ半分に等しい。このため、半導体装置600は、半導体装置100よりもさらに寄生トランジスタがオンすることを抑制できるため、終端領域でのアバランシェ耐量が高く信頼性が高い。
本実施形態では、半導体装置600が、第1の実施形態のゲート電極8、第1の開口部14、第2の開口部15、ゲート配線層11、及び第2のトレンチ6を有するものとして説明した。これに限られることなく、第2から第5の実施形態の半導体装置に、本実施形態の第3の開口部23を組み合わせることも勿論可能である。
また、第1から第4の実施形態を第5の実施形態に組み合わせることも可能である。上記第1から第6の各実施の形態は、必要により互いに組み合わせて実施することが可能である。
本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
1 第1の半導体層
2 第2の半導体層
3 第3の半導体層
4 第4の半導体層
5、5a 第1のトレンチ
6 第2のトレンチ
7 第1の絶縁膜(ゲート絶縁膜)
8 ゲート電極
8a ゲート電極引き出し部
9 第2の絶縁膜
10 第3の絶縁膜
11 ゲート配線層
12 層間絶縁膜
13 第1の電極
14 第1の開口部
15 第2の開口部
16 ゲート配線開口部
17 第2の電極
18 ゲート金属配線層
19 チャネルストッパ層
20、25 開口部
21 チャネルストッパ電極
22 コンタクト層
23 第3の開口部
24 フィールドプレート電極
100、200、300、400、500、600 半導体装置

Claims (14)

  1. 第1導電形の第1の半導体層と、
    前記第1の半導体層上に設けられ、前記第1の半導体層よりも第1導電形不純物濃度が低い第1導電形の第2の半導体層と、
    前記第2の半導体層上に設けられた第2導電形の第3の半導体層と、
    前記第3の半導体層上に設けられ、前記第2の半導体層よりも第1導電形不純物濃度が高い第1導電形の第4の半導体層と、
    前記第4の半導体層及び前記第3の半導体層を貫通して前記第2の半導体層に達して前記第1の半導体層の表面と平行な第1の方向に延伸する複数の第1のトレンチの内壁に設けられた第1の絶縁膜と、
    前記第1の絶縁膜を介して前記第1のトレンチ内に埋め込まれたゲート電極と、
    前記第4の半導体層及び前記第3の半導体層を貫通して前記第2の半導体層に達する第2のトレンチであって、複数の前記ゲート電極を含む素子領域を内側に有する第1の領域と、前記第1の領域を外側で取り囲む第2の領域と、の間において前記第3の半導体層及び第4の半導体層をそれぞれ分割し、前記第1の方向に延伸する部分を有する環状構造の第2のトレンチの内壁に設けられた第2の絶縁膜と、
    前記第1の領域と前記第2の領域の前記第4の半導体層上に設けられ、前記第1の絶縁膜及び前記第2の絶縁膜と接続され、前記第4の半導体層を外部から絶縁する第3の絶縁膜と、
    前記第1の領域において前記第3の絶縁膜の上に設けられ、前記素子領域を囲み前記第1のトレンチの両端で前記ゲート電極と電気的に接続されたゲート配線層と、
    前記ゲート電極、前記ゲート配線層、前記第2のトレンチ、及び前記第3の絶縁膜上に設けられ、前記ゲート電極と前記ゲート配線層とをそれぞれ外部から絶縁する層間絶縁膜と、
    前記第1の半導体層の前記第2の半導体層とは反対側の表面に設けられた第1の電極と、
    隣り合う前記第1のトレンチ間で、前記層間絶縁膜と、前記第3の絶縁膜と、前記第4の半導体層と、を貫通した第1の開口部と、前記第1の方向と直交する第2の方向において、前記複数の第1のトレンチのうち前記ゲート配線層に隣り合う第1のトレンチと前記ゲート配線層との間で、前記層間絶縁膜と、前記第3の絶縁膜と、前記第4の半導体層と、を貫通し前記第1の方向に延伸する第2の開口部と、を介して、前記第3の半導体層と前記第4の半導体層に電気的に接続された第2の電極と、
    を備え、
    前記第2の方向において、前記第1の開口部の幅よりも前記第2の開口部の幅が広いことを特徴とする半導体装置。
  2. 前記第2の開口部は、前記第1の方向に沿って離間分離した複数の分割部を有し、
    前記ゲート電極は、前記第1の方向における前記第2の開口部の前記分割部の両側で前記分割部と離間して、前記ゲート配線層と隣り合う前記第1のトレンチの前記ゲート配線層に向かって延伸する部分に前記第1の絶縁膜を介して埋め込まれたゲート引き出し部をさらに有し、
    前記ゲート引き出し部は、前記ゲート配線層と電気的に接続されていることを特徴とする請求項1記載の半導体装置。
  3. 前記第2の方向における前記第2の開口部と前記第2のトレンチとの間隔は、広い部分と狭い部分とを前記第1の方向に向かって交互に有し、前記幅の広い部分において前記ゲート引き出し部が前記ゲート配線層に電気的に接続されていることを特徴とする請求項2記載の半導体装置。
  4. 前記第2の方向における前記第2の開口部と前記第2のトレンチとの前記間隔の前記幅が狭い部分では、前記第2の開口部は前記第2の領域に向かって突き出た凸部を有し、前記ゲート配線は前記第2の領域に向かって凹んだ凹部を有することを特徴とする請求項3記載の半導体装置。
  5. 前記第2の方向における前記第2の開口部と前記第2のトレンチとの前記間隔の前記幅が狭い部分では、前記第2のトレンチが前記素子領域に向かって突き出た凸部を有し、前記ゲート配線層は前記素子領域に向かって凹んだ凹部を有することを特徴とする請求項3記載の半導体装置。
  6. 前記第2の方向における前記第2の開口部と前記第2のトレンチとの間隔は、広い部分と狭い部分を前記第1の方向に向かって交互に有していることを特徴とする請求項1記載の半導体装置。
  7. 前記第2の方向における前記第2の開口部と前記第2のトレンチとの前記間隔の前記幅が狭い部分では、前記第2の開口部は前記第2の領域に向かって突き出た凸部を有し、前記ゲート配線は前記第2の領域に向かって凹んだ凹部を有することを特徴とする請求項6記載の半導体装置。
  8. 前記第2の方向における前記第2の開口部と前記第2のトレンチとの前記間隔の前記幅が狭い部分では、前記第2のトレンチが前記素子領域に向かって突き出た凸部を有し、前記ゲート配線層は前記素子領域に向かって凹んだ凹部を有することを特徴とする請求項6記載の半導体装置。
  9. 前記第2の開口部の前記第2の領域に向かって突き出た前記凸部の先端は、前記ゲート配線層の前記第2の方向における前記素子領域側の端部よりも前記第2の領域側に設けられていることを特徴とする請求項4または7に記載の半導体装置。
  10. 前記第2のトレンチの前記素子領域に向かって突き出た前記凸部の先端は、前記ゲート配線層の前記第2の方向における前記第2の領域側の端部よりも前記素子領域側に設けられていることを特徴とする請求項5または8に記載の半導体装置。
  11. 前記ゲート配線層よりも前記第2の領域側の前記第1の領域上で、前記層間絶縁膜と、前記第3の絶縁膜と、前記第4の半導体層とを貫通した第3の開口部を介して前記第3の半導体層及び前記第4の半導体層と電気的に接続され、前記第2の電極と電気的に接続されたフィールドプレート電極をさらに備えたことを特徴とする請求項1〜10のいずれか1つに記載の半導体装置。
  12. 前記第3の開口部は、前記ゲート配線層に沿って連続的に形成されていることを特徴とする請求項11記載の半導体装置。
  13. 前記フィールドプレート電極は、前記第3の開口部から前記第2のトレンチの底部にかけて前記第3の絶縁膜及び前記第2の絶縁膜上を覆っていることを特徴とする請求項11または12に記載の半導体装置。
  14. 前記複数の第1のトレンチのうちの隣り合う第1のトレンチは、前記第2の方向に延伸する複数のトレンチで接続され、
    前記ゲート電極は、格子状または千鳥格子状に設けられていることを特徴とする請求項1〜13のいずれか1つに記載の半導体装置。
JP2010173502A 2010-08-02 2010-08-02 半導体装置 Active JP5512455B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2010173502A JP5512455B2 (ja) 2010-08-02 2010-08-02 半導体装置
TW100126779A TWI416732B (zh) 2010-08-02 2011-07-28 Semiconductor device
US13/195,579 US8299523B2 (en) 2010-08-02 2011-08-01 Semiconductor device
CN201110219877.6A CN102347353B (zh) 2010-08-02 2011-08-02 半导体装置
CN201410320052.7A CN104091824B (zh) 2010-08-02 2011-08-02 半导体装置
US14/527,574 USRE48259E1 (en) 2010-08-02 2014-10-29 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010173502A JP5512455B2 (ja) 2010-08-02 2010-08-02 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2014062953A Division JP5774744B2 (ja) 2014-03-26 2014-03-26 半導体装置

Publications (2)

Publication Number Publication Date
JP2012033802A true JP2012033802A (ja) 2012-02-16
JP5512455B2 JP5512455B2 (ja) 2014-06-04

Family

ID=45525860

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010173502A Active JP5512455B2 (ja) 2010-08-02 2010-08-02 半導体装置

Country Status (4)

Country Link
US (2) US8299523B2 (ja)
JP (1) JP5512455B2 (ja)
CN (2) CN104091824B (ja)
TW (1) TWI416732B (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013258327A (ja) * 2012-06-13 2013-12-26 Toshiba Corp 半導体装置及びその製造方法
WO2014136802A1 (ja) * 2013-03-05 2014-09-12 ローム株式会社 半導体装置
WO2014136801A1 (ja) * 2013-03-05 2014-09-12 ローム株式会社 半導体装置
JP7400487B2 (ja) 2020-01-17 2023-12-19 富士電機株式会社 半導体装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8476732B2 (en) * 2008-12-10 2013-07-02 Toyota Jidosha Kabushiki Kaisha Semiconductor device
JP5580150B2 (ja) * 2010-09-09 2014-08-27 株式会社東芝 半導体装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5191396B1 (en) * 1978-10-13 1995-12-26 Int Rectifier Corp High power mosfet with low on-resistance and high breakdown voltage
JPH0783125B2 (ja) 1989-06-12 1995-09-06 株式会社日立製作所 半導体装置
JP2987040B2 (ja) * 1993-11-05 1999-12-06 三菱電機株式会社 絶縁ゲート型半導体装置
JP2000106434A (ja) 1998-09-29 2000-04-11 Toshiba Corp 高耐圧半導体装置
JP4854868B2 (ja) * 2001-06-14 2012-01-18 ローム株式会社 半導体装置
JP3673231B2 (ja) * 2002-03-07 2005-07-20 三菱電機株式会社 絶縁ゲート型半導体装置及びゲート配線構造の製造方法
US6825510B2 (en) 2002-09-19 2004-11-30 Fairchild Semiconductor Corporation Termination structure incorporating insulator in a trench
US6921699B2 (en) 2002-09-30 2005-07-26 International Rectifier Corporation Method for manufacturing a semiconductor device with a trench termination
TW584935B (en) * 2003-03-11 2004-04-21 Mosel Vitelic Inc Termination structure of DMOS device
TW583748B (en) * 2003-03-28 2004-04-11 Mosel Vitelic Inc The termination structure of DMOS device
JP2006059940A (ja) 2004-08-19 2006-03-02 Fuji Electric Device Technology Co Ltd 半導体装置
JP4825424B2 (ja) * 2005-01-18 2011-11-30 株式会社東芝 電力用半導体装置
US7524726B2 (en) 2005-08-17 2009-04-28 International Rectifier Corporation Method for fabricating a semiconductor device
CN101506956A (zh) * 2005-08-17 2009-08-12 国际整流器公司 半导体设备的制作方法
JP2008084901A (ja) * 2006-09-26 2008-04-10 Nec Electronics Corp 半導体装置およびその製造方法
JP2009170532A (ja) 2008-01-11 2009-07-30 Sanyo Electric Co Ltd 絶縁ゲート型半導体装置およびその製造方法
JP2011124464A (ja) 2009-12-14 2011-06-23 Toshiba Corp 半導体装置及びその製造方法

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013258327A (ja) * 2012-06-13 2013-12-26 Toshiba Corp 半導体装置及びその製造方法
US10546921B2 (en) 2013-03-05 2020-01-28 Rohm Co., Ltd. Semiconductor device with voltage resistant structure
US10256313B2 (en) 2013-03-05 2019-04-09 Rohm Co., Ltd. Semiconductor device with surface insulating film
US9590061B2 (en) 2013-03-05 2017-03-07 Rohm Co., Ltd. Semiconductor device with voltage resistant structure
US9601589B2 (en) 2013-03-05 2017-03-21 Rohm Co., Ltd. Semiconductor device with surface insulating film
US10559668B2 (en) 2013-03-05 2020-02-11 Rohm Co., Ltd. Semiconductor device with surface insulating film
US9923073B2 (en) 2013-03-05 2018-03-20 Rohm Co., Ltd. Semiconductor device with surface insulating film
WO2014136801A1 (ja) * 2013-03-05 2014-09-12 ローム株式会社 半導体装置
WO2014136802A1 (ja) * 2013-03-05 2014-09-12 ローム株式会社 半導体装置
US9905635B2 (en) 2013-03-05 2018-02-27 Rohm Co., Ltd. Semiconductor device with voltage resistant structure
US10790371B2 (en) 2013-03-05 2020-09-29 Rohm Co., Ltd. Semiconductor device with surface insulating film
US10804356B2 (en) 2013-03-05 2020-10-13 Rohm Co., Ltd. Semiconductor device with voltage resistant structure
US11257901B2 (en) 2013-03-05 2022-02-22 Rohm Co., Ltd. Semiconductor device with voltage resistant structure
US11417743B2 (en) 2013-03-05 2022-08-16 Rohm Co., Ltd. Semiconductor device with surface insulating film
US11967627B2 (en) 2013-03-05 2024-04-23 Rohm Co, Ltd. Wide band gap semiconductor device with surface insulating film
US11929394B2 (en) 2013-03-05 2024-03-12 Rohm Co., Ltd. Semiconductor device with voltage resistant structure
JP7400487B2 (ja) 2020-01-17 2023-12-19 富士電機株式会社 半導体装置

Also Published As

Publication number Publication date
US20120025306A1 (en) 2012-02-02
CN104091824B (zh) 2017-06-09
TW201222818A (en) 2012-06-01
JP5512455B2 (ja) 2014-06-04
CN102347353A (zh) 2012-02-08
USRE48259E1 (en) 2020-10-13
CN102347353B (zh) 2014-08-06
CN104091824A (zh) 2014-10-08
US8299523B2 (en) 2012-10-30
TWI416732B (zh) 2013-11-21

Similar Documents

Publication Publication Date Title
JP5048273B2 (ja) 絶縁ゲート型半導体装置
US8957502B2 (en) Semiconductor device
JP6451869B2 (ja) 半導体装置
JP3751463B2 (ja) 高耐圧半導体素子
JP4839519B2 (ja) 半導体装置
JP4289123B2 (ja) 半導体装置
WO2014163060A1 (ja) 半導体装置
JP5701913B2 (ja) 半導体装置
JPWO2016047438A1 (ja) 半導体装置
JP2012043890A (ja) 半導体装置
JP5537359B2 (ja) 半導体装置
JP2014027182A (ja) 半導体装置
USRE48259E1 (en) Semiconductor device
WO2017138215A1 (ja) 半導体装置
JP5687582B2 (ja) 半導体素子およびその製造方法
JP2020136472A (ja) 半導体装置
JP2008047772A (ja) 絶縁ゲート型バイポーラトランジスタ
JPWO2018034127A1 (ja) 半導体装置
JP2011243915A (ja) 半導体装置及びその製造方法
KR20160029630A (ko) 반도체 장치
JP6058712B2 (ja) 半導体装置
JP5774744B2 (ja) 半導体装置
JP7338242B2 (ja) 半導体装置
JP2009004707A (ja) 絶縁ゲート型半導体装置
CN108292659B (zh) 半导体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120816

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131219

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140210

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140228

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140326

R151 Written notification of patent or utility model registration

Ref document number: 5512455

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250