JP2012018568A - 通信装置および構成管理方法 - Google Patents
通信装置および構成管理方法 Download PDFInfo
- Publication number
- JP2012018568A JP2012018568A JP2010155816A JP2010155816A JP2012018568A JP 2012018568 A JP2012018568 A JP 2012018568A JP 2010155816 A JP2010155816 A JP 2010155816A JP 2010155816 A JP2010155816 A JP 2010155816A JP 2012018568 A JP2012018568 A JP 2012018568A
- Authority
- JP
- Japan
- Prior art keywords
- storage means
- binary data
- register
- circuit board
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
従来は、通信装置のIF盤やCPU盤の入れ替え、設定変更などを行った場合に、構成管理情報が正常に設定されているか否かを容易に確認できないという問題があった。
【解決手段】
本発明は、外部の制御端末から読み書き可能で、自装置の構成管理情報をテキストデータで記憶する第1記憶手段と、自装置のハードウェア回路のレジスタに設定される設定値をバイナリデータで記憶する第2記憶手段と、前記第1記憶手段のテキストデータをバイナリデータに展開して前記第2記憶手段に記憶する展開処理と、前記第2記憶手段に記憶されるバイナリデータを前記ハードウェア回路のレジスタに設定する設定処理と、テキストデータとバイナリデータとを比較して差分データを前記第1記憶手段に記憶する比較処理とを実行する制御手段とを有することを特徴とする。
【選択図】図1
Description
次に、図1に示したCPU盤201の構成について詳しく説明する。CPU盤201は、端末通信IF(インターフェース)251と、制御部252と、処理バッファ253と、設定データ記憶部254と、ハードウェア回路255と、入出力部256とを有している。尚、図1に示したCPU盤201は、本実施形態の特徴を説明するのに必要なブロックのみ記載し、例えばIF盤202の通信動作などを制御するためのブロックは省略してある。
次に、制御部252の処理について詳しく説明する。制御部252は、本実施形態に必要な処理ブロックとして、端末通信処理部271と、バイナリ展開処理部272と、レジスタR/W処理部273と、比較差分処理部274とを有する。さらに、図1に示すように、交換時処理部275を設けても構わない。
−−−−−−(ファイルイメージの例)−−−−−−−
ファイル名:XYZ
作成日時:2010年1月1日 12時12分12秒
バージョン番号:Ver 2.1
CPU盤ICチップA:機能123=オン
CPU盤ICチップA:機能456=オフ
・
・
CPU盤ICチップB:機能246=有り
IF盤ICチップC:機能357=無し
IF盤ICチップD:機能789=オン
IF盤ICチップE:機能135=オフ
−−−−−−−−−−−−−−−−−−−−−−−−−
これに対して、メモリマップイメージの場合は以下のようになる。
−−−−−−(メモリマップイメージの例)−−−−−−−−
アドレス データ
0000h 34h
0001h FFh
0002h A5h
0003h DEh
・
・
−−−−−−−−−−−−−−−−−−−−−−−−−
このように、ファイルイメージの場合は、制御端末102のモニタ113に表示して管理者が容易に設定内容を確認できるが、メモリマップイメージの場合はどのアドレスがどのICチップのどのレジスタに対応するものであるかを直ぐに判別できないし、設定内容もデータだけで判別するのは難しい。
−−−−−−(差分ファイルの例)−−−−−−−−−
ファイル名:差分X
作成日時:2010年1月2日 10時10分10秒
比較元:CPU盤ICチップA:機能123=オン
比較先:CPU盤ICチップA:機能123=オフ
・
・
比較元:IF盤ICチップC:機能357=無し
比較先:IF盤ICチップC:機能357=有り
−−−−−−−−−−−−−−−−−−−−−−−−−
このように、差分ファイルは、比較元と比較先のデータが異なる部分のみ抽出する。例えば、比較元が第2記憶手段(設定データ記憶部254)のバイナリデータ、比較先がハードウェア回路255のレジスタ261に書き込まれたレジスタ値とした場合、CPU盤ICチップA:機能123と、IF盤ICチップC:機能357が誤っていることがわかる。
次に、IF盤202について説明する。IF盤202は、CPU盤201との間でファイルや制御コマンドを入出力するための入出力制御部257と、メモリ258と、ハードウェア回路259とを有する。
次に、BUファイルを制御端末102から通信装置101にダウンロードする処理(リストア時の処理)について、図2のフローチャートを用いて説明する。
(ステップS109)制御部252は、設定データ記憶部254(第2記憶手段)に記憶されたメモリマップイメージのバイナリデータをCPU盤201のハードウェア回路255のレジスタ261に設定する。また、制御部252は、設定データ記憶部254(第2記憶手段)に記憶されたメモリマップイメージのバイナリデータをIF盤202のメモリ258(第3記憶手段)に書き込む(ダウンロード)。さらに、制御部252は、入出力制御部257を介してメモリ258(第3記憶手段)に記憶されたメモリマップイメージのバイナリデータをIF盤202のハードウェア回路259のレジスタ260に設定する。
次に、通信装置101のCPU盤201を交換する場合の処理について、図3のフローチャートを用いて説明する。
次に、通信装置101のIF盤202を交換する場合の処理について、図4のフローチャートを用いて説明する。
次に、上記の実施形態で説明した通信装置101および構成管理方法におけるBUファイル,バイナリデータおよび差分データの流れについて詳しく説明する。尚、以下の説明においては、請求項と記載要件との対比を行い易いように、処理バッファ253は第1記憶手段253、設定データ記憶部254は第2記憶手段254、メモリ258は第3記憶手段258とそれぞれ称する。
(a)BUファイル展開時
図5(a)および図5(b)は、制御端末102から通信装置101のCPU盤201へBUファイルをリストアするときのBUファイル,バイナリデータおよび差分データの流れをそれぞれ示している。
(1)制御端末102からCPU盤201の第1記憶手段253にBUファイルが転送される。
(2)第1記憶手段253のBUファイルは、バイナリ展開処理部272によってメモリマップイメージのバイナリデータに展開され、第2記憶手段254に記憶される。
(3)比較差分処理部274は、第1記憶手段253のBUファイルと、第2記憶手段254のバイナリデータとを比較し、差分データを第1記憶手段253に記憶する。尚、比較差分処理部274は、比較する際に、第1記憶手段253のBUファイルをメモリマップイメージのバイナリデータに展開するか、或いは第2記憶手段254のバイナリデータをファイルイメージのテキストデータに変換して比較するものとする。
(4)制御端末102からCPU盤201の第1記憶手段253に記憶されている差分データを読み取る。
(b)CPU盤201のハードウェア回路255のレジスタ261に設定時
図6(a)および図6(b)は、第2記憶手段254に展開されたバイナリデータをCPU盤201のハードウェア回路255のレジスタ261に設定する時の様子を示している。
(1)レジスタR/W処理部273は、第2記憶手段254に展開されたバイナリデータを読み出して、CPU盤201のハードウェア回路255のレジスタ261に設定する。
(2)比較差分処理部274は、第2記憶手段254のバイナリデータとハードウェア回路255のレジスタ261のデータとを比較し、差分データを第1記憶手段253に記憶する。
(3)制御端末102からCPU盤201の第1記憶手段253に記憶されている差分データを読み取る。
(c)IF盤202のハードウェア回路259のレジスタ260に設定時またはIF盤202の交換時
図7(a)および図7(b)は、IF盤202の交換時など、第2記憶手段254に展開されたバイナリデータをIF盤202のハードウェア回路259のレジスタ260に設定する時の様子を示している。
(1)レジスタR/W処理部273は、第2記憶手段254に展開されたバイナリデータを読み出して、IF盤202の第3記憶手段257に転送する。そして、第3記憶手段257に記憶されたバイナリデータをIF盤202のハードウェア回路259のレジスタ260に設定する。
(2)比較差分処理部274は、第2記憶手段254のバイナリデータとIF盤202のハードウェア回路259のレジスタ260のデータとを比較し、差分データを第1記憶手段253に記憶する。
(3)制御端末102からCPU盤201の第1記憶手段253に記憶されている差分データを読み取る。
(d)CPU盤201の交換時
図9(a)および図9(b)は、CPU盤201の交換時など、IF盤202の第3記憶手段257に記憶されているバイナリデータをCPU盤201の第2記憶手段254およびハードウェア回路255のレジスタ261に設定する時の様子を示している。
(1)レジスタR/W処理部273は、IF盤202の第3記憶手段257に記憶されているバイナリデータをCPU盤201の第2記憶手段254に転送する。
(2)比較差分処理部274は、第2記憶手段254と第3記憶手段257のそれぞれのバイナリデータを比較し、差分データを第1記憶手段253に記憶する。
(3)制御端末102からCPU盤201の第1記憶手段253に記憶されている差分データを読み取る。
(1)レジスタR/W処理部273は、第2記憶手段254に転送されたバイナリデータを読み出して、CPU盤201のハードウェア回路255のレジスタ261に設定する。
(2)比較差分処理部274は、IF盤202の第3記憶手段257のバイナリデータとハードウェア回路255のレジスタ261のデータとを比較し、差分データを第1記憶手段253に記憶する。
(3)制御端末102からCPU盤201の第1記憶手段253に記憶されている差分データを読み取る。
101・・・通信装置
102・・・制御端末
111・・・設定データDB(データベース)
112・・・本体
113・・・モニタ
201・・・CPU盤(監視制御盤)
202・・・IF盤(インターフェース盤)
251・・・端末通信IF(インターフェース)
252・・・制御部
253・・・処理バッファ
254・・・設定データ記憶部
255・・・ハードウェア回路
256・・・入出力部
257・・・入出力制御部
258・・・メモリ
259・・・ハードウェア回路
260・・・レジスタ
261・・・レジスタ
271・・・端末通信処理部
272・・・バイナリ展開処理部
273・・・レジスタR/W処理部
274・・・比較差分処理部
281・・・BUファイル
282・・・差分ファイル
Claims (12)
- 外部の制御端末から読み書き可能で、自装置の構成管理情報をテキストデータで記憶する第1記憶手段と、
自装置のハードウェア回路のレジスタに設定される設定値をバイナリデータで記憶する第2記憶手段と、
前記第1記憶手段のテキストデータをバイナリデータに展開して前記第2記憶手段に記憶する展開処理と、前記第2記憶手段に記憶されるバイナリデータを前記ハードウェア回路のレジスタに設定する設定処理と、テキストデータとバイナリデータとを比較して差分データを前記第1記憶手段に記憶する比較処理とを実行する制御手段と
を有することを特徴とする通信装置。 - 請求項1に記載の通信装置において、
前記制御手段は、前記第2記憶手段または前記レジスタのいずれかのバイナリデータと、前記第1記憶手段のテキストデータとを比較して差分データを前記第1記憶手段に記憶する比較処理を実行する
ことを特徴とする通信装置。 - 請求項1または2に記載の通信装置が異なるハードウェア回路を有する第1回路基盤と複数の第2回路基盤とで構成される場合に、
前記第1回路基盤は、前記第1記憶手段と、前記第2記憶手段と、前記制御手段とを有し、
前記第2回路基盤は、
前記第2記憶手段のバイナリデータを転送して記憶する第3記憶手段と、
前記第3記憶手段に記憶されるバイナリデータを前記第2回路基盤のハードウェア回路のレジスタと
を有し、
前記制御手段は、前記第2回路基盤のハードウェア回路のレジスタまたは前記第3記憶手段のいずれかに記憶されるバイナリデータと、前記第2記憶手段のバイナリデータとを比較して差分データを前記第1記憶手段に記憶する比較処理を実行する
ことを特徴とする通信装置。 - 請求項3に記載の通信装置において、
前記制御手段は、前記第1回路基盤が交換されたことを検出する検出処理を更に実行し、前記第1回路基盤が交換されたことを検知した場合、前記第2回路基盤の前記第3記憶手段に記憶されているバイナリデータを前記第2記憶手段に転送する転送処理と、前記第2記憶手段に転送されたバイナリデータを前記第1回路基盤のハードウェア回路のレジスタに設定する設定処理と、前記第1回路基盤のハードウェア回路のレジスタまたは前記第2記憶手段のいずれかに記憶されるバイナリデータと前記第3記憶手段に記憶されているバイナリデータとを比較して差分データを前記第1記憶手段に記憶する比較処理とを実行する
ことを特徴とする通信装置。 - 請求項3に記載の通信装置において、
前記制御手段は、前記第2回路基盤が交換されたことを検出する検出処理を更に実行し、前記第2回路基盤が交換されたことを検知した場合、前記第1回路基盤の前記第2記憶手段に記憶されているバイナリデータを前記第2回路基盤の前記第3記憶手段に転送する転送処理と、前記第3記憶手段に転送されたバイナリデータを前記第2回路基盤のハードウェア回路のレジスタに設定する設定処理と、前記第2回路基盤のハードウェア回路のレジスタまたは前記第3記憶手段のいずれかに記憶されるバイナリデータと前記第2記憶手段に記憶されているバイナリデータとを比較して差分データを前記第1記憶手段に記憶する比較処理とを実行する
ことを特徴とする通信装置。 - 請求項1から5のいずれか一項に記載の通信装置において、
前記制御手段は、前記比較処理の比較結果が不一致の場合に前記制御端末に不一致であることを示す情報を通知する通知処理を実行する
ことを特徴とする通信装置。 - 外部の制御端末から読み書き可能で、自装置の構成管理情報をテキストデータで記憶する第1記憶手段と、自装置のハードウェア回路のレジスタに設定される設定値をバイナリデータで記憶する第2記憶手段とを有する通信装置の構成管理情報を管理する構成管理方法において、
前記第1記憶手段のテキストデータをバイナリデータに展開して前記第2記憶手段に記憶する展開手順と、
前記第2記憶手段に記憶されるバイナリデータを前記ハードウェア回路のレジスタに設定する設定手順と、
テキストデータとバイナリデータとを比較して差分データを前記第1記憶手段に記憶する比較手順と
を有することを特徴とする通信装置の構成管理方法。 - 請求項7に記載の通信装置の構成管理方法において、
前記比較手順は、前記第2記憶手段または前記レジスタのいずれかのバイナリデータと、前記第1記憶手段のテキストデータとを比較して差分データを前記第1記憶手段に記憶する
ことを特徴とする通信装置の構成管理方法。 - 請求項7または8に記載の通信装置の構成管理方法において、
前記通信装置が異なるハードウェア回路を有する第1回路基盤と複数の第2回路基盤とで構成され、前記第1回路基盤は、前記第1記憶手段と、前記第2記憶手段とを有し、前記第2回路基盤は、前記第2記憶手段のバイナリデータを転送して記憶する第3記憶手段とを有し、前記第3記憶手段に記憶されるバイナリデータを前記第2回路基盤のハードウェア回路のレジスタに設定する場合に、
前記比較手順は、前記第2回路基盤のハードウェア回路のレジスタまたは前記第3記憶手段のいずれかに記憶されるバイナリデータと、前記第2記憶手段のバイナリデータとを比較して差分データを前記第1記憶手段に記憶する
ことを特徴とする通信装置の構成管理方法。 - 請求項9に記載の通信装置の構成管理方法において、
前記第1回路基盤が交換されたことを検出する検出手順と、
前記第1回路基盤が交換されたことを検知した場合、前記第2回路基盤の前記第3記憶手段のバイナリデータを前記第2記憶手段に転送する転送手順と、
前記第2記憶手段に転送されたバイナリデータを前記第1回路基盤のハードウェア回路のレジスタに設定する設定手順と
を更に設け、
前記比較手順は、前記第1回路基盤のハードウェア回路のレジスタまたは前記第2記憶手段のいずれかに記憶されるバイナリデータと、前記第3記憶手段のバイナリデータとを比較して差分データを前記第1記憶手段に記憶する
ことを特徴とする通信装置の構成管理方法。 - 請求項9に記載の通信装置の構成管理方法において、
前記第2回路基盤が交換されたことを検出する検出手順と、
前記第2回路基盤が交換されたことを検知した場合、前記第1回路基盤の前記第2記憶手段のバイナリデータを前記第3記憶手段に転送する転送手順と、
前記第3記憶手段に転送されたバイナリデータを前記第2回路基盤のハードウェア回路のレジスタに設定する設定手順と
を更に設け、
前記比較手順は、前記第2回路基盤のハードウェア回路のレジスタまたは前記第3記憶手段のいずれかに記憶されるバイナリデータと、前記第2記憶手段のバイナリデータとを比較して差分データを前記第1記憶手段に記憶する
ことを特徴とする通信装置の構成管理方法。 - 請求項7から11のいずれか一項に記載の通信装置の構成管理方法において、
前記比較手順の比較結果が不一致の場合に前記制御端末に不一致であることを示す情報を通知する通知手順を更に設けた
ことを特徴とする通信装置の構成管理方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010155816A JP5520720B2 (ja) | 2010-07-08 | 2010-07-08 | 通信装置および構成管理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010155816A JP5520720B2 (ja) | 2010-07-08 | 2010-07-08 | 通信装置および構成管理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012018568A true JP2012018568A (ja) | 2012-01-26 |
JP5520720B2 JP5520720B2 (ja) | 2014-06-11 |
Family
ID=45603769
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010155816A Expired - Fee Related JP5520720B2 (ja) | 2010-07-08 | 2010-07-08 | 通信装置および構成管理方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5520720B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016021667A (ja) * | 2014-07-14 | 2016-02-04 | 富士通株式会社 | 伝送装置及び設定方法 |
US11527131B2 (en) | 2015-08-03 | 2022-12-13 | Angel Group Co., Ltd. | Fraud detection system in a casino |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05161244A (ja) * | 1991-11-29 | 1993-06-25 | Meidensha Corp | ディジタルリレーの解析装置 |
JPH1040469A (ja) * | 1996-07-26 | 1998-02-13 | Nec Corp | Pos端末間におけるデータ転送機能 |
JP2003124997A (ja) * | 2001-10-17 | 2003-04-25 | Fujitsu Ltd | パケット処理を行う伝送路終端装置 |
JP2004164072A (ja) * | 2002-11-11 | 2004-06-10 | Hitachi Ltd | ディスク制御装置およびディスク制御装置の制御方法 |
JP2006254137A (ja) * | 2005-03-11 | 2006-09-21 | Nec Corp | ユーザ端末管理装置とユーザ端末管理プログラム及びユーザ端末管理システム |
JP2007318572A (ja) * | 2006-05-26 | 2007-12-06 | Max Co Ltd | 電子機器 |
JP2009059170A (ja) * | 2007-08-31 | 2009-03-19 | Fujitsu Telecom Networks Ltd | 通信装置の構成管理装置および構成管理方法 |
JP2009133957A (ja) * | 2007-11-29 | 2009-06-18 | Brother Ind Ltd | 画像形成装置 |
-
2010
- 2010-07-08 JP JP2010155816A patent/JP5520720B2/ja not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05161244A (ja) * | 1991-11-29 | 1993-06-25 | Meidensha Corp | ディジタルリレーの解析装置 |
JPH1040469A (ja) * | 1996-07-26 | 1998-02-13 | Nec Corp | Pos端末間におけるデータ転送機能 |
JP2003124997A (ja) * | 2001-10-17 | 2003-04-25 | Fujitsu Ltd | パケット処理を行う伝送路終端装置 |
JP2004164072A (ja) * | 2002-11-11 | 2004-06-10 | Hitachi Ltd | ディスク制御装置およびディスク制御装置の制御方法 |
JP2006254137A (ja) * | 2005-03-11 | 2006-09-21 | Nec Corp | ユーザ端末管理装置とユーザ端末管理プログラム及びユーザ端末管理システム |
JP2007318572A (ja) * | 2006-05-26 | 2007-12-06 | Max Co Ltd | 電子機器 |
JP2009059170A (ja) * | 2007-08-31 | 2009-03-19 | Fujitsu Telecom Networks Ltd | 通信装置の構成管理装置および構成管理方法 |
JP2009133957A (ja) * | 2007-11-29 | 2009-06-18 | Brother Ind Ltd | 画像形成装置 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016021667A (ja) * | 2014-07-14 | 2016-02-04 | 富士通株式会社 | 伝送装置及び設定方法 |
US11527131B2 (en) | 2015-08-03 | 2022-12-13 | Angel Group Co., Ltd. | Fraud detection system in a casino |
US11527130B2 (en) | 2015-08-03 | 2022-12-13 | Angel Group Co., Ltd. | Fraud detection system in a casino |
US11587398B2 (en) | 2015-08-03 | 2023-02-21 | Angel Group Co., Ltd. | Fraud detection system in a casino |
US11620872B2 (en) | 2015-08-03 | 2023-04-04 | Angel Group Co., Ltd. | Fraud detection system in a casino |
US11657674B2 (en) | 2015-08-03 | 2023-05-23 | Angel Group Go., Ltd. | Fraud detection system in casino |
US11657673B2 (en) | 2015-08-03 | 2023-05-23 | Angel Group Co., Ltd. | Fraud detection system in a casino |
US11727750B2 (en) | 2015-08-03 | 2023-08-15 | Angel Group Co., Ltd. | Fraud detection system in a casino |
US11741780B2 (en) | 2015-08-03 | 2023-08-29 | Angel Group Co., Ltd. | Fraud detection system in a casino |
Also Published As
Publication number | Publication date |
---|---|
JP5520720B2 (ja) | 2014-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10545469B2 (en) | Systems and methods for self provisioning building equipment | |
US9021462B2 (en) | Systems and methods for provisioning equipment | |
EP2456257B1 (en) | Method and system for upgrading wireless data card | |
JP7069672B2 (ja) | アプリケーションの更新方法およびプログラム | |
JP2007164764A (ja) | 制御および構成情報を最新化するための制御器および装置へのデータの埋め込み | |
US8958103B2 (en) | Management apparatus, management method and computer readable medium for confirming identity of a device in a network using identification information and log information | |
US9864596B2 (en) | Network switch system and operating method thereof | |
US9519786B1 (en) | Firmware integrity ensurance and update | |
JP6613723B2 (ja) | 電子機器 | |
US20200042305A1 (en) | System and method for secure peer deployment of software to networked devices | |
JP6028851B2 (ja) | 情報処理装置、プログラム更新方法、及びプログラム | |
JP5520720B2 (ja) | 通信装置および構成管理方法 | |
WO2014182159A1 (en) | Providing a maintenance interface on wireless device in the event of firmware upgrade failure | |
US10069985B2 (en) | Managing system, intermediate apparatus, and managing method | |
US20070192387A1 (en) | Information processing device, method and program for controlling information processing device | |
JP2006302174A (ja) | 端末機能更新システム | |
JP2006113754A (ja) | ソフトウェア更新装置及び方法 | |
JP2017062537A (ja) | 情報処理装置、情報処理装置の制御方法、及びプログラム | |
JP4721689B2 (ja) | 電子機器にファームウエアをインストールする方法およびプリント基板 | |
JP2015184871A (ja) | バックアップ管理装置、クライアントサーバシステム、バックアップ管理方法およびバックアップ管理プログラム | |
WO2016177202A1 (zh) | 一种补丁维护的方法及装置 | |
JP2006146655A (ja) | 設定情報編集処理方法及び設定情報編集処理システム | |
JP5670935B2 (ja) | 分散データ管理システムおよびその動作方法 | |
JP6745586B2 (ja) | プログラマブルデバイス、情報処理装置、およびプログラマブルデバイスにおける処理回路の制御方法 | |
JP6694145B2 (ja) | 情報処理装置および管理プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120926 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131118 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131203 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140124 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140401 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140407 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5520720 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |