JP2011150079A - 表示装置およびその駆動方法ならびに電子機器 - Google Patents

表示装置およびその駆動方法ならびに電子機器 Download PDF

Info

Publication number
JP2011150079A
JP2011150079A JP2010010187A JP2010010187A JP2011150079A JP 2011150079 A JP2011150079 A JP 2011150079A JP 2010010187 A JP2010010187 A JP 2010010187A JP 2010010187 A JP2010010187 A JP 2010010187A JP 2011150079 A JP2011150079 A JP 2011150079A
Authority
JP
Japan
Prior art keywords
voltage
transistor
signal
line
scanning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010010187A
Other languages
English (en)
Inventor
Tetsuo Mitsunami
徹雄 三並
Katsuhide Uchino
勝秀 内野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2010010187A priority Critical patent/JP2011150079A/ja
Publication of JP2011150079A publication Critical patent/JP2011150079A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

【課題】ユニットスキャンにおいて、発光期間を短くすることなく、スジ状の模様が発生するのを防止することの可能な表示装置およびその駆動方法ならびに電子機器を提供する。
【解決手段】電源線PSLが、複数の画素行を一つのユニットUとして、ユニットUごとに一つずつ設けられている。電源線PSLの電圧を利用して各駆動トランジスタTr1のゲート−ソース間電圧Vgsを駆動トランジスタTr1の閾値電圧Vthよりも大きくした上で、各駆動トランジスタTr1の閾値補正がなされる。また、電源線PSLの電圧がVss(ハイ)、Vcc(ロー)と、交互かつ周期的に変化する中で、電源線PSLの電圧がVssの時にゲート−ソース間電圧Vgsを大きく開き、電源線PSLの電圧がVccの時に各駆動トランジスタTr1の閾値補正がなされる。
【選択図】図5

Description

本発明は、画素ごとに配置した発光素子で画像を表示する表示装置およびその駆動方法に関する。また、本発明は、上記表示装置を備えた電子機器に関する。
近年、画像表示を行う表示装置の分野では、画素の発光素子として、流れる電流値に応じて発光輝度が変化する電流駆動型の光学素子、例えば有機EL(Electro Luminescence)素子を用いた表示装置が開発され、商品化が進められている。有機EL素子は、液晶素子などと異なり自発光素子である。そのため、有機EL素子を用いた表示装置(有機EL表示装置)では、光源(バックライト)が必要ないので、光源を必要とする液晶表示装置と比べて画像の視認性が高く、消費電力が低く、かつ素子の応答速度が速い。
有機EL表示装置では、液晶表示装置と同様、その駆動方式として単純(パッシブ)マトリクス方式とアクティブマトリクス方式とがある。前者は、構造が単純であるものの、大型かつ高精細の表示装置の実現が難しいなどの問題がある。そのため、現在では、アクティブマトリクス方式の開発が盛んに行なわれている。この方式は、画素ごとに配した発光素子に流れる電流を駆動トランジスタによって制御するものである。
一般に、駆動トランジスタの閾値電圧Vthや移動度μが経時的に変化したり、製造プロセスのばらつきによって閾値電圧Vthや移動度μが画素ごとに異なったりする場合がある。閾値電圧Vthや移動度μが画素ごとに異なる場合には、駆動トランジスタに流れる電流値が画素ごとにばらつくので、駆動トランジスタのゲートに同じ電圧を印加しても、有機EL素子の発光輝度がばらつき、画面の一様性(ユニフォーミティ)が損なわれる。そこで、閾値電圧Vthや移動度μの変動に対する補正機能を組み込んだ表示装置が開発されている(例えば、特許文献1参照)。
ところで、アクティブマトリクス方式の表示装置では、信号線を駆動する水平駆動回路や、各画素を順次選択する書き込み走査回路、各画素に電力を供給する電源走査回路は、いずれも基本的にシフトレジスタ(図示せず)で構成されており、画素の各列または各行に対応して、1段ごとに信号出力部(図示せず)を備えている。そのため、画素の列および行の数が増えると、それに従って信号線やゲート線の本数が増え、シフトレジスタの出力段数もその分増加するので、表示装置の周辺回路の大型化を招いていた。
そこで、シフトレジスタの出力段を共用し、周辺回路の大型化を低減する方策が従来から行われている。例えば特許文献2では、信号線を複数の画素で共用化する方式が提案されている。この様にすれば、水平駆動回路内のシフトレジスタの出力段を複数の画素列で共用化でき、その分回路規模の縮小化、回路面積の縮小化、回路コストの低減化が可能になる。
特開2008−083272号公報 特開2006−251322号公報
特許文献2には、水平駆動回路内のシフトレジスタの出力段を複数の画素列で共用化することが記載されていたが、書き込み走査回路や電源走査回路においてもシフトレジスタの出力段の共用化を図ることは表示装置のコストパフォーマンスを高める上で重要である。特に、電源走査回路については、電流供給能力の安定化のため、信号出力部のサイズを大きくとる必要があるので、電源走査回路内のシフトレジスタの出力段を複数の画素行で共用化し、信号出力部の数を少なくすることにより、表示装置の低コスト化および小型化を効果的に実現することができる。
図19は、電源走査回路内の信号出力部が複数の画素行で共用化された表示装置の概略構成を表したものである。図19に記載の表示装置100では、電源線駆動回路140内の個々の信号出力部に電源線PSL(PSL1,PSL2,……)が一つずつ接続されており、個々の電源線PSL(PSL1,PSL2,……)に複数の画素行(図19では3行)に属する画素111(111R,111G,11B)が接続されている。一方、信号線駆動回路120内の個々の信号出力部に信号線DTL(DTL1,DTL2,……)が一つずつ接続されており、個々の信号線(DTL1,DTL2,……)に各行の画素111が一つずつ接続されている。また、書込線駆動回路130内の個々の信号出力部に書込線WSL(WSL1,WSL2,……)が一つずつ接続されており、個々の書込線WSL(WSL1,WSL2,……)に各列の画素111が一つずつ接続されている。
図20は、図19に記載の表示装置100における各種波形の一例を表したものである。図20には、電源線PSLに2種類の電圧(Vcc、Vss(<Vcc))が、書込線WSL1〜WSL6に2種類の電圧(Von、Voff(<Von))が印加されている様子が示されている。図20からわかるように、表示装置100では、複数の画素行(図20では3行)を一つのユニットとして、電源線PSL(DSL1,DSL2,……)から各画素112にユニットごとに共通のタイミングでVccとVssを印加するユニットスキャンが行われている。
図20に示したように、同一ユニット内において、電源線PSLの電圧がVssからVccに上がった時(T1)から閾値補正を開始する時(T2)までの時間(待ち時間)がラインによって異なっている。例えば、同一ユニット内に30ライン含まれている場合に、1ライン目の待ち時間と30ライン目の待ち時間との差が29Hとなる。この待ち時間の間、画素回路内において電流リークが生じているので、駆動トランジスタのソース電圧は、待ち時間が長ければ長いほど、上昇してしまう。そのため、同一のユニット内において、最後のラインの画素111のゲート−ソース間電圧は最初のラインの画素111のゲート−ソース間電圧よりも小さくなる。その結果、同一のユニットに含まれるライン数が多すぎると、時刻T1〜T2の間、最後のラインの輝度は最初のラインの輝度よりも暗くなってしまい、隣接するユニット間にスジ状の模様が発生してしまう。
そこで、上記の待ち時間を十分に長くし、各ラインの画素111のゲート−ソース間電圧の差を小さくする方策が考えられる。しかし、そのようにした場合には、発光期間が短くなってしまうという問題があった。
また、閾値補正を行う際には、駆動トランジスタのソース電圧を事前に所定の値よりも下げておくことが必要となるが、図20の例では、駆動トランジスタのソース電圧がVss−Vthまでしか下がらない。そのため、Vssを大きく下げることが必要となるが、そのようにした場合には、電源線駆動回路140から印加される選択パルスによるカップリングにより、ユニット間にスジ状の模様が発生してしまう。
本発明はかかる問題点に鑑みてなされたもので、その目的は、ユニットスキャンにおいて、発光期間を短くすることなく、スジ状の模様が発生するのを防止することの可能な表示装置およびその駆動方法ならびに電子機器を提供することにある。
本発明の表示装置は、行状に配置された複数の走査線および複数の電源線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部を備えており、さらに、各画素を駆動する駆動部を備えている。各画素は、発光素子および画素回路を有している。画素回路は、発光素子に流れる電流を制御する第1トランジスタと、信号線の電圧を第1トランジスタに書き込む第2トランジスタとを有している。複数の電源線は、複数の画素行を1つのユニットとして、ユニットごとに1つずつ設けられている。駆動部は、電源線駆動部と、第1走査線駆動部と、第2走査線駆動部とを有している。電源線駆動部は、各ユニットにおいて、消光後の所定の期間の間、電源線に対してロー電圧およびハイ電圧を交互かつ周期的に印加すると共に各信号線に非階調信号を印加している間にロー電圧を印加するようになっている。第1走査線駆動部は、各ユニットにおいて、所定の期間のうち電源線にロー電圧が印加される期間ごとに、第2トランジスタをオンする第1走査信号を少なくとも一の走査線に印加すると共に、第1走査信号を各走査線に順番に印加して、第1トランジスタのゲート−ソース間電圧を第1トランジスタの閾値電圧よりも大きくするようになっている。第2走査線駆動部は、各ユニットにおいて、所定の期間のうち電源線にハイ電圧が印加される期間ごとに、第2トランジスタをオンする第2走査信号を少なくとも一の走査線に印加すると共に、第2走査信号を各走査線に順番に印加して、第1トランジスタのゲート−ソース間電圧の補正を実行するようになっている。
本発明の電子機器は、上記表示装置を備えたものである。
本発明の表示装置の駆動方法は、以下の構成を備えた表示装置において、以下の3つのステップを含むものである。
(A)各ユニットにおいて、消光後の所定の期間の間、電源線に対してロー電圧およびハイ電圧を交互かつ周期的に印加すると共に各信号線に非階調信号を印加している間にロー電圧を印加するステップ
(B)各ユニットにおいて、所定の期間のうち電源線にロー電圧が印加される期間ごとに、第2トランジスタをオンする第1走査信号を少なくとも一の走査線に印加すると共に、第1走査信号を各走査線に順番に印加して、第1トランジスタのゲート−ソース間電圧を第1トランジスタの閾値電圧よりも大きくするステップ
(C)各ユニットにおいて、所定の期間のうち電源線にハイ電圧が印加される期間ごとに、第2トランジスタをオンする第2走査信号を少なくとも一の走査線に印加すると共に、第2走査信号を各走査線に順番に印加して、第1トランジスタのゲート−ソース間電圧の補正を実行するステップ
上記駆動方法が用いられる表示装置は、行状に配置された複数の走査線および複数の電源線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部を備えており、さらに、各画素を駆動する駆動部を備えている。各画素は、発光素子および画素回路を有している。画素回路は、発光素子に流れる電流を制御する第1トランジスタと、信号線の電圧を第1トランジスタに書き込む第2トランジスタとを有している。複数の電源線は、複数の画素行を1つのユニットとして、ユニットごとに1つずつ設けられている。
本発明の表示装置およびその駆動方法ならびに電子機器では、電源線の電圧を利用して各第1トランジスタのゲート−ソース間電圧を第1トランジスタの閾値電圧よりも大きくした上で、各第1トランジスタの閾値補正がなされる。従って、電源線の電圧を大きく下げる必要がない。また、電源線の電圧がハイ、ローと、交互かつ周期的に変化する中で、電源線の電圧がローの時にゲート−ソース間電圧を大きく開き、電源線の電圧がハイの時に各第1トランジスタの閾値補正がなされる。これにより、各ラインにおいて、第1トランジスタの閾値補正の待ち時間を同一にすることができる。
本発明の表示装置およびその駆動方法ならびに電子機器によれば、電源線の電圧を大きく下げる必要がないようにすると共に、各ラインにおいて、第1トランジスタの閾値補正の待ち時間を同一にすることができるようにした。これにより、ユニットスキャンにおいて、発光期間を短くすることなく、スジ状の模様が発生するのを防止することができる。
本発明の一実施の形態に係る表示装置の一例を表す構成図である。 図1の画素の内部構成の一例を表す構成図である。 図1の表示装置のユニットスキャンについて説明するための概念図である。 図1の表示装置の動作の一例について説明するための波形図である。 一の画素における動作の一例について説明するための波形図である。 一の画素内の発光時の電圧関係について説明するための回路図である。 一の画素内の時刻T1の電圧関係について説明するための回路図である。 一の画素内の時刻T3の電圧関係について説明するための回路図である。 一の画素内の時刻T4の電圧関係について説明するための回路図である。 一の画素内の時刻T6の電圧関係について説明するための回路図である。 一の画素内の時刻T13の電圧関係について説明するための回路図である。 一の画素における動作の他の例について説明するための波形図である。 上記実施の形態の表示装置を含むモジュールの概略構成を表す平面図である。 上記実施の形態の表示装置の適用例1の外観を表す斜視図である。 (A)は適用例2の表側から見た外観を表す斜視図であり、(B)は裏側から見た外観を表す斜視図である。 適用例3の外観を表す斜視図である。 適用例4の外観を表す斜視図である。 (A)は適用例5の開いた状態の正面図、(B)はその側面図、(C)は閉じた状態の正面図、(D)は左側面図、(E)は右側面図、(F)は上面図、(G)は下面図である。 従来の表示装置の一例を表す構成図である。 図19の表示装置の動作の一例について説明するための波形図である。 図19の表示装置における電流リークについて説明するための回路図である。
以下、発明を実施するための形態について、図面を参照して詳細に説明する。なお、説明は以下の順序で行う。

1.実施の形態(図1〜図12)
2.モジュールおよび適用例(図13〜図18)
3.従来例(図19〜図21)
<実施の形態>
図1は、本発明の一実施の形態に係る表示装置1の全体構成の一例を表したものである。この表示装置1は、例えば、表示パネル10と、駆動回路20とを備えている。なお、表示パネル10は、本発明の「表示部」の一具体例に相当し、駆動回路20は、本発明の「駆動部」の一具体例に相当する。
(表示パネル10)
表示パネル10は、発光色の互いに異なる3種類の有機EL素子11R,11G,11Bが2次元配置された表示領域10Aを有している。表示領域10Aとは、有機EL素子11R,11G,11Bから発せられる光を利用して映像を表示する領域である。有機EL素子11Rは赤色光を発する有機EL素子であり、有機EL素子11Gは緑色光を発する有機EL素子であり、有機EL素子11Bは青色光を発する有機EL素子である。以下では、有機EL素子11R,11G,11Bの総称として有機EL素子11を適宜、用いるものとする。なお、有機EL素子11,11R,11G,11Bは、本発明の「発光素子」の一具体例に相当する。
(表示領域10A)
図2は、表示領域10A内の回路構成の一例を表したものである。表示領域10A内には、複数の画素回路12が個々の有機EL素子11と対となって2次元配置されている。なお、本実施の形態では、一対の有機EL素子11および画素回路12が1つの画素13を構成している。より詳細には、図1に示したように、一対の有機EL素子11Rおよび画素回路12が1つの赤色用の画素13Rを構成し、一対の有機EL素子11Gおよび画素回路12が1つの緑色用の画素13Gを構成し、一対の有機EL素子11Bおよび画素回路12が1つの青色用の画素13Bを構成している。さらに、互いに隣り合う3つの画素13R,13G,13Bが1つの表示画素14を構成している。
各画素回路12は、例えば、有機EL素子11に流れる電流を制御する駆動トランジスタTr1と、信号線DTLの電圧を駆動トランジスタTr1に書き込む書き込みトランジスタTr2と、保持容量Csとによって構成されたものであり、2Tr1Cの回路構成となっている。なお、駆動トランジスタTr1は、本発明の「第1トランジスタ」の一具体例に相当し、書き込みトランジスタTr2は、本発明の「第2トランジスタ」の一具体例に相当する。駆動トランジスタTr1および書き込みトランジスタTr2は、例えば、nチャネルMOS型の薄膜トランジスタ(TFT(Thin Film Transistor))により形成されている。駆動トランジスタTr1または書き込みトランジスタTr2は、例えば、pチャネルMOS型のTFTであってもよい。
表示領域10Aにおいて、複数の書込線WSLが行状に配置され、複数の信号線DTLが列状に配置されている。なお、書込線WSLは、本発明の「走査線」の一具体例に相当する。表示領域10Aには、さらに、複数の電源線PSL(電源電圧の供給される部材)が書込線WSLに沿って行状に配置されている。各信号線DTLと各書込線WSLとの交差点近傍には、有機EL素子11が1つずつ設けられている。各信号線DTLは、後述の信号線駆動回路23の出力端(図示せず)と、書き込みトランジスタTr2のドレイン電極およびソース電極のいずれか一方(図示せず)に接続されている。各書込線WSLは、後述の書込線駆動回路24の出力端(図示せず)と、書き込みトランジスタTr2のゲート電極(図示せず)に接続されている。各電源線PSLは、後述の電源線駆動回路25の出力端(図示せず)と、駆動トランジスタTr1のドレイン電極およびソース電極のいずれか一方(図示せず)に接続されている。書き込みトランジスタTr2のドレイン電極およびソース電極のうち信号線DTLに非接続の方(図示せず)は、駆動トランジスタTr1のゲート電極(図示せず)と、保持容量Csの一端に接続されている。駆動トランジスタTr1のドレイン電極およびソース電極のうち電源線PSLに非接続の方(図示せず)と保持容量Csの他端とが、有機EL素子11のアノード電極(図示せず)に接続されている。有機EL素子11のカソード電極(図示せず)は、例えば、グラウンド線GNDに接続されている。
電源線PSLは、図1、図3に示したように、複数の画素行を一つのユニットUとして、ユニットUごとに一つずつ設けられている。なお、図3には、ユニットUが5つ設けられている場合が例示されているが、ユニット数はそれに限られるものではない。また、図3では、5つのユニットUに対して、電源線駆動回路25の走査方向に向かうにつれて、1つずつ増えるサフィックスが付与されている。従って、ユニットU1は走査方向の初回ユニットに相当し、ユニットU5は走査方向の最終ユニットに相当する。
(駆動回路20)
次に、駆動回路20内の各回路について、図1を参照して説明する。駆動回路20は、タイミング生成回路21、映像信号処理回路22、信号線駆動回路23、書込線駆動回路24、および電源線駆動回路25を有している。なお、書込線駆動回路24は、本発明の「第1走査線駆動部」、「第2走査線駆動部」の一具体例に相当し、電源線駆動回路25は、本発明の「電源線駆動部」の一具体例に相当する。
タイミング生成回路21は、映像信号処理回路22、信号線駆動回路23、書込線駆動回路24、および電源線駆動回路25が連動して動作するように制御するものである。タイミング生成回路21は、例えば、外部から入力された同期信号20Bに応じて(同期して)、上述した各回路に対して制御信号21Aを出力するようになっている。
映像信号処理回路22は、外部から入力された映像信号20Aに対して所定の補正を行うと共に、補正した後の映像信号22Aを信号線駆動回路23に出力するようになっている。所定の補正としては、例えば、ガンマ補正や、オーバードライブ補正などが挙げられる。
信号線駆動回路23は、制御信号21Aの入力に応じて(同期して)、映像信号処理回路22から入力された映像信号22A(信号電圧Vsig)を各信号線DTLに印加して、選択対象の画素13に書き込むものである。なお、書き込みとは、駆動トランジスタTr1のゲートに所定の電圧を印加することを指している。
信号線駆動回路23は、例えばシフトレジスタ(図示せず)によって構成されており、画素13の各列に対応して、1段ごとに信号出力部(図示せず)を備えている。この信号線駆動回路23は、制御信号21Aの入力に応じて(同期して)、各信号線DTLに対して、2種類の電圧(Vofs、Vsig)を出力可能となっている。具体的には、信号線駆動回路23は、各画素13に接続された信号線DTLを介して、書込線駆動回路24により選択された画素13へ2種類の電圧(Vofs、Vsig)を順番に供給するようになっている。
ここで、電圧Vofsは、有機EL素子11の閾値電圧Velよりも低い電圧値となっている。また、Vsigは、映像信号22Aに対応する電圧値となっている。Vsigの最小電圧はVofsよりも低い電圧値となっており、Vsigの最大電圧はVofsよりも高い電圧値となっている。
書込線駆動回路24は、例えばシフトレジスタ(図示せず)によって構成されており、画素13の各行に対応して、1段ごとに信号出力部(図示せず)を備えている。この書込線駆動回路24は、制御信号21Aの入力に応じて(同期して)、各書込線WSLに対して、2種類の電圧(Von、Voff)を出力可能となっている。具体的には、書込線駆動回路24は、各画素13に接続された書込線WSLを介して、駆動対象の画素13へ2種類の電圧(Von、Voff)を供給し、書き込みトランジスタTr2を制御するようになっている。
ここで、電圧Vonは、書き込みトランジスタTr2のオン電圧以上の値となっている。Vonは、後述の消光時や閾値補正時に、書込線駆動回路24から出力される電圧値である。Voffは、書き込みトランジスタTr2のオン電圧よりも低い値となっており、かつ、Vonよりも低い値となっている。
電源線駆動回路25は、例えばシフトレジスタ(図示せず)によって構成されており、各ユニット(U1〜U5)に対応して、各ユニット(U1〜U5)に含まれる行数と等しい数の段ごとに信号出力部(図示せず)を備えている。つまり、本実施の形態では、電源線駆動回路25内のシフトレジスタの出力段がユニット(U1〜U5)ごとに共用化されており、ユニットスキャン方式が採られている。そのため、各画素列に対応して1段ごとに信号出力部を設けた場合と比べて、電源線駆動回路25内の信号出力部の数が少ない。
この電源線駆動回路25は、制御信号21Aの入力に応じて(同期して)、2種類の電圧(Vss、Vcc)を出力可能となっている。具体的には、電源線駆動回路25は、各画素13に接続された電源線PSLを介して、駆動対象の画素13へ2種類の電圧(Vss、Vcc)を供給し、有機EL素子11の発光および消光を制御するようになっている。なお、Vssは、本発明の「ロー電圧」の一具体例に相当し、Vccは、本発明の「ハイ電圧」の一具体例に相当する。
ここで、Vssは、有機EL素子11の閾値電圧Velと、有機EL素子11のカソードの電圧Vcaとを足し合わせた電圧(Vel+Vca)よりも低い電圧値である。また、Vccは、電圧(Vel+Vca)以上の電圧値である。
次に、本実施の形態の表示装置1の動作(消光から発光までの動作)の一例について説明する。本実施の形態では、駆動トランジスタTr1の閾値電圧Vthや移動度μが経時変化したりしても、それらの影響を受けることなく、有機EL素子11の発光輝度を一定に保つようにするために、閾値電圧Vthや移動度μの変動に対する補正動作が組み込まれている。
図4は、表示装置1における各種波形の一例を表したものである。図4には、電源線PSLに2種類の電圧(Vss、Vcc)が、書込線WSL1〜WSL6に2種類の電圧(Von、Voff)が印加されている様子が示されている。図1、図4からわかるように、表示装置1では、電源線PSL(PSL1,PSL2,……)から各画素13に、ユニット(U1〜U5)ごとに共通のタイミングでVss、Vccが印加される。
図5は、表示装置1のユニットU1に印加される電圧波形の一例を表したものである。図5(A)には電源線PSL1に2種類の電圧(Vss、Vcc)が印加されている様子が示されている。図5(B)には信号線DTLに2種類の電圧(Vsig、Vofs)が印加されている様子が示されている。図5(C)〜(E)には書込線WSL1,WSL2,WSL3に2種類の電圧(Von、Voff)が印加されている様子が示されている。さらに、図5(F),(G)には、電源線PSL1、信号線DTLおよび書込線WSL1への電圧印加に応じて、書込線WSL1に対応するラインの駆動トランジスタTr1のゲート電圧Vg1およびソース電圧Vs2が時々刻々変化している様子が示されている。また、図5(H),(I)には、電源線PSL1、信号線DTLおよび書込線WSL1への電圧印加に応じて、書込線WSL1に対応するラインの駆動トランジスタTr1のゲート電圧Vg1およびソース電圧Vs2が時々刻々変化している様子が示されている。
(消光期間)
まず、有機EL素子11の消光を行う。具体的には、まず、書込線WSL1に対応するラインの駆動トランジスタTr1において、ドレイン電圧Vd1(図示せず)がVccとなっており、ゲート電圧Vg1がVsigより高い電圧となっており、かつソース電圧Vs1が有機EL素子11の駆動電圧Vdrとなっており、その結果、書込線WSL1に対応するラインの有機EL素子11が発光しているとする(図6)。このように有機EL素子11が発光している時に、信号線DTLの電圧がVofsとなったときに、書込線駆動回路24が書込線WSL1の電圧をVoffからVonに順番に上げ(T1)、駆動トランジスタTr1のゲートを信号線DTLに接続する。すると、駆動トランジスタTr1のゲート電圧Vg1が下がり始め、保持容量Csを介したカップリングにより駆動トランジスタTr1のソース電圧Vs1も下がり始める。その後、ゲート電圧Vg1がVofsとなるとともに、ソース電圧Vs1がVel+Vca(Vcaは有機EL素子11のカソード電圧)となり、有機EL素子11が消光する(図7)。その後、有機EL素子11が消光したときに書込線駆動回路24が書込線WSL1の電圧をVonからVoffに下げ、駆動トランジスタTr1のゲートをフローティングにする(T2)。
書込線駆動回路24は、他の書込線WSL2,WSL3に対しても、書込線WSL1と同様の電圧を印加する。つまり、書込線駆動回路24は、有機EL素子11が発光している時に信号線DTLの電圧がVofsとなったときに、書込線WSL1,WSL2,WSL3に対して、駆動トランジスタTr1のゲートをオンするパルス信号を順番に印加して、有機EL素子11を消光する。なお、書込線駆動回路24は、例えば、図4、図5に示したように、有機EL素子11を消光したのち、信号線DTLの電圧がVofsとなったときに、書込線WSL1,WSL2,WSL3に対して、駆動トランジスタTr1のゲートをオンするパルス信号を印加してもよい。
(閾値補正準備期間)
次に、閾値補正の準備を行う。具体的には、書込線WSL1,WSL2,WSL3の電圧がVoffとなっている時に、電源線駆動回路25が電源線PSL1の電圧(駆動トランジスタTr1のドレイン電圧Vd)をVcc(ハイ電圧)からVss(ロー電圧)に下げる(T3)(図8)。すると、駆動トランジスタTr1の電源線PSL1側がソースとなって駆動トランジスタTr1のドレイン−ソース間に電流Idが流れ、ゲート電圧Vg1がVss+Vthとなったところで、電流Idが止まる。このとき、ソース電圧Vs1がVel+Vca−(Vofs−(Vss+Vth))となっており、駆動トランジスタTr1のゲート−ソース間電圧Vgs1が駆動トランジスタTr1の閾値電圧Vthよりも小さくなっている。
続いて、電源線PSL1の電圧(駆動トランジスタTr1のドレイン電圧Vd)がVssとなっており、かつ信号線DTLの電圧がVofsとなっている時に、書込線駆動回路24が書込線WSL1の電圧をVoffからVonに上げ(T4)、駆動トランジスタTr1のゲートを信号線DTLに接続する。すると、駆動トランジスタTr1のゲート電圧Vg1が上がり始め、ゲート電圧Vg1がVofsとなり、駆動トランジスタTr1がオンする。これにより、駆動トランジスタTr1のソース電圧Vs1がさらに下がり始め、Vssとなる(図9)。その結果、駆動トランジスタTr1のゲート−ソース間電圧Vgs1が駆動トランジスタTr1の閾値電圧Vthよりも大きくなる。以下では、T4からT5の期間において書込線WSL1に対して印加するパルス信号を、適宜、初期化パルス信号と称するものとする。なお、この初期化パルス信号は、後述の第1走査信号S1に対応する信号である。
続いて、書込線WSL1の電圧がVonとなっており、かつ信号線DTLの電圧がVofsとなっている時に、電源線駆動回路25が電源線PSL1の電圧をVssからVccに上げる(T5)(図10)。つまり、書込線駆動回路24が書込線WSL1に対して、駆動トランジスタTr1のゲートをオンする信号を印加している間に、電源線駆動回路25が電源線PSL1の電圧をVssからVccに上げる(T5)。すると、駆動トランジスタTr1のドレイン−ソース間に電流Idが流れ、ソース電圧Vs1が、駆動トランジスタTr1のゲート−ドレイン間の寄生容量と、保持容量Csとの容量結合によって上昇する。T5からT6の期間では、駆動トランジスタTr1のゲート−ソース間電圧Vgs1が補正されており、T5からT6の期間は、駆動トランジスタTr1の閾値補正を行っている期間に相当する。つまり、書込線WSL1に対して初期化パルス信号が印加された直後に、駆動トランジスタTr1の閾値補正が実行されている。
その後、書込線駆動回路24が書込線WSL1の電圧をVonからVoffに下げ、駆動トランジスタTr1のゲートをフローティングにする(T6)。つまり、書込線駆動回路24は、電源線PSL1の電圧がVssからVccに変化する時(T5)を含む期間(T4〜T6)に、書込線WSL1に対して、駆動トランジスタTr1のゲートをオンする単一のパルス信号を印加する。その結果、駆動トランジスタTr1のゲート−ソース間電圧Vgs1が駆動トランジスタTr1の閾値電圧Vthよりも大きくなった状態が維持される。
書込線駆動回路24は、他の書込線WSL2,WSL3に対しても、書込線WSL1と同様の電圧を印加する。具体的には、書込線駆動回路24は、電源線PSL1の電圧がVssからVccに変化する時を含む期間に、書込線WSL1,WSL2,WSL3に対して、駆動トランジスタTr1のゲートをオンするパルス信号を順番に印加して、駆動トランジスタTr1のゲート−ソース間電圧Vgs1を駆動トランジスタTr1の閾値電圧Vthよりも大きくする。
このとき、電源線駆動回路25は、各ユニットUにおいて、電源線PSLに対してVssおよびVccを交互に周期的に印加しており、かつ少なくとも各信号線DTLがVofsとなっている間にVssを印加する。VssおよびVccが電源線PSLに印加される周期は、例えば、VsigおよびVofsが各信号線DTLに印加される周期と同じであり、例えば、1H周期(1水平期間)である。従って、書込線駆動回路24は、各ユニットUにおいて、閾値補正準備期間(所定の期間)のうち電源線PSLにVssが印加される期間であって、かつ各信号線DTLがVofsとなっている期間ごとに、駆動トランジスタTr1のゲートをオンする第1走査信号S1(図5(C)参照)を少なくとも一の書込線WSLに印加すると共に、第1走査信号S1を各書込線WSL1,WSL2,WSL3に順番に印加して、駆動トランジスタTr1のゲート−ソース間電圧Vgs1を駆動トランジスタTr1の閾値電圧Vthよりも大きくする。さらに、書込線駆動回路24は、各ユニットUにおいて、閾値補正準備期間(所定の期間)のうち電源線PSLにVccが印加される期間であって、かつ各信号線DTLがVofsとなっている期間ごとに、駆動トランジスタTr1のゲートをオンする第2走査信号S2(図5(C)参照)を少なくとも一の書込線WSLに印加すると共に、第2走査信号S2を各書込線WSL1,WSL2,WSL3に順番に印加して、駆動トランジスタTr1のゲート−ソース間電圧Vgs1を駆動トランジスタTr1の閾値電圧Vthよりも大きくする。
(閾値補正期間)
次に、閾値補正を行う。具体的には、電源線PSL1の電圧がVccとなっており、かつ信号線DTLの電圧がVofsとなっている時に、書込線駆動回路24が書込線WSL1の電圧をVoffからVonに上げて、駆動トランジスタTr1のゲート電圧Vg1をVofsにする(T7)(図10)。すると、駆動トランジスタTr1のドレイン−ソース間に電流Idが流れ、ソース電圧Vs1が、駆動トランジスタTr1のゲート−ドレイン間の寄生容量と、保持容量Csとの容量結合によって上昇する。その後、書込線駆動回路24が書込線WSL1の電圧をVonからVoffに下げる(T8)。すると、駆動トランジスタTr1のゲートがフローティングとなり、閾値補正が一旦停止する。
書込線駆動回路24は、他の書込線WSL2,WSL3に対しても、書込線WSL1と同様の電圧を印加する。つまり、書込線駆動回路24は、電源線PSL1の電圧がVccとなっており、かつ信号線DTLの電圧がVofsとなっている時に、書込線WSL1,WSL2,WSL3に対して、駆動トランジスタTr1のゲートをオンするパルス信号を順番に印加して、駆動トランジスタTr1の閾値補正を実行する。
(閾値補正休止期間)
閾値補正が休止している期間中は、例えば、先の閾値補正を行った行(画素)とは異なる他の行(画素)において、信号線DTLの電圧のサンプリングが行われる。なお、このとき、先の閾値補正を行った行(画素)において、ソース電圧Vs1がVofs−Vthよりも低いので、閾値補正休止期間中にも、先の閾値補正を行った行(画素)において、駆動トランジスタTr1のドレイン−ソース間に電流Idが流れ、ソース電圧Vs1が上昇し、保持容量Csを介したカップリングによりゲート電圧Vg1も上昇する。
(閾値補正期間)
閾値補正休止期間が終了した後、閾値補正を再び行う。具体的には、信号線DTLの電圧がVofsとなっており、閾値補正が可能となっている時に、書込線駆動回路24が書込線WSL1の電圧をVoffからVonに上げ、駆動トランジスタTr1のゲートをVofsにする(T7)(図10)。このとき、ソース電圧Vs1がVofs−Vthよりも低い場合(閾値補正がまだ完了していない場合)には、駆動トランジスタTr1がカットオフするまで(ゲート−ソース間電圧Vgs1がVthになるまで)、駆動トランジスタTr1のドレイン−ソース間に電流Idが流れる。その後、信号線駆動回路23が信号線DTLの電圧をVofsからVsigに切り替える前に、書込線駆動回路24が書込線WSL1の電圧をVonからVoffに下げる(T8)。すると、駆動トランジスタTr1のゲートがフローティングとなるので、ゲート−ソース間電圧Vgs1を信号線DTLの電圧の大きさに拘わらず一定に維持することができる。
書込線駆動回路24は、他の書込線WSL2,WSL3に対しても、書込線WSL1と同様の電圧を印加する。つまり、書込線駆動回路24は、電源線PSL1の電圧がVccとなっており、かつ信号線DTLの電圧がVofsとなっている時に、書込線WSL1,WSL2,WSL3に対して、駆動トランジスタTr1のゲートをオンするパルス信号を順番に印加して、駆動トランジスタTr1の閾値補正を実行する。
なお、この閾値補正期間において、保持容量CsがVthに充電され、ゲート−ソース間電圧VgsがVthとなった場合には、閾値補正を終了するが、ゲート−ソース間電圧VgsがVthにまで到達しなかった場合には、書込線駆動回路24は、ゲート−ソース間電圧VgsがVthに到達するまで、閾値補正と、閾値補正休止とを繰り返し実行する。
このように、書込線駆動回路24は、各駆動トランジスタTr1のゲート−ソース間電圧Vgsが各駆動トランジスタTr1の閾値電圧Vthよりも大きくなった後、書込線WSL1,WSL2,WSL3に対して、駆動トランジスタTr1のゲートをオンするパルス信号を順番に、かつ複数回、印加して、駆動トランジスタTr1の閾値補正を実行する。なお、電源線駆動回路25は、例えば、図5に示したように、書込線駆動回路24が、書込線WSL1,WSL2,WSL3に対して第1走査信号S1および第2走査信号S2を印加している期間だけ、電源線PSL1に対してVssおよびVccを交互、かつ周期的に(例えば1H周期で)印加することが可能である。また、電源線駆動回路25は、例えば、図12に示したように、書込線駆動回路24が、書込線WSL1,WSL2,WSL3に対して第1走査信号S1および第2走査信号S2を印加している期間だけでなく、各駆動トランジスタTr1の閾値電圧の補正を実行している間ずっと、電源線PSL1に対してVssおよびVccを交互、かつ周期的に(例えば1H周期で)印加することも可能である。
(書き込み・μ補正期間)
閾値補正期間が終了した後、書き込みとμ補正を行う。具体的には、信号線DTLの電圧がVsigとなっている間に、書込線駆動回路24が書込線WSL1の電圧をVoffからVonに上げ(T9)、駆動トランジスタTr1のゲートを信号線DTLに接続する。すると、駆動トランジスタTr1のゲート電圧Vg1がVsigとなる(図11)。このとき、有機EL素子11のアノードの電圧はこの段階ではまだ有機EL素子11の閾値電圧Velよりも小さく、有機EL素子11はカットオフしている。そのため、電流Idは有機EL素子11の素子容量に流れ、素子容量が充電されるので、ソース電圧Vs1がΔVだけ上昇し、やがて、ソース電圧VsがVofs−Vth+ΔVとなり、ゲート−ソース間電圧VgsがVsig−(Vofs−Vth+ΔV)となる。このようにして、書き込みと同時にμ補正が行われる。
(発光)
最後に、書込線駆動回路24が書込線WSL1の電圧をVonからVoffに下げる(T10)。すると、駆動トランジスタTr1のゲートがフローティングとなり、駆動トランジスタTr1のドレイン−ソース間に電流Idが流れ、ソース電圧Vs1が上昇する。その結果、有機EL素子11が所望の輝度で発光する。書込線駆動回路24は、他の書込線WSL2,WSL3に対しても、書込線WSL1と同様の電圧を印加する。つまり、書込線駆動回路24は、閾値補正期間が終了した後、信号線DTLの電圧がVsigとなっている間に、書込線WSL1,WSL2,WSL3に対して、駆動トランジスタTr1のゲートをオンするパルス信号を順番に印加して、書き込みとμ補正を行うと共に有機EL素子11を所望の輝度で発光させる。
本実施の形態の表示装置1では、上記のようにして、各画素13において画素回路12がオンオフ制御され、各画素13の有機EL素子11に駆動電流が注入されることにより、正孔と電子とが再結合して発光が起こり、その光が外部に取り出される。その結果、表示パネル10の表示領域10Aにおいて画像が表示される。
ところで、例えば、図19に示したような従来の表示装置100におけるユニットスキャン方式では、例えば、図20に示したように、同一ユニット内において、電源線PSLの電圧がVssからVccに上がった時(T1)から閾値補正を開始する時(T2)までの時間(待ち時間)がラインによって異なっている。例えば、同一ユニット内に30ライン含まれている場合に、1ライン目の待ち時間と30ライン目の待ち時間との差が29Hとなる。この待ち時間の間、例えば、図21に示したように、駆動トランジスタTr1のリーク電流IDrと、有機EL素子112のリーク電流IELとが生じているので、駆動トランジスタTr1のソース電圧Vsは、待ち時間が長ければ長いほど、上昇してしまう。そのため、同一のユニット内において、最後のラインの画素111のゲート−ソース間電圧Vgsは最初のラインの画素111のゲート−ソース間電圧Vgsよりも小さくなる。その結果、一のユニットに含まれるライン数が多すぎると、時刻T1〜T2の間、最後のラインの輝度は最初のラインの輝度よりも暗くなってしまい、隣接するユニット間にスジ状の模様が発生してしまう。
そこで、上記の待ち時間を十分に長くし、各ラインの画素111のゲート−ソース間電圧の差を小さくする方策が考えられる。しかし、そのようにした場合には、発光期間が短くなってしまうという問題があった。
また、閾値補正を行う際には、駆動トランジスタのソース電圧を事前に所定の値よりも下げておくことが必要となるが、図20の例では、駆動トランジスタのソース電圧がVss−Vthまでしか下がらない。そのため、Vssを大きく下げることが必要となるが、そのようにした場合には、電源線駆動回路140から印加される選択パルスによるカップリングにより、ユニット間にスジ状の模様が発生してしまう。
一方、本実施の形態の表示装置1では、電源線PSLの電圧を利用して各駆動トランジスタTr1のゲート−ソース間電圧Vgsを駆動トランジスタTr1の閾値電圧Vthよりも大きくした上で、各駆動トランジスタTr1の閾値補正がなされる。従って、電源線PSLの電圧を大きく下げる必要がない。また、電源線PSLの電圧がVss(ロー電圧)、Vcc(ハイ電圧)と、交互かつ周期的に変化する中で、電源線PSLの電圧がVssの時にゲート−ソース間電圧Vgsを初期化した(大きく開けた)のち、電源線PSLの電圧がVccの時に各駆動トランジスタTr1の閾値補正がなされる。具体的には、書込線WSLに対して初期化パルス信号が印加された直後に、駆動トランジスタTr1の閾値補正が実行される。これにより、各ラインにおいて、駆動トランジスタTr1の閾値補正の待ち時間を同一にすることができる。その結果、ユニットスキャンにおいて、発光期間を短くすることなく、スジ状の模様が発生するのを防止することができる。
<モジュールおよび適用例>
以下、上記実施の形態で説明した表示装置1の適用例について説明する。上記実施の形態の表示装置1は、テレビジョン装置、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置あるいはビデオカメラなど、外部から入力された映像信号あるいは内部で生成した映像信号を、画像あるいは映像として表示するあらゆる分野の電子機器の表示装置に適用することが可能である。
(モジュール)
上記実施の形態の表示装置1は、例えば、図13に示したようなモジュールとして、後述する適用例1〜5などの種々の電子機器に組み込まれる。このモジュールは、例えば、基板31の一辺に、表示領域10Aを封止する封止用基板32から露出した領域210を設け、この露出した領域210に、駆動回路20の配線を延長して外部接続端子(図示せず)を形成したものである。外部接続端子には、信号の入出力のためのフレキシブルプリント配線基板(FPC;Flexible Printed Circuit)220が設けられていてもよい。
(適用例1)
図14は、上記実施の形態の表示装置1が適用されるテレビジョン装置の外観を表したものである。このテレビジョン装置は、例えば、フロントパネル310およびフィルターガラス320を含む映像表示画面部300を有しており、この映像表示画面部300は、上記実施の形態に係る表示装置1により構成されている。
(適用例2)
図15は、上記実施の形態の表示装置1が適用されるデジタルカメラの外観を表したものである。このデジタルカメラは、例えば、フラッシュ用の発光部410、表示部420、メニュースイッチ430およびシャッターボタン440を有しており、その表示部420は、上記実施の形態に係る表示装置1により構成されている。
(適用例3)
図16は、上記実施の形態の表示装置1が適用されるノート型パーソナルコンピュータの外観を表したものである。このノート型パーソナルコンピュータは、例えば、本体510,文字等の入力操作のためのキーボード520および画像を表示する表示部530を有しており、その表示部530は、上記実施の形態に係る表示装置1により構成されている。
(適用例4)
図17は、上記実施の形態の表示装置1が適用されるビデオカメラの外観を表したものである。このビデオカメラは、例えば、本体部610,この本体部610の前方側面に設けられた被写体撮影用のレンズ620,撮影時のスタート/ストップスイッチ630および表示部640を有しており、その表示部640は、上記実施の形態に係る表示装置1により構成されている。
(適用例5)
図18は、上記実施の形態の表示装置1が適用される携帯電話機の外観を表したものである。この携帯電話機は、例えば、上側筐体710と下側筐体720とを連結部(ヒンジ部)730で連結したものであり、ディスプレイ740,サブディスプレイ750,ピクチャーライト760およびカメラ770を有している。そのディスプレイ740またはサブディスプレイ750は、上記実施の形態に係る表示装置1により構成されている。
以上、実施の形態および適用例を挙げて本発明を説明したが、本発明は上記実施の形態等に限定されるものではなく、種々変形が可能である。
例えば、上記実施の形態等では、表示装置1がアクティブマトリクス型である場合について説明したが、アクティブマトリクス駆動のための画素回路12の構成は上記実施の形態等で説明したものに限られず、必要に応じて容量素子やトランジスタを画素回路12に追加してもよい。その場合、画素回路12の変更に応じて、上述した信号線駆動回路23、書込線駆動回路24、電源線駆動回路25のほかに、必要な駆動回路を追加してもよい。
また、上記実施の形態等では、信号線駆動回路23、書込線駆動回路24、電源線駆動回路25の駆動をタイミング生成回路21が制御していたが、他の回路がこれらの駆動を制御するようにしてもよい。また、信号線駆動回路23、書込線駆動回路24、電源線駆動回路25の制御は、ハードウェア(回路)で行われていてもよいし、ソフトウェア(プログラム)で行われていてもよい。
また、上記実施の形態等では、画素回路12が、2Tr1Cの回路構成となっていたが、デュアルゲート型のトランジスタが有機EL素子11に直列に接続された回路構成を含んでいるものであれば、2Tr1Cの回路構成以外の回路構成となっていてもよい。
また、上記実施の形態等では、駆動トランジスタTr1,書き込みトランジスタTr2は、nチャネルMOS型の薄膜トランジスタ(TFT)により形成されている場合が例示されていたが、pチャネルトランジスタ(例えばpチャネルMOS型のTFT)により形成されていてもよい。ただし、その場合には、トランジスタTr2のソースおよびドレインのうち電源線PSLと未接続の方と保持容量Csの他端とを有機EL素子11のカソードに接続し、有機EL素子11のアノードをGNDなどに接続することが好ましい。
1,100…表示装置、10,110…表示パネル、10A…表示領域、11,11R,11G,11B,112…有機EL素子、12…画素回路、13,13R,13G,13B,111,111R,111G,111B…画素、14…表示画素、20…駆動回路、20A,22A…映像信号、20B…同期信号、21…タイミング生成回路、21A…制御信号、22…映像信号処理回路、23,120…信号線駆動回路、24,130…書込線駆動回路、25,140…電源線駆動回路、31…基板、32…封止用基板、210…領域、220…FPC、300…映像表示画面部、310…フロントパネル、320…フィルターガラス、410…発光部、420,530,640…表示部、430…メニュースイッチ、440…シャッターボタン、510…本体、520…キーボード、610…本体部、620…レンズ、630…スタート/ストップスイッチ、710…上側筐体、720…下側筐体、730…連結部、740…ディスプレイ、750…サブディスプレイ、760…ピクチャーライト、770…カメラ、Cs…保持容量、DTL(DTL1,DTL2,……)…信号線、Id…電流、IDr,IEL…リーク電流、GND…グラウンド線、PSL(PSL1,PSL2,……)…電源線、S1…第1走査信号、S2…第2走査信号、Tr1…駆動トランジスタ、Tr2…書き込みトランジスタ、Vg,Vg1,Vg2…ゲート電圧、Vgs,Vgs1…ゲート−ソース間電圧、Vs,Vs1,Vs2…ソース電圧、Vsig…信号電圧、Vcc,Voff,Vofs,Von,Vss,ΔV…電圧、Vth,Vel…閾値電圧、WSL(WSL1,WSL2,……)…書込線、μ…移動度。

Claims (6)

  1. 行状に配置された複数の走査線および複数の電源線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部と、
    各画素を駆動する駆動部と
    を備え、
    各画素は、発光素子および画素回路を有し、
    前記画素回路は、前記発光素子に流れる電流を制御する第1トランジスタと、前記信号線の電圧を前記第1トランジスタに書き込む第2トランジスタとを有し、
    前記複数の電源線は、複数の画素行を1つのユニットとして、前記ユニットごとに1つずつ設けられ、
    前記駆動部は、
    各ユニットにおいて、消光後の所定の期間の間、前記電源線に対してロー電圧およびハイ電圧を交互かつ周期的に印加すると共に少なくとも各信号線に非階調信号を印加している間に前記ロー電圧を印加する電源線駆動部と、
    各ユニットにおいて、前記所定の期間のうち前記電源線にロー電圧が印加される期間ごとに、前記第2トランジスタをオンする第1走査信号を少なくとも一の走査線に印加すると共に、前記第1走査信号を各走査線に順番に印加して、前記第1トランジスタのゲート−ソース間電圧を前記第1トランジスタの閾値電圧よりも大きくする第1走査線駆動部と、
    各ユニットにおいて、前記所定の期間のうち前記電源線にハイ電圧が印加される期間ごとに、前記第2トランジスタをオンする第2走査信号を少なくとも一の走査線に印加すると共に、前記第2走査信号を各走査線に順番に印加して、前記第1トランジスタのゲート−ソース間電圧の補正を実行する第2走査線駆動部と
    を有する
    表示装置。
  2. 前記第1走査線駆動部および前記第2走査線駆動部は、前記電源線の電圧をローからハイに変化させる時を含む期間に、前記第1走査信号および前記第2走査信号を1つのパルス信号として各走査線に印加する
    請求項1に記載の表示装置。
  3. 前記第2走査線駆動部は、前記第1走査信号および前記第2走査信号が各走査線に印加されたのち、1または複数の第2パルス信号を各走査線に順番に印加して、前記第1トランジスタのゲート−ソース間電圧の補正を繰り返し実行する
    請求項1または請求項2に記載の表示装置。
  4. 前記電源線駆動部は、前記第1トランジスタのゲート−ソース間電圧の補正を実行している間ずっと、前記電源線に対してロー電圧およびハイ電圧を交互に印加する
    請求項3に記載の表示装置。
  5. 行状に配置された複数の走査線および複数の電源線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部と、
    各画素を駆動する駆動部と
    を備え、
    各画素は、発光素子および画素回路を有し、
    前記画素回路は、前記発光素子に流れる電流を制御する第1トランジスタと、前記信号線の電圧を前記第1トランジスタに書き込む第2トランジスタとを有し、
    前記複数の電源線は、複数の画素行を1つのユニットとして、前記ユニットごとに1つずつ設けられた表示装置において、以下の3つのステップを実行する
    表示装置の駆動方法。
    (A)各ユニットにおいて、消光後の所定の期間の間、前記電源線に対してロー電圧およびハイ電圧を交互かつ周期的に印加すると共に少なくとも各信号線に非階調信号を印加している間に前記ロー電圧を印加するステップ
    (B)各ユニットにおいて、前記所定の期間のうち前記電源線にロー電圧が印加される期間ごとに、前記第2トランジスタをオンする第1走査信号を少なくとも一の走査線に印加すると共に、前記第1走査信号を各走査線に順番に印加して、前記第1トランジスタのゲート−ソース間電圧を前記第1トランジスタの閾値電圧よりも大きくするステップ
    (C)各ユニットにおいて、前記所定の期間のうち前記電源線にハイ電圧が印加される期間ごとに、前記第2トランジスタをオンする第2走査信号を少なくとも一の走査線に印加すると共に、前記第2走査信号を各走査線に順番に印加して、前記第1トランジスタのゲート−ソース間電圧の補正を実行するステップ
  6. 表示装置を備え、
    前記表示装置は、
    行状に配置された複数の走査線および複数の電源線と、列状に配置された複数の信号線と、行列状に配置された複数の画素とを含む表示部と、
    各画素を駆動する駆動部と
    を有し、
    各画素は、発光素子および画素回路を有し、
    前記画素回路は、前記発光素子に流れる電流を制御する第1トランジスタと、前記信号線の電圧を前記第1トランジスタに書き込む第2トランジスタとを有し、
    前記複数の電源線は、複数の画素行を1つのユニットとして、前記ユニットごとに1つずつ設けられ、
    前記駆動部は、
    各ユニットにおいて、消光後の所定の期間の間、前記電源線に対してロー電圧およびハイ電圧を交互かつ周期的に印加すると共に少なくとも各信号線に非階調信号を印加している間に前記ロー電圧を印加する電源線駆動部と、
    各ユニットにおいて、前記所定の期間のうち前記電源線にロー電圧が印加される期間ごとに、前記第2トランジスタをオンする第1走査信号を少なくとも一の走査線に印加すると共に、前記第1走査信号を各走査線に順番に印加して、前記第1トランジスタのゲート−ソース間電圧を前記第1トランジスタの閾値電圧よりも大きくする第1走査線駆動部と、
    各ユニットにおいて、前記所定の期間のうち前記電源線にハイ電圧が印加される期間ごとに、前記第2トランジスタをオンする第2走査信号を少なくとも一の走査線に印加すると共に、前記第2走査信号を各走査線に順番に印加して、前記第1トランジスタのゲート−ソース間電圧の補正を実行する第2走査線駆動部と
    を有する
    電子機器。
JP2010010187A 2010-01-20 2010-01-20 表示装置およびその駆動方法ならびに電子機器 Pending JP2011150079A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010010187A JP2011150079A (ja) 2010-01-20 2010-01-20 表示装置およびその駆動方法ならびに電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010010187A JP2011150079A (ja) 2010-01-20 2010-01-20 表示装置およびその駆動方法ならびに電子機器

Publications (1)

Publication Number Publication Date
JP2011150079A true JP2011150079A (ja) 2011-08-04

Family

ID=44537142

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010010187A Pending JP2011150079A (ja) 2010-01-20 2010-01-20 表示装置およびその駆動方法ならびに電子機器

Country Status (1)

Country Link
JP (1) JP2011150079A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115862531A (zh) * 2023-03-03 2023-03-28 北京数字光芯集成电路设计有限公司 应用于微显示面板的电压输入型像素驱动电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115862531A (zh) * 2023-03-03 2023-03-28 北京数字光芯集成电路设计有限公司 应用于微显示面板的电压输入型像素驱动电路
CN115862531B (zh) * 2023-03-03 2023-04-18 北京数字光芯集成电路设计有限公司 应用于微显示面板的电压输入型像素驱动电路

Similar Documents

Publication Publication Date Title
JP2011112723A (ja) 表示装置およびその駆動方法ならびに電子機器
TWI464725B (zh) 像素電路,顯示裝置,顯示裝置之驅動方法及電子單元
JP2011112724A (ja) 表示装置およびその駆動方法ならびに電子機器
JP2010113230A (ja) 画素回路及び表示装置と電子機器
JP2011112722A (ja) 表示装置およびその駆動方法ならびに電子機器
JP2009157019A (ja) 表示装置と電子機器
TWI514350B (zh) A driving circuit, a driving method, a display device and an electronic device
JP2010243938A (ja) 表示装置およびその駆動方法
JP5577719B2 (ja) 表示装置およびその駆動方法ならびに電子機器
JP2011128442A (ja) 表示パネル、表示装置および電子機器
JP2011022462A (ja) 表示装置およびその駆動方法ならびに電子機器
JP4784780B2 (ja) 表示装置およびその駆動方法ならびに電子機器
JP5793058B2 (ja) 表示パネル、表示装置および電子機器
JP5365734B2 (ja) 表示装置
JP2011221165A (ja) 表示装置、電子機器、表示装置の駆動方法
JP2011145531A (ja) 表示装置およびその駆動方法ならびに電子機器
JP5282970B2 (ja) 表示装置およびその駆動方法ならびに電子機器
JP2011150079A (ja) 表示装置およびその駆動方法ならびに電子機器
JP2013029613A (ja) 表示装置、電子機器、発光制御プログラムおよび発光制御方法
JP2010014748A (ja) 表示装置および電子機器
JP2011022239A (ja) 表示装置およびその駆動方法ならびに電子機器
JP2011145394A (ja) 表示装置およびその駆動方法ならびに電子機器
JP2011154200A (ja) 表示装置およびその駆動方法ならびに電子機器
JP2008249920A (ja) 表示装置及びその駆動方法と電子機器
JP2011145532A (ja) 表示装置およびその駆動方法ならびに電子機器