JP2010161254A - 固体撮像素子及びその駆動方法 - Google Patents

固体撮像素子及びその駆動方法 Download PDF

Info

Publication number
JP2010161254A
JP2010161254A JP2009003164A JP2009003164A JP2010161254A JP 2010161254 A JP2010161254 A JP 2010161254A JP 2009003164 A JP2009003164 A JP 2009003164A JP 2009003164 A JP2009003164 A JP 2009003164A JP 2010161254 A JP2010161254 A JP 2010161254A
Authority
JP
Japan
Prior art keywords
charge
layer
light receiving
region
control electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009003164A
Other languages
English (en)
Other versions
JP4905468B2 (ja
Inventor
Takashi Kubodera
隆 久保寺
Akihiro Nakamura
明弘 中村
Mitsuaki Takeshita
光明 竹下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2009003164A priority Critical patent/JP4905468B2/ja
Priority to TW098143921A priority patent/TWI427778B/zh
Priority to US12/646,512 priority patent/US8362412B2/en
Priority to EP10000007.4A priority patent/EP2207204B1/en
Priority to KR1020100000356A priority patent/KR101660980B1/ko
Priority to CN2010100003139A priority patent/CN101794796B/zh
Publication of JP2010161254A publication Critical patent/JP2010161254A/ja
Application granted granted Critical
Publication of JP4905468B2 publication Critical patent/JP4905468B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14616Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor characterised by the channel of the transistor, e.g. channel having a doping gradient
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • H01L27/14645Colour imagers
    • H01L27/14647Multicolour imagers having a stacked pixel-element structure, e.g. npn, npnpn or MQW elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14641Electronic components shared by two or more pixel-elements, e.g. one amplifier shared by two pixel elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

【課題】全体の面積を小さくすることができる構成、構造を有する固体撮像素子を提供する。
【解決手段】固体撮像素子は、(A)半導体層11に形成され、M層の受光/電荷蓄積層121,122,123が積層されて成る受光/電荷蓄積領域120、(B)半導体層11に形成された電荷保持領域140、(C)受光/電荷蓄積領域120と電荷保持領域140との間に位置する半導体層11の部分から構成された空乏層形成領域150、並びに、(D)空乏層形成領域150における空乏層の形成状態を制御する制御電極領域160を備え、各受光/電荷蓄積層121,122,123から空乏層形成領域150へと延在する受光/電荷蓄積層・延在部121A,122A,123Aを更に備えている。
【選択図】 図1

Description

本発明は、固体撮像素子及びその駆動方法に関し、より具体的には、単板式カラー固体撮像素子及びその駆動方法に関する。
従来のCCDイメージセンサやCMOSイメージセンサ等といった単板式カラー固体撮像素子においては、受光/電荷蓄積層の上方に、赤色、緑色あるいは青色を透過するカラーフィルタが配置されている。そして、カラー映像の情報を得るために、カラーフィルタを通過し、受光/電荷蓄積層によって受光された可視光を、固体撮像素子から信号として出力する。ところで、カラーフィルタにおいては、入射光の約2/3が各色のカラーフィルタで吸収されてしまうために、可視光の利用効率が悪く、感度が低いという欠点がある。また、各固体撮像素子で1色の色信号しか得られないため、解像度も悪く、特に、偽色が目立つという欠点もある。
そこで、このような欠点を克服するために、3層の受光/電荷蓄積層を積層した固体撮像素子が研究、開発されている(例えば、特開2006−278446号公報参照)。このような構造を有する固体撮像素子は、例えば光入射面から順に、青色、緑色、赤色のそれぞれの3原色光に対して電荷を発生させる受光/電荷蓄積層が、3層、積層された画素構造を有する。そして、各固体撮像素子毎に、各受光/電荷蓄積層で発生した電荷を独立に読み出す信号読出し回路を備えており、入射光の殆どを光電変換する。それ故、可視光の利用効率が100%に近く、1つの固体撮像素子で赤色、緑色、青色の3原色に対応した信号が得られるため、高感度で高解像度の良好な画像が得られるという利点がある。
特開2006−278446号公報
しかしながら、上述した特許公開公報に開示された固体撮像素子にあっては、積層された受光/電荷蓄積層のそれぞれにMOS型スイッチが設けられている。即ち、3つのMOS型スイッチが独立して設けられている。それ故、固体撮像素子全体の面積が大きくなり、微細化に適さないという問題がある。また、各受光/電荷蓄積層から電荷を転送するための接続領域を設けているが、この接続領域をn+半導体層又はp+半導体層から構成した場合、接続領域がkTCノイズの影響を受けるといった問題がある。
従って、本発明の目的は、受光/電荷蓄積層を積層した固体撮像素子であって、固体撮像素子全体の面積を小さくすることができ、また、電荷転送時にノイズが与える影響を小さくし得る構成、構造を有する固体撮像素子及びその駆動方法を提供することにある。
上記の目的を達成するための本発明の固体撮像素子、あるいは又、上記の目的を達成するための本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法における固体撮像素子は、
(A)半導体層に形成され、M層(但し、M≧2)の受光/電荷蓄積層が積層されて成る受光/電荷蓄積領域、
(B)半導体層に形成された電荷出力領域、
(C)受光/電荷蓄積領域と電荷出力領域との間に位置する半導体層の部分から構成された空乏層形成領域、並びに、
(D)空乏層形成領域における空乏層の形成状態を制御する制御電極領域、
を備え、
各受光/電荷蓄積層から空乏層形成領域へと延在する受光/電荷蓄積層延在部を更に備えている。
尚、本発明の固体撮像素子、本発明の第1の態様あるいは第2の態様に係る固体撮像素子の駆動方法における固体撮像素子にあっては、空乏層形成領域における各受光/電荷蓄積層延在部の射影像は、重なっていなくともよいし、重なっていてもよい。ここで、受光/電荷蓄積層延在部を投影して射影像を得るときの投影方向は、本質的に任意であるが、ここでは、半導体層の法線方向(『Z方向』と呼ぶ場合がある)とする。以下の説明においても同様である。
また、本発明の第1の態様に係る固体撮像素子の駆動方法にあっては、
制御電極領域は、1つの制御電極部から成り、
電荷出力領域は、1つの電荷出力部から成り、
制御電極部に制御電圧を、順次、印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を、順次、電荷出力部へと転送する。
また、本発明の第2の態様に係る固体撮像素子の駆動方法にあっては、
受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層によって異なっており、
制御電極領域は、M個の制御電極部から成り、
電荷出力領域は、M個の電荷出力部から成り、
制御電極部に制御電圧を印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を電荷出力部へと転送する。尚、制御電極部に制御電圧を、順次、印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を、順次、電荷出力部へと転送する形態とすることもできるし、制御電極部のそれぞれに異なる値を有する制御電圧を同時に印加することで空乏層形成領域に形成された空乏層を介して、各受光/電荷蓄積層に蓄積された電荷を同時に各電荷出力部へと転送する形態とすることもできる。
また、本発明の第3の態様に係る固体撮像素子の駆動方法にあっては、
空乏層形成領域における各受光/電荷蓄積層延在部の射影像は重なっておらず、
受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層において同じであり、
制御電極領域は、1つの制御電極部から成り、
電荷出力領域は、M個の電荷出力部から成り、
制御電極部に制御電圧を印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を、同時に、電荷出力部へと転送する。
本発明の固体撮像素子あるいは本発明の第1の態様〜第3の態様に係る固体撮像素子の駆動方法にあっては、空乏層形成領域における空乏層の形成状態を制御する制御電極領域が備えられている。従って、制御電極領域に適切な制御電圧を印加することで、空乏層形成領域において空乏層を形成し、空乏層を介して、受光/電荷蓄積層に蓄積された電荷を電荷出力領域(電荷出力部)へと転送することができるので、固体撮像素子全体の大きさを小さくすることができるし、電荷転送時にノイズが与える影響を小さくすることができる。このように、制御電極領域に適切な制御電圧を印加することで、空乏層を延ばし、これによって、受光/電荷蓄積層に蓄積された電荷の電荷出力領域(電荷出力部)への転送を制御する構成、構造の固体撮像素子は、本発明者が調べた限りでは知られていない。
図1の(A)及び(B)は、それぞれ、実施例1の固体撮像素子の模式的な一部断面図及び第1層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図であり、図1の(A)は、図1の(B)の矢印A−Aに沿った模式的な一部断面図である。 図2の(A)及び(B)は、それぞれ、実施例1の固体撮像素子の模式的な一部断面図及び第2層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図であり、図2の(A)は、図2の(B)の矢印A−Aに沿った模式的な一部断面図である。 図3の(A)及び(B)は、それぞれ、実施例1の固体撮像素子の模式的な一部断面図及び第3層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図であり、図3の(A)は、図3の(B)の矢印A−Aに沿った模式的な一部断面図である。 図4の(A)及び(B)は、それぞれ、実施例2の固体撮像素子における制御電極部及び電荷出力部の配置状態を示す模式図、及び、第1層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図である。 図5の(A)及び(B)は、それぞれ、実施例2の固体撮像素子における第2層目及び第3層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図である。 図6の(A)及び(B)は、それぞれ、実施例3の固体撮像素子の模式的な一部断面図及び第1層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図であり、図6の(A)は、図6の(B)の矢印A−Aに沿った模式的な一部断面図である。 図7の(A)及び(B)は、それぞれ、実施例3の固体撮像素子の模式的な一部断面図及び第2層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図であり、図7の(A)は、図7の(B)の矢印A−Aに沿った模式的な一部断面図である。 図8の(A)及び(B)は、それぞれ、実施例3の固体撮像素子の模式的な一部断面図及び第3層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図であり、図8の(A)は、図8の(B)の矢印A−Aに沿った模式的な一部断面図である。 図9は、実施例1の固体撮像素子の駆動方法を説明するための、各種領域におけるポテンシャルを示す図である。 図10は、図9に引き続き、実施例1の固体撮像素子の駆動方法を説明するための、各種領域におけるポテンシャルを示す図である。 図11は、実施例1の固体撮像素子の駆動方法を説明するための、図9及び図10とは見方を変えた各種領域におけるポテンシャルを示す図である。 図12は、実施例2の固体撮像素子の駆動方法を説明するための、各種領域におけるポテンシャルを示す図である。 図13は、実施例2の固体撮像素子の駆動方法を説明するための、図12とは見方を変えた各種領域におけるポテンシャルを示す図である。 図14は、実施例3の固体撮像素子の駆動方法を説明するための、各種領域におけるポテンシャルを示す図である。 図15は、実施例3の固体撮像素子の駆動方法を説明するための、図14とは見方を変えた各種領域におけるポテンシャルを示す図である。 図16の(A)〜(D)は、実施例1の固体撮像素子の製造方法を説明するためのシリコン半導体基板等の模式的な一部断面図である。 図17の(A)〜(C)は、図16の(D)に引き続き、実施例1の固体撮像素子の製造方法を説明するためのシリコン半導体基板等の模式的な一部断面図である。 図18の(A)〜(C)は、図17の(C)に引き続き、実施例1の固体撮像素子の製造方法を説明するためのシリコン半導体基板等の模式的な一部断面図である。 図19は、実施例1の固体撮像素子の構造を裏面照射型としたときの係る固体撮像素子の模式的な一部断面図である。 図20は、実施例1の固体撮像素子の構造を裏面照射型としたときの係る固体撮像素子の変形例の模式的な一部断面図である。 図21は、制御電極領域への印加電圧VTGと、生成される空乏層の厚さの関係を示すグラフである。
以下、図面を参照して、実施例に基づき本発明を説明するが、本発明は実施例に限定されるものではなく、実施例における種々の数値や材料は例示である。尚、説明は、以下の順序で行う。
1.本発明の固体撮像素子、及び、本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法、全般に関する説明
2.実施例1(本発明の固体撮像素子、及び、本発明の第1の態様に係る固体撮像素子の駆動方法の具体的な説明)
3.実施例2(本発明の固体撮像素子、及び、本発明の第2の態様に係る固体撮像素子の駆動方法の具体的な説明)
4.実施例3(本発明の固体撮像素子、及び、本発明の第3の態様に係る固体撮像素子の駆動方法の具体的な説明、その他)
[本発明の固体撮像素子、及び、本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法、全般に関する説明]
本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法にあっては、電荷蓄積前に、各受光/電荷蓄積層を完全空乏化する形態とすることができる。
本発明の固体撮像素子、あるいは、上記の好ましい形態を含む本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法にあっては、
空乏層形成領域は、第1導電型を有し、
電荷出力領域、受光/電荷蓄積層及び受光/電荷蓄積層延在部は、第2導電型を有し、
受光/電荷蓄積層は、第1導電型を有する上層及び下層に挟まれている形態とすることができる。ここで、第1導電型がp型である場合、第2導電型はn型であり、キャリアは電子である。一方、第1導電型がn型である場合、第2導電型はp型であり、キャリアはホールである。
上記の好ましい形態を含む本発明の固体撮像素子にあっては、本発明の第1の態様に係る固体撮像素子の駆動方法を実行するために、
制御電極領域は、1つの制御電極部から成り、
電荷出力領域は、1つの電荷出力部から成り、
制御電極部への第m番目(但し、1≦m≦M)の値を有する制御電圧の印加(即ち、M回の制御電圧の印加)に基づき空乏層形成領域に形成された空乏層を介して、第m層目の受光/電荷蓄積層に蓄積された電荷が、電荷出力部へと転送される構成とすることができる。尚、mの値が小さいほど、受光/電荷蓄積層は光入射面に近い方に位置する構成とすることができる。
あるいは又、上記の好ましい形態を含む本発明の固体撮像素子にあっては、本発明の第2の態様に係る固体撮像素子の駆動方法を実行するために、
受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層によって異なっており、
制御電極領域は、M個の制御電極部から成り、
電荷出力領域は、M個の電荷出力部から成り、
第m番目(但し、1≦m≦M)の制御電極部への制御電圧の印加(即ち、M回の制御電圧の順次の印加、あるいは又、印加電圧の値を変えてのM個の制御電極部への1回の印加)に基づき空乏層形成領域に形成された空乏層を介して、第m層目の受光/電荷蓄積層に蓄積された電荷が、第m番目の電荷出力部へと転送される構成とすることができる。尚、mの値が小さいほど、受光/電荷蓄積層は光入射面に近い方に位置する構成とすることができる。
あるいは又、上記の好ましい形態を含む本発明の固体撮像素子にあっては、空乏層形成領域における各受光/電荷蓄積層延在部の射影像は重なっていない形態とすることができる。そしてこの場合、本発明の第3の態様に係る固体撮像素子の駆動方法を実行するために、
受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層において同じであり、
制御電極領域は、1つの制御電極部から成り、
電荷出力領域は、M個の電荷出力部から成り、
制御電極部への制御電圧の印加(即ち、1回の制御電圧の印加)に基づき空乏層形成領域に形成された空乏層を介して、第m層目(但し、1≦m≦M)の受光/電荷蓄積層に蓄積された電荷が、第m番目の電荷出力部へと転送される構成とすることができる。尚、mの値が小さいほど、受光/電荷蓄積層は光入射面に近い方に位置する構成とすることができる。
更には、以上に説明した好ましい形態、構成を含む本発明の固体撮像素子においては、電荷蓄積前に、各受光/電荷蓄積層は完全空乏化される構成とすることが好ましい。これによって、kTCノイズ発生を抑制することができる。尚、場合によっては、完全には空乏化されていなくともよい。前回の動作においても、各受光/電荷蓄積層に蓄積された電荷は電荷出力領域(電荷出力部)へと転送されるが、この動作の完了時に、各受光/電荷蓄積層は完全空乏化され得る。従って、このような動作も、「電荷蓄積前に各受光/電荷蓄積層は完全空乏化される」といった概念に包含される。上述したように、本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法にあっても、電荷蓄積前に各受光/電荷蓄積層を完全空乏化する形態とすることができるが、ここでの「電荷蓄積前」も、同様の意味に用いる。
また、以上に説明した好ましい形態、構成を含む本発明の固体撮像素子、以上に説明した好ましい形態、構成を含む本発明の第1の態様あるいは第2の態様に係る固体撮像素子の駆動方法において、空乏層形成領域の不純物濃度は、半導体層の法線方向(Z方向)に沿って制御電極領域から離れるほど、低い構成とすることができる。
あるいは又、以上に説明した好ましい形態、構成を含む本発明の固体撮像素子、以上に説明した好ましい形態、構成を含む本発明の第1の態様あるいは第2の態様に係る固体撮像素子の駆動方法において、受光/電荷蓄積層に蓄積された電荷が電荷出力部へと転送される際に制御電極領域に印加される制御電圧の値の絶対値(あるいは、受光/電荷蓄積層に蓄積された電荷を電荷出力部に転送する際に制御電極部に印加する制御電圧の値の絶対値)は、半導体層の法線方向(Z方向)に沿って制御電極領域から離れた所に位置する受光/電荷蓄積層ほど高い構成とすることができる。
あるいは又、以上に説明した好ましい形態、構成を含む本発明の固体撮像素子、以上に説明した好ましい形態、構成を含む本発明の第1の態様あるいは第2の態様に係る固体撮像素子の駆動方法において、受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の不純物濃度は、受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さに依存して、異なっている構成とすることができる。一方、以上に説明した好ましい形態、構成を含む本発明の第3の態様に係る固体撮像素子の駆動方法において、空乏層形成領域の不純物濃度は同じ(一定)である構成とすることができる。
以上に説明した各種の好ましい形態、構成を含む本発明の固体撮像素子、以上に説明した各種の好ましい形態、構成を含む本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法にあっては、電荷が電子である場合、受光/電荷蓄積層に蓄積された電荷を電荷出力領域(あるいは電荷出力部)へと転送する際、電子に対する電荷出力領域(あるいは電荷出力部)のポテンシャルは空乏層のポテンシャルよりも低く、空乏層のポテンシャルは受光/電荷蓄積層のポテンシャルよりも低い構成とすることができる。
以上に説明した各種の好ましい形態、構成を含む本発明の固体撮像素子、以上に説明した好ましい形態、構成を含む本発明の第1の態様乃至第3の態様に係る固体撮像素子の駆動方法(以下、これらを総称して、単に、『本発明』と呼ぶ場合がある)において、制御電極領域の具体的な構成、構造として、空乏層形成領域の上方に絶縁膜を介して形成された転送ゲート(トランスファーゲート)から構成された、一種のMOS型スイッチを挙げることができる。また、半導体層は、例えば、エピタキシャル成長法にて、第2導電型を有するシリコン半導体基板上に形成されたシリコン層から構成することができる。場合によっては、半導体層を、シリコン半導体基板の表面領域から構成することもできる。
Mの具体的な値として、限定するものではないが、2,3を挙げることができる。M=3とした場合、半導体層の光入射面に最も近い領域に位置する受光/電荷蓄積層(便宜上、第1層目の受光/電荷蓄積層(m=1)と呼ぶ)は、半導体層の光入射面から、例えば、平均的に0.1μm乃至0.3μmに位置し、次に近い領域に位置する受光/電荷蓄積層(便宜上、第2層目の受光/電荷蓄積層(m=2)と呼ぶ)は、半導体層の光入射面から、例えば、平均的に0.5μm乃至0.8μmに位置し、最も遠い領域に位置する受光/電荷蓄積層(便宜上、第3層目の受光/電荷蓄積層(m=M=3)と呼ぶ)は、半導体層の光入射面から、例えば、平均的に1.5μm乃至3μmに位置する。尚、このような構成にあっては、第1層目の受光/電荷蓄積層は青色の光(波長:例えば、400nm乃至500nm)を受光し、電荷を蓄積し、第2層目の受光/電荷蓄積層は緑色の光(波長:例えば、500nm乃至600nm)を受光し、電荷を蓄積し、第3層目の受光/電荷蓄積層は赤色の光(波長:例えば、600nm乃至700nm)を受光し、電荷を蓄積する。
本発明の固体撮像素子によって、CCDイメージセンサやCMOSイメージセンサ等の単板式カラー固体撮像素子、単板式カラー固体撮像装置を構成することができる。また、本発明の固体撮像素子は、表面照射型とすることもできるし、裏面照射型とすることもできる。
実施例1は、本発明の固体撮像素子、及び、本発明の第1の態様に係る固体撮像素子の駆動方法に関する。実施例1の固体撮像素子の模式的な一部断面図を、図1の(A)、図2の(A)及び図3の(A)に示し、第1層目、第2層目及び第3層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図を図1の(B)、図2の(B)及び図3の(B)に示す。尚、図1の(A)、図2の(A)及び図3の(A)は、図1の(B)、図2の(B)及び図3の(B)の矢印A−Aに沿った模式的な一部断面図である。また、図1の(B)、図2の(B)及び図3の(B)は、図1の(A)の矢印a−a,b−b,c−cに沿った受光/電荷蓄積層等の配置状態を示す模式的な一部断面図である。
実施例1、後述する実施例2〜実施例3の固体撮像素子、あるいは又、実施例1、後述する実施例2〜実施例3の固体撮像素子の駆動方法における固体撮像素子によって、CMOSイメージセンサが構成され、且つ、表面照射型の単板式カラー固体撮像素子、単板式カラー固体撮像装置が構成される。そして、この固体撮像素子は、
(A)半導体層11に形成され、M層(但し、M≧2であり、実施例にあっては、具体的には、M=3)の受光/電荷蓄積層121,122,123,221,222,223,321,322,323が積層されて成る受光/電荷蓄積領域120,220,320、
(B)半導体層11に形成された電荷出力領域(電荷保持領域)140,240,340、
(C)受光/電荷蓄積領域120,220,320と電荷出力領域140,240,340との間に位置する半導体層11の部分から構成された空乏層形成領域150,250,350、並びに、
(D)空乏層形成領域150,250,350における空乏層の形成状態を制御する制御電極領域160,260,360、
を備え、更に、
各受光/電荷蓄積層121,122,123,221,222,223,321,322,323から空乏層形成領域150,250,350へと延在する受光/電荷蓄積層延在部121A,122A,123A,221A,222A,223A,321A,322A,323Aを備えている。尚、電荷出力領域140,240,340は、固体撮像素子によってCMOSイメージセンサが構成されている場合、浮遊拡散領域(フローティング・ディフュージョン)とも呼ばれる。一方、固体撮像素子によってCCDイメージセンサが構成されている場合、電荷出力領域140,240,340は、周知の垂直CCD構造を有する。
そして、実施例1にあっては、空乏層形成領域150における各受光/電荷蓄積層延在部121A,122A,123Aの射影像は重なっておらず、しかも、並置された状態にある。また、制御電極領域160は、1つの制御電極部161から成り、電荷出力領域140は、1つの電荷出力部(電荷保持部)141から成る。ここで、実施例1の固体撮像素子にあっては、制御電極部161への第m番目(但し、1≦m≦M)の値を有する制御電圧の印加(即ち、M回の制御電圧の印加)に基づき空乏層形成領域150に形成された空乏層を介して、第m層目の受光/電荷蓄積層121,122,123に蓄積された電荷が、電荷出力部141へと転送される。尚、実施例1、あるいは、後述する実施例2〜実施例3において、mの値が小さいほど、受光/電荷蓄積層は光入射面に近い方に位置する。具体的には、mの値が小さいほど、受光/電荷蓄積層は半導体層11の浅い領域(半導体の光入射面に近い領域)に位置する。
実施例1、あるいは、後述する実施例2〜実施例3において、空乏層形成領域150,250,350は、第1導電型(具体的には、p-型)を有する。また、電荷出力領域、受光/電荷蓄積層及び受光/電荷蓄積層延在部は、第2導電型(具体的には、n型)を有する。尚、より具体的には、電荷出力領域140,240,340はn+型不純物領域であり、受光/電荷蓄積領域120,220,320及び受光/電荷蓄積層延在部121A,122A,123A,221A,222A,223A,321A,322A,323Aは、n型不純物領域である。更には、受光/電荷蓄積層は、第1導電型を有する上層及び下層に挟まれている。具体的には、第1層目の受光/電荷蓄積層121,221,321は、第1導電型(具体的には、p型)を有する上層30及び下層31に挟まれている。また、第2層目の受光/電荷蓄積層122,222,322は、第1導電型(具体的には、p型)を有する上層31及び下層32に挟まれている。また、空乏層形成領域150,250,350は、第1導電型を有する層(p型不純物領域)30,31,32,33によって囲まれている。更には、第3層目の受光/電荷蓄積層123,223,323は、第1導電型(具体的には、p型)を有する上層32及び下層33に挟まれている。ここで、上述したとおり、電荷出力領域140,240,340における第2導電型(具体的には、n型)の不純物の濃度は、受光/電荷蓄積層121,122,123,221,222,223,321,322,323及び受光/電荷蓄積層延在部121A,122A,123A,221A,222A,223A,321A,322A,323Aにおける第2導電型(具体的には、n型)の不純物の濃度よりも高い。
実施例1、あるいは、後述する実施例2〜実施例3において、電荷は電子であり、受光/電荷蓄積層121,122,123,221,222,223,321,322,323に蓄積された電荷を電荷出力領域140,240,340(あるいは電荷出力部)へと転送する際、電荷出力領域140,240,340(あるいは電荷出力部)のポテンシャルは空乏層のポテンシャルよりも低く、空乏層のポテンシャルは受光/電荷蓄積層121,122,123,221,222,223,321,322,323のポテンシャルよりも低い。また、電荷蓄積前に、各受光/電荷蓄積層121,122,123,221,222,223,321,322,323は完全空乏化される。
ここで、上述したとおり、第1層目の受光/電荷蓄積層121,221,321は、第1導電型(具体的には、p型)を有する上層30によって覆われている。即ち、第1層目の受光/電荷蓄積層121,221,321は、露出した状態にはない。それ故、暗電流の低減、kTCノイズの低減を図ることができる。
実施例1、あるいは、後述する実施例2〜実施例3において、制御電極領域160,260,360は、空乏層形成領域150,250,350の上方に絶縁膜61を介して形成された転送ゲート(トランスファーゲート)から構成された、一種のMOS型スイッチから成る。半導体層11は、エピタキシャル成長法にて、第2導電型(具体的には、n型)を有するシリコン半導体基板10上に形成されたシリコン層から構成されている。
制御電極領域160,260,360、受光/電荷蓄積領域120,220,320、及び、電荷出力領域140,240,340は、入射する可視光に対して透明な平滑化層63によって覆われている。ここで、可視光が入射する平滑化層63は、例えば、SiO2やSiNから成る。平滑化層63の上には、オンチップマイクロレンズ(図示せず)が設けられている。また、受光/電荷蓄積領域120,220,320以外の領域の上方には遮光層62が形成されている。平滑化層63には、各種の配線(図示せず)が形成されている。平滑化層63に入射した可視光は、遮光層62に設けられた開口部を通過し、受光/電荷蓄積領域120,220,320に入射する。
実施例1の固体撮像素子にあっては、受光/電荷蓄積層延在部121A,122A,123Aと制御電極領域との間に位置する空乏層形成領域150の部分151,152,153の不純物濃度は、受光/電荷蓄積層延在部121A,122A,123Aと制御電極領域との間に位置する空乏層形成領域150の部分151,152,153の厚さに依存して、異なっている。具体的には、空乏層形成領域150の不純物濃度は、半導体層11の法線方向(Z方向)に沿って制御電極領域160から離れるほど(即ち、実施例1にあっては、半導体層11のより深い領域ほど)、低い。より具体的には、第1層目の受光/電荷蓄積層121の受光/電荷蓄積層延在部121Aと同じレベル(半導体層11の光入射面から0.2μmの所)に位置する空乏層形成領域150の部分151の不純物濃度は約5×1016/cm3(VTG=1ボルトで空乏層が0.2μmに達する濃度)である。また、第2層目の受光/電荷蓄積層122の受光/電荷蓄積層延在部122Aと同じレベル(半導体層11の光入射面から0.6μmの所)に位置する空乏層形成領域150の部分152の不純物濃度は約1×1016/cm3(VTG=2ボルトで空乏層が0.6μmに達する濃度)である。更には、第3層目の受光/電荷蓄積層123の受光/電荷蓄積層延在部123Aと同じレベル(半導体層11の光入射面から2μmの所)に位置する空乏層形成領域150の部分153の不純物濃度は約8×1014/cm3(VTG=5ボルトで空乏層が3μmに達する濃度)である。尚、半導体層11の光入射面とは、より具体的には、第1導電型(p型)を有する上層30の表面を指す。
空乏層形成領域150の不純物濃度を上記のとおりに設定することで、制御電極領域160(制御電極部161)に、それぞれ、VTG-B=1ボルト、VTG-G=2ボルト、VTG-R=5ボルトの電圧を印加することで、空乏層形成領域150に形成された空乏層を介して、第1層目、第2層目、第3層目の受光/電荷蓄積層121,122,123に蓄積された電荷が、受光/電荷蓄積層延在部121A,122A,123Aを介して、電荷出力部141へと転送される。制御電極領域160への印加電圧VTGと、生成される空乏層の厚さの関係を、図21に示す。尚、図21において、白菱形印の「A」で示す曲線、白四角印の「B」で示す曲線、白円印の「C」で示す曲線、白三角印の「D」で示す曲線、黒菱形印の「E」で示す曲線、黒四角印の「F」で示す曲線、は、不純物濃度が、それぞれ、1×1014/cm3、2×1014/cm3、1×1015/cm3、1×1016/cm3、1×1017/cm3、1×1017/cm3における関係を示す。
以下、図9〜図11を参照して、実施例1の固体撮像素子の駆動方法を説明するが、実施例1にあっては、基本的には、制御電極部161に制御電圧を、順次、印加することで空乏層形成領域150に形成された空乏層を介して、受光/電荷蓄積層121,122,123に蓄積された電荷を、順次、電荷出力部141へと転送する。尚、受光/電荷蓄積層121,122,123に蓄積された電荷が電荷出力部141へと転送される際に制御電極部161に印加される制御電圧の値の絶対値は、半導体層11の法線方向(Z方向)に沿って制御電極領域160から離れた所に位置する受光/電荷蓄積層ほど高い。具体的には、半導体層11のより深い所に位置する受光/電荷蓄積層ほど高い。
ここで、図9〜図15において、「FD」は、電荷出力領域あるいは電荷出力部におけるポテンシャルを意味する。また、「B」、「G」、「R」は、それぞれ、第1層目の受光/電荷蓄積層、第2層目の受光/電荷蓄積層、第3層目の受光/電荷蓄積層におけるポテンシャルを意味する。更には、「FDリセット」は、電荷出力領域あるいは電荷出力部の初期化(リセット)を意味する。また、「B読み出し」は、第1層目の受光/電荷蓄積層に蓄積された電荷を電荷出力領域あるいは電荷出力部へと転送することを意味し、「G読み出し」は、第2層目の受光/電荷蓄積層(あるいは、第1層目の受光/電荷蓄積層及び第2層目の受光/電荷蓄積層)に蓄積された電荷を電荷出力領域あるいは電荷出力部へと転送することを意味し、「R読み出し」は、第3層目の受光/電荷蓄積層(あるいは、第1層目の受光/電荷蓄積層、第2層目の受光/電荷蓄積層及び第3層目の受光/電荷蓄積層)に蓄積された電荷を電荷出力領域あるいは電荷出力部へと転送することを意味する。
[工程−100]
実施例1の固体撮像素子の駆動方法にあっては、先ず、電荷蓄積前に、各受光/電荷蓄積層121,122,123を完全空乏化する。具体的には、前回の動作において、各受光/電荷蓄積層に蓄積された電荷が電荷出力領域(電荷出力部)へと転送されるが、この動作の完了時に、各受光/電荷蓄積層121,122,123は完全空乏化される。従って、このような動作によって、各受光/電荷蓄積層121,122,123を完全空乏化することができる。
[工程−110]
その後、電荷出力部141に、例えば、VFD-B=5ボルトを印加し、同時に、制御電極部161にVTG-B=5ボルトを印加する。これによって、各受光/電荷蓄積層121,122,123に、所謂逆バイアスが加えられ、各受光/電荷蓄積層121,122,123における受光状態に依存して、各受光/電荷蓄積層121,122,123に電荷(実施例1にあっては、電子)が蓄積される。但し、この工程は、省略することができる。
[工程−120]
所定の露光時間が経過した後、電荷出力部141に、例えば、VFD-reset=5ボルトを印加する。但し、VFD-resetの値は5ボルト以外の値(例えば、3ボルトの電源電圧等)であってもよい。これによって、電荷出力領域140が初期化(リセット)される。
[工程−130]
その後、第1層目の受光/電荷蓄積層121に蓄積された電荷を、電荷出力領域140へと転送する(B読み出し)。具体的には、例えば、制御電極部161に、第1番目の値を有する制御電圧(VTG-B=1ボルト)を印加する。これによって、空乏層形成領域150に空乏層が形成され、しかも、この空乏層は、第1層目の受光/電荷蓄積層延在部121Aに達するが、第2層目及び第3層目の受光/電荷蓄積層延在部122A,123Aには達しない状態となる。その結果、第1層目の受光/電荷蓄積層121が、第1層目の受光/電荷蓄積層延在部121A、空乏層を介して電荷出力部141と導通状態となり、第1層目の受光/電荷蓄積層121に蓄積された電荷が電荷出力領域140へと転送される。次いで、電荷出力領域140において電荷が電圧に変換され、係る電圧が図示しない周知の信号検出回路に送出される。尚、図9と図10において、「B読み出し」は重複して図示している。
[工程−140]
次いで、[工程−120]を再び実行して電荷出力領域140を初期化(リセット)した後、第2層目の受光/電荷蓄積層122に蓄積された電荷を、電荷出力領域140へと転送する(G読み出し)。具体的には、例えば、制御電極部161に、第2番目の値を有する制御電圧(VTG-G=2ボルト)を印加する。これによって、空乏層形成領域150に空乏層が形成され、しかも、この空乏層は、第2層目の受光/電荷蓄積層延在部122Aに達するが、第3層目の受光/電荷蓄積層延在部123Aには達しない状態となる。その結果、第1層目の受光/電荷蓄積層121及び第2層目の受光/電荷蓄積層122が、第1層目及び第2層目の受光/電荷蓄積層延在部121A,122A、空乏層を介して電荷出力部141と導通状態となり、第2層目の受光/電荷蓄積層122に蓄積された電荷が電荷出力領域140へと転送される。次いで、電荷出力領域140において電荷が電圧に変換され、係る電圧が図示しない周知の信号検出回路に送出される。
[工程−150]
その後、[工程−120]を再び実行して電荷出力領域140を初期化(リセット)した後、第3層目の受光/電荷蓄積層123に蓄積された電荷を、電荷出力領域140へと転送する(R読み出し)。具体的には、例えば、制御電極部161に、第3番目の値を有する制御電圧(VTG-R=5ボルト)を印加する。これによって、空乏層形成領域150に空乏層が形成され、しかも、この空乏層は、第3層目の受光/電荷蓄積層延在部123Aに達する。その結果、第1層目の受光/電荷蓄積層121、第2層目の受光/電荷蓄積層122及び第3層目の受光/電荷蓄積層123が、第1層目、第2層目及び第3層目の受光/電荷蓄積層延在部121A,122A,123A、空乏層を介して電荷出力部141と導通状態となり、第3層目の受光/電荷蓄積層123に蓄積された電荷が電荷出力領域140へと転送される。次いで、電荷出力領域140において電荷が電圧に変換され、係る電圧が図示しない周知の信号検出回路に送出される。
実施例1にあっては、[工程−130]において、第1層目の受光/電荷蓄積層121に蓄積された電荷を、電荷出力領域140へと転送するが、第1層目の受光/電荷蓄積層121に蓄積された電荷は、青色、緑色及び赤色の光を受光することに起因した電荷である。また、[工程−140]において、第2層目の受光/電荷蓄積層122に蓄積された電荷を、電荷出力領域140へと転送するが、第2層目の受光/電荷蓄積層122に蓄積された電荷は、緑色及び赤色の光を受光することに起因した電荷である。更には、[工程−150]において、第3層目の受光/電荷蓄積層123に蓄積された電荷を、電荷出力領域140へと転送するが、第3層目の受光/電荷蓄積層123に蓄積された電荷は、赤色の光を受光することに起因した電荷である。それ故、電荷出力領域140において電荷が電圧に変換され、係る電圧が図示しない周知の信号検出回路に送出され、信号検出回路にて演算を行うことで、青色の光の受光量、緑色の光の受光量、及び、赤色の光の受光量を得ることができる。尚、後述する実施例2あるいは実施例3においても同様である。尚、機械的なシャッター機構を設けない場合、[工程−130]、[工程−140]、[工程−150]においても受光/電荷蓄積領域は受光している状態にあるが、[工程−130]、[工程−140]、[工程−150]の時間は極めて短時間であるため、特に問題が生じることはない。
実施例1の固体撮像素子あるいは固体撮像素子の駆動方法にあっては、空乏層形成領域150における空乏層の形成状態を制御する制御電極領域160が備えられており、しかも、空乏層形成領域150における各受光/電荷蓄積層延在部121A,122A,123Aの射影像は重なっておらず、更には、並置された状態にある。従って、制御電極領域160に適切な制御電圧を印加することで、空乏層形成領域150において空乏層を形成し、空乏層を介して、受光/電荷蓄積層121,122,123に蓄積された電荷を電荷出力領域140(電荷出力部141)へと転送することができ、固体撮像素子全体の大きさを小さくすることができる。
実施例1の固体撮像素子は、シリコン半導体基板10上にエピタキシャル成長法(その場導入(in-situ doping)を行うエピタキシャル成長法)にてp型不純物を含む半導体層11を形成した後、周知のイオン注入法に基づき、受光/電荷蓄積層121,122,123、受光/電荷蓄積層延在部121A,122A,123A、電荷出力領域(浮遊拡散領域)140、空乏層形成領域150を形成し、次いで、半導体層11の表面に絶縁膜61を形成し、空乏層形成領域150の上方に制御電極領域160を形成し、全面に、平滑化層63、遮光層62、平滑化層63を形成するといった方法に基づき、製造することができる。
あるいは又、シリコン半導体基板等の模式的な一部端面図である図16の(A)〜(D)、図17の(A)〜(C)、図18の(A)〜(C)を参照して以下に説明する方法に基づき、実施例1の固体撮像素子を製造することもできる。尚、図16の(A)〜(D)、図17の(A)〜(C)、図18の(A)〜(C)は、図1の(B)の矢印A−Aに沿ったと同様の模式的な一部断面図である。
[工程−A]
先ず、シリコン半導体基板10上にエピタキシャル成長法にてp型不純物を含む半導体層11Aを形成する(図16の(A)参照)。次いで、周知のイオン注入法に基づき、半導体層11Aに、第3層目の受光/電荷蓄積層123、空乏層形成領域150を形成する(図16の(B)参照)。尚、半導体層11Aは、下層33に相当する。
[工程−B]
次いで、全面に、エピタキシャル成長法にてp型不純物を含む半導体層11Bを形成する(図16の(C)参照)。次いで、周知のイオン注入法に基づき、半導体層11Bの表面領域に、第2層目の受光/電荷蓄積層122、空乏層形成領域150を形成する(図16の(D)参照)。尚、第2層目の受光/電荷蓄積層122と第3層目の受光/電荷蓄積層123との間に位置する半導体層11Bは、上層32あるいは下層32に相当する。
[工程−C]
次いで、全面に、エピタキシャル成長法にてp型不純物を含む半導体層11Cを形成する(図17の(A)参照)。次いで、周知のイオン注入法に基づき、半導体層11Cの表面領域に、第1層目の受光/電荷蓄積層121、空乏層形成領域150を形成する(図17の(B)参照)。尚、第1層目の受光/電荷蓄積層121と第2層目の受光/電荷蓄積層122との間に位置する半導体層11Cは、上層31あるいは下層31に相当する。
[工程−D]
次いで、全面に、エピタキシャル成長法にてp型不純物を含む半導体層11Dを形成し、半導体層11Dの表面を酸化することで、SiO2から成る絶縁膜61を形成する(図17の(C)参照)。次いで、周知のイオン注入法に基づき、半導体層11Dに、空乏層形成領域150を形成する(図18の(A)参照)。尚、絶縁膜61と第1層目の受光/電荷蓄積層121との間に位置する半導体層11Dは、上層30に相当する。
[工程−E]
その後、周知の方法で、空乏層形成領域150の上方に制御電極領域160を形成する(図18の(B)参照)。
[工程−F]
次いで、周知のイオン注入法に基づき、半導体層11Dに電荷出力領域(浮遊拡散領域)140を形成する(図18の(C)参照)。
[工程−G]
その後、全面に、平滑化層63、遮光層62、平滑化層63を形成することで、実施例1の固体撮像素子を得ることができる。尚、後述する実施例2あるいは実施例3の固体撮像素子も、基本的には、以上に説明した方法に基づき製造することができる。
実施例2は、本発明の固体撮像素子、及び、本発明の第2の態様に係る固体撮像素子の駆動方法に関する。実施例2の固体撮像素子における制御電極部及び電荷出力部の配置状態を示す模式図を図4の(A)に示し、第1層目、第2層目及び第3層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図を図4の(B)、図5の(A)及び(B)に示す。
実施例2にあっても、空乏層形成領域250における各受光/電荷蓄積層延在部221A,222A,223Aの射影像は重なっておらず、しかも、並置された状態にある。また、受光/電荷蓄積層延在部221A,222A,223Aと制御電極領域との間に位置する空乏層形成領域250の部分251,252,253の厚さは、実施例1と同様に、各受光/電荷蓄積層221,222,223によって異なっている。更には、制御電極領域260は、M個(実施例2にあっても、M=3)の制御電極部261,262,263から成り、電荷出力領域240は、M個の電荷出力部(電荷保持部)241,242,243から成る。そして、第m番目(但し、1≦m≦M)の制御電極部への制御電圧の印加(実施例2にあっては、印加電圧の値を変えてのM個の制御電極部261,262,263への1回の印加)に基づき空乏層形成領域250に形成された空乏層を介して、第m層目の受光/電荷蓄積層に蓄積された電荷が、第m番目の電荷出力部へと転送される。
受光/電荷蓄積層延在部221A,222A,223Aと制御電極領域との間に位置する空乏層形成領域250の部分251,252,253の厚さに関して、受光/電荷蓄積層延在部221A,222A,223Aのレベルは、上述した実施例1と同様の値である。そして、実施例2の固体撮像素子にあっても、受光/電荷蓄積層延在部221A,222A,223Aと制御電極領域との間に位置する空乏層形成領域250の部分251,252,253の不純物濃度は、受光/電荷蓄積層延在部221A,222A,223Aと制御電極領域との間に位置する空乏層形成領域250の部分251,252,253の厚さに依存して、異なっている。具体的には、実施例1と同様に、空乏層形成領域250の不純物濃度は、半導体層11の法線方向(Z方向)に沿って制御電極領域260から離れるほど(即ち、半導体層11のより深い領域ほど)、低い。
以下、図12〜図13を参照して、実施例2の固体撮像素子の駆動方法を説明するが、実施例2にあっては、基本的には、制御電極部に制御電圧を印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を電荷出力部へと転送する。尚、実施例2にあっては、制御電極部261,262,263のそれぞれに異なる値を有する制御電圧VTGを同時に印加することで空乏層形成領域250に形成された空乏層を介して、各受光/電荷蓄積層221,222,223に蓄積された電荷を同時に各電荷出力部241,242,243へと転送する。代替的に、制御電極部261,262,263に制御電圧を、順次、印加することで空乏層形成領域250に形成された空乏層を介して、受光/電荷蓄積層221,222,223に蓄積された電荷を、順次、電荷出力部241,242,243へと転送してもよい。受光/電荷蓄積層221,222,223に蓄積された電荷が電荷出力部241,242,243へと転送される際に制御電極部261,262,263に印加される制御電圧の値の絶対値は、半導体層11の法線方向(Z方向)に沿って制御電極領域260から離れた所に位置する受光/電荷蓄積層ほど(具体的には、半導体層11のより深い所に位置する受光/電荷蓄積層ほど)、高い。
[工程−200]
実施例2の固体撮像素子の駆動方法にあっても、実施例1の[工程−100]と同様にして、各受光/電荷蓄積層221,222,223を完全空乏化する。
[工程−210]
その後、実施例1の[工程−110]と同様にして、各受光/電荷蓄積層221,222,223に、所謂逆バイアスを加え、各受光/電荷蓄積層221,222,223における受光状態に依存して、各受光/電荷蓄積層221,222,223に電荷(実施例2にあっても、電子)を蓄積させる。
[工程−220]
所定の露光時間が経過した後、実施例1の[工程−120]と同様にして、但し、第1番目の電荷出力部241、第2番目の電荷出力部242、及び、第3番目の電荷出力部243に、例えば、VFD-resetボルトを印加し、同時に、第1番目の制御電極部261、第2番目の制御電極部262及び第3番目の制御電極部263にVTG-resetボルトを印加する。これによって、第1番目の電荷出力部241、第2番目の電荷出力部242、及び、第3番目の電荷出力部243が初期化(リセット)される。
[工程−230]
その後、第1層目の受光/電荷蓄積層221に蓄積された電荷を、第1番目の電荷出力部241へと転送し、同時に、第2層目の受光/電荷蓄積層222に蓄積された電荷を、第2番目の電荷出力部242へと転送し、同時に、第3層目の受光/電荷蓄積層223に蓄積された電荷を、第3番目の電荷出力部243へと転送する(図12及び図13における「読み出し」参照)。具体的には、例えば、第1番目の電荷出力部241にVFD-Bボルトを印加し、第1番目の制御電極部261に、第1番目の値を有する制御電圧VTG-Bボルトを印加する。同時に、第2番目の電荷出力部242にVFD-Gボルトを印加し、第2番目の制御電極部262にVTG-Gボルトを印加する。同時に、第3の電荷出力部243にVFD-Rボルトを印加し、同時に、第3番目の制御電極部263にVTG-Rボルトを印加する。これによって、空乏層形成領域250に空乏層が形成され、しかも、この空乏層は、第1番目の制御電極部261の直下においては、第1層目の受光/電荷蓄積層延在部221Aに達するが、第2層目及び第3層目の受光/電荷蓄積層延在部222A,223Aには達しない状態となる。また、第2番目の制御電極部262の直下においては、第2層目の受光/電荷蓄積層延在部222Aに達するが、第3層目の受光/電荷蓄積層延在部223Aには達しない状態となる。更には、第3番目の制御電極部263の直下においては、第3層目の受光/電荷蓄積層延在部223Aに達する。その結果、第1層目の受光/電荷蓄積層221が、第2層目の受光/電荷蓄積層延在部221A、空乏層を介して第1番目の電荷出力部241と導通状態となり、第1層目の受光/電荷蓄積層221に蓄積された電荷が第1番目の電荷出力部241へと転送される。また、第2層目の受光/電荷蓄積層222が、第2層目の受光/電荷蓄積層延在部222A、空乏層を介して第2番目の電荷出力部242と導通状態となり、第2層目の受光/電荷蓄積層222に蓄積された電荷が第2番目の電荷出力部242へと転送される。更には、第3層目の受光/電荷蓄積層223が、第3層目の受光/電荷蓄積層延在部223A、空乏層を介して第3番目の電荷出力部243と導通状態となり、第3層目の受光/電荷蓄積層223に蓄積された電荷が第3番目の電荷出力部243へと転送される。次いで、電荷出力部241,242,243において電荷が電圧に変換され、係る電圧が図示しない周知の信号検出回路に送出される。
実施例2の固体撮像素子あるいは本発明の第2の態様に係る固体撮像素子の駆動方法にあっても、空乏層形成領域250における空乏層の形成状態を制御する制御電極部261,262,263が備えられており、しかも、空乏層形成領域250における各受光/電荷蓄積層延在部221A,222A,223Aの射影像は重なっておらず、更には、並置された状態にある。従って、制御電極部261,262,263に適切な制御電圧を印加することで、空乏層形成領域250において空乏層を形成し、空乏層を介して、受光/電荷蓄積層221,222,223に蓄積された電荷を、一度に、電荷出力部241,242,243へと転送することができ、固体撮像素子全体の大きさを小さくすることができる。しかも、制御電極部261,262,263への制御電圧の印加を1回行えばよいので、動作シークエンスの簡素化を図ることができる。
実施例3は、本発明の固体撮像素子、及び、本発明の第3の態様に係る固体撮像素子の駆動方法に関する。実施例3の固体撮像素子の模式的な一部断面図を、図6の(A)、図7の(A)及び図8の(A)に示し、第1層目、第2層目及び第3層目の受光/電荷蓄積層等の配置状態を示す模式的な一部断面図を図6の(B)、図7の(B)及び図8の(B)に示す。尚、図6の(A)、図7の(A)及び図8の(A)は、図6の(B)、図7の(B)及び図8の(B)の矢印A−Aに沿った模式的な一部断面図である。また、図6の(B)、図7の(B)及び図8の(B)は、図6の(A)の矢印a−a,b−b,c−cに沿った受光/電荷蓄積層等の配置状態を示す模式的な一部断面図である。
実施例3にあっても、空乏層形成領域350における各受光/電荷蓄積層延在部321A,322A,323Aの射影像は重なっておらず、しかも、並置された状態にある。但し、受光/電荷蓄積層延在部321A,322A,323Aと制御電極領域との間に位置する空乏層形成領域350の部分351,352,353の厚さは、各受光/電荷蓄積層321,322,323において同じである。また、制御電極領域360は1つの制御電極部361から成り、電荷出力領域340は、M個の電荷出力部(電荷保持部)341,342,343から成る。そして、制御電極部361への制御電圧の印加(即ち、1回の制御電圧の印加)に基づき空乏層形成領域350に形成された空乏層を介して、第m層目(但し、1≦m≦M)の受光/電荷蓄積層に蓄積された電荷が、第m番目の電荷出力部へと転送される。
受光/電荷蓄積層延在部321A,322A,323Aと制御電極領域との間に位置する空乏層形成領域350の部分351,352,353の厚さに関して、受光/電荷蓄積層延在部321A,322A,323Aの制御電極領域360に最も近い部分321B,322B,323Bのレベルは、上述した実施例1における第1層目の受光/電荷蓄積層121の受光/電荷蓄積層延在部121Aと同じレベルである。尚、実施例3の固体撮像素子にあっては、実施例1や実施例2と異なり、受光/電荷蓄積層延在部321A,322A,323Aと制御電極領域との間に位置する空乏層形成領域350の部分351,352,353の不純物濃度は同じ(一定)である。具体的には、空乏層形成領域350の部分351,352,353の不純物濃度は、実施例1における第1層目の受光/電荷蓄積層の受光/電荷蓄積層延在部と同じレベルに位置する空乏層形成領域150の部分151の不純物濃度と同じである。
以下、図14〜図15を参照して、実施例3の固体撮像素子の駆動方法を説明するが、実施例3にあっては、基本的には、制御電極部に制御電圧を印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を、同時に、電荷出力部へと転送する。
[工程−300]
実施例3の固体撮像素子の駆動方法にあっても、実施例1の[工程−100]と同様にして、先ず、電荷蓄積前に、各受光/電荷蓄積層321,322,323を完全空乏化する。
[工程−310]
その後、実施例1の[工程−110]と同様にして、各受光/電荷蓄積層321,322,323に、所謂逆バイアスを加え、各受光/電荷蓄積層321,322,323における受光状態に依存して、各受光/電荷蓄積層321,322,323に電荷(実施例3にあっても、電子)を蓄積させる。
[工程−320]
所定の露光時間が経過した後、実施例1の[工程−120]と同様にして、但し、第1番目の電荷出力部341、第2番目の電荷出力部342、及び、第3番目の電荷出力部343に、例えば、VFD-resetボルトを印加し、同時に、制御電極部361にVTG-resetボルトを印加する。これによって、第1番目の電荷出力部341、第2番目の電荷出力部342、及び、第3番目の電荷出力部343が初期化(リセット)される。
[工程−330]
その後、第1層目の受光/電荷蓄積層321に蓄積された電荷を、第1番目の電荷出力部341へと転送し、同時に、第2層目の受光/電荷蓄積層322に蓄積された電荷を、第2番目の電荷出力部342へと転送し、同時に、第3層目の受光/電荷蓄積層323に蓄積された電荷を、第3番目の電荷出力部343へと転送する(図14及び図15における「読み出し」参照)。具体的には、例えば、第1番目の電荷出力部341、第2番目の電荷出力部342及び第3番目の電荷出力部343に同時にVFD-Bボルトを印加し、同時に、制御電極部361に制御電圧VTG-Bボルトを印加する。これによって、空乏層形成領域350に空乏層が形成され、しかも、この空乏層は、第1層目の受光/電荷蓄積層延在部321Aの部分321B、第2層目の受光/電荷蓄積層延在部322Aの部分322B及び第3層目の受光/電荷蓄積層延在部323Aの部分323Bに達する。その結果、第1層目の受光/電荷蓄積層321が、第2層目の受光/電荷蓄積層延在部321A,321B、空乏層を介して第1番目の電荷出力部341と導通状態となり、第1層目の受光/電荷蓄積層321に蓄積された電荷が第1番目の電荷出力部341へと転送される。同時に、第2層目の受光/電荷蓄積層322が、第2層目の受光/電荷蓄積層延在部322A,322B、空乏層を介して第2番目の電荷出力部342と導通状態となり、第2層目の受光/電荷蓄積層322に蓄積された電荷が第2番目の電荷出力部342へと転送される。更には、第3層目の受光/電荷蓄積層323が、第2層目の受光/電荷蓄積層延在部323A,323B、空乏層を介して第3番目の電荷出力部343と導通状態となり、第3層目の受光/電荷蓄積層323に蓄積された電荷が第3番目の電荷出力部343へと転送される。次いで、電荷出力部341,342,343において電荷が電圧に変換され、係る電圧が図示しない周知の信号検出回路に送出される。
実施例3の固体撮像素子あるいは本発明の第3の態様に係る固体撮像素子の駆動方法にあっても、空乏層形成領域350における空乏層の形成状態を制御する制御電極部361が備えられており、しかも、空乏層形成領域350における各受光/電荷蓄積層延在部321A,322A,323Aの射影像は重なっておらず、更には、並置された状態にある。従って、制御電極部361に適切な制御電圧を印加することで、空乏層形成領域350において空乏層を形成し、空乏層を介して、受光/電荷蓄積層321,322,323に蓄積された電荷を、一度に、電荷出力部341,342,343へと転送することができ、固体撮像素子全体の大きさを小さくすることができる。しかも、制御電極部361への制御電圧の印加を1回行えばよいので、動作シークエンスの簡素化を図ることができる。
以上、本発明を好ましい実施例に基づき説明したが、本発明はこれらの実施例に限定されるものではない。実施例において説明した固体撮像素子の構成、構造は例示であり、適宜、変更することができる。実施例においては、各受光/電荷蓄積層延在部を並置された状態としたが、これに限定するものではない。受光/電荷蓄積領域の平面形状を矩形とし、係る矩形形状の受光/電荷蓄積領域の3つの辺から各受光/電荷蓄積層延在部が延びるような構成、構造としてもよい。Mの数は3に限定されず、2でもよいし、4以上とすることもできる。
実施例にあっては、専ら表面照射型の固体撮像素子を説明したが、固体撮像素子を裏面照射型とすることもできる。具体的には、例えば、実施例1にて説明した固体撮像素子を裏面照射型とする場合、図19に示すように、シリコン半導体基板10から光を入射させる。シリコン半導体基板10には、絶縁層64、遮光層62が形成され、更に、半導体層11が形成されている。そして、半導体層11に、受光/電荷蓄積層121,122,123、受光/電荷蓄積層延在部121A,122A,123A、電荷出力領域(浮遊拡散領域)140、空乏層形成領域150が形成されている。更には、半導体層11の表面には絶縁膜61が形成され、空乏層形成領域150の下方に制御電極領域160が形成され、更には、平滑化層63が形成されている。尚、制御電極領域160は、第3層目の受光/電荷蓄積層よりも下方に設けられている。あるいは、代替的に、図20に示すように、制御電極領域160を、第1層目の受光/電荷蓄積層よりも上方に設けてもよい。尚、図20において、参照番号65は絶縁層である。
10・・・シリコン半導体基板、11・・・半導体層、120,220,320・・・受光/電荷蓄積領域、121,122,123,221,222,223,321,322,323・・・受光/電荷蓄積層、121A,122A,123A,221A,222A,223A,321A,322A,323A,321B,322B,323B・・・受光/電荷蓄積層延在部、30,31,32,33・・・第1導電型を有する層、140,240,340・・・電荷出力領域(浮遊拡散領域)、141,241,242,243,341,342,343・・・電荷出力部、150,250,350・・・空乏層形成領域、151,152,153,251,252,253,351,352,353・・・受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分、160,260,360・・・制御電極領域、161,261,262,263,361・・・制御電極部、61・・・絶縁膜、62・・・遮光層、63・・・平滑化層、64,65・・・絶縁層

Claims (20)

  1. (A)半導体層に形成され、M層(但し、M≧2)の受光/電荷蓄積層が積層されて成る受光/電荷蓄積領域、
    (B)半導体層に形成された電荷出力領域、
    (C)受光/電荷蓄積領域と電荷出力領域との間に位置する半導体層の部分から構成された空乏層形成領域、並びに、
    (D)空乏層形成領域における空乏層の形成状態を制御する制御電極領域、
    を備え、
    各受光/電荷蓄積層から空乏層形成領域へと延在する受光/電荷蓄積層延在部を更に備えている固体撮像素子。
  2. 空乏層形成領域は、第1導電型を有し、
    電荷出力領域、受光/電荷蓄積層及び受光/電荷蓄積層延在部は、第2導電型を有し、
    受光/電荷蓄積層は、第1導電型を有する上層及び下層に挟まれている請求項1に記載の固体撮像素子。
  3. 制御電極領域は、1つの制御電極部から成り、
    電荷出力領域は、1つの電荷出力部から成り、
    制御電極部への第m番目(但し、1≦m≦M)の値を有する制御電圧の印加に基づき空乏層形成領域に形成された空乏層を介して、第m層目の受光/電荷蓄積層に蓄積された電荷が、電荷出力部へと転送される請求項1に記載の固体撮像素子。
  4. 受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層によって異なっており、
    制御電極領域は、M個の制御電極部から成り、
    電荷出力領域は、M個の電荷出力部から成り、
    第m番目(但し、1≦m≦M)の制御電極部への制御電圧の印加に基づき空乏層形成領域に形成された空乏層を介して、第m層目の受光/電荷蓄積層に蓄積された電荷が、第m番目の電荷出力部へと転送される請求項1に記載の固体撮像素子。
  5. 空乏層形成領域における各受光/電荷蓄積層延在部の射影像は重なっていない請求項1に記載の固体撮像素子。
  6. 受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層において同じであり、
    制御電極領域は、1つの制御電極部から成り、
    電荷出力領域は、M個の電荷出力部から成り、
    制御電極部への制御電圧の印加に基づき空乏層形成領域に形成された空乏層を介して、第m層目(但し、1≦m≦M)の受光/電荷蓄積層に蓄積された電荷が、第m番目の電荷出力部へと転送される請求項5に記載の固体撮像素子。
  7. 電荷蓄積前に、各受光/電荷蓄積層は完全空乏化される請求項1に記載の固体撮像素子。
  8. 空乏層形成領域の不純物濃度は、半導体層の法線方向に沿って制御電極領域から離れるほど、低い請求項1に記載の固体撮像素子。
  9. 受光/電荷蓄積層に蓄積された電荷が電荷出力部へと転送される際に制御電極領域に印加される制御電圧の値の絶対値は、半導体層の法線方向に沿って制御電極領域から離れた所に位置する受光/電荷蓄積層ほど高い請求項1に記載の固体撮像素子。
  10. 受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の不純物濃度は、受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さに依存して、異なっている請求項1に記載の固体撮像素子。
  11. 電荷が電子である場合、受光/電荷蓄積層に蓄積された電荷を電荷出力領域へと転送する際、電子に対する電荷出力領域のポテンシャルは空乏層のポテンシャルよりも低く、空乏層のポテンシャルは受光/電荷蓄積層のポテンシャルよりも低い請求項1に記載の固体撮像素子。
  12. (A)半導体層に形成され、M層(但し、M≧2)の受光/電荷蓄積層が積層されて成る受光/電荷蓄積領域、
    (B)半導体層に形成された電荷出力領域、
    (C)受光/電荷蓄積領域と電荷出力領域との間に位置する半導体層の部分から構成された空乏層形成領域、並びに、
    (D)空乏層形成領域における空乏層の形成状態を制御する制御電極領域、
    を備え、
    各受光/電荷蓄積層から空乏層形成領域へと延在する受光/電荷蓄積層延在部を更に備えており、
    制御電極領域は、1つの制御電極部から成り、
    電荷出力領域は、1つの電荷出力部から成る固体撮像素子の駆動方法であって、
    制御電極部に制御電圧を、順次、印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を、順次、電荷出力部へと転送する固体撮像素子の駆動方法。
  13. (A)半導体層に形成され、M層(但し、M≧2)の受光/電荷蓄積層が積層されて成る受光/電荷蓄積領域、
    (B)半導体層に形成された電荷出力領域、
    (C)受光/電荷蓄積領域と電荷出力領域との間に位置する半導体層の部分から構成された空乏層形成領域、並びに、
    (D)空乏層形成領域における空乏層の形成状態を制御する制御電極領域、
    を備え、
    各受光/電荷蓄積層から空乏層形成領域へと延在する受光/電荷蓄積層延在部を更に備えており、
    受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層によって異なっており、
    制御電極領域は、M個の制御電極部から成り、
    電荷出力領域は、M個の電荷出力部から成る固体撮像素子の駆動方法であって、
    制御電極部に制御電圧を印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を電荷出力部へと転送する固体撮像素子の駆動方法。
  14. (A)半導体層に形成され、M層(但し、M≧2)の受光/電荷蓄積層が積層されて成る受光/電荷蓄積領域、
    (B)半導体層に形成された電荷出力領域、
    (C)受光/電荷蓄積領域と電荷出力領域との間に位置する半導体層の部分から構成された空乏層形成領域、並びに、
    (D)空乏層形成領域における空乏層の形成状態を制御する制御電極領域、
    を備え、
    各受光/電荷蓄積層から空乏層形成領域へと延在する受光/電荷蓄積層延在部を更に備えており、
    空乏層形成領域における各受光/電荷蓄積層延在部の射影像は重なっておらず、
    受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さは、各受光/電荷蓄積層において同じであり、
    制御電極領域は、1つの制御電極部から成り、
    電荷出力領域は、M個の電荷出力部から成る固体撮像素子の駆動方法であって、
    制御電極部に制御電圧を印加することで空乏層形成領域に形成された空乏層を介して、受光/電荷蓄積層に蓄積された電荷を、同時に、電荷出力部へと転送する固体撮像素子の駆動方法。
  15. 電荷蓄積前に、各受光/電荷蓄積層を完全空乏化する請求項12乃至請求項14のいずれか1項に記載の固体撮像素子の駆動方法。
  16. 空乏層形成領域は、第1導電型を有し、
    電荷出力領域、受光/電荷蓄積層及び受光/電荷蓄積層延在部は、第2導電型を有し、
    受光/電荷蓄積層は、第1導電型を有する上層及び下層に挟まれている請求項12乃至請求項14のいずれか1項に記載の固体撮像素子の駆動方法。
  17. 空乏層形成領域の不純物濃度は、半導体層の法線方向に沿って制御電極領域から離れるほど、低い請求項12又は請求項13に記載の固体撮像素子の駆動方法。
  18. 受光/電荷蓄積層に蓄積された電荷を電荷出力部に転送する際に制御電極部に印加する制御電圧の値の絶対値は、半導体層の法線方向に沿って制御電極領域から離れた所に位置する受光/電荷蓄積層ほど高い請求項12又は請求項13に記載の固体撮像素子の駆動方法。
  19. 受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の不純物濃度は、受光/電荷蓄積層延在部と制御電極領域との間に位置する空乏層形成領域の部分の厚さに依存して、異なっている請求項12又は請求項13に記載の固体撮像素子の駆動方法。
  20. 電荷が電子である場合、受光/電荷蓄積層に蓄積された電荷を電荷出力部へと転送する際、電子に対する電荷出力部のポテンシャルは空乏層のポテンシャルよりも低く、空乏層のポテンシャルは受光/電荷蓄積層のポテンシャルよりも低い請求項12乃至請求項14のいずれか1項に記載の固体撮像素子の駆動方法。
JP2009003164A 2009-01-09 2009-01-09 固体撮像素子 Expired - Fee Related JP4905468B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2009003164A JP4905468B2 (ja) 2009-01-09 2009-01-09 固体撮像素子
TW098143921A TWI427778B (zh) 2009-01-09 2009-12-21 固態影像擷取元件及其驅動方法
US12/646,512 US8362412B2 (en) 2009-01-09 2009-12-23 Solid-state image pickup element and driving method thereof
EP10000007.4A EP2207204B1 (en) 2009-01-09 2010-01-04 Solid-state image pickup element and driving method thereof
KR1020100000356A KR101660980B1 (ko) 2009-01-09 2010-01-05 고체 촬상 소자 및 그 구동 방법
CN2010100003139A CN101794796B (zh) 2009-01-09 2010-01-08 固态图像拾取元件及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009003164A JP4905468B2 (ja) 2009-01-09 2009-01-09 固体撮像素子

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2011283733A Division JP5387669B2 (ja) 2011-12-26 2011-12-26 固体撮像素子

Publications (2)

Publication Number Publication Date
JP2010161254A true JP2010161254A (ja) 2010-07-22
JP4905468B2 JP4905468B2 (ja) 2012-03-28

Family

ID=42061901

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009003164A Expired - Fee Related JP4905468B2 (ja) 2009-01-09 2009-01-09 固体撮像素子

Country Status (6)

Country Link
US (1) US8362412B2 (ja)
EP (1) EP2207204B1 (ja)
JP (1) JP4905468B2 (ja)
KR (1) KR101660980B1 (ja)
CN (1) CN101794796B (ja)
TW (1) TWI427778B (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014207468A (ja) * 2014-06-17 2014-10-30 キヤノン株式会社 固体撮像装置
WO2015037547A1 (ja) * 2013-09-10 2015-03-19 Sekine Hirokazu 固体撮像装置
US9245919B2 (en) 2009-12-18 2016-01-26 Canon Kabushiki Kaisha Solid-state image pickup apparatus
JP2016096359A (ja) * 2016-02-10 2016-05-26 キヤノン株式会社 固体撮像装置

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5584982B2 (ja) 2009-02-09 2014-09-10 ソニー株式会社 固体撮像素子およびカメラシステム
JP4900404B2 (ja) * 2009-02-23 2012-03-21 ソニー株式会社 固体撮像素子及びその駆動方法
JP2012238648A (ja) * 2011-05-10 2012-12-06 Sony Corp 固体撮像装置及び電子機器
US9570489B2 (en) 2011-07-12 2017-02-14 Sony Corporation Solid state imaging device having impurity concentration on light receiving surface being greater or equal to that on opposing surface
JP5967944B2 (ja) * 2012-01-18 2016-08-10 キヤノン株式会社 固体撮像装置およびカメラ
CN104170088B (zh) * 2012-03-15 2017-03-08 索尼半导体解决方案公司 固态成像设备和电子装置
US9212992B2 (en) * 2012-07-18 2015-12-15 Microsemi Corporation Apparatus and method for sensing incident light having dual photodiode to absorb light in respective depletion regions controlled by different bias voltages
DE102014204042A1 (de) * 2014-03-05 2015-09-10 Siemens Aktiengesellschaft Verfahren zur Ansteuerung eines Röntgendetektors und zugehörige Steuereinheit
CN107302009B (zh) * 2017-06-29 2020-05-15 上海集成电路研发中心有限公司 一种图像传感器结构及其制备方法
JP7146483B2 (ja) * 2018-06-27 2022-10-04 ソニーセミコンダクタソリューションズ株式会社 受光装置およびその制御方法、並びに電子機器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH033269A (ja) * 1989-05-30 1991-01-09 Victor Co Of Japan Ltd Ccd撮像素子
JPH0463473A (ja) * 1990-07-03 1992-02-28 Toshiba Corp 固体撮像装置
JPH11274457A (ja) * 1998-03-19 1999-10-08 Toshiba Corp 固体撮像装置
JP2000091551A (ja) * 1998-09-11 2000-03-31 Toshiba Corp 固体撮像装置およびその製造方法
JP2004273951A (ja) * 2003-03-11 2004-09-30 Fuji Film Microdevices Co Ltd Ccd型カラー固体撮像装置
JP2007194488A (ja) * 2006-01-20 2007-08-02 Sony Corp 固体撮像装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06268192A (ja) * 1993-03-12 1994-09-22 Toshiba Corp 固体撮像装置
JPH10284714A (ja) * 1997-04-07 1998-10-23 Toshiba Corp 固体撮像装置及びこれを用いた撮像システム
JP4075678B2 (ja) * 2003-05-06 2008-04-16 ソニー株式会社 固体撮像素子
JP4839008B2 (ja) 2005-03-28 2011-12-14 富士フイルム株式会社 単板式カラー固体撮像素子
US7652313B2 (en) * 2005-11-10 2010-01-26 International Business Machines Corporation Deep trench contact and isolation of buried photodetectors
KR100720483B1 (ko) * 2005-12-09 2007-05-22 동부일렉트로닉스 주식회사 수직 칼라 필터 검출기단 및 그 제조방법
KR100660348B1 (ko) * 2005-12-28 2006-12-22 동부일렉트로닉스 주식회사 Cmos 이미지 센서의 제조방법
JP4480033B2 (ja) * 2007-02-16 2010-06-16 シャープ株式会社 固体撮像素子および電子情報機器
KR101146590B1 (ko) * 2007-05-29 2012-05-16 삼성전자주식회사 다중우물 시모스 이미지센서 및 그 제조방법
JP2009003164A (ja) 2007-06-21 2009-01-08 Sumitomo Osaka Cement Co Ltd ホログラム記録材料及びホログラム記録媒体
EP2133918B1 (en) * 2008-06-09 2015-01-28 Sony Corporation Solid-state imaging device, drive method thereof and electronic apparatus

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH033269A (ja) * 1989-05-30 1991-01-09 Victor Co Of Japan Ltd Ccd撮像素子
JPH0463473A (ja) * 1990-07-03 1992-02-28 Toshiba Corp 固体撮像装置
JPH11274457A (ja) * 1998-03-19 1999-10-08 Toshiba Corp 固体撮像装置
JP2000091551A (ja) * 1998-09-11 2000-03-31 Toshiba Corp 固体撮像装置およびその製造方法
JP2004273951A (ja) * 2003-03-11 2004-09-30 Fuji Film Microdevices Co Ltd Ccd型カラー固体撮像装置
JP2007194488A (ja) * 2006-01-20 2007-08-02 Sony Corp 固体撮像装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9245919B2 (en) 2009-12-18 2016-01-26 Canon Kabushiki Kaisha Solid-state image pickup apparatus
US9865631B2 (en) 2009-12-18 2018-01-09 Canon Kabushiki Kaisha Solid-state image pickup apparatus
WO2015037547A1 (ja) * 2013-09-10 2015-03-19 Sekine Hirokazu 固体撮像装置
US10008521B2 (en) 2013-09-10 2018-06-26 Setech Co., Ltd. Solid-state imaging device
JP2014207468A (ja) * 2014-06-17 2014-10-30 キヤノン株式会社 固体撮像装置
JP2016096359A (ja) * 2016-02-10 2016-05-26 キヤノン株式会社 固体撮像装置

Also Published As

Publication number Publication date
TWI427778B (zh) 2014-02-21
EP2207204A2 (en) 2010-07-14
CN101794796B (zh) 2012-11-14
US20100176277A1 (en) 2010-07-15
EP2207204A3 (en) 2012-03-14
EP2207204B1 (en) 2015-09-09
JP4905468B2 (ja) 2012-03-28
US8362412B2 (en) 2013-01-29
KR20100082715A (ko) 2010-07-19
KR101660980B1 (ko) 2016-09-29
CN101794796A (zh) 2010-08-04
TW201034175A (en) 2010-09-16

Similar Documents

Publication Publication Date Title
JP4905468B2 (ja) 固体撮像素子
JP5564909B2 (ja) 固体撮像装置とその製造方法、及び電子機器
JP5651976B2 (ja) 固体撮像素子およびその製造方法、並びに電子機器
KR102123704B1 (ko) 고체 촬상 장치 및 전자 기기
JP2011159757A (ja) 固体撮像装置とその製造方法、固体撮像装置の駆動方法、及び電子機器
JP4924617B2 (ja) 固体撮像素子、カメラ
JP2013016675A (ja) 固体撮像装置、電子機器、及び、固体撮像装置の製造方法
JP2009152234A (ja) 固体撮像装置およびカメラ
JP5375142B2 (ja) 固体撮像装置、固体撮像装置の駆動方法、及び電子機器
JP5375141B2 (ja) 固体撮像装置、固体撮像装置の製造方法、固体撮像装置の駆動方法、及び電子機器
US7642608B2 (en) Dual isolation for image sensors
Takahashi et al. A 1/2.7-in 2.96 MPixel CMOS image sensor with double CDS architecture for full high-definition camcorders
JP4900404B2 (ja) 固体撮像素子及びその駆動方法
JP5387669B2 (ja) 固体撮像素子
US11955503B2 (en) Imaging element, imaging sensor, camera system, and device comprising camera system with an overflow path and gate connected storage
JP2008258498A (ja) 固体撮像装置
JP2006086356A (ja) 固体撮像素子
JP2007518283A (ja) 高感度cmosイメージセンサーの画素構造
JP2004363132A (ja) 固体撮像装置および固体撮像装置の駆動方法
JP5295188B2 (ja) 光電変換装置、その製造方法及び撮像システム
JP2008227254A (ja) Ccd固体撮像素子
JP2010287799A (ja) 固体撮像装置
JP2010080791A (ja) 固体撮像装置、及び電子機器
JP2010040668A (ja) 固体撮像装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110225

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110621

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110822

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111213

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111226

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150120

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150120

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees