JP2010044659A - メモリ制御回路並びにこれを組み込んだ半導体集積回路 - Google Patents
メモリ制御回路並びにこれを組み込んだ半導体集積回路 Download PDFInfo
- Publication number
- JP2010044659A JP2010044659A JP2008209182A JP2008209182A JP2010044659A JP 2010044659 A JP2010044659 A JP 2010044659A JP 2008209182 A JP2008209182 A JP 2008209182A JP 2008209182 A JP2008209182 A JP 2008209182A JP 2010044659 A JP2010044659 A JP 2010044659A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- data
- strobe signal
- data strobe
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 18
- 238000012544 monitoring process Methods 0.000 claims abstract description 4
- 238000001514 detection method Methods 0.000 claims description 16
- 238000012545 processing Methods 0.000 claims description 5
- 230000004044 response Effects 0.000 claims description 5
- 230000000873 masking effect Effects 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 abstract description 8
- 239000000872 buffer Substances 0.000 description 18
- 230000000630 rising effect Effects 0.000 description 14
- 230000003111 delayed effect Effects 0.000 description 12
- 238000000034 method Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 238000003708 edge detection Methods 0.000 description 6
- 238000012546 transfer Methods 0.000 description 5
- 230000001360 synchronised effect Effects 0.000 description 4
- 230000007704 transition Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
- G06F13/4243—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1066—Output synchronization
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
- Memory System (AREA)
Abstract
【構成】本発明によるメモリ制御回路及び半導体集積回路は、クロック信号を監視することによってデータ取得のタイミングが到来したか否かを判別し、該データ取得のタイミングの到来が判別される迄、該データストローブ信号の有意状態を維持する。
【選択図】図2
Description
該メモリ制御回路は、該クロック信号を監視することによって該データ取得のタイミングが到来したか否かを判別するデータ取得タイミング判別手段と、該データ取得のタイミングの到来が判別される迄、該データストローブ信号の有意状態を維持するデータストローブ信号補償手段と、を含むことを特徴とする。
<データストローブ信号補償回路>
上記したように、メモリデバイス(400)から出力されるデータストローブ信号dqs(254)を保持回路2(104)と保持回路3(105)のクロック信号としてダイレクトに使用した場合、時刻T14の/dqs_delay(225)の立上がりにより、保持回路4(106)の入力(212)が時刻T16の正相のクロックclk(200)の立上がりよりも前に不定データに更新され、保持回路4(106)において不定データが取得されてしまう(図4参照)。
101 アドレス/コマンド生成部
102 遅延回路
103、104、105、106 保持回路
107 インバータ回路
108、109 入力バッファ
110、111、112 出力バッファ
120、121 SRラッチ
122 AND回路
123 立下り検出回路
124 立上り検出回路
300、301、302、303、304、305 終端抵抗
400 メモリデバイス
600 メモリ制御回路
700 データストローブ信号補償回路
900 半導体集積回路
Claims (5)
- クロック信号を生成して外部メモリデバイスに供給するクロック生成回路と、前記外部メモリデバイスから供給されるデータ信号を、これと共に供給されるデータストローブ信号の有意状態下においてのみ保持する少なくとも1つの保持回路とを含み、前記保持回路からのデータ取得を前記クロック信号に従って制御するメモリ制御回路であって、
前記クロック信号を監視することによって前記データ取得のタイミングが到来したか否かを判別するデータ取得タイミング判別手段と、
前記データ取得のタイミングの到来が判別される迄、前記データストローブ信号の有意状態を維持するデータストローブ信号補償手段と、
を含むことを特徴とするメモリ制御回路。 - 前記データストローブ信号補償手段は、前記外部メモリデバイスから供給されたデータストローブ信号が前記有意状態から不定状態になるのをマスキング処理することによって、前記有意状態を維持することを特徴とする請求項1記載のメモリ制御回路。
- 前記データストローブ信号補償手段に供給されるデータストローブ信号に予め遅延を与える遅延回路をさらに含むことを特徴とする請求項1又は2記載のメモリ制御回路。
- 前記データ取得タイミング判別手段及び前記データストローブ信号補償手段は、
前記データストローブ信号の活性化状態を保持する第1のSRラッチ回路と、
前記第1のSRラッチ回路に保持されたデータストローブ信号の活性化状態からの立下がりを検出して第1の検出信号(222)を活性化状態にする立下がり検出回路と、
前記データ取得のタイミングとして前記クロック信号の立上がりを検出して第2の検出信号(223)を活性化状態にする立上がり検出回路と、
前記第2の検出信号の活性化状態を保持すると共に、これを前記第1の検出信号の活性状態に応じてリセットする第2のSRラッチ回路と、
前記データストローブ信号の非活性化状態と前記第2のSRラッチ回路によって保持された活性化状態とに応じて第3の検出信号(220)を活性化状態にするAND回路と、
を含み、前記第1のSRラッチ回路は、前記第3の検出信号(220)の活性化状態に応じて、前記データストローブ信号の活性化状態の保持をリセットすることを特徴とする請求項1又は2記載のメモリ制御装置。 - 中央演算処理装置と前記中央演算処理装置からの制御信号に応じて外部メモリデバイスを制御するメモリ制御回路とを含み、前記メモリ制御回路は、クロック信号を生成して前記外部メモリデバイスに供給するクロック生成回路と、前記外部メモリデバイスから供給されるデータ信号を、これと共に供給されるデータストローブ信号の有意状態下においてのみ保持する少なくとも1つの保持回路とを含むことによって前記保持回路からのデータ取得を前記クロック信号に従って制御する半導体集積回路であって、
前記メモリ制御回路は、
前記クロック信号を監視することによって前記データ取得のタイミングが到来したか否かを判別するデータ取得タイミング判別手段と、
前記データ取得のタイミングの到来が判別される迄、前記データストローブ信号の有意状態を維持するデータストローブ信号補償手段と、
を含むことを特徴とする半導体集積回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008209182A JP5296451B2 (ja) | 2008-08-15 | 2008-08-15 | メモリ制御回路並びにこれを組み込んだ半導体集積回路 |
US12/539,144 US7907471B2 (en) | 2008-08-15 | 2009-08-11 | Memory control circuit and semiconductor integrated circuit incorporating the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008209182A JP5296451B2 (ja) | 2008-08-15 | 2008-08-15 | メモリ制御回路並びにこれを組み込んだ半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010044659A true JP2010044659A (ja) | 2010-02-25 |
JP5296451B2 JP5296451B2 (ja) | 2013-09-25 |
Family
ID=41681184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008209182A Active JP5296451B2 (ja) | 2008-08-15 | 2008-08-15 | メモリ制御回路並びにこれを組み込んだ半導体集積回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7907471B2 (ja) |
JP (1) | JP5296451B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7907471B2 (en) | 2008-08-15 | 2011-03-15 | Oki Semiconductor Co., Ltd. | Memory control circuit and semiconductor integrated circuit incorporating the same |
CN102592653A (zh) * | 2010-12-27 | 2012-07-18 | 富士通半导体股份有限公司 | 存储器接口电路、存储器接口方法和电子设备 |
JP2013534084A (ja) * | 2010-06-03 | 2013-08-29 | アルテラ コーポレイション | ソース同期情報転送のための装置および関連方法 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5733126B2 (ja) * | 2011-09-15 | 2015-06-10 | 富士通セミコンダクター株式会社 | メモリインタフェース回路及びタイミング調整方法 |
CN106875966B (zh) * | 2017-01-09 | 2020-02-07 | 上海兆芯集成电路有限公司 | 数据选通信号处理系统以及处理方法 |
US10978139B2 (en) * | 2019-06-04 | 2021-04-13 | Qualcomm Incorporated | Dual-mode high-bandwidth SRAM with self-timed clock circuit |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006107352A (ja) * | 2004-10-08 | 2006-04-20 | Fujitsu Ltd | メモリコントローラ |
JP2006260322A (ja) * | 2005-03-18 | 2006-09-28 | Nec Corp | メモリインターフェイス制御回路 |
JP2007334943A (ja) * | 2006-06-13 | 2007-12-27 | Hitachi Ltd | メモリ制御装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003099321A (ja) | 2001-09-21 | 2003-04-04 | Ricoh Co Ltd | メモリ制御装置 |
KR100403635B1 (ko) | 2001-11-06 | 2003-10-30 | 삼성전자주식회사 | 동기식 반도체 메모리 장치의 데이터 입력 회로 및 데이터입력 방법 |
JP4885623B2 (ja) * | 2006-06-13 | 2012-02-29 | エルピーダメモリ株式会社 | 積層半導体装置 |
JP5296451B2 (ja) | 2008-08-15 | 2013-09-25 | ラピスセミコンダクタ株式会社 | メモリ制御回路並びにこれを組み込んだ半導体集積回路 |
-
2008
- 2008-08-15 JP JP2008209182A patent/JP5296451B2/ja active Active
-
2009
- 2009-08-11 US US12/539,144 patent/US7907471B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006107352A (ja) * | 2004-10-08 | 2006-04-20 | Fujitsu Ltd | メモリコントローラ |
JP2006260322A (ja) * | 2005-03-18 | 2006-09-28 | Nec Corp | メモリインターフェイス制御回路 |
JP2007334943A (ja) * | 2006-06-13 | 2007-12-27 | Hitachi Ltd | メモリ制御装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7907471B2 (en) | 2008-08-15 | 2011-03-15 | Oki Semiconductor Co., Ltd. | Memory control circuit and semiconductor integrated circuit incorporating the same |
JP2013534084A (ja) * | 2010-06-03 | 2013-08-29 | アルテラ コーポレイション | ソース同期情報転送のための装置および関連方法 |
CN102592653A (zh) * | 2010-12-27 | 2012-07-18 | 富士通半导体股份有限公司 | 存储器接口电路、存储器接口方法和电子设备 |
Also Published As
Publication number | Publication date |
---|---|
JP5296451B2 (ja) | 2013-09-25 |
US20100039870A1 (en) | 2010-02-18 |
US7907471B2 (en) | 2011-03-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6801989B2 (en) | Method and system for adjusting the timing offset between a clock signal and respective digital signals transmitted along with that clock signal, and memory device and computer system using same | |
US7558133B2 (en) | System and method for capturing data signals using a data strobe signal | |
US6603706B1 (en) | Method and apparatus for synchronization of read data in a read data synchronization circuit | |
US6338127B1 (en) | Method and apparatus for resynchronizing a plurality of clock signals used to latch respective digital signals, and memory device using same | |
KR100910852B1 (ko) | 반도체 메모리 소자 | |
JP2000187522A (ja) | Ddrタイミングのためのデ―タクロック待ち時間補償回路及び方法 | |
US6075393A (en) | Clock synchronous semiconductor device system and semiconductor devices used with the same | |
JP2005228458A (ja) | 半導体記憶素子におけるオンダイターミネーションモードの転換回路及びその方法 | |
JP5296451B2 (ja) | メモリ制御回路並びにこれを組み込んだ半導体集積回路 | |
US8406080B2 (en) | Data output control circuit of a double data rate (DDR) synchronous semiconductor memory device responsive to a delay locked loop (DLL) clock and method thereof | |
US9196349B2 (en) | Semiconductor device | |
US6768691B2 (en) | Semiconductor integrated circuit and memory system | |
US9275700B2 (en) | Semiconductor device | |
US8514639B2 (en) | Semiconductor memory device and method for operating the same | |
US7304898B2 (en) | Semiconductor memory device | |
US20150146477A1 (en) | Semiconductor device | |
US7791963B2 (en) | Semiconductor memory device and operation method thereof | |
US7492661B2 (en) | Command generating circuit and semiconductor memory device having the same | |
US7929358B2 (en) | Data output circuit | |
JP2003122625A (ja) | インターフェース回路 | |
US7894278B2 (en) | Semiconductor memory device and method for operating the same | |
JP2006277892A (ja) | 半導体記憶装置 | |
US7224623B2 (en) | Memory device having off-chip driver enable circuit and method for reducing delays during read operations | |
US20080126576A1 (en) | Semiconductor memory device and method for driving the same | |
CN116662227A (zh) | 与时钟同步有关的存储系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110812 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130308 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130319 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130520 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130604 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130613 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5296451 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |