JP2010004305A - 歪補償回路 - Google Patents
歪補償回路 Download PDFInfo
- Publication number
- JP2010004305A JP2010004305A JP2008161102A JP2008161102A JP2010004305A JP 2010004305 A JP2010004305 A JP 2010004305A JP 2008161102 A JP2008161102 A JP 2008161102A JP 2008161102 A JP2008161102 A JP 2008161102A JP 2010004305 A JP2010004305 A JP 2010004305A
- Authority
- JP
- Japan
- Prior art keywords
- distortion
- compensation circuit
- amplitude
- distortion compensation
- differential value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Amplifiers (AREA)
Abstract
【解決手段】電力増幅装置1は、フィードバックされた出力信号Yと参照信号Xとが入力され、歪補償回路として機能する逆歪信号発生回路10と、逆歪信号Zをアップコンバートするミキサー14と、信号を増幅する電力増幅器11と、出力信号Yを取り出す方向性結合器12と、方向性結合器12により分配された出力信号Yをダウンコンバートするミキサー15と、周波数変換用のローカル発振器13と、を有し、逆歪信号発生回路10は、振幅検出器19と、電力検出器18と、振幅微分値テーブル作成部16と、位相微分値テーブル作成部17と、振幅微分値のメモリレステーブル21と、位相微分値のメモリレステーブル22と、振幅微分値解析器25及び位相微分解析器26と、重み付け補間器27と、乗算器28と、を有している。
【選択図】図1
Description
Claims (6)
- 入力信号を増幅する増幅器によって発生した歪成分を補償するプリディストーション方式の歪補償回路において、
増幅器が発生する歪を検出するために、所定の変調方式で変調された入力信号を増幅器に入力して増幅器のAM−AM特性及びAM−PM特性の非線形性に起因して発生する歪成分を、少なくとも振幅の時間微分値毎に検出する歪検出手段と、
歪検出手段によって検出された歪成分を予め設定された複数の区分に分けて各区分の補償値を演算する演算手段と、
演算された複数の区分の補償値に基づいて補償信号を入力信号に重畳する補償手段と、
を有することを特徴とする歪補償回路。 - 請求項1に記載の歪補償回路において、
歪検出手段は、
入力される変調信号の振幅及び振幅の時間微分値を用いて歪成分を検出することを特徴とする歪補償回路。 - 請求項1又は2に記載の歪補償回路において、
演算手段は、
少なくとも上限値と下限値の2区分に分けて補償値を演算することを特徴とする歪補償回路。 - 請求項1又は2に記載の歪補償回路において、
補償手段は、
振幅及び振幅の時間微分値によって検出された離散的な歪成分を補間する補間手段を有することを特徴とする歪補償回路。 - 請求項3に記載の歪補償回路において、
区分に使用したしきい値は、所定の変調方式で変調された入力信号のピークを含む直線区分によるしきい値、又は、入力信号のピークと入力信号の平均値とを少なくとも含む多直線近似区分によるしきい値であることを特徴とする歪補償回路。 - 請求項4に記載の歪補償回路において、
補償手段は、プリディストーション方式による歪補償で残留した残留歪みをさらに除去するための残留歪み除去手段を有することを特徴とする歪補償回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008161102A JP5144386B2 (ja) | 2008-06-20 | 2008-06-20 | 歪補償回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008161102A JP5144386B2 (ja) | 2008-06-20 | 2008-06-20 | 歪補償回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010004305A true JP2010004305A (ja) | 2010-01-07 |
JP5144386B2 JP5144386B2 (ja) | 2013-02-13 |
Family
ID=41585629
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008161102A Active JP5144386B2 (ja) | 2008-06-20 | 2008-06-20 | 歪補償回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5144386B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011176686A (ja) * | 2010-02-25 | 2011-09-08 | Nec Corp | 前置歪み補償回路及び電力増幅器のメモリ効果歪み補償方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001008320A1 (fr) * | 1999-07-28 | 2001-02-01 | Fujitsu Limited | Procede et appareil pour compensation de distorsion de dispositif radio |
JP2002223171A (ja) * | 2001-01-29 | 2002-08-09 | Fujitsu Ltd | 歪補償係数を補正及び補間する非線形歪補償送信装置 |
JP2003347944A (ja) * | 2002-05-24 | 2003-12-05 | Fujitsu Ltd | 歪補償送信装置 |
JP2005333353A (ja) * | 2004-05-19 | 2005-12-02 | Hitachi Kokusai Electric Inc | プリディストータ |
-
2008
- 2008-06-20 JP JP2008161102A patent/JP5144386B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001008320A1 (fr) * | 1999-07-28 | 2001-02-01 | Fujitsu Limited | Procede et appareil pour compensation de distorsion de dispositif radio |
JP2002223171A (ja) * | 2001-01-29 | 2002-08-09 | Fujitsu Ltd | 歪補償係数を補正及び補間する非線形歪補償送信装置 |
JP2003347944A (ja) * | 2002-05-24 | 2003-12-05 | Fujitsu Ltd | 歪補償送信装置 |
JP2005333353A (ja) * | 2004-05-19 | 2005-12-02 | Hitachi Kokusai Electric Inc | プリディストータ |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011176686A (ja) * | 2010-02-25 | 2011-09-08 | Nec Corp | 前置歪み補償回路及び電力増幅器のメモリ効果歪み補償方法 |
Also Published As
Publication number | Publication date |
---|---|
JP5144386B2 (ja) | 2013-02-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8204454B2 (en) | Distortion compensator apparatus, amplifier apparatus, transmitter, and method of compensating distortion | |
JP3707549B2 (ja) | 送信装置 | |
JP5251565B2 (ja) | プリディストータ及びその遅延調整方法 | |
US7180368B2 (en) | Distortion compensation circuit, distortion compensation signal generating method, and power amplifier | |
JP2000078037A (ja) | 増幅器のプリディストータと増幅装置 | |
JP4812643B2 (ja) | 増幅装置 | |
US9337783B2 (en) | Distortion compensation apparatus and distortion compensation method | |
Liu et al. | On the robustness of look-up table digital predistortion in the presence of loop delay error | |
JP4996503B2 (ja) | 歪補償回路及びプリディストーション型歪補償増幅器 | |
JP2006502630A (ja) | デジタルローデータ値の適応的プリディストーション方法及び方法を実施するための装置 | |
JP5144387B2 (ja) | 歪補償回路 | |
JP5144386B2 (ja) | 歪補償回路 | |
JP5048593B2 (ja) | 送信機 | |
JP6064374B2 (ja) | 歪補償装置、および、歪補償方法 | |
JP2004165900A (ja) | 通信装置 | |
JP6577615B2 (ja) | 電力増幅器の調整方法および調整システム | |
US8417193B2 (en) | Transmitting device and method for determining target predistortion setting value | |
JP4597100B2 (ja) | 高周波電力増幅器用非線形補償回路 | |
Rahmanian et al. | Digital predistortion based on frequency domain estimation for OFDM systems with low complexity loop delay compensation | |
KR100991494B1 (ko) | 디지털 전치왜곡 방법 및 그 장치 | |
KR20100072724A (ko) | 전력 증폭기의 비선형 특성을 보상하기 위한 전치 왜곡 장치 및 방법 | |
JP2004128922A (ja) | 歪補償装置 | |
JP2004128921A (ja) | 歪補償装置 | |
KR20060098681A (ko) | 무선 통신 시스템에서 전력 증폭기의 열적 기억 효과 보상장치 및 방법 | |
KR20100013613A (ko) | 고조파 대역 신호의 디지털 사전 왜곡 장치 및 그 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110614 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120410 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120417 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120611 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121120 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121122 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151130 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5144386 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |