JP2009302986A - 電波受信装置および電波時計 - Google Patents
電波受信装置および電波時計 Download PDFInfo
- Publication number
- JP2009302986A JP2009302986A JP2008156161A JP2008156161A JP2009302986A JP 2009302986 A JP2009302986 A JP 2009302986A JP 2008156161 A JP2008156161 A JP 2008156161A JP 2008156161 A JP2008156161 A JP 2008156161A JP 2009302986 A JP2009302986 A JP 2009302986A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- gain control
- radio wave
- unit
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Electric Clocks (AREA)
- Electromechanical Clocks (AREA)
- Control Of Amplification And Gain Control (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
【解決手段】過剰帰還を伴う自動利得制御が行われるIFアンプ26と、データ信号をAD変換するAD変換部42と、サンプリングした複数の信号値を平均化する演算部41と、算出した平均値の大きさに応じた利得制御信号を生成する制御信号生成手段(41,43,19)とを備え、制御信号生成手段からRFアンプ21に利得制御信号が供給されて、RFアンプ21の利得制御が行われる構成とした。
【選択図】図2
Description
データ信号により振幅変調された電波を受信して前記データ信号を復調する電波受信装置であって、
受信部を介して受信した受信信号の増幅を行う第1増幅部と、
該第1増幅部を経た信号の周波数を変換する周波数変換部と、
該周波数変換部を経た信号を増幅する第2増幅部と、
該第2増幅部を経た信号から前記データ信号を検波する検波部と、
該検波部を経た信号のうち前記データ信号の周波数帯域を含んだ低周波帯域の信号を通過させるフィルタ手段と、
該フィルタ手段を通過した信号の信号レベルの変動を抑えるように前記第2増幅部に利得制御信号を供給して当該第2増幅部の利得を制御する第1自動利得制御手段と、
該第1自動利得制御手段の利得制御信号と前記フィルタ手段を経た信号とを合成して復調した前記データ信号とする合成部と、
該合成部を経た前記データ信号をAD変換するAD変換部と、
該AD変換部でサンプリングした複数の信号値を平均化する演算部と、
該演算部の算出値に応じた利得制御信号を生成して前記第1増幅部に供給する制御信号生成手段と、
を備え、
前記制御信号生成手段から供給される前記利得制御信号によって前記第1増幅部の利得が制御される構成であることを特徴としている。
データ信号により振幅変調された電波を受信して前記データ信号を復調する電波受信装置であって、
受信部を介して受信した受信信号の増幅を行う第1増幅部と、
該第1増幅部を経た信号の周波数を変換する周波数変換部と、
該周波数変換部を経た信号を増幅する第2増幅部と、
該第2増幅部を経た信号から前記データ信号を検波する検波部と、
該検波部を経た信号のうち前記データ信号の周波数帯域を含んだ低周波帯域の信号を通過させるフィルタ手段と、
該フィルタ手段を通過した信号の信号レベルの変動を抑えるように前記第2増幅部に利得制御信号を供給して当該第2増幅部の利得を制御する第1自動利得制御手段と、
該第1自動利得制御手段の利得制御信号と前記フィルタ手段を経た信号とを合成して復調した前記データ信号とする合成部と、
前記第1自動利得制御手段の利得制御信号、或いは、前記フィルタ手段を経た信号をAD変換するAD変換部と、
該AD変換部でサンプリングした複数の信号値を平均化する演算部と、
該演算部の算出値に応じた利得制御信号を生成して前記第1増幅部に供給する制御信号生成手段と、
を備え、
前記制御信号生成手段から供給される前記利得制御信号によって前記第1増幅部の利得が制御される構成であることを特徴としている。
前記データ信号は、所定周期で信号レベルが振動する信号であり、
前記演算部は、少なくとも前記所定周期分の期間にわたってサンプリングした複数の信号値を平均化する構成であることを特徴としている。
前記データ信号は、コンマゼロ秒点を基準タイミングとして各基準タイミングごとに1個のパルス信号が送信されるタイムコードであり、
前記演算部は、前記基準タイミングを開始点としてサンプリングした複数の信号値を平均化する構成であることを特徴としている。
前記演算部は、前記サンプリングした信号値の移動平均を算出する構成であることを特徴としている。
前記制御信号生成手段は、
前記利得制御信号を表わすデジタル値が格納されるレジスタと、
前記演算部の算出値に応じて前記レジスタの値を書き換える制御部と、
前記レジスタに格納されたデジタル値をアナログの前記利得制御信号に変換して前記第1増幅部に出力するDAコンバータと、
を備えていることを特徴としている。
前記制御部は、
ヒステリシス特性を有して前記演算部の算出値と設定値とを比較し、この比較結果に基づいて前記レジスタの値を増減する構成であることを特徴としている。
請求項1〜7の何れか1項に記載の電波受信装置を備え、
前記電波受信装置により標準電波を受信して前記データ信号であるタイムコードを復調する構成であることを特徴とした電波時計である。
15a RF−AGCプログラム
15b 設定データ
19 DAコンバータ(制御信号生成手段)
20 電波受信部
21 RFアンプ(第1増幅部)
22 ミキサー(周波数変換部)
26 IFアンプ(第2増幅部)
27 検波器(検波部)
28 ローパスフィルタ(フィルタ手段)
29 高速IF−AGC回路(第1自動利得制御手段)
30 合成器(合成部)
40 マイクロコンピュータ
41 CPU(演算部、制御部)
42 RFAMPゲインレジスタ(制御信号生成手段)
Claims (8)
- データ信号により振幅変調された電波を受信して前記データ信号を復調する電波受信装置であって、
受信部を介して受信した受信信号の増幅を行う第1増幅部と、
該第1増幅部を経た信号の周波数を変換する周波数変換部と、
該周波数変換部を経た信号を増幅する第2増幅部と、
該第2増幅部を経た信号から前記データ信号を検波する検波部と、
該検波部を経た信号のうち前記データ信号の周波数帯域を含んだ低周波帯域の信号を通過させるフィルタ手段と、
該フィルタ手段を通過した信号の信号レベルの変動を抑えるように前記第2増幅部に利得制御信号を供給して当該第2増幅部の利得を制御する第1自動利得制御手段と、
該第1自動利得制御手段の利得制御信号と前記フィルタ手段を経た信号とを合成して復調した前記データ信号とする合成部と、
該合成部を経た前記データ信号をAD変換するAD変換部と、
該AD変換部でサンプリングした複数の信号値を平均化する演算部と、
該演算部の算出値に応じた利得制御信号を生成して前記第1増幅部に供給する制御信号生成手段と、
を備え、
前記制御信号生成手段から供給される前記利得制御信号によって前記第1増幅部の利得が制御される構成であることを特徴とする電波受信装置。 - データ信号により振幅変調された電波を受信して前記データ信号を復調する電波受信装置であって、
受信部を介して受信した受信信号の増幅を行う第1増幅部と、
該第1増幅部を経た信号の周波数を変換する周波数変換部と、
該周波数変換部を経た信号を増幅する第2増幅部と、
該第2増幅部を経た信号から前記データ信号を検波する検波部と、
該検波部を経た信号のうち前記データ信号の周波数帯域を含んだ低周波帯域の信号を通過させるフィルタ手段と、
該フィルタ手段を通過した信号の信号レベルの変動を抑えるように前記第2増幅部に利得制御信号を供給して当該第2増幅部の利得を制御する第1自動利得制御手段と、
該第1自動利得制御手段の利得制御信号と前記フィルタ手段を経た信号とを合成して復調した前記データ信号とする合成部と、
前記第1自動利得制御手段の利得制御信号、或いは、前記フィルタ手段を経た信号をAD変換するAD変換部と、
該AD変換部でサンプリングした複数の信号値を平均化する演算部と、
該演算部の算出値に応じた利得制御信号を生成して前記第1増幅部に供給する制御信号生成手段と、
を備え、
前記制御信号生成手段から供給される前記利得制御信号によって前記第1増幅部の利得が制御される構成であることを特徴とする電波受信装置。 - 前記データ信号は、所定周期で信号レベルが振動する信号であり、
前記演算部は、少なくとも前記所定周期分の期間にわたってサンプリングした複数の信号値を平均化する構成であることを特徴とする請求項1又は2に記載の電波受信装置。 - 前記データ信号は、コンマゼロ秒点を基準タイミングとして各基準タイミングごとに1個のパルス信号が送信されるタイムコードであり、
前記演算部は、前記基準タイミングを開始点としてサンプリングした複数の信号値を平均化する構成であることを特徴とする請求項3に記載の電波受信装置。 - 前記演算部は、前記サンプリングした信号値の移動平均を算出する構成であることを特徴とする請求項3記載の電波受信装置。
- 前記制御信号生成手段は、
前記利得制御信号を表わすデジタル値が格納されるレジスタと、
前記演算部の算出値に応じて前記レジスタの値を書き換える制御部と、
前記レジスタに格納されたデジタル値をアナログの前記利得制御信号に変換して前記第1増幅部に出力するDAコンバータと、
を備えていることを特徴とする請求項1又は2に記載の電波受信装置。 - 前記制御部は、
ヒステリシス特性を有して前記演算部の算出値と設定値とを比較し、この比較結果に基づいて前記レジスタの値を増減する構成であることを特徴とする請求項6記載の電波受信装置。 - 請求項1〜7の何れか1項に記載の電波受信装置を備え、
前記電波受信装置により標準電波を受信して前記データ信号であるタイムコードを復調する構成であることを特徴とする電波時計。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008156161A JP5077087B2 (ja) | 2008-06-16 | 2008-06-16 | 電波受信装置および電波時計 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008156161A JP5077087B2 (ja) | 2008-06-16 | 2008-06-16 | 電波受信装置および電波時計 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009302986A true JP2009302986A (ja) | 2009-12-24 |
JP5077087B2 JP5077087B2 (ja) | 2012-11-21 |
Family
ID=41549404
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008156161A Active JP5077087B2 (ja) | 2008-06-16 | 2008-06-16 | 電波受信装置および電波時計 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5077087B2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102109814A (zh) * | 2010-12-31 | 2011-06-29 | 北京昆腾微电子有限公司 | 获取电波授时信号的装置和方法 |
CN102364399A (zh) * | 2011-10-20 | 2012-02-29 | 河源市全成电子有限公司 | 一种电波钟表的天线频率校正装置及其校正方法 |
JP2012209875A (ja) * | 2011-03-30 | 2012-10-25 | Nippon Telegr & Teleph Corp <Ntt> | 自動利得制御装置 |
JP2014077695A (ja) * | 2012-10-10 | 2014-05-01 | Seiko Epson Corp | 電波修正時計および電波修正時計の時刻修正方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU2003272790A1 (en) | 2002-10-08 | 2004-05-04 | Honeywell International Inc. | Semiconductor packages, lead-containing solders and anodes and methods of removing alpha-emitters from materials |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03285424A (ja) * | 1989-08-16 | 1991-12-16 | Hitachi Ltd | 無線受信機 |
EP1432122A1 (en) * | 2002-12-20 | 2004-06-23 | Sony International (Europe) GmbH | Gain control unit for controlling two or more amplifiers |
JP2004179948A (ja) * | 2002-11-27 | 2004-06-24 | Casio Comput Co Ltd | 電波受信装置、電波時計及び中継器 |
JP2005033257A (ja) * | 2003-07-07 | 2005-02-03 | Fujitsu Ten Ltd | 自動利得制御装置 |
JP2006203487A (ja) * | 2005-01-20 | 2006-08-03 | Matsushita Electric Ind Co Ltd | 高周波信号受信装置とこれに用いる集積回路および前記高周波信号受信装置を用いた電子機器 |
-
2008
- 2008-06-16 JP JP2008156161A patent/JP5077087B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03285424A (ja) * | 1989-08-16 | 1991-12-16 | Hitachi Ltd | 無線受信機 |
JP2004179948A (ja) * | 2002-11-27 | 2004-06-24 | Casio Comput Co Ltd | 電波受信装置、電波時計及び中継器 |
EP1432122A1 (en) * | 2002-12-20 | 2004-06-23 | Sony International (Europe) GmbH | Gain control unit for controlling two or more amplifiers |
JP2005033257A (ja) * | 2003-07-07 | 2005-02-03 | Fujitsu Ten Ltd | 自動利得制御装置 |
JP2006203487A (ja) * | 2005-01-20 | 2006-08-03 | Matsushita Electric Ind Co Ltd | 高周波信号受信装置とこれに用いる集積回路および前記高周波信号受信装置を用いた電子機器 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102109814A (zh) * | 2010-12-31 | 2011-06-29 | 北京昆腾微电子有限公司 | 获取电波授时信号的装置和方法 |
CN102109814B (zh) * | 2010-12-31 | 2013-03-06 | 北京昆腾微电子有限公司 | 获取电波授时信号的装置和方法 |
JP2012209875A (ja) * | 2011-03-30 | 2012-10-25 | Nippon Telegr & Teleph Corp <Ntt> | 自動利得制御装置 |
CN102364399A (zh) * | 2011-10-20 | 2012-02-29 | 河源市全成电子有限公司 | 一种电波钟表的天线频率校正装置及其校正方法 |
JP2014077695A (ja) * | 2012-10-10 | 2014-05-01 | Seiko Epson Corp | 電波修正時計および電波修正時計の時刻修正方法 |
Also Published As
Publication number | Publication date |
---|---|
JP5077087B2 (ja) | 2012-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7613441B2 (en) | Radio wave reception device and radio wave clock | |
JP5077087B2 (ja) | 電波受信装置および電波時計 | |
US8934858B2 (en) | Digital demodulation circuit using automatic gain control circuit having temperature compensation function | |
JP2008193242A (ja) | レベル検出器、通信装置及びチューナ | |
US20140077844A1 (en) | Signal level adjusting device and high-frequency apparatus | |
JPH1051402A (ja) | 受信電界検出回路 | |
JP2006333167A (ja) | 高周波増幅回路 | |
US8055232B2 (en) | Radio frequency receiving apparatus, radio frequency receiving method, LSI for radio frequency signal and LSI for base band signal | |
JP2773524B2 (ja) | ディジタル移動無線受信機 | |
JP2007274396A (ja) | 光伝送システム | |
JP4574687B2 (ja) | Rf受信装置 | |
US7054395B2 (en) | Automatic gain control for digital demodulation apparatus | |
JP2005033247A (ja) | デジタル信号受信機 | |
JP4699205B2 (ja) | 信号処理回路 | |
JP2010081189A (ja) | 信号処理装置 | |
JP5942313B2 (ja) | 電波時計用受信icの調整方法 | |
US20190296836A1 (en) | Wireless communicator | |
JP4232433B2 (ja) | 電波受信装置、電波時計及び中継器 | |
US6265933B1 (en) | FM demodulator | |
JP2004312077A (ja) | Fmチューナ | |
JPH098766A (ja) | 直交周波数分割多重受信装置 | |
JP3438593B2 (ja) | 振幅調整装置、振幅圧縮装置および振幅伸長装置 | |
JP2009111570A (ja) | 受信回路および時計 | |
US7856073B2 (en) | Digital gain adjustment in a wireless receiver | |
JP2006135458A (ja) | 自動利得調整回路及び自動利得調整方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110530 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110530 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120417 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120508 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120706 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120731 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120813 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5077087 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |