JP2007329493A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2007329493A5 JP2007329493A5 JP2007196840A JP2007196840A JP2007329493A5 JP 2007329493 A5 JP2007329493 A5 JP 2007329493A5 JP 2007196840 A JP2007196840 A JP 2007196840A JP 2007196840 A JP2007196840 A JP 2007196840A JP 2007329493 A5 JP2007329493 A5 JP 2007329493A5
- Authority
- JP
- Japan
- Prior art keywords
- mold
- film
- cavity
- circuit device
- chip support
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims 18
- 238000004519 manufacturing process Methods 0.000 claims 9
- 238000000034 method Methods 0.000 claims 5
- 239000011347 resin Substances 0.000 claims 5
- 229920005989 resin Polymers 0.000 claims 5
- 239000000758 substrate Substances 0.000 claims 4
- 238000000465 moulding Methods 0.000 claims 3
- 238000007789 sealing Methods 0.000 claims 3
- 238000004804 winding Methods 0.000 claims 1
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007196840A JP4397942B2 (ja) | 2007-07-30 | 2007-07-30 | 半導体集積回路装置の製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007196840A JP4397942B2 (ja) | 2007-07-30 | 2007-07-30 | 半導体集積回路装置の製造方法 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2005116766A Division JP4012210B2 (ja) | 2005-04-14 | 2005-04-14 | 半導体集積回路装置の製造方法 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009199137A Division JP5119221B2 (ja) | 2009-08-31 | 2009-08-31 | 半導体集積回路装置の製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2007329493A JP2007329493A (ja) | 2007-12-20 |
| JP2007329493A5 true JP2007329493A5 (enExample) | 2009-03-19 |
| JP4397942B2 JP4397942B2 (ja) | 2010-01-13 |
Family
ID=38929709
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007196840A Expired - Fee Related JP4397942B2 (ja) | 2007-07-30 | 2007-07-30 | 半導体集積回路装置の製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP4397942B2 (enExample) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5235506B2 (ja) * | 2008-06-02 | 2013-07-10 | キヤノン株式会社 | パターン転写装置及びデバイス製造方法 |
| JP5148376B2 (ja) * | 2008-06-11 | 2013-02-20 | 日本写真印刷株式会社 | 射出成形用金型及びこれを用いた樹脂成形品の製造方法 |
| JP5119221B2 (ja) * | 2009-08-31 | 2013-01-16 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置の製造方法 |
| WO2017145924A1 (ja) * | 2016-02-26 | 2017-08-31 | キヤノン株式会社 | インプリント装置およびその動作方法ならびに物品製造方法 |
| JP6603678B2 (ja) | 2016-02-26 | 2019-11-06 | キヤノン株式会社 | インプリント装置およびその動作方法ならびに物品製造方法 |
-
2007
- 2007-07-30 JP JP2007196840A patent/JP4397942B2/ja not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2009076658A5 (enExample) | ||
| TWI389221B (zh) | 使用多孔載體之晶粒封裝方法 | |
| JP2007507108A5 (enExample) | ||
| JP2010147153A5 (enExample) | ||
| WO2015018143A1 (zh) | 先蚀后封芯片倒装三维系统级金属线路板结构及工艺方法 | |
| JP2006303371A5 (enExample) | ||
| JP2009130104A5 (enExample) | ||
| WO2011150879A2 (zh) | 半导体器件封装方法及其结构 | |
| JP2007329493A5 (enExample) | ||
| JP2014220439A5 (enExample) | ||
| JP2010287710A5 (ja) | 半導体装置の製造方法 | |
| CN103400767A (zh) | 先蚀后封芯片倒装凸点三维系统级金属线路板及工艺方法 | |
| JP2009513030A5 (enExample) | ||
| CN102403282B (zh) | 有基岛四面无引脚封装结构及其制造方法 | |
| CN110970414A (zh) | 一种多芯片封装结构及制造方法 | |
| CN102569275B (zh) | 堆叠式半导体封装结构及其制造方法 | |
| CN108538988A (zh) | 一种均匀气压式压模机与压膜方法 | |
| CN102347303B (zh) | 多芯片堆叠的封装体及其制造方法 | |
| CN103606539A (zh) | 一种基于框架采用开孔优化技术的扁平封装件及其制作工艺 | |
| TWI270190B (en) | Lead frame structure and package for integrating the same | |
| JP2010040955A5 (enExample) | ||
| CN111128918B (zh) | 一种芯片封装方法及芯片 | |
| TW201511338A (zh) | 發光二極體的封裝方法及其結構 | |
| JP2006007506A5 (enExample) | ||
| TWI471988B (zh) | 半導體封裝件之製法 |