JP2007095715A - サブマウント及びその製造方法 - Google Patents

サブマウント及びその製造方法 Download PDF

Info

Publication number
JP2007095715A
JP2007095715A JP2005278958A JP2005278958A JP2007095715A JP 2007095715 A JP2007095715 A JP 2007095715A JP 2005278958 A JP2005278958 A JP 2005278958A JP 2005278958 A JP2005278958 A JP 2005278958A JP 2007095715 A JP2007095715 A JP 2007095715A
Authority
JP
Japan
Prior art keywords
layer
solder
submount
solder layer
electrode layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005278958A
Other languages
English (en)
Other versions
JP4822155B2 (ja
Inventor
Masayuki Nakano
雅之 中野
Yoshikazu Oshika
嘉和 大鹿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dowa Holdings Co Ltd
Original Assignee
Dowa Holdings Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dowa Holdings Co Ltd filed Critical Dowa Holdings Co Ltd
Priority to JP2005278958A priority Critical patent/JP4822155B2/ja
Priority to TW095134416A priority patent/TWI411069B/zh
Priority to EP06810273.0A priority patent/EP1939929B1/en
Priority to PCT/JP2006/318531 priority patent/WO2007034791A1/ja
Priority to US12/067,355 priority patent/US8310047B2/en
Publication of JP2007095715A publication Critical patent/JP2007095715A/ja
Application granted granted Critical
Publication of JP4822155B2 publication Critical patent/JP4822155B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C22METALLURGY; FERROUS OR NON-FERROUS ALLOYS; TREATMENT OF ALLOYS OR NON-FERROUS METALS
    • C22CALLOYS
    • C22C5/00Alloys based on noble metals
    • C22C5/02Alloys based on gold
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/26Selection of soldering or welding materials proper with the principal constituent melting at less than 400 degrees C
    • B23K35/262Sn as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/26Selection of soldering or welding materials proper with the principal constituent melting at less than 400 degrees C
    • B23K35/264Bi as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/28Selection of soldering or welding materials proper with the principal constituent melting at less than 950 degrees C
    • B23K35/282Zn as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/28Selection of soldering or welding materials proper with the principal constituent melting at less than 950 degrees C
    • B23K35/286Al as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/30Selection of soldering or welding materials proper with the principal constituent melting at less than 1550 degrees C
    • B23K35/3006Ag as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/30Selection of soldering or welding materials proper with the principal constituent melting at less than 1550 degrees C
    • B23K35/3013Au as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/30Selection of soldering or welding materials proper with the principal constituent melting at less than 1550 degrees C
    • B23K35/302Cu as the principal constituent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K35/00Rods, electrodes, materials, or media, for use in soldering, welding, or cutting
    • B23K35/22Rods, electrodes, materials, or media, for use in soldering, welding, or cutting characterised by the composition or nature of the material
    • B23K35/24Selection of soldering or welding materials proper
    • B23K35/30Selection of soldering or welding materials proper with the principal constituent melting at less than 1550 degrees C
    • B23K35/3033Ni as the principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04026Bonding areas specifically adapted for layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29109Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15717Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400 C and less than 950 C
    • H01L2924/15724Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19107Disposition of discrete passive components off-chip wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09745Recess in conductor, e.g. in pad or in metallic substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/4935Heat exchanger or boiler making
    • Y10T29/49393Heat exchanger or boiler making with metallurgical bonding

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Materials Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Die Bonding (AREA)
  • Led Device Packages (AREA)
  • Semiconductor Lasers (AREA)

Abstract

【課題】半田層の融点上昇を防ぎ、搭載される半導体装置の不良を低減し、高い接合強度を持った、サブマウントおよびその製造方法を提供する。
【解決手段】サブマウント基板1と、サブマウント基板上に形成される電極層2と、サブマウント基板上に形成される半田層3と、を備え、半田層3が電極層の窓部2Aに埋め込まれ、かつ、半田層3の外周部と電極層2とが接続されて、サブマウント10が構成される。半田層3は電極層の上面2Aに接続される重複部3Aを有する。電極層2と半田層3との間に半田バリア層を設けることなく、半田層3の組成変化による融点上昇を防止して、半田層3と半導体装置とを高い接合強度で接合することができ、低コストなサブマウント10を提供し得る。
【選択図】図1

Description

本発明は、半導体装置を搭載するサブマウント及びその製造方法に関する。
通常、半導体装置をパッケージ化する際に、放熱板又は放熱器に半導体装置を搭載することで、半導体装置から発生する熱を効率良く放出している。さらに、半導体装置と放熱板との間に両者の熱膨張率の違いを緩和するため、または、放熱特性を改善するために、熱伝導率の高い基板、すなわち、サブマウント基板からなるサブマウントを介在させる場合がある。この熱伝導率の高い基板としては、窒化アルミニウム(AlN)などが挙げられる。
上記サブマウントにおいては、サブマウント基板に搭載する半導体素子チップとの接合及びサブマウント基板の放熱板への接合は、サブマウントの片面及び/又は両面に形成した半田層により行なっていた。半田層は、環境負荷低減のため、鉛(Pb)を用いない所謂Pbフリー半田、例えばAu−Sn、Ag−Sn、In−Sn、Zn−Snなどの半田で形成することが提案されている。
サブマウント基板上に最上層が金(Au)からなる電極層を形成し、この電極層上に半田層をAu−SnなどのPbフリー半田で形成する場合、半田層自身が非平衡状態であり、室温に放置しても平衡状態に進むために電極層の金が容易に拡散することが、非特許文献1に報告されている。
そして、最上層が金からなる電極層上に、Au−Snで形成した半田層を形成する場合には、電極層中の金が半田層に拡散して半田層の組成が変動する。このため、Au−Sn半田層に拡散する金により半田層中の金の組成割合が増大し、半田層自体の融点が上昇する。このため、最初に形成したAu−Snの組成で決まる融点よりも、高い温度で半導体装置を半田接合する必要が生じていた。したがって、半導体装置の耐熱温度との差が小さくなり、半導体装置不良などの問題が生じた。
上記半田層と電極層との相互拡散を防止するために、半田層と電極層との間に半田バリア層を設ける電極構造が知られている。
図7は従来の半田バリア層を有するサブマウントの構造を模式的に示す断面図である。図7に示すように、従来のサブマウント50は、サブマウント基板51と、サブマウント基板51の上面、すなわち、半導体装置を搭載する側の面上に形成される密着層52と、その密着層52上に形成される電極層53と、電極層53上に形成される半田バリア層54と、半田バリア層54上に形成される半田層55と、から構成されている。半田バリア層54は、白金(Pt)やパラジウム(Pd)などからなり、電極層53を構成する金の半田層55への拡散を防止し、半田層の融点の上昇などを防止していた。
特許文献1には、半田バリア層として、半田層の直下にチタン(Ti)などの遷移元素層と白金などの貴金属とが積層されてなる半田密着層を形成することで、搭載される半導体装置とサブマウントの接合強度を40MPa以上に高めることが、開示されている。
特許第3509809号公報 S.Nakahara他3名, "ROOM TEMPERATURE INTERDIFFUSION STUDIES OF Au/Sn THIN FILM COUPLES", Thin Solid Films, Vol.84, pp185-196, 1981
しかしながら、従来のサブマウント基板において、半田層へ電極層の金属が拡散して生じる接合不良を、半田バリア層を挿入して解決する場合には、半田バリア層を、白金やパラジウムなどの高価な貴金属で形成する必要があるので、サブマウントが高コストになるという課題がある。
本発明は、上記課題に鑑み、搭載される半導体装置との間には高い半田接合強度を有する、サブマウント及びその製造方法を提供することを目的としている。
上記課題を解決するために、本発明のサブマウントは、サブマウント基板と、サブマウント基板上に形成される電極層と、サブマウント基板上に形成される半田層と、を備え、半田層が電極層の窓部に埋め込まれ、かつ、半田層の外周部と電極層とが接続されていることを特徴とする。
また、本発明のサブマウント基板は、サブマウント基板上に形成される密着層と、密着層に接続される電極層及び半田層とを、含み、密着層の上方に半田層及び電極層が配置され、半田層が密着層を介して電極層と接続していることを特徴とする。
上記構成において、半田層は、好ましくは、電極層の上面に接続される重複部を有し、重複部を電極層と電気的に接続している。
上記構成によれば、電極層と半田層とが直接または好ましくは密着層を介在させてサブマウント基板上に形成され、かつ、電極層と半田層の重複部とが接続されることで、電極層と半導体層とが電気的に接続されたサブマウントを提供することができる。
上記構成において、好ましくは、半田層の重複部の幅L1 と半田層の最表面の幅Lとの比は10%以下である。さらに好ましくは、この比は、4.4%以下である。
サブマウント基板と電極層及び半田層との間には好ましくは密着層を備える。この密着層は、好ましくは、Ti,Ni,Cr,Moの何れか一つを主成分とする材料、又は、Ti,Ni,Cr,Moの何れか一つの合金を主成分とする材料からなる。
サブマウント基板は、好ましくは、窒化アルミニウム、炭化珪素、シリコンの何れかの材料からなる。半田層を構成する材料は、好ましくは、鉛を含まない半田からなる。また電極層は、好ましくは、金、白金、銀(Ag)、銅(Cu)、鉄(Fe)、アルミニウム(Al)、チタン、タングステン(W)の何れか一つ又はこれらの金属を二種類以上含む含む材料からなる。
上記構成によれば、電極層と半田層とに電気的に接続されると共に、半田層に接合する半導体装置とのチップ接合強度を高くできるサブマウントを提供することができる。したがって、電極金属から半田層への電極金属の拡散を最小限とすることができ、半田層の融点上昇を、効果的に防止することができる。このため、電極層と半田層との間に高価な貴金属を用いた半田バリア層を設ける必要がなくなるので、安価なサブマウントを提供することができる。
本発明のサブマウントの製造方法は、サブマウント基板上に窓部を有する電極層を形成する工程と、窓部に電極層と電気的に接続される半田層を形成する工程と、を含むことを特徴とする。
上記構成において、好ましくは、半田層を形成する工程において、半田層には電極層の上面に接続される重複部を設ける。
上記製造方法によれば、電極層と半田層とをサブマウント基板上に形成し、さらに、電極層の上面を被覆するように半田層に重複部を形成するので、電極層と半田層との電気的な接触を保ちながら、半田バリア層を設けることなく、半田層の融点上昇を防ぐことができる。そして、電極層と半田層との間に貴金属を用いた半田バリア層を設ける必要がないので、安価にサブマウントを製造することができる。
本発明のサブマウントによれば、サブマウント基板上に半田層が形成される窓部を有する電極層と、窓部を埋め込む半田層とが形成され、かつ、開口端部と半田層との接触面積を最小限にして互いに電気的に接続されるので、電極層と半田層との間に白金やパラジウム等の貴金属材料から形成される半田バリア層を設けることなく、電極層からの半田層への拡散を抑制して、半田層の組成変化による融点上昇を防止することができる。このため、半導体装置のチップ接合時に、半田層の融点上昇による半田接合時のチップ接合不良を防止して、歩留まり向上を達成することができる。
さらに、本発明の半田層の組成が変化しなので、半田接合の密着強度を向上することができる。
また、本発明のサブマウントの製造方法によれば、電極層と半田層との間に高価な白金やパラジウム等の貴金属材料から形成される半田バリア層を設ける必要なく、高い接合強度を有するサブマウントを低コストで提供することができる。
以下、本発明の実施の形態を図面により詳細に説明する。各図において同一又は対応する部材には同一符号を用いる。
図1は、本発明によるサブマウント10の構造を模式的に示す断面図である。図1に示すように、本発明のサブマウント10は、サブマウント基板1と、サブマウント基板1上に形成される電極層2と、サブマウント基板1上に電極層2に隣接して形成される半田層3とを備え、電極層2と半田層3の外周部とが接続して構成される。即ち、半田層3が、密着層4を介して電極層の窓部2Aに埋め込まれ、かつ、半田層3の外周部と電極層2とが接続し、電気的に接続されている。この場合、電極層の窓部の幅をL0 とする。
ここで、電極層の窓部2Aは、電極層2に半田層3を形成するために開口した領域であり、エッチングなどの工程により電極層2を形成しない領域である。電極層2とサブマウント基板1との間には、密着層5を挿入してもよい。
半田層3としては、その厚さを電極層2よりも厚くして、かつ、電極層2との重なり部分、即ち、半田層に重複部3Aを備えるようにすれば、より、電極層2と半田層3との電気的接続を形成し易くできる。この場合、半田層の重複部3Aの下部が、密着層4を介して電極層2と接触していることが好ましく、半田層3と電極層2との反応を効果的に防止することができる。図示するように、半田層3の最表面の幅がLであり、その重複部3Aの幅はL1 である。半田層に設ける重複部3Aの幅は、半田層3と電極層2との間に生じる抵抗が、十分に小さくなるように所定の寸法とすればよい。
図2は、本発明によるサブマウントの変形例の構造を模式的に示す断面図である。図2に示すように、サブマウント10Aにおいて、電極層2と半田層3との接続は、密着層4で行なってもよい。この場合には、半田層3の幅L2 は電極層の窓部2Aよりも狭くし、密着層の外周部4A(幅L1 )を電極層の上面2Bを被覆するように形成している。この幅L1 の外周部4Aが電極層2との重複部を形成している。他の構成は、図1に示すサブマウント10と同じであるので説明は省略する。
ここで、電極層2の窓部の形状は、四角や円形などの任意の形状でよく、電極層の窓部2Aに応じて、半田層の重複部3Aや密着層の重複部4Aを形成すればよい。円形の場合には、上記半田層3の幅はその直径である。
なお、サブマウント10及び10Aにおいて、電極層2及び半田層3の電気的接続とは、上記のように電極2と半田層の重複部3Aや密着層の重複部4Aとの接続において、電極層2と半田層3との間に生じる電気抵抗が非常に小さいことを意味し、後述する半田層3に搭載される半導体装置などが、電極2と同電位になるような接続と定義する。
この場合、重複部3A,4Aの幅はL1 の半田層3の幅Lに対する割合、即ちL1 /Lは、L1 /L≦10%とすることで、後述する半田層3とこの半田層3に搭載される半導体装置とが半田接合された場合の密着強度を30MPa以上とすることができ、実用的な密着強度が得られる。さらに、好ましくはL1 /L≦4.4%となるように設定すれば、半田層3の半田接合時の密着強度を40MPa以上とすることができ、信頼性の高い密着強度が得られる。このようにL1 /Lを設定することにより、半田層3と電極層2との間に生じる抵抗を小さくできると共に、半田層3に接合する半導体装置とのチップ接合強度を高くすることができる。
サブマウント基板1としては、熱伝導率の高い窒化アルミニウム、炭化珪素(SiC)、シリコン、ダイヤモンドIIaなどの絶縁性基板を用いることができる。
電極層2としては抵抗率の小さい金属が好ましく、金、白金、銀(Ag)、銅(Cu)、鉄(Fe)、アルミニウム(Al)、チタン、タングステン(W)の何れかを用いることができる。これらの金属を二種類以上含んでもよい。電極層2は所定の回路パターン状に形成されてもよいし、電極層2の一部には、外部端子との接続のために金線やアルミニウム線を接続して、電気回路を形成してもよい。
半田層3には、鉛を含まない、すなわち、Pbフリー半田が好ましく、銀、金、銅、亜鉛(Zn)、ニッケル(Ni)、インジウム(In)、ガリウム(Ga)、ビスマス(Bi)、アルミニウム、スズ(Sn)のうち、2種類以上の元素を含んだ半田を好ましく用いることができる。
さらに、サブマウント基板1及び電極層2の密着性を高めるために、図1に示すように、サブマウント基板1及び電極層2の間、つまり電極層の下部に密着層5を設けることが好ましい。
一方、サブマウント基板1の下面、即ち、通常は放熱体に被着される裏面の一部又は全部には、例えば、図1に示すように、基板裏面側の密着層6が形成され、この密着層6上に半田層7が形成される。このとき、サブマウント基板1の裏面側の密着層6及び半田層7は、サブマウント基板1の上面側に設けた密着層4,5や半田層3とは、それぞれ同じ材料で形成されてもよいし、異なる材料で形成されてもよい。
上記密着層4,5,6は、サブマウント基板1との密着性が良好で、半田層3,6との相互拡散が生じにくい高融点の金属を使用することが好ましい。密着層4,5,6に用いる金属材料としては、チタン(Ti),Cr(クロム),Ni(ニッケル),Mo(モリブデン)などの何れか一つを主成分とする材料を用いることができる。また、Ti,Ni,Cr,Moの何れか一つの合金を主成分とする材料を用いて形成してもよい。
以上説明したように、本発明のサブマウント10,10Aは、サブマウント基板1の上面に、好ましくは密着層4を介在させて、電極層2と半田層3とが隣接して形成されており、半田層3の頭部3Aが電極層2の窓部2Aの開口端部上面2Bを被覆して、電極層2と半田層3との電気的接続が保たれる。
次に、本発明のサブマウントによる半導体装置の実装について説明する。
図3は、図1のサブマウント10,10Aに半導体装置8を搭載した構造を模式的に示す断面図である。図3に示すように、サブマウント10,10Aにおいて、半導体装置8は、その下部電極8Aを介して半田層3により半田接合される。この場合、半導体装置の下部電極8Aと半田層3とが直接接触しており、半田層3の下部に、相互拡散する金などの金属が介在していないので、半田層3はその組成で決まる融点温度となり、半田層3をPbフリー半田で形成しても、その融点は高くならない。したがって、本発明のサブマウント10,10Aでは、Pbフリー半田層3の組成で決まる融点近傍の低い温度で、半導体装置8との半田接合を実施することができる。このため、従来のように半田層3の下部には、相互拡散する金などの金属が介在していないので、半田接合温度の上昇に伴う半導体装置8の不良を著しく低減することができる。
これにより、本発明のサブマウント10,10Aによれば、電極層2と半田層3との間に半田バリア層を設けなくても、半導体装置8と半田層3とを強固に接合することが可能になる。
半導体装置8の下部電極は、半田層3を介して電極層2に電気的に接続される。この電極層2は、金線9Aにより図示しない外部端子とワイヤーボンディングにて接続される。そして、半導体装置8の上部電極8Bは、金線9Bにより図示しない外部端子とワイヤーボンディングにて接続される。これにより、半導体装置8と半田層3と電極層2と各金線9A及び9Bで電気回路が形成される。ここで、半導体装置8は、レーザダイオードや発光ダイオードなどの発光素子や、ダイオード、高周波増幅やスイッチングに使用されるトランジスタやサイリスタなどのような能動素子や集積回路などを挙げることができる。
次に、本発明のサブマウント10の製造方法について説明する。
サブマウント基板1を用意し、その両側をラッピング装置により研削する。さらに、ポリッシング装置などを用いて仕上げ研磨を実施する。そして、研磨済みのサブマウント基板1を洗浄する。
次に、フォトリソグラフィー法により電極層2のパターニングを行なう。具体的には、サブマウント基板1の上面全体にスピナーを用いてレジストを均一に塗布した後、ベーキング炉によって所定のベーキングを行ない、マスクアライナー装置を用いてコンタクト露光を行なう。
露光後、テトラメチルアミン系の現像液により電極層2となる部分のレジストを溶解し、サブマウント基板1を露出させる。その結果、半田層3が形成される領域、即ち、窓部2Aとなる部分にはレジストが溶解しないで残ったままである。続いて、サブマウント基板1の表面全体に密着層5を形成する。密着層5は、真空蒸着装置やスパッタリング装置を用いた蒸着法により形成することができる。
次に、真空蒸着装置などにより電極層2となる金属を蒸着し、アセトンなどを用いてレジスト全体を溶解させることにより、電極層となる領域以外の金属をリフトオフにより除去して所定の電極層2を形成する。このようにして、リフトオフにより窓部2Aを有する電極層2を形成することができる。
続いて、上記電極層2と同様に、フォトリソグラフィー法及び真空蒸着装置を用いたリフトオフにより、電極層2の窓部2Aを埋め込むように半田層3を形成する。具体的には、電極層2及び密着層5が形成されているサブマウント基板1の上面に、レジストを均一に塗布した後、所定のベーキングを行ない、コンタクト露光を行なう。露光後、テトラメチルアミン系の現像液により半田層となる部分、即ち、窓部2A上のレジストを溶解し、その部分の密着層5及び電極層2の開口端部を露出させる。この時点で、半田層3が形成される領域のレジストは除去される。さらに、好ましくは、半田層の重複部3Aを形成するために、電極層の窓部2A側の周縁部を重複部3Aの幅であるL1 だけ大きくした窓部となるマスクパターンを用いて、露光を行なえばよい。
次に、半田層3下部側の密着層4となる金属を真空蒸着する。
引き続き、半田層3となる金属を電極層2の厚さよりも厚く蒸着し、アセトンなどを用いてレジスト全体を溶解させることにより、密着層4及び半田層3となる領域以外の蒸着した半田層をリフトオフにより除去する。このようにして、半田層3で電極の窓部2Aを埋め込んだ半田層3を形成することができる。さらに、マスクパターンなどの調整により、重複部3Aを有する半田層3も容易に形成することができる。このとき、半田層の重複部3Aの幅は、前述したように、電極層2と半田層3との電気的な接続を保つのに必要最小限な幅とすることが好ましい。
次に、サブマウント基板1の裏面に半田層7を形成する。この場合、サブマウント基板1の裏面と半田層7との間には、密着層6を挿入してもよい。
次に、サブマウント基板1の表面に露出している密着層をエッチングにより除去してサブマウント基板1の表面を露出させる。
最後に、得られたサブマウント基板1を、ダイシング装置などを用いて所定のサブマウント10の寸法に分割する。
本発明のサブマウントの製造方法では、サブマウント基板1上に、好ましくは密着層5を介して、窓部2Aを有するように電極層2が形成され、次に、窓部2Aを埋め込み、さらに好ましくは、電極層との重複部3Aを有するように密着層4及び半田層3が形成される。したがって、電極層2と半田層3との間に、Ptなどからなる貴金属を用いた半田バリア層を設ける必要がなく、製造工程数を削減することができる。これにより、本発明のサブマウントの製造方法によれば、貴金属を使用した半田バリア層を設ける必要がないので、低コストで製造することができる。
以下、実施例に基いて、本発明をさらに詳細に説明する。
図4は、実施例1で製造したサブマウント20を模式的に示す断面図である。
最初に、サブマウント20を製造する。
高熱伝導性(230W/mK)を有する55mm角、厚さ0.3mmの焼結窒化アルミニウム基板1の両面をラッピング装置によって研削し、ポリッシング装置を用いて仕上げ研磨を実施した。
続いて、フォトリソグラフィー法によるパターニングを行なうため、基板表面全体にスピナーを用いてレジストを均一に塗布した後、ベーキング炉によって所定のベーキングを行ない、マスクアライナー装置を用いてコンタクト露光を行なった。露光用のマスクは1mm角のサブマウント寸法でパターニング出来るように、マスクを設計した。
露光後、テトラメチルアミン系の現像液により、電極層2となる部分のレジストを溶解し、基板1の表面を露出させた。なお、窓部2Aとなる部分にはレジストを形成したままである。
次に、研磨した窒化アルミニウム基板2を洗浄して表面を洗浄化し、この基板2の表面全体にチタンからなる密着層5を真空蒸着装置により、50nm堆積させた。
次に、真空蒸着装置により金を蒸着し、アセトンを用いてレジスト全体を溶解させることにより、電極層2以外のAuをリフトオフで除去し、窓部2Aを有する電極層2を0.2μm形成した。
続いて、電極層2と同様に、フォトリソグラフィー法及び真空蒸着装置を用い、窒化アルミニウム基板2表面に、リフトオフにより50nmの密着層4及び3.5μmの半田層3を形成した。半田層3の成分は、AuとSnの元素比が70:30となるようにした。半田層3のサイズは、幅L=500μmの正方形とし、半田層の重複部3Aの幅L1 は、1μm程度とした。この場合のL1 /Lは、0.2%である。
最後に、得られた窒化アルミニウム基板を、ダイシング装置を用いて、サブマウント10の寸法として、1mm角に切断し、実施例のサブマウント20を製造した。
半田層の重複部3Aの幅L1 を22μmとした以外は、実施例1と同様にして、実施例2のサブマウント20を製作した。この場合のL1 /Lは4.4%である。
半田層の重複部3Aの幅L1 を50μmとした以外は、実施例1と同様にして、実施例3のサブマウント20を製作した。この場合のL1 /Lは、10%である。
次に、比較例について説明する。
(比較例1)
図5は、比較例1のサブマウント30を模式的に示す断面図でである。
密着層5上に金で電極層32を形成し、その電極層32上の一部に密着層33及び実施例と同じ組成(Au:Sn(元素比)=70:30)の半田層34を形成した以外は、実施例と同様の製造方法により、比較例1のサブマウント30を製造した。
(比較例2)
図6は、比較例2のサブマウント40を模式的に示す断面図でである。密着層5上に金で電極層32を形成し、その電極層32上の一部に密着層41及びPtからなる半田バリア層42を形成し、さらに半田バリア層42上に実施例と同じ組成(Au:Sn(元素比)=70:30)の半田層34を形成した以外は、実施例と同様の製造方法により、比較例2のサブマウント40を製造した。
実施例1〜3及び比較例1及び2のサブマウント20, 30, 40に対し、半導体装置8を半田層3, 34で接合してサンプルを作製した。すなわち、加熱装置でサブマウントの半田層3, 34を溶解させた後に、半導体装置8として300μm角の発光ダイオードを上部から配置し、サブマウント20, 30, 40と半導体装置8と、を半田層3, 34により接合し、サンプルを作製した。この場合の半田接合温度は290℃とした。サンプル数は実施例及び比較例共に各100個とした。
次に、サンプルの発光ダイオード8の剥離試験を、ダイシェアせん断試験により行ない、所謂チップせん断強度を測定した。ダイシェアせん断試験は、MIL規格(MIL−STD−883C、Method 2019.4)に準拠して行ない、各条件N数=10とし、その平均値からチップせん断強度を得た。
表1は、実施例1〜3及び比較例のサブマウントの構成とダイシェアせん断試験により測定したチップせん断強度を示す表である。
表1から明らかなように、実施例1では、半田層の重複部3Aの幅L1 と半田層幅Lとの比(L1 /L)が0.2%であり、チップせん断強度が45MPaであった。実施例2では、L1 /Lが4.4%であり、チップせん断強度が41MPaであった。実施例3では、L1 /Lが10%であり、チップせん断強度が32MPaであった。
一方、比較例1及び比較例2のチップせん断強度は、それぞれ、26MPa,4MPaとなり、明らかに、半田層の下部にPtからなる半田バリア層を設けた比較例2でチップせん断強度が40MPa以上となった。
Figure 2007095715
上記結果から、実施例1のように半田層の重複部3Aの幅L1 と半田層幅Lとの比(L1 /L)が10%とした場合のチップせん断強度は、比較例1の金電極層32にチタンからなる密着層33を介してAu−Snからなる半田層34を設けたサブマウント30よりも向上した。そして、L1 /Lが4.4%以下の実施例2及び3によれば、そのチップせん断強度が、比較例2のPtからなる半田バリア41を介在させたサブマウント40と同等以上となり、信頼性の高い密着強度が得られることが判明した。このため、実施例のサブマウントによれば、Ptからなる半田バリア層を使用しないで、チップせん断強度の大きい半田層を形成できることが分かった。これにより、実施例のサブマウントによれば、Ptなどの高価な貴金属を使用しないので、低コストのサブマウントとなる。
本発明は、上記実施例に記載のサブマウントに限定されるものではなく、特許請求の範囲に記載した発明の範囲で種々変形が可能であり、それらも本発明の範囲内に含まれることは言うまでもない。
本発明によるサブマウントの構造を模式的に示す断面図である。 本発明によるサブマウントの変形例の構造を模式的に示す断面図である。 図1のサブマウントに半導体装置を搭載した構造を模式的に示す断面図である。 実施例で製造したサブマウントを模式的に示す断面図である。 比較例1のサブマウントを模式的に示す断面図である。 比較例2のサブマウントを模式的に示す断面図である。 従来のバリア層を有するサブマウントの構造の模式的断面図である。
符号の説明
1:サブマウント基板
2,32:電極層
2A:窓部
2B:上面
3, 7,34:半田層
3A:半田層の重複部
4,33,41:密着層(半田層下部)
4A:密着層の重複部
5:密着層(電極層下部)
6:密着層(基板裏面側)
8:半導体装置
8A:下部電極
8B:上部電極
9A, 9B:金線
10, 10A,20:サブマウント
30:比較例1のサブマウント
40:比較例2のサブマウント
42:比較例2のバリア層

Claims (12)

  1. サブマウント基板と、該サブマウント基板上に形成される電極層と、
    上記サブマウント基板上に形成される半田層と、
    を備え、
    上記半田層が上記電極層の窓部に埋め込まれ、かつ、上記半田層の外周部と上記電極層とが接続されていることを特徴とする、サブマウント。
  2. 前記半田層が、前記電極層の上面に接続される重複部を有し、該重複部を前記電極層と電気的に接続していることを特徴とする、請求項1に記載のサブマウント。
  3. 前記半田層の重複部の幅L1 と前記半田層の最表面の幅Lとの比が、10%以下であることを特徴とする、請求項2に記載のサブマウント。
  4. 前記半田層の重複部の幅L1 と前記半田層の最表面の幅Lとの比が、4.4%以下であることを特徴とする、請求項2に記載のサブマウント。
  5. 前記サブマウント基板と前記電極層及び前記半田層との間に、密着層を備えることを特徴とする、請求項1又は2に記載のサブマウント。
  6. サブマウント基板上に形成される密着層と、該密着層に接続される電極層及び半田層とを、含み、
    上記密着層の上方に上記半田層及び電極層が配置され、上記半田層が上記密着層を介して上記電極層と接続していることを特徴とする、サブマウント。
  7. 前記密着層は、Ti,Ni,Cr,Moの何れか一つを主成分とする材料、又は、Ti,Ni,Cr,Moの何れか一つの合金を主成分とする材料からなることを特徴とする、請求項5又は6に記載のサブマウント。
  8. 前記サブマウント基板は、窒化アルミニウム、炭化珪素、シリコンの何れかの材料からなることを特徴とする、請求項1又は6に記載のサブマウント。
  9. 前記半田層を構成する材料が、鉛を含まない半田からなることを特徴とする、請求項1又は6に記載のサブマウント。
  10. 前記電極層が、金、白金、銀(Ag)、銅(Cu)、鉄(Fe)、アルミニウム(Al)、チタン、タングステン(W)の何れか一つ、又は、これらの金属を二種類以上含む材料からなることを特徴とする、請求項1又は6に記載のサブマウント。
  11. サブマウント基板上に窓部を有する電極層を形成する工程と、
    上記窓部に上記電極層と電気的に接続される半田層を形成する工程と、を含むことを特徴とする、サブマウントの製造方法。
  12. 前記半田層を形成する工程において、前記半田層には、前記電極層の上面に接続される重複部を設けることを特徴とする、請求項11に記載のサブマウントの製造方法。
JP2005278958A 2005-09-26 2005-09-26 サブマウント及びその製造方法 Expired - Fee Related JP4822155B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2005278958A JP4822155B2 (ja) 2005-09-26 2005-09-26 サブマウント及びその製造方法
TW095134416A TWI411069B (zh) 2005-09-26 2006-09-18 銲錫層、使用該銲錫層之散熱基板及其製造方法
EP06810273.0A EP1939929B1 (en) 2005-09-26 2006-09-19 Heat sink using a solder layer and method for manufacturing such heat sink
PCT/JP2006/318531 WO2007034791A1 (ja) 2005-09-26 2006-09-19 半田層及びこれを用いた放熱基板並びにその製造方法
US12/067,355 US8310047B2 (en) 2005-09-26 2006-09-19 Solder layer, heat sink using such a solder layer and method for manufacturing such a heat sink

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005278958A JP4822155B2 (ja) 2005-09-26 2005-09-26 サブマウント及びその製造方法

Publications (2)

Publication Number Publication Date
JP2007095715A true JP2007095715A (ja) 2007-04-12
JP4822155B2 JP4822155B2 (ja) 2011-11-24

Family

ID=37888834

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005278958A Expired - Fee Related JP4822155B2 (ja) 2005-09-26 2005-09-26 サブマウント及びその製造方法

Country Status (5)

Country Link
US (1) US8310047B2 (ja)
EP (1) EP1939929B1 (ja)
JP (1) JP4822155B2 (ja)
TW (1) TWI411069B (ja)
WO (1) WO2007034791A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015173218A (ja) * 2014-03-12 2015-10-01 三菱電機株式会社 半導体レーザ光源
JP2021044468A (ja) * 2019-09-13 2021-03-18 シチズンファインデバイス株式会社 サブマウント

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008054415A1 (de) * 2008-12-09 2010-06-10 Robert Bosch Gmbh Anordnung zweier Substrate mit einer SLID-Bondverbindung und Verfahren zur Herstellung einer solchen Anordnung
US9352532B2 (en) 2013-04-30 2016-05-31 Hewlett-Packard Development Company, L.P. Film stack including adhesive layer
US10104759B2 (en) * 2016-11-29 2018-10-16 Nxp Usa, Inc. Microelectronic modules with sinter-bonded heat dissipation structures and methods for the fabrication thereof
JP6897141B2 (ja) * 2017-02-15 2021-06-30 株式会社デンソー 半導体装置とその製造方法
JP2019145546A (ja) * 2018-02-16 2019-08-29 住友電工デバイス・イノベーション株式会社 半導体装置の製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04275482A (ja) * 1991-03-04 1992-10-01 Fujitsu Ltd 半導体装置用マウント
JP2000114685A (ja) * 1998-10-07 2000-04-21 Kyocera Corp 配線基板
JP2001127370A (ja) * 1999-10-22 2001-05-11 Kyocera Corp 半導体素子搭載用サブマウント

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5816554A (ja) * 1981-07-22 1983-01-31 Mitsubishi Electric Corp 半導体素子用冷却装置の製造方法
JPH0628267B2 (ja) * 1986-12-26 1994-04-13 日本電気株式会社 半導体装置容器
JPH06140540A (ja) 1992-10-22 1994-05-20 Matsushita Electric Works Ltd ヒートシンク及びそのヒートシンクを用いた半導体装置の実装方法
KR100306842B1 (ko) * 1999-09-30 2001-11-02 윤종용 범프 패드에 오목 패턴이 형성된 재배치 웨이퍼 레벨 칩 사이즈 패키지 및 그 제조방법
JP2001274499A (ja) * 2000-03-27 2001-10-05 Toshiba Electronic Engineering Corp 半導体レーザ装置及び半導体レーザチップのマウント方法
JP3509809B2 (ja) 2002-04-30 2004-03-22 住友電気工業株式会社 サブマウントおよび半導体装置
JP3882712B2 (ja) 2002-08-09 2007-02-21 住友電気工業株式会社 サブマウントおよび半導体装置
JP2005286274A (ja) 2004-03-31 2005-10-13 Uchihashi Estec Co Ltd はんだ付け方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04275482A (ja) * 1991-03-04 1992-10-01 Fujitsu Ltd 半導体装置用マウント
JP2000114685A (ja) * 1998-10-07 2000-04-21 Kyocera Corp 配線基板
JP2001127370A (ja) * 1999-10-22 2001-05-11 Kyocera Corp 半導体素子搭載用サブマウント

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015173218A (ja) * 2014-03-12 2015-10-01 三菱電機株式会社 半導体レーザ光源
JP2021044468A (ja) * 2019-09-13 2021-03-18 シチズンファインデバイス株式会社 サブマウント
JP7324665B2 (ja) 2019-09-13 2023-08-10 シチズンファインデバイス株式会社 サブマウント

Also Published As

Publication number Publication date
TW200721411A (en) 2007-06-01
EP1939929A1 (en) 2008-07-02
WO2007034791A1 (ja) 2007-03-29
JP4822155B2 (ja) 2011-11-24
TWI411069B (zh) 2013-10-01
US8310047B2 (en) 2012-11-13
EP1939929B1 (en) 2016-08-03
US20100263849A1 (en) 2010-10-21
EP1939929A4 (en) 2012-03-14

Similar Documents

Publication Publication Date Title
JP5413707B2 (ja) 金属−セラミック複合基板及びその製造方法
TWI243488B (en) Electrical contact-area for optoelectronic semiconductor-chip and its production method
JP3918858B2 (ja) 発光素子搭載用部材およびそれを用いた半導体装置
TW563262B (en) Light emitting diodes including modifications for submount bonding and manufacturing methods therefor
US6593160B2 (en) Diffusion barrier for increased mirror reflectivity in reflective solderable contacts on high power led chip
JP3509809B2 (ja) サブマウントおよび半導体装置
TW583722B (en) Circuit board and method for manufacturing same
JP4822155B2 (ja) サブマウント及びその製造方法
JP2006261569A (ja) サブマウントおよびその製造方法
WO2006098454A1 (ja) サブマウントおよびその製造方法
US20070262341A1 (en) Vertical led with eutectic layer
JP2003243323A (ja) 半導体素子およびその製造方法
JPH0722435A (ja) 半導体装置およびその製造方法
EP0460785B1 (en) Semiconductor device having a heat sink
JP3767585B2 (ja) 半導体装置
US6653215B1 (en) Contact to n-GaN with Au termination
WO2004107438A1 (ja) サブマウントおよびそれを用いた半導体装置
JP2006286944A (ja) サブマウント及びその製造方法
WO2003069743A1 (fr) Embase et dispositif a semiconducteur
JPH0470793B2 (ja)
JP2007109829A (ja) 半田接合形成方法
TWI447933B (zh) 具有共熔層之立式發光二極體
JPH038346A (ja) ろう付け材料
JP5062545B2 (ja) サブマウント及びその製造方法
JP2008085368A (ja) 半導体チップおよびこれを用いた半導体装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20070810

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20070809

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080904

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110221

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110315

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110614

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20110622

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110809

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110826

R150 Certificate of patent or registration of utility model

Ref document number: 4822155

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140916

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees