JP2007043460A - ビット同期回路 - Google Patents
ビット同期回路 Download PDFInfo
- Publication number
- JP2007043460A JP2007043460A JP2005225053A JP2005225053A JP2007043460A JP 2007043460 A JP2007043460 A JP 2007043460A JP 2005225053 A JP2005225053 A JP 2005225053A JP 2005225053 A JP2005225053 A JP 2005225053A JP 2007043460 A JP2007043460 A JP 2007043460A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- clock
- data
- unit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001360 synchronised effect Effects 0.000 claims abstract description 71
- 238000001514 detection method Methods 0.000 claims description 38
- 238000003708 edge detection Methods 0.000 claims description 25
- 238000012937 correction Methods 0.000 claims description 20
- 238000013481 data capture Methods 0.000 claims description 17
- 230000027311 M phase Effects 0.000 claims description 16
- 238000012935 Averaging Methods 0.000 claims description 10
- 238000005070 sampling Methods 0.000 claims description 5
- 238000013500 data storage Methods 0.000 claims description 3
- 230000003287 optical effect Effects 0.000 description 20
- 230000005540 biological transmission Effects 0.000 description 19
- 239000013307 optical fiber Substances 0.000 description 19
- 238000011144 upstream manufacturing Methods 0.000 description 15
- 238000006243 chemical reaction Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 9
- 230000000875 corresponding effect Effects 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 6
- 238000004364 calculation method Methods 0.000 description 5
- 230000009977 dual effect Effects 0.000 description 5
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 5
- 101100191136 Arabidopsis thaliana PCMP-A2 gene Proteins 0.000 description 4
- 101100422768 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SUL2 gene Proteins 0.000 description 4
- 101100048260 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) UBX2 gene Proteins 0.000 description 4
- 238000007792 addition Methods 0.000 description 4
- 238000012546 transfer Methods 0.000 description 4
- 230000003111 delayed effect Effects 0.000 description 3
- 239000000835 fiber Substances 0.000 description 3
- 238000010187 selection method Methods 0.000 description 3
- 239000000284 extract Substances 0.000 description 2
- 238000000605 extraction Methods 0.000 description 2
- 238000007726 management method Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 238000004587 chromatography analysis Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0814—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/087—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/091—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0004—Initialisation of the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/046—Speed or phase control by synchronisation signals using special codes as synchronising signal using a dotting sequence
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Small-Scale Networks (AREA)
Abstract
【解決手段】バーストデータ先頭部に位置したプリアンブルの受信期間中に、装置内基準クロックCLと同一周波数をもつ多相クロックの中から、受信バーストデータに同期した位相のクロックを高速に決定する初期位相決定部101と、初期位相決定部で決定された同期位相クロックを初期位相として、バーストデータのペイロードの受信期間中に、同期位相クロックを受信データの位相変動に追従させるための位相追従部102とを備え、同期位相クロックと所定の位相関係にあるデータ取込みクロックによって、バーストデータをリタイミングし、基準クロックCLに同期して出力するビット同期回路。
【選択図】 図1
Description
本発明の他の目的は、出力データの連続性を損なうことなくペイロード受信期間内での位相追従が可能なビット同期回路を提供することにある。
上記クロック切替え部が、上記初期位相決定部から出力された初期位相情報に基いて、上記多相クロックの中から上記位相追従部に供給すべき最初のデータ取込みクロックと位相検出クロックを選択し、その後は、上記位相追従部から出力される位相補正信号に応じて、上記位相追従部に供給すべきデータ取込みクロックと位相検出クロックを最適位相のクロックに切替えることを特徴とする。
本発明のビット同期回路をPONシステムの局側装置が備える各回線インタフェースに適用した場合、上記同期モード切替え信号は、各回線インタフェースの制御部から与えることができる。この場合、制御部は、同期モード切替え信号によって、加入者接続装置からのバーストデータの受信前に上記初期位相決定部を起動しておき、予想される最進位相のバーストデータが受信された場合のプリアンブルの完了タイミングで、上記初期位相決定部を停止し、上記位相追従部を起動することができる。
加入者線インタフェースは、光ファイバ11−iに接続された光送受信部21と、光送受信部21で受信した上り方向の光信号を電気信号に変換するための光/電気変換部22と、光/電気変換部22に接続されたビット同期回路23と、ビット同期回路23からシリアルに出力されるビット信号を所定ビット単位の並列データに変換する直並列変換部24と、直並列変換部24の出力データを識別して上り方向フレームの終端処理を行い、上り方向フレームに含まれるユーザデータを上りデータバッファ26に蓄積する上りフレーム終端部25と、上りデータバッファ26の蓄積データを装置内の伝送速度で読出し、上位レイヤ終端部40に転送する装置内インタフェース27とを有する。
本発明のビット同期回路23では、基準クロック発生器20から供給される周波数f0の装置内基準クロックから、例えば、φ0〜φ15で示すようにn相(ここでは、n=16)のクロックを生成し、これらのクロックで、光/電気変換部22からの供給される受信データ信号をサンプリングする。例えば、各クロックの立上がりで受信データ信号をラッチ(サンプリング)することによって、16相のデータ列が生成される。これらのデータ列をクロックφ15の位相に同期したデータ列に変換し、隣接するデータ列の排他的論理和をとることによって、受信データの変化点に同期したクロックを検出できる(エッジ検出)。
後で図1を参照して詳述するように、本発明のビット同期回路23は、初期位相決定部と位相追従部とを備える。初期位相決定部は、バーストデータのプリアンブル期間で動作し、同期位相クロックと最適なデータ取込みクロックを決定する。一方、位相追従部は、バーストデータのペイロード期間に動作する。位相追従部は、原理的には、初期位相決定部で決定したデータ取込みクロックに基づいて、受信バーストデータのリタイミングを開始し、上記初期位相決定部で決定した同期位相クロックを初期値として受信バーストデータの位相変動に追従し、データ取込みクロックの位相を最適化する。
同期モードの切替えタイミングは、制御部28に設定される制御パラメータによってシステム毎に可変である。制御部28は、加入者接続装置10がPONシステムに接続された時に実行されるレンジングプロセスにおいて、加入者接続装置毎の信号伝播時間を測定し、これを記憶しているため、各加入者接続装置に送信時間帯を割当てた時、バーストデータの受信タイミングを±数bitの精度で予測できる。
データ取込みクロックφf(φk)は、周期ΔT2(2)における多数決演算結果に従って、φk(even)、φk(up)、φk(down)の如く修正され、更に次の周期ΔT2(3)のデータ取込みクロックφf(φl)となる。
制御部28は、図(B)に示すように、想定される最進位相のバーストデータが入力された場合のプリアンブル期間の完了タイミングで、同期モード切替え信号MODEを発生している。理想的な位相でバーストデータが入力された場合は、図(A)に示すように、プリアンブル期間の最後の部分が受信される前に同期モードが切替えられ、想定される最遅位相のバーストデータが入力された場合は、図(C)に示すように、位相追従モード期間T2の開始直後に、相当量のプリアンブル受信期間が残ることになる。
本実施例のビット同期回路23は、周波数f0の装置内基準クロックCLからn相クロックとm相クロックを生成する多相クロック生成部100と、それぞれ光/電気変換部22からのバーストデータが入力される初期位相決定部101および位相追従部102と、データ取込クロックおよび位相検出クロックの位相を最適位相に動的に切替えるためのクロック切替え部105と、上記データ取込クロックによって位相追従部102がリタイミングしたデータをバッファリングし、装置内基準クロックCLに従って出力するための蓄積部106とから構成される。
受信データリタイミング部120は、クロック選択部104から供給されたデータ取込クロックの立上がりで受信バーストデータをラッチし、リタイミングされたバーストデータとして蓄積部106に出力する。この時、データ取込クロックが、リタイミングクロックとして蓄積部106に与えられる。リタイミングされたバーストデータは、上記リタイミングクロックで蓄積部106に書き込まれ、装置内基準クロックCLに同期して読み出される。
本実施例の位相比較部121は、図12の(B)に示すように、位相検出クロックの2周期を単位として、この2周期を1/2周期毎に、(1)「φ(n)−π」〜「φ(n)」、(2)「φ(n)」〜「φ(n)+π」、(3)「φ(n)+π」〜「φ(n+1)」、(4)「φ(n+1)」〜「φ(n+1)+π」の4つの領域に区分し、受信バーストデータの変化点が、上記領域(1)−(4)のどこに現れるかによって、位相検出クロックと受信バーストデータの位相関係を判定する。図12の(C)は、理想的な入力データ位相を示している。位相追従部102が実際に受信するペイロードデータは、図12の(A)に示すように、理想的な入力データとは位相がずれる可能性がある。
位相比較部121は、データ取込みクロックの位相を受信バーストデータの位相変化に適合させるために、上記進相/遅相判定論理に従って、位相検出クロックを現在の位相よりも進相(up)すべきか、遅相(down)すべきかを判定し、多数決演算部122にup信号またはdown信号を出力する。例えば、CASE1は、図12の番号11の判定論理に該当し、CASE2は、番号4の判定論理に該当している。他のCASEも、図13の何れかの判定論理に該当する。
多数決判定部122は、位相比較部121から受信した位相判定結果(up/down)に対して、予め指定された多数決演算周期(ΔT2)で多数決をとり、その結果を進相/遅相/現在位相保持(up/down/even)を示す位相補正信号としてポインタ部103に出力する。
100:多相クロック生成部、101:初期位相決定部、102:位相追従部、103:ポインタ部、104:クロック選択部、105:クロック切替え部、106:蓄積部、
111:データサンプル部、112:エッジ検出部、113:最適位相判定部、114:最適位相平均化部、120:受信データリタイミング部、121:位相比較部、122:多数決判定部。
Claims (9)
- プリアンブルとペイロードとからなる受信バーストデータを装置内基準クロックに同期したデータにリタイミングするためのビット同期回路であって、
上記装置内基準クロックと同一周期で互いに位相の異なる多相クロックを生成する多相クロック生成部と、
バーストデータのプリアンブル受信期間中に、上記多相クロックを使用して受信信号の変化点を検出し、変化点に同期したクロックの位相番号を含む初期位相情報を出力する初期位相決定部と、
データ取込みクロックと位相検出クロックを最適位相のクロックに切替えるためのクロック切替え部と、
バーストデータのペイロード受信期間中に、上記データ取込みクロックに従って受信データをリタイミングデータに変換し、上記位相検出クロックを基準として、受信データの信号変化点の進相/遅相を判定し、判定結果に応じた位相補正信号を出力する位相追従部と、
上記位相追従部から出力されたリタイミングデータを一時的に蓄積し、上記装置内基準クロックに同期したデータとして出力するためのデータ蓄積部とからなり、
上記クロック切替え部が、上記初期位相決定部から出力された初期位相情報に基いて、上記多相クロックの中から上記位相追従部に供給すべき最初のデータ取込みクロックと位相検出クロックを選択し、その後は、上記位相追従部から出力される位相補正信号に応じて、上記位相追従部に供給すべきデータ取込みクロックと位相検出クロックを最適位相のクロックに切替えることを特徴とするビット同期回路。 - 前記クロック切替え部が、
前記初期位相決定部から出力された初期位相情報と前記位相追従部から出力される位相補正信号とに応じてクロック選択制御信号を生成するポインタ部と、
上記クロック選択制御信号に従って、前記多相クロック生成部で生成された多相クロックの中から、上記位相追従部に供給すべき最適なデータ取込みクロックと位相検出クロックを選択するクロック選択部とからなることを特徴とする請求項1に記載のビット同期回路。 - 前記位相追従部が、
前記データ取込みクロックに従って、受信データをリタイミングデータに変換して出力する受信データリタイミング部と、
前記位相検出クロックを基準として、受信データの信号変化点の進相/遅相を判定し、判定結果を出力する位相比較部と、
上記位相比較部から出力された判定結果を所定期間毎に多数決判定し、上記位相検出クロックを最適化するための位相補正信号を発生する多数決判定部とからなることを特徴とする請求項1または請求項2に記載のビット同期回路。 - 前記初期位相決定部が、
前記多相クロック生成部で生成された多相クロックによって受信信号をサンプリングし、サンプリング結果を位相整列された多相データとして出力するデータサンプル部と、
上記データサンプル部から出力された多相データに基づいて、受信信号の変化点を検出し、信号変化点に同期したクロックの位相番号を出力するエッジ検出部と、
上記エッジ検出部から出力された位相番号に基いて、所定周期で、受信信号の変化点同期位相クロックの位相番号と最適なデータ取込みクロックの位相番号とを決定する最適位相判定部と、
上記最適位相判定部から出力された同期位相クロックの位相番号と最適なデータ取込みクロックの位相番号をそれぞれ所定期間毎に平均化し、前記初期位相情報として出力する最適位相平均化部とからなることを特徴とする請求項1〜請求項3の何れか記載のビット同期回路。 - 前記最適位相判定部が、前記装置内基準クロックの2周期を単位期間として、各単位期間内に前記エッジ検出部から出力された信号変化点の位相番号に基いて、前記同期位相クロックの位相番号と最適なデータ取込みクロックの位相番号とを決定することを特徴とする請求項4に記載のビット同期回路。
- 前記エッジ検出部が、受信信号の変化点の種別と、信号変化点に同期したクロックの位相番号とを出力し、
前記最適位相判定部が、受信信号に現れるパルスの前端エッジに対応する位相番号を前記同期位相クロックの位相番号とし、時間軸上で隣接する2つの変化点に対応した2つの位相番号から前記最適なデータ取込みクロックの位相番号を決定することを特徴とする請求項5に記載のビット同期回路。 - 前記多相クロック生成部が、前記装置内基準クロックと同一周期で互いに位相の異なるn相のクロックと、前記装置内基準クロックと同一周期で互いに位相の異なるm相(m≧n)のクロックを生成し、
前記初期位相決定部が、上記n相クロックを使用して受信信号の変化点を検出し、
前記クロック切替え部が、上記m相クロックの中から前記位相追従部に供給すべきデータ取込みクロックと位相検出クロックを選択することを特徴とする請求項1〜請求項6の何れかに記載のビット同期回路。 - 前記初期位相決定部の動作期間と前記位相追従部の動作期間とが同期モード切替え信号によって切替えられることを特徴とする請求項1〜請求項7の何れか記載のビット同期回路。
- 前記同期モード切替え信号が、各バーストデータの受信前に前記初期位相決定部を起動した後、予想される最進位相のバーストデータが受信された場合のプリアンブル完了タイミングで、前記初期位相決定部の動作期間から前記位相追従部の動作期間に切り替えることを特徴とする請求項8に記載のビット同期回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005225053A JP3950899B2 (ja) | 2005-08-03 | 2005-08-03 | ビット同期回路 |
US11/299,819 US7483506B2 (en) | 2005-08-03 | 2005-12-13 | Bit synchronization circuit with phase tracking function |
CNB200610005821XA CN100561907C (zh) | 2005-08-03 | 2006-01-10 | 位同步电路 |
US12/349,914 US8204168B2 (en) | 2005-08-03 | 2009-01-07 | Bit synchronization circuit with phase tracking function |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005225053A JP3950899B2 (ja) | 2005-08-03 | 2005-08-03 | ビット同期回路 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006351664A Division JP4763592B2 (ja) | 2006-12-27 | 2006-12-27 | 通信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007043460A true JP2007043460A (ja) | 2007-02-15 |
JP3950899B2 JP3950899B2 (ja) | 2007-08-01 |
Family
ID=37700441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005225053A Expired - Fee Related JP3950899B2 (ja) | 2005-08-03 | 2005-08-03 | ビット同期回路 |
Country Status (3)
Country | Link |
---|---|
US (2) | US7483506B2 (ja) |
JP (1) | JP3950899B2 (ja) |
CN (1) | CN100561907C (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009081662A (ja) * | 2007-09-26 | 2009-04-16 | Oki Electric Ind Co Ltd | ポイントtoマルチポイント光通信システム |
WO2009069205A1 (ja) | 2007-11-28 | 2009-06-04 | Mitsubishi Electric Corporation | ビット識別回路 |
JP2009219078A (ja) * | 2008-03-13 | 2009-09-24 | Hitachi Ltd | クロックデータリカバリ回路 |
JP2010010854A (ja) * | 2008-06-25 | 2010-01-14 | Nec Electronics Corp | 通信装置 |
JP2010041283A (ja) * | 2008-08-04 | 2010-02-18 | Nec Electronics Corp | 通信装置 |
JP2010045753A (ja) * | 2008-08-15 | 2010-02-25 | Ind Technol Res Inst | 位相選択法を利用するバストモードクロックおよびデータ再生回路 |
JP2010183452A (ja) * | 2009-02-06 | 2010-08-19 | Fujitsu Ltd | クロック生成回路 |
JP2010288235A (ja) * | 2009-06-15 | 2010-12-24 | Renesas Electronics Corp | 半導体装置及びデータ処理システム |
JP2012023657A (ja) * | 2010-07-16 | 2012-02-02 | Mitsubishi Electric Corp | データ再生回路、局側光送受信装置及びデータ再生方法 |
US9184853B2 (en) | 2012-08-30 | 2015-11-10 | Megachips Corporation | Reception device |
JP2016163246A (ja) * | 2015-03-04 | 2016-09-05 | ザインエレクトロニクス株式会社 | 送信装置、受信装置および送受信システム |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4148951B2 (ja) * | 2005-01-12 | 2008-09-10 | 株式会社東芝 | 磁気記録再生装置 |
KR100819308B1 (ko) * | 2005-09-02 | 2008-04-03 | 삼성전자주식회사 | 안정적인 tdd 방식의 무선 서비스가 가능하도록 하는rof 링크 장치 |
US9014561B2 (en) * | 2006-02-03 | 2015-04-21 | At&T Intellectual Property Ii, L.P. | Wavelength upgrade for passive optical networks |
CN101501995B (zh) * | 2006-07-28 | 2012-07-25 | 松下电器产业株式会社 | 相位比较器、相位比较装置以及时钟数据恢复系统 |
WO2008035428A1 (fr) * | 2006-09-21 | 2008-03-27 | Fujitsu Limited | Terminal de communication, et procédé de réception du signal |
US8243869B2 (en) * | 2006-11-28 | 2012-08-14 | Broadlight Ltd. | Burst mode clock and data recovery circuit and method |
US7889815B2 (en) * | 2007-02-13 | 2011-02-15 | Optical Communication Products, Inc. | Burst mode receiver for passive optical network |
US7724049B2 (en) * | 2007-02-28 | 2010-05-25 | Micron Technology, Inc. | Multiphase generator with duty-cycle correction using dual-edge phase detection and method for generating a multiphase signal |
JP4359786B2 (ja) * | 2007-03-22 | 2009-11-04 | 日本電気株式会社 | データ伝送装置及びクロック切替回路 |
US20090010643A1 (en) * | 2007-07-06 | 2009-01-08 | Delew David A | Method and apparatus for identifying faults in a passive optical network |
WO2009010891A1 (en) * | 2007-07-17 | 2009-01-22 | Nxp B.V. | A method and a device for data sample clock reconstruction |
US8467486B2 (en) | 2007-12-14 | 2013-06-18 | Mosaid Technologies Incorporated | Memory controller with flexible data alignment to clock |
US8781053B2 (en) * | 2007-12-14 | 2014-07-15 | Conversant Intellectual Property Management Incorporated | Clock reproducing and timing method in a system having a plurality of devices |
US8942561B2 (en) * | 2008-10-21 | 2015-01-27 | Broadcom Corporation | Synchronization transport over passive optical networks |
SI23045A (sl) * | 2009-04-29 | 2010-10-29 | Instrumentation Technologies D.D. | Optični sistem za prenos signala časovne reference |
US20110001530A1 (en) * | 2009-07-01 | 2011-01-06 | Kawasaki Microelectronics Inc. | Method and apparatus for receiving burst data without using external detection signal |
KR101721671B1 (ko) | 2009-10-26 | 2017-03-30 | 한국전자통신연구원 | 다중 모드 무선 통신 시스템에서 패킷 모드 자동 검출 방법, 상기 패킷 모드 자동 검출을 위한 시그널 필드 전송방법 및 상기 패킷 모드에 기반한 이득 제어 방법 |
US20110289593A1 (en) * | 2010-05-24 | 2011-11-24 | Alexander Roger Deas | Means to enhance the security of data in a communications channel |
JP5707171B2 (ja) | 2011-02-25 | 2015-04-22 | 任天堂株式会社 | 通信制御装置、通信制御プログラム、通信制御方法、および、情報処理システム |
JP5728249B2 (ja) | 2011-02-25 | 2015-06-03 | 任天堂株式会社 | 情報処理システム、情報処理装置、情報処理プログラム、および、情報処理方法 |
US9203351B2 (en) | 2013-03-15 | 2015-12-01 | Megachips Corporation | Offset cancellation with minimum noise impact and gain-bandwidth degradation |
TW201445887A (zh) * | 2013-05-23 | 2014-12-01 | Raydium Semiconductor Corp | 時脈嵌入式序列資料傳輸系統及時脈還原方法 |
US9893877B2 (en) * | 2016-01-15 | 2018-02-13 | Analog Devices Global | Circuits, systems, and methods for synchronization of sampling and sample rate setting |
CN106452395B (zh) * | 2016-09-13 | 2019-03-05 | 华为技术有限公司 | 一种多路时钟分发电路及电子设备 |
TWI640901B (zh) * | 2018-02-21 | 2018-11-11 | 友達光電股份有限公司 | 資料擷取方法及裝置 |
US11212072B1 (en) * | 2020-12-22 | 2021-12-28 | Xilinx, Inc. | Circuit for and method of processing a data stream |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07307764A (ja) * | 1994-03-18 | 1995-11-21 | Fujitsu Ltd | 光並列受信装置に用いられるデータ識別回路、光並列受信装置、光並列伝送装置及び光伝送ファイバの端末構造 |
JP3355261B2 (ja) | 1995-07-20 | 2002-12-09 | 株式会社日立製作所 | ビット同期回路及びビット同期方法 |
JP3294566B2 (ja) * | 1999-05-28 | 2002-06-24 | 沖電気工業株式会社 | ビット位相同期装置 |
WO2001059982A1 (fr) * | 2000-02-14 | 2001-08-16 | Fujitsu Limited | Recepteur optique |
JP4279611B2 (ja) * | 2003-06-17 | 2009-06-17 | 株式会社日立コミュニケーションテクノロジー | ビット同期回路および光伝送システム局側装置 |
-
2005
- 2005-08-03 JP JP2005225053A patent/JP3950899B2/ja not_active Expired - Fee Related
- 2005-12-13 US US11/299,819 patent/US7483506B2/en not_active Expired - Fee Related
-
2006
- 2006-01-10 CN CNB200610005821XA patent/CN100561907C/zh not_active Expired - Fee Related
-
2009
- 2009-01-07 US US12/349,914 patent/US8204168B2/en not_active Expired - Fee Related
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009081662A (ja) * | 2007-09-26 | 2009-04-16 | Oki Electric Ind Co Ltd | ポイントtoマルチポイント光通信システム |
WO2009069205A1 (ja) | 2007-11-28 | 2009-06-04 | Mitsubishi Electric Corporation | ビット識別回路 |
JP2009219078A (ja) * | 2008-03-13 | 2009-09-24 | Hitachi Ltd | クロックデータリカバリ回路 |
JP2010010854A (ja) * | 2008-06-25 | 2010-01-14 | Nec Electronics Corp | 通信装置 |
JP2010041283A (ja) * | 2008-08-04 | 2010-02-18 | Nec Electronics Corp | 通信装置 |
JP2010045753A (ja) * | 2008-08-15 | 2010-02-25 | Ind Technol Res Inst | 位相選択法を利用するバストモードクロックおよびデータ再生回路 |
JP2010183452A (ja) * | 2009-02-06 | 2010-08-19 | Fujitsu Ltd | クロック生成回路 |
JP2010288235A (ja) * | 2009-06-15 | 2010-12-24 | Renesas Electronics Corp | 半導体装置及びデータ処理システム |
JP2012023657A (ja) * | 2010-07-16 | 2012-02-02 | Mitsubishi Electric Corp | データ再生回路、局側光送受信装置及びデータ再生方法 |
US9184853B2 (en) | 2012-08-30 | 2015-11-10 | Megachips Corporation | Reception device |
JP2016163246A (ja) * | 2015-03-04 | 2016-09-05 | ザインエレクトロニクス株式会社 | 送信装置、受信装置および送受信システム |
Also Published As
Publication number | Publication date |
---|---|
CN100561907C (zh) | 2009-11-18 |
JP3950899B2 (ja) | 2007-08-01 |
US20070030937A1 (en) | 2007-02-08 |
US7483506B2 (en) | 2009-01-27 |
US20090123160A1 (en) | 2009-05-14 |
US8204168B2 (en) | 2012-06-19 |
CN1909442A (zh) | 2007-02-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3950899B2 (ja) | ビット同期回路 | |
US7239813B2 (en) | Bit synchronization circuit and central terminal for PON systems | |
Wong et al. | Sleep mode for energy saving PONs: Advantages and drawbacks | |
JP5068758B2 (ja) | データ再生回路 | |
US20090257458A1 (en) | Clock synchronization system | |
JP4647031B2 (ja) | ビット識別回路及び受動光ネットワークシステムの局側装置 | |
WO1998033292A1 (en) | Digital phase aquisition with delay-locked loop | |
WO2008125025A1 (en) | Inter-packet gap network clock synchronization | |
US20070201877A1 (en) | Optical data synchronization scheme | |
WO2008125051A1 (en) | Network clock synchronization floating window and window delineation | |
US8223772B2 (en) | Clock supply device and transmission device | |
US8542996B2 (en) | Optical packet switching apparatus | |
US8019228B2 (en) | Optical switching transmission system with timing correction | |
EP3079307B1 (en) | Obtn time slot length adjustment method, device and node | |
JP4763592B2 (ja) | 通信装置 | |
JP5084954B2 (ja) | 局内装置、ponシステムおよびデータ受信処理方法 | |
US7783200B2 (en) | Method and apparatus for constant bit rate data transmission in an optical burst switching network | |
US7242739B2 (en) | Method and apparatus for multiphase, fast-locking clock and data recovery | |
JP3909029B2 (ja) | 端末同期方法及び端末同期回路 | |
EP2887547B1 (en) | Balancing currents of power semiconductors | |
JP2011249864A (ja) | Ponシステム、加入者側光終端装置、局側光終端装置および時刻同期方法 | |
JP2000349798A (ja) | 加入者伝送装置 | |
JP6024820B2 (ja) | 通信装置 | |
JP2009159114A (ja) | ビット同期回路 | |
KR20060083848A (ko) | 광 버스트 스위칭 네트워크에서 고정비트율 데이터 전송방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20061214 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061214 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20061214 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20070110 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070403 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070423 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100427 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110427 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120427 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120427 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130427 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140427 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |