JP2006049453A - 半導体装置の製造方法 - Google Patents

半導体装置の製造方法 Download PDF

Info

Publication number
JP2006049453A
JP2006049453A JP2004226283A JP2004226283A JP2006049453A JP 2006049453 A JP2006049453 A JP 2006049453A JP 2004226283 A JP2004226283 A JP 2004226283A JP 2004226283 A JP2004226283 A JP 2004226283A JP 2006049453 A JP2006049453 A JP 2006049453A
Authority
JP
Japan
Prior art keywords
oxide film
cleaning
gate oxide
gate
wafer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004226283A
Other languages
English (en)
Inventor
Junichi Konishi
淳一 小西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2004226283A priority Critical patent/JP2006049453A/ja
Publication of JP2006049453A publication Critical patent/JP2006049453A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Cleaning Or Drying Semiconductors (AREA)

Abstract

【課題】
しきい値電圧調整のためのイオン注入工程や半導体ウェハ表面に付着した異物を除去するための純水リンス処理を省略することなく、ゲート酸化膜の絶縁破壊耐圧の歩溜りの低下やゲート酸化膜の信頼性の低下といった不具合を改善する。
【解決手段】
シリコン基板2の表面にゲート酸化膜を形成する際や、レジストマスクを除去した後などは、シリコン基板2の表面の清浄化を行なう。シリコン基板2の清浄化は、純水リンス処理と各種洗浄液を用いた洗浄とを組み合わせて行なわれるが、特に、シリコン基板2の表面にゲート酸化膜が形成され、ゲート酸化膜が表面に露出した状態である場合では、シリコン基板2の表面に純水リンス処理を施した後の洗浄では洗浄液としてフッ酸を含む溶液を用いない。
【選択図】図1

Description

本発明は、ウェハに対しゲート酸化処理を行なって上記ウェハ上にゲート酸化膜を形成し、上記ゲート酸化処理で形成された上記ゲート酸化膜が上記ウェハの表面に露出した状態で上記ウェハの表面に対して純水リンス処理を行なった後、さらに所定の洗浄処理を行ない、その後、上記ゲート酸化膜上にゲート電極を形成する工程を少なくとも含む半導体装置の製造方法に関する。
近年、半導体チップにおいて、高耐圧用トランジスタと高速駆動用トランジスタを同一の半導体チップ内に形成し、高集積化を実現する方法が用いられている。その場合、同一チップ内にゲート酸化膜の異なる複数種類のトランジスタが必要であり、通常は高速駆動用トランジスタよりも高耐圧トランジスタの方がゲート酸化膜を厚くする必要がある。同一チップ内にゲート酸化膜厚の異なる複数種類のトランジスタを形成する技術として、例えばスプリットゲート形成技術やマルチオキサイド形成技術などがある。
本明細書において、ゲート酸化膜厚が他方に比べて厚い一方のトランジスタを厚ゲート酸化トランジスタ、ゲート酸化膜厚が薄い方のトランジスタを薄ゲート酸化トランジスタと呼ぶ。
図1及び図2を参照して、従来の製造方法を説明する。
工程(A):シリコン基板2の表面に、周知の技術により素子分離膜8を形成して、薄ゲートトランジスタ形成領域4と厚ゲート酸化トランジスタ領域6を画定する。
工程(B):第1ゲート酸化処理を行ない、例えば厚さ100Å程度の下地ゲート酸化膜10,12を形成する。
工程(C):厚ゲート酸化トランジスタのしきい値電圧の調整用不純物イオンを注入するために、厚ゲート酸化トランジスタ形成領域6が開口するようにレジストマスク14を形成し、厚ゲート酸化トランジスタのしきい値電圧の調整用不純物イオンを厚ゲート酸化トランジスタ形成領域6に注入する。
工程(D):レジストマスク14を除去した後、薄ゲート酸化トランジスタのしきい値電圧の調整用不純物イオンを注入するために、薄ゲート酸化トランジスタ形成領域4が開口するようにレジストマスク16を形成し、薄ゲート酸化トランジスタのしきい値電圧の調整用不純物イオンを薄ゲート酸化トランジスタ形成領域4に注入する。
工程(E):薄ゲート酸化トランジスタ形成領域4にイオンを注入した後、レジストマスク16をマスクにして薄ゲート酸化トランジスタ形成領域4に形成されている下地ゲート酸化膜10のみを、例えばシリコン基板2をフッ酸溶液に浸漬させてエッチングする方法により完全に除去し、厚ゲート酸化トランジスタ形成領域6に下地ゲート酸化膜12を残す。
工程(F):レジストマスク16を例えば酸素プラズマを用いたアッシング装置により除去する。
工程(G):第2ゲート酸化処理を行なう。厚ゲート酸化トランジスタ形成領域6には下地ゲート酸化膜12が厚膜化されて厚いゲート酸化膜24が形成される一方で、薄ゲート酸化トランジスタ形成領域4には厚いゲート酸化膜24よりも膜厚の薄いゲート酸化膜22が形成される。
工程(H):形成されたゲート酸化膜22,24上にポリシリコン膜を形成し、そのポリシリコン膜をパターニングしてゲート電極26,28を形成する。
工程(I):ゲート電極26,28をマスクにして薄ゲート酸化トランジスタ形成領域4及び厚ゲート酸化トランジスタ形成領域6にソース及びドレイン領域30,32を形成し、薄ゲート酸化トランジスタ34と厚ゲート酸化トランジスタ36を形成する。
上記のような半導体ウェハの製造工程において、一般に、少なくとも酸化膜等をウェハ上に形成する前に、ウェハ表面を清浄化するための洗浄を行なう。ウェハ表面を洗浄する方法としては、例えばRCA洗浄と呼ばれるものがある。RCA洗浄は以下に示す(1)〜(4)の工程からなるものである。
(1)硫酸過水(硫酸+過酸化水素水)を洗浄液として用いてウェハ表面の有機物を酸化分解して除去する工程。
(2)アンモニア過水(アンモニア+過酸化水素水)を洗浄液として用い、ウェハ表面に付着しているパーティクル(空気中に存在する埃や塵などの不純物)を除去する工程。
(3)塩酸過水(塩酸+過酸化水素水)を洗浄液として用い、ウェハ表面の重金属を溶解して除去する工程。
(4)フッ酸溶液を洗浄液として用い、ウェハ表面に形成された自然酸化膜を除去する工程。
また、上記(1)〜(4)の洗浄工程の間には、純水によりウェハ表面の不要物を洗い流す純水リンス処理が行なわれる。純水リンス処理は、ウェハを所定の回転速度で回転させながら、ウェハ表面に対してノズルから超純水を噴出してウェハ表面の洗浄を行なうのが一般的である。
特公平6−048681号公報 特開2002−373879号公報 特開平6−275591号公報
酸化膜信頼性の評価方法の1つである定電流TDDB(Time Dependent Dielectric Breakdown:経時的酸化膜破壊)評価を図3に示す。図3(A),(B)において、横軸はウェハ上に形成されたゲート酸化膜に流れた電化量Qbd(C/cm2)、縦軸は累積故障率(Ln(-Ln(1-F)))を示している。サンプルは、P型のシリコン基板2に100Åの膜厚に厚いゲート酸化膜24を形成し、ゲート電極を10000μm2に形成したMOS構造のものを用い、ゲート電極に電流ストレスを−0.1A/cm2を与えた。また、(A)において、「フォトリソあり」として示されているプロットは、しきい値電圧調整用イオンの注入工程を行なうためにレジストマスク14を形成した場合であり、「フォトリソなし」として示されているプロットは、レジストマスク14の形成を行なわなかった場合である。また、(B)において、洗浄Aは通常のRCA洗浄を行なった場合であり、洗浄(B)はフッ酸溶液を用いた洗浄を行なわなかった場合である。
図3(A)から分かるように、酸化膜が破壊に至るまでにシリコン基板2を流れた電荷量Qbd(C/cm2)は、しきい値電圧調整用イオンの注入工程を行なった場合(フォトリソあり)のほうが、しきい値電圧調整用イオンの注入工程を行なわない場合(フォトリソなし)に比べて初期故障や偶発故障が増大していることが明らかである。
発明者は、フォトリソ工程を行なった場合に初期故障や偶発故障が増大する原因がイオン注入動作にあるのではなく、フォトリソを行なうためのレジストを形成する工程にあることを発見した。
そしてさらに詳細に調査した結果、厚ゲート酸化トランジスタの酸化膜の劣化原因は、純水リンス処理によるものであることがわかった。つまり、イオン注入を行なうフォトリソ工程では、厚ゲート酸化トランジスタにのみしきい値電圧調整用イオンを注入するために、厚ゲート酸化トランジスタ領域のみが開口するようにウェハ上にフォトレジストを形成する。このフォトリソ工程は、フォトレジスト塗布、露光、現像処理を経るが、最後の現像処理では現像液を用いてフォトレジストを溶解させ、溶解したフォトレジストを除去するために純水リンス処理を行なう。この純水リンス処理が酸化膜質劣化の原因となっている。
純水リンス処理は上記で説明したフォトリソ工程以外にも、絶縁膜を形成する前などに行なわれることが多い。
上述したが、純水リンス処理は、基板を500〜3000rpm程度で回転させながら、基板表面全体にノズルを走査させながら純水を照射する方法が一般的である。純水リンス処理は、例えば酸化膜の形成・除去やレジストの形成・除去、洗浄液を用いた洗浄の前後において行なわれるが、純水リンス処理によって静電気が発生し、特に酸化膜においては静電破壊を生じさせる。
純水リンス処理で静電気が発生することは一般に知られている。その解決策として、例えば純水に二酸化炭素を添加することにより比抵抗を下げて、静電気の発生を抑制する方法が知られている(例えば、特許文献1参照。)。
また、超純水に二酸化炭素やその他無機質の電解液を添加する方法(例えば、特許文献2参照。)も挙げられている。しかしこの方法では、静電気発生に対しては効果的であるが、超純水に二酸化炭素やその他無機質の電解液を添加するための装置が別途必要となり、その維持管理などにコストがかかってしまう。
さらに、純水リンスによる帯電防止方法として、洗浄水の洗浄圧力を下げて半導体ウェハとの摩擦力を低減する方法、ノズルから噴出する洗浄水を分散させて摩擦力を低減する方法、洗浄水噴出ノズルと半導体ウェハとの距離を大きくして摩擦力を低減する方法、又は洗浄時間を短くする方法などが提案されている(例えば、特許文献3参照。)。しかし、これらの方法は洗浄効果を低下させるという懸念がある。
上記以外にも、図1,図2に示した工程において、工程(C)のイオン注入工程を省略、即ち、レジストマスク14を現像する際の純水リンス処理を省略することで厚いゲート酸化膜の信頼性の低下を防止する方法も考えられる。しかし、しきい値電圧を調整することができなくなり、トランジスタとして所望の機能をもたすことができなくなる。
また、上記工程(G)の半導体ウェハ表面の異物を除去するための純水リンス処理を省略すると、大きな異物が半導体ウェハの表面に付着してしまっても除去することができず、製品の歩溜り低下が懸念される。
純水リンス処理により、ウェハの表面には自然酸化膜が形成されることが知られている。したがって、ウェハの表面の不要な自然酸化膜を除去するために、例えばフッ酸を用いてウェハ表面の清浄化が行なわれる。しかし、この清浄化において、ウェハの表面上のむき出しになっている酸化膜層質が純水リンスによる静電破壊の影響により劣化しているために、フッ酸によって速い速度でエッチングされてしまい、結果として酸化膜表面に凹凸が生じ、これが絶縁破壊耐圧の歩溜りの低下、トランジスタ特性の信頼性の低下といった不具合の原因となっている。
図3(B)に示すように、洗浄A(RCA洗浄)を行なった酸化膜には、初期故障や偶発故障が多数見られるものの、洗浄B(フッ酸を用いない)を行なった酸化膜には、初期故障や偶発故障は全く見られなかった。これにより、酸化膜に与える影響は、純水リンスによるものよりも、純水リンス後のフッ酸を用いた洗浄によるものの方が大きいことがわかる。
そこで本発明は、しきい値電圧調整のためのイオン注入工程や半導体ウェハ表面に付着した異物を除去するための純水リンス処理を省略することなく、ゲート酸化膜の絶縁破壊耐圧の歩溜りの低下やゲート酸化膜の信頼性の低下といった不具合を改善することを目的としている。
本発明の半導体装置の第1の製造方法は、ウェハに対しゲート酸化処理を行なって上記ウェハ上にゲート酸化膜を形成し、上記ゲート酸化処理で形成されたゲート酸化膜が上記ウェハの表面に露出した状態で上記ウェハの表面に対して純水リンス処理を行なった後、さらに所定の洗浄処理を行ない、その後、上記ゲート酸化膜上にゲート電極を形成する工程を少なくとも含む半導体装置の製造方法であって、上記所定の洗浄処理において洗浄液としてフッ酸を含む溶液を用いないことを特徴とするものである。
酸化膜を形成した後、その酸化膜がウェハの表面に露出した状態でウェハの表面に対して純水リンス処理を行ない、その後さらにウェハ表面に対して所定の洗浄処理を行なう工程において、所定の洗浄処理で洗浄液としてフッ酸を含む溶液を用いないようにしたので、ゲート酸化膜がフッ酸によってエッチングされることで酸化膜性能が低下し、信頼性が低下するのを防止することができる。
ここで、「所定の洗浄処理」は、例えばRCA洗浄のように洗浄液によりウェハ表面を洗浄する工程と、純水によりウェハ表面を洗浄する工程とが混在しているようなものを含む。但し、本発明における洗浄処理とは、ウェハの表面を洗浄するための処理のことを意味する。
また、本発明の半導体装置の第2の製造方法は、ウェハに対し2回以上のゲート酸化処理を行ない、少なくとも2種類の膜厚の異なるゲート酸化膜を形成する工程を含み、それぞれの上記ゲート酸化処理の後に、それぞれの上記ゲート酸化処理で形成された酸化膜が上記ウェハの表面に露出した状態で上記ウェハの表面に対して純水リンス処理を行なった後、さらに所定の洗浄処理を行ない、その後、さらにゲート酸化処理を行なうか、又は上記ゲート酸化処理で形成されたゲート酸化膜上にゲート電極を形成する工程を含む、半導体装置の製造方法であって、上記所定の洗浄処理において洗浄液としてフッ酸を含む溶液を用いないことを特徴とするものである。
このような半導体装置の製造方法は、同一の半導体チップ内にゲート酸化膜厚の異なる複数種類のトランジスタを形成する、例えばスプリットゲート形成技術やマルチオキサイド形成技術などを用いた製造方法である。
上記のように同一の半導体チップ内にゲート酸化膜厚の異なる複数種類のトランジスタを形成する半導体装置の製造方法において、酸化膜を形成した後において、その酸化膜がウェハの表面に露出した状態で純水リンス処理を行ない、その後さらに所定の洗浄処理を行なう場合において、純水リンス処理後の所定の洗浄処理では洗浄液としてフッ酸を含む溶液を用いないようにしたので、ゲート酸化膜がフッ酸によってエッチングされて酸化膜性能が低下し、信頼性が低下することを防止することができる。
さらに、上記第2の製造方法において、ゲート酸化処理は、下地ゲート酸化膜を形成する第1のゲート酸化処理と、その後に行なう第2のゲート酸化処理を含み、上記第2のゲート酸化処理は、上記下地ゲート酸化膜を形成した領域のうちの所定の領域のみの上記下地ゲート酸化膜を除去した状態で行なって上記下地ゲート酸化膜が残存している部分の膜厚を厚膜化させることにより、同一のウェハ上に少なくとも2種類の膜厚の異なる酸化膜を形成するようにしてもよい。
上記第2の半導体装置の製造方法において、ゲート酸化処理は、2回行なって同一のウェハ上に少なくとも2種類の膜厚の異なる酸化膜を形成する工程を備えているようにすれば、第1のゲート酸化処理で形成された下地ゲート酸化膜のうち除去しないものがフッ酸によってエッチングされて酸化膜性能が低下することを防止することができ、さらに、第2のゲート酸化処理で形成されたゲート酸化膜や厚膜化された酸化膜が、フッ酸によってエッチングされて酸化膜性能が低下してしまうことを防止することができる。
また、本発明の半導体装置の製造方法における洗浄処理は、ウェハ表面に付着した有機物を除去する第1の洗浄工程、上記ウェハ表面のパーティクルを除去する第2の洗浄工程及び上記ウェハ表面に付着した重金属を除去する第3の洗浄工程のうち少なくとも1つを含むようにしてもよい。
洗浄工程において、ウェハ表面に付着した有機物を除去する第1の洗浄工程、上記ウェハ表面のパーティクルを除去する第2の洗浄工程及び上記ウェハ表面に付着した重金属を除去する第3の洗浄工程のうち少なくとも1つを含むようにすれば、ウェハ表面に付着又は残存した不要な物質を除去することができる。
ここで、「パーティクル」とは、空気中に存在する塵や埃のことを意味し、上記第2の洗浄工程はウェハ表面に付着した空気中に存在する塵や埃を除去工程である。
但し、フッ酸を用いた洗浄を行なっても酸化膜に対して影響がない場合(純水リンス処理の後ではない場合)や酸化膜がウェハ表面に存在しない場合には、第4の洗浄工程としてウェハ表面の自然酸化膜をフッ酸を用いて除去する工程を含めてもよい。
さらに、上記洗浄工程においては、第1の洗浄工程で用いる洗浄液は硫酸過水又はオゾン水を含み、第2の洗浄工程で用いる洗浄液はアンモニア過水を含み、第3の洗浄工程で用いる洗浄液は塩酸過水を含むのが好ましい。
半導体装置の製造方法における洗浄工程において、除去対象物に応じて洗浄液を選択的に用いることにより、効率的にウェハ表面の洗浄を行なうことができる。
ウェハに対しゲート酸化処理を行なって上記ウェハ上にゲート酸化膜を形成し、上記ゲート酸化処理で形成されたゲート酸化膜が上記ウェハの表面に露出した状態で上記ウェハの表面に対して純水リンス処理を行なった後、さらに所定の洗浄処理を行ない、その後、上記ゲート酸化膜上にゲート電極を形成する工程を少なくとも含む半導体装置の製造方法において、上記所定の洗浄処理において洗浄液としてフッ酸を含む溶液を用いないようにしたので、酸化膜がフッ酸によってエッチングされて劣化するのを防止することができるので、半導体装置の信頼性を高めることができる。
ウェハに対し2回以上のゲート酸化処理を行ない、少なくとも2種類の膜厚の異なるゲート酸化膜を形成する工程を含み、それぞれの上記ゲート酸化処理の後に、それぞれの上記ゲート酸化処理で形成された酸化膜が上記ウェハの表面に露出した状態で上記ウェハの表面に対して純水リンス処理を行なった後、さらに所定の洗浄処理を行ない、その後、さらにゲート酸化処理を行なうか、又は上記ゲート酸化処理で形成されたゲート酸化膜上にゲート電極を形成する工程を含む、半導体装置の製造方法であって、上記所定の洗浄処理において洗浄液としてフッ酸を含む溶液を用いないようにしたので、酸化膜がフッ酸によってエッチングされて酸化膜性能が低下するのを防止することができるので、同一のウェハ上に少なくとも2つの膜厚の異なるゲート酸化膜をもつ半導体装置の信頼性を高めることができる。
さらに、上記第2の製造方法において、ゲート酸化処理は、下地ゲート酸化膜を形成する第1のゲート酸化処理と、その後に行なう第2のゲート酸化処理を含み、上記第2のゲート酸化処理は、上記下地ゲート酸化膜を形成した領域のうちの所定の領域のみの上記下地ゲート酸化膜を除去した状態で上記第2のゲート酸化処理を行なって上記下地ゲート酸化膜が残存している部分の膜厚を厚膜化させることにより、同一のウェハ上の少なくとも2種類の膜厚の異なる酸化膜を形成する工程を少なくとも備えているようにすれば、第1のゲート酸化処理で形成された下地ゲート酸化膜のうち除去しないものがフッ酸によってエッチングされて劣化してしまうことを防止することができ、さらに、第2のゲート酸化処理で形成された酸化膜に対しても、フッ酸によってエッチングされて酸化膜性能が低下することを防止することができるので、2回のゲート酸化処理を行なう製造方法で製造された半導体装置の信頼性を高めることができる。
また、本発明の半導体装置の製造方法における洗浄処理は、ウェハ表面に付着した有機物を除去する第1の洗浄工程、上記ウェハ表面のパーティクルを除去する第2の洗浄工程及び上記ウェハ表面に付着した重金属を除去する第3の洗浄工程のうち少なくとも1つを含むようにすることで、ウェハ表面に付着又は残存した不要な物質を除去することができる。
さらに、上記洗浄工程においては、第1の洗浄工程で用いる洗浄液は硫酸過水又はオゾン水を含み、第2の洗浄工程で用いる洗浄液はアンモニア過水を含み、第3の洗浄工程で用いる洗浄液は塩酸過水を含むようにすれば、除去対象物に応じて洗浄液を選択的に用いることで、効率的にウェハ表面の洗浄を行なうことができる。
以下に、本発明を用いた半導体ウェハの製造工程の一実施例を図1,図2を参照しながら説明する。図1,図2は半導体ウェハの製造工程の一例を示す図であり、図2は図1に示された製造工程図の続きを示している。
尚、この実施例のウェハの製造方法及び洗浄方法は本発明によるウェハの製造方法及び洗浄方法のほんの一例を示したに過ぎず、本発明はこれに限定されるものではない。
以下に説明する工程(A)〜(I)は図面に示した(A)〜(I)に対応するものである。
工程(A):シリコン基板2の表面に、周知の技術により素子分離膜8を形成して、薄ゲートトランジスタ形成領域4と厚ゲート酸化トランジスタ領域6を画定する。
素子分離膜8を形成した後、シリコン基板2表面の洗浄処理を行なう。洗浄方法は、周知の洗浄方法、例えばRCA洗浄である。
工程(B):上記の洗浄処理によりウェハ表面の不要物を全て除去した後、第1ゲート酸化を行なう。第1ゲート酸化により、薄ゲート酸化トランジスタ形成領域4と厚ゲート酸化トランジスタ形成領域6の両領域に、下地ゲート酸化膜10,12を形成する。下地ゲート酸化膜10,12の膜厚はともに、例えば80〜1000Å、ここでは100Å程度である。
工程(C):厚ゲート酸化トランジスタ形成領域6が開口するように、レジストマスク14を薄ゲート酸化トランジスタ形成領域4上に形成する。厚ゲート酸化トランジスタのしきい値電圧の調整用不純物イオンを厚ゲート酸化トランジスタ形成領域6に注入する。
厚ゲート酸化トランジスタ形成領域6にイオンを注入した後、レジストマスク14を除去した後、シリコン基板2表面の洗浄を行なう。洗浄の工程としては、例えば以下に示す(1)〜(3)の工程を挙げることができる。
(1)洗浄液として硫酸過水を用い、シリコン基板2表面に付着した有機物を硫酸と過酸化水素水(硫酸過水)の強力な酸化力により除去する。有機物を除去した後、シリコン基板2表面上に残る洗浄液等の不要物質を純水リンス処理を行なって除去する。
但し、有機物を除去するための洗浄液としてオゾン水を用いることもできる。オゾン水は低濃度で酸化効率が良く、廃水処理が簡便である。
(2)次に、洗浄液として水酸化アンモニウムを用い、シリコン基板2表面のパーティクルを過酸化水素水で酸化し、さらにその酸化膜をアンモニアで除去する。パーティクルを除去した後、シリコン基板2表面上に残る洗浄液等の不要物質を純水リンス処理を行なって除去する。
また、水酸化アンモニウムに代えて、有機アンモニウム塩などの有機アミン系化合物を用いてもよい。
(3)洗浄液として塩酸過水を用い、表面に付着した重金属を塩酸で溶解して除去する。重金属を除去した後、シリコン基板2表面上に残る洗浄液等の不要物質を純水リンス処理を行なって除去する。
上記各工程(1)〜(3)で用いる洗浄液は、例えば以下に示すものである。
(1)90%硫酸(適宜量)+30%過酸化水素水(適宜量)+水(適宜量)
(2)パーティクル除去工程:30%アンモニア(適宜量)+30%過酸化水素水(適宜量)+水(適宜量)
(3)重金属除去工程:35%塩酸(適宜量)+30%過酸化水素水(適宜量)+水(適宜量)
また、各洗浄の工程(1)〜(3)の所要時間は、例えば約5〜10分程度である。
上記(1)〜(3)の工程では、洗浄液としてフッ酸を含む溶液を用いない。
また、純水リンス処理は、基板を例えば500〜3000rpm程度で回転させながら、シリコン基板2表面全体にノズルを走査させながら超純水を照射することで、ウェハ表面の不要な物質を除去した。
従来の、例えばRCA洗浄のような半導体ウェハ洗浄方法では、例えば上記工程(3)の純水リンス処理後に、純水リンス処理によってシリコンの表面に形成された自然酸化膜を除去するために、洗浄液としてフッ酸(DHF)を用いた洗浄が行なわれていた。しかし、酸化膜がウェハの表面に露出した状態でそのウェハの表面に純水リンス処理を施し、その後にフッ酸を含む溶液を洗浄液として用いて洗浄を行なうと、純水リンス処理により生じる静電破壊により劣化した下地ゲート酸化膜12が、フッ酸の作用により速い速度でエッチングされて酸化膜性能が低下してしまう。
そこで、この実施例の半導体装置の製造方法におけるシリコン基板2の洗浄においては、シリコン基板2の表面に後工程で厚膜化される下地ゲート酸化膜12が露出した状態では、フッ酸を含む溶液を洗浄液として用いないようにすることで、酸化膜のフッ酸による酸化膜性能の低下を防止している。
工程(D):薄ゲート酸化トランジスタ形成領域4が開口するように、レジストマスク16を厚ゲート酸化トランジスタ形成領域6上に形成する。薄ゲート酸化トランジスタのしきい値電圧の調整用不純物イオンを薄ゲート酸化トランジスタ形成領域4に注入する。
工程(E):薄ゲート酸化トランジスタ形成領域4にイオンを注入した後、レジストマスク16を残した状態で薄ゲート酸化トランジスタ形成領域4上に形成されている下地ゲート酸化膜のみを、例えばシリコン基板2をフッ酸溶液に浸漬させてエッチングする方法により完全に除去する。
工程(F):レジストマスク16を例えば酸素プラズマを用いたアッシング装置により除去する。レジストマスク16を除去した後、シリコン基板2の表面を清浄化するために洗浄処理を行なう。この場合の洗浄処理は、上述した(1)〜(3)の工程で行なうことができる。但し、この場合においても、洗浄液としてフッ酸を含む溶液を洗浄液として用いない。これにより、フッ酸による下地ゲート酸化膜12の酸化膜性能が低下するのを防止することができ、厚膜化後のゲート酸化膜の酸化膜性能の低下を防止することができる。
工程(G):シリコン基板2の表面を清浄化した後、第2ゲート酸化処理を行なう。第2ゲート酸化を行なうと、薄ゲート酸化トランジスタ形成領域4上に薄いゲート酸化膜22が形成される一方で、厚ゲート酸化トランジスタ形成領域6の下地ゲート酸化膜12が厚膜化されて厚いゲート酸化膜24が形成される。その結果、シリコン基板2上には、厚いゲート酸化膜24とそのゲート酸化膜24よりも膜厚の薄いゲート酸化膜22が形成され、同一シリコン基板2上に膜厚の異なる2種類のゲート酸化膜22,24が形成されたことになる。
ここで、薄いゲート酸化膜22の膜厚は例えば100Å程度であり、厚いゲート酸化膜24の膜厚は例えば150Å程度である。
ゲート酸化膜22,24を形成した後、シリコン基板2の表面を清浄化するために純水リンス処理を施す。純水リンス処理は上述した純水リンス処理と同様の方法でよい。但し、この場合にも、純水リンス処理後に洗浄液を用いた洗浄処理を行なう場合には、例えば上記工程(1)〜(3)で説明した洗浄処理を行ない、洗浄液としてフッ酸を用いない。これにより、ゲート酸化膜22,24の酸化膜性能の低下を防止することができる。
工程(H):ゲート酸化膜22,24上を含むシリコン基板2上全面にポリシリコン膜を形成し、ポリシリコン膜をパターニングしてゲート電極26,28を形成する。
工程(I):イオン注入法により、ゲート電極26,28をマスクにして薄ゲート酸化トランジスタ形成領域4と厚ゲート酸化トランジスタ形成領域6にソース及びドレイン領域30,32を形成し、薄ゲート酸化トランジスタ34及び厚ゲート酸化トランジスタ36を形成する。
この実施例に示すように、半導体装置を製造する工程においては、特に、各酸化膜の形成前、レジストマスクの除去後、及びポリシリコン膜の形成前などは、シリコン基板2の表面の洗浄を行なう。この洗浄方法としては、純水リンス処理や洗浄液を用いて種々の異物をシリコン基板2の表面から除去する洗浄処理があるが、シリコン基板2の表面にゲート酸化膜12,22,24、特にゲート電極26,28下に配置されているゲート酸化膜12,22,24部分が露出した状態でシリコン基板2表面に純水リンス処理を施し、さらにフッ酸を用いた洗浄を行なうと、純水リンス処理によって劣化したゲート酸化膜12,22,24表面がフッ酸によりさらに劣化してしまうことになる。
本発明では、表面にゲート電極下に配置される領域のゲート酸化膜12,22,24が露出した状態のシリコン基板2に対して、純水リンス処理とその後の洗浄を施す場合には、純水リンス処理後の洗浄において洗浄液としてフッ酸を含む溶液を用いないようにすることで、ゲート酸化膜12,22,24のフッ酸による劣化を防止して酸化膜の信頼性を高めている。
この実施例では、同一ウェハ上に2つの膜厚の異なる酸化膜をもつトランジスタが形成された半導体装置の製造方法について説明したが、本発明の半導体装置の製造方法は、1つのウェハ上にゲート酸化膜厚が1種類のトランジスタをもつ半導体装置、又は1つのウェハ上に2種類以上の異なるゲート酸化膜厚をもつトランジスタをもつ半導体装置に対しても適用させることが可能である。
また、この実施例では、上記洗浄工程(C),(F),(G)のいずれにおいても洗浄処理でフッ酸を含む溶液を用いていないが、本発明はこれに限定されるものではなく、上記工程(C),(F),(G)のうち1回又は2回の洗浄処理においてフッ酸を含む溶液を用いないようにしてもよい。これにより、上記工程(C),(F),(G)の全てにおいてフッ酸を含む溶液を用いた場合よりも、酸化膜性能の低下の度合いを改善することができる。
また、上記洗浄工程(C),(G)で説明した洗浄処理を省略することもできる。
また、(1)〜(3)の洗浄工程は洗浄工程の順序及び組み合わせの一例であって、他の順序や他の組み合わせから洗浄処理を構成してもよく、洗浄対象物によって任意に組み合わせや順序を設定することができる。また、上記洗浄工程(1)〜(3)以外の洗浄工程を加えたものや、各工程中の純水リンス処理のうちのいずれかを省略したようなものであってもよい。
半導体ウェハの製造方法の一実施例の前半を説明するための図である。 同実施例の後半を説明するための図である。 半導体ウェハに対して行なった定電流TDDB評価の結果を示すグラフである。
符号の説明
2 シリコン基板
4 薄ゲート酸化トランジスタ形成領域
6 厚ゲート酸化トランジスタ形成領域
8 素子分離膜
10,12 下地ゲート酸化膜
14,16 レジストマスク
22 薄いゲート酸化膜
24 厚いゲート酸化膜
26,28 ゲート電極
30,32 ソース及びドレイン領域
34 薄ゲート酸化トランジスタ
36 厚ゲート酸化トランジスタ

Claims (5)

  1. ウェハに対しゲート酸化処理を行なって前記ウェハ上にゲート酸化膜を形成し、前記ゲート酸化処理で形成された前記ゲート酸化膜が前記ウェハの表面に露出した状態で前記ウェハの表面に対して純水リンス処理を行なった後、さらに所定の洗浄処理を行ない、その後、前記ゲート酸化膜上にゲート電極を形成する工程を少なくとも含む半導体装置の製造方法において、
    前記所定の洗浄処理において洗浄液としてフッ酸を含む溶液を用いないことを特徴とする半導体装置の製造方法。
  2. ウェハに対し2回以上のゲート酸化処理を行ない、少なくとも2種類の膜厚の異なるゲート酸化膜を形成する工程を含み、それぞれの前記ゲート酸化処理の後に、それぞれの前記ゲート酸化処理で形成された酸化膜が前記ウェハの表面に露出した状態で前記ウェハの表面に対して純水リンス処理を行なった後、さらに所定の洗浄処理を行ない、その後、さらにゲート酸化処理を行なうか、又は前記ゲート酸化処理で形成されたゲート酸化膜上にゲート電極を形成する工程を含む、半導体装置の製造方法において、
    前記所定の洗浄処理において洗浄液としてフッ酸を含む溶液を用いないことを特徴とする半導体装置の製造方法。
  3. 前記ゲート酸化処理として、下地ゲート酸化膜を形成する第1のゲート酸化処理と、その後に行なう第2のゲート酸化処理を含み、前記第2のゲート酸化処理は、前記下地ゲート酸化膜を形成した領域のうちの所定の領域のみの前記下地ゲート酸化膜を除去した状態で行なって前記下地ゲート酸化膜が残存している部分の膜厚を厚膜化させることにより、同一のウェハ上に少なくとも2種類の膜厚の異なる酸化膜を形成する請求項2に記載の半導体装置の製造方法。
  4. 前記所定の洗浄処理は、
    ウェハ表面に付着した有機物を除去する第1の洗浄工程、前記ウェハ表面のパーティクルを除去する第2の洗浄工程及び前記ウェハ表面に付着した重金属を除去する第3の洗浄工程のうち少なくとも1つを含む請求項1から3のいずれかに記載の半導体装置の製造方法。
  5. 前記第1の洗浄工程で用いる洗浄液は硫酸過水又はオゾン水を含み、
    前記第2の洗浄工程で用いる洗浄液はアンモニア過水を含み、
    前記第3の洗浄工程で用いる洗浄液は塩酸過水を含む、請求項4に記載の半導体装置の製造方法。
JP2004226283A 2004-08-03 2004-08-03 半導体装置の製造方法 Pending JP2006049453A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004226283A JP2006049453A (ja) 2004-08-03 2004-08-03 半導体装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004226283A JP2006049453A (ja) 2004-08-03 2004-08-03 半導体装置の製造方法

Publications (1)

Publication Number Publication Date
JP2006049453A true JP2006049453A (ja) 2006-02-16

Family

ID=36027683

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004226283A Pending JP2006049453A (ja) 2004-08-03 2004-08-03 半導体装置の製造方法

Country Status (1)

Country Link
JP (1) JP2006049453A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010192522A (ja) * 2009-02-16 2010-09-02 Oki Semiconductor Co Ltd 半導体素子の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010192522A (ja) * 2009-02-16 2010-09-02 Oki Semiconductor Co Ltd 半導体素子の製造方法

Similar Documents

Publication Publication Date Title
US6797648B2 (en) Cleaning water for cleaning a wafer and method of cleaning a wafer
JP4683685B2 (ja) 半導体装置の製造方法、フラッシュメモリの製造方法、およびスタティックランダムアクセスメモリの製造方法
US7371691B2 (en) Silicon recess improvement through improved post implant resist removal and cleans
US6461973B1 (en) Method for forming high quality multiple thickness oxide layers by reducing descum induced defects
JP2007134673A (ja) 基板の処理方法
US6429144B1 (en) Integrated circuit manufacture method with aqueous hydrogen fluoride and nitric acid oxide etch
JPH10172942A (ja) 半導体装置用洗浄液及びそれを用いた半導体装置の製造方法
JP2003313594A (ja) 洗浄液および半導体装置の製造方法
JP2006049453A (ja) 半導体装置の製造方法
JP2008060383A (ja) 半導体装置の製造方法
JP2006228849A (ja) 半導体装置の製造方法
US5858861A (en) Reducing nitride residue by changing the nitride film surface property
CN112652518B (zh) 一种半导体器件的形成方法
US7132368B2 (en) Method for repairing plasma damage after spacer formation for integrated circuit devices
US6007641A (en) Integrated-circuit manufacture method with aqueous hydrogen-fluoride and nitric-acid oxide etch
JP4587646B2 (ja) 半導体装置の製造方法
US8932958B2 (en) Device manufacturing and cleaning method
US6432618B1 (en) Method for forming high quality multiple thickness oxide layers by reducing descum induced defects
JP2005210075A (ja) 半導体ウエハの洗浄方法
JP6196094B2 (ja) 半導体素子の製造方法
KR20000073897A (ko) 반도체 소자분리 공정 중의 폴리실리콘 디펙트 방지를 위한 세정 방법
KR100543016B1 (ko) 박막트랜지스터의 제조 방법
KR950006975B1 (ko) 폴리머 제거방법
KR20100056271A (ko) 반도체소자의 게이트 형성방법
CN113782415A (zh) 一种栅氧预清洗方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070126

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090430

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090512

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091006