JP2006039439A - プラズマディスプレイパネルの駆動方法 - Google Patents

プラズマディスプレイパネルの駆動方法 Download PDF

Info

Publication number
JP2006039439A
JP2006039439A JP2004222643A JP2004222643A JP2006039439A JP 2006039439 A JP2006039439 A JP 2006039439A JP 2004222643 A JP2004222643 A JP 2004222643A JP 2004222643 A JP2004222643 A JP 2004222643A JP 2006039439 A JP2006039439 A JP 2006039439A
Authority
JP
Japan
Prior art keywords
address
pulse
electrode
discharge
preparation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004222643A
Other languages
English (en)
Other versions
JP4646020B2 (ja
Inventor
Hitoshi Hirakawa
仁 平川
Manabu Ishimoto
学 石本
Kenji Awamoto
健司 粟本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Plasma Patent Licensing Co Ltd
Original Assignee
Hitachi Plasma Patent Licensing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Plasma Patent Licensing Co Ltd filed Critical Hitachi Plasma Patent Licensing Co Ltd
Priority to JP2004222643A priority Critical patent/JP4646020B2/ja
Priority to EP04257347A priority patent/EP1622113A3/en
Priority to US10/999,068 priority patent/US7423614B2/en
Priority to KR1020040100973A priority patent/KR100639288B1/ko
Priority to CNB2005100018881A priority patent/CN100433091C/zh
Publication of JP2006039439A publication Critical patent/JP2006039439A/ja
Application granted granted Critical
Publication of JP4646020B2 publication Critical patent/JP4646020B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2948Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by increasing the total sustaining time with respect to other times in the frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing

Abstract

【課題】 各アドレスパルス幅をより短くすることによって駆動のアドレス期間をより短くする。
【解決手段】 誘電体で被われた第1及び第2電極と、その第1及び第2電極と交差する方向に設けられ、かつ、誘電体で被われた第3電極(A)とを、各セルに備えたプラズマディスプレイパネル(10)の駆動方法は、表示対象セルをアドレスする際に、その表示対象セルの第2電極と第3電極の間に放電を発生させないパルス幅の準備アドレスパルス(Vap,Vyp)と、放電を発生させるパルス幅の主要アドレスパルス(Va,Vy)とを連続して印加する。
【選択図】 図5

Description

本発明は、PDP(プラズマ・ディスプレイ・パネル)の駆動に関し、特にPDPのアドレス期間におけるアドレスパルスの印加に関する。
高山、他によって公開された特開2002−278510号公報には、表示面を構成するセル群の壁電圧を均等にするリセット、スキャン電極およびサステイン電極からなる表示電極群と交差するアドレス電極群の電位を表示データに応じて制御するアドレッシング、およびそのセル群に表示放電を生じさせるための維持電圧を印加する点灯維持を行うPDPの駆動において、アドレス電極をグループ分けし、リセットにおける放電発光による輝度が放電特性の異なるどうしの間で均等になるように、アドレス電極のグループ(R、GおよびB)毎に異なる電位制御を行うことが記載されている。ここで、この文献を参照して組み込む。
特開2002−278510号公報
PDPにおいては、アドレス期間において直交する複数のアドレス電極Aと複数のスキャン電極Yの間で選択的にアドレス放電させて、表示のために放電させる選択セルと放電させない非選択セルを決め、表示サステイン期間TSにおいてスキャン電極Yと維持電極Xの間の放電を起こさせる。従って、このアドレス放電は高い精度が要求される。例えば、放電発光させるべき或るセルにおいてアドレス放電が発生しなければ、そのセルは発光しない。また、放電発光させないセルにおいてアドレス放電が発生すると、そのセルは不必要に発光する。従って、アドレス放電の精度が低いと表示品質が低下する。既知の方法ではアドレス放電の精度を高くするために、アドレス電圧を高くし、またはアドレスパルス幅を広くする。
しかし、アドレス電圧を高くすると、高耐圧ドライバや放熱の機構の導入が必要になり、PDPのコストが高くなる。また、アドレスパルス幅を広くすると、表示放電のための時間が制限され、輝度および階調数の低下を生じさせる。その改善のためにアドレス電極を上下二分割して、アドレスドライバの数を増やすと、PDPのコストが高くなる。
発明者たちは、放電開始電圧が印加されてから放電が開始されるまでに放電遅延時間があること、および放電空間に空間電荷が存在すると放電開始電圧の低下および放電遅延時間が短縮されることに着目した。
本発明の目的は、PDPにおいて各アドレスパルス幅をより短くすることによって駆動のアドレス期間をより短くすることである。
本発明の別の目的は、PDPにおいて駆動の表示期間をより長くすることである。
本発明のさらに別の目的は、PDPにおいてより高い表示品質を実現することである。
本発明の特徴によれば、誘電体で被われた第1及び第2電極と、その第1及び第2電極と交差する方向に設けられ、かつ、誘電体で被われた第3電極とを、各セルに備えたプラズマディスプレイパネルの駆動方法は、表示対象セルをアドレスする際に、その表示対象セルの第2電極と第3電極の間に放電を発生させないパルス幅の準備アドレスパルスと、放電を発生させるパルス幅の主要アドレスパルスとを連続して印加する。ここでは、最良の形態の説明における狭義の準備アドレスパルスおよび準備スキャンパルスを総称して準備アドレスパルスと呼び、狭義の主要アドレスパルスおよび主要スキャンパルスを総称して主要アドレスパルスと呼ぶ。
本発明の別の特徴によれば、行方向及び列方向のセル群によって画面が構成されたプラズマディスプレイパネルの駆動方法は、その行方向に並ぶセル群を順に選択してアドレスする際に、その画面を構成する全セルの第2電極と第3電極の間に、放電を発生させないパルス幅の準備アドレスパルスを一斉に印加する第1の操作と、その行方向に並ぶセル群のうち表示対象セルの第2電極と第3電極の間に、放電を発生させるパルス幅の主要アドレスパルスを行毎に順次印加する第2の操作と、を加えることによって、表示対象セルにアドレス用の放電を生じさせる。
本発明のさらに別の特徴によれば、プラズマディスプレイパネルの駆動方法は、その画面を複数の行からなる複数のグループに分割し、かつその複数のグループのアドレス期間を時間的に互いに異ならせ、各グループのアドレス期間において各グループの全セルの第2電極と第3電極の間に、放電を発生させないパルス幅の準備アドレスパルスを一斉に印加する第1の操作と、グループにおける各行の表示対象の第2電極と第3電極の間に、放電を発生させるパルス幅の主要アドレスパルスを行毎に順次印加する第2の操作と、
を加えることによって、表示対象セルにアドレス用の放電を生じさせる。
本発明によれば、PDPにおける駆動のアドレス期間をより短くでき、それによって表示期間をより長くでき、それによって輝度および階調数を向上できPDPにおいてより高い表示品質を実現することができる。
本発明の実施形態を、図面を参照して説明する。図面において、同様の構成要素には同じ参照番号が付されている。
図1は本発明の実施形態による表示装置60の構成を示している。表示装置60は、m×n個のセルからなる表示面を有する3電極放電型のPDP10と、縦横に並ぶセルを選択的に発光させるためのドライブユニット50とを具えており、例えばテレビジョン受像機、コンピュータ・システムのモニタ等に利用される。
PDP10では、表示放電を生じさせるための電極対を構成する表示電極XおよびYが平行に配置され、これら表示電極XおよびYと交差するようにアドレス電極Aが配列されている。表示電極Xはサステイン(維持)電極であり、表示電極Yはスキャン(走査)電極である。表示電極XおよびYは、典型的には画面の行方向または水平方向に延び、アドレス電極Aは列方向または垂直方向に延びている。
ドライブユニット50は、ドライバ制御回路51、データ変換回路52、電源回路53、X電極ドライバ回路またはXドライバ回路61、Y電極ドライバ回路またはYドライバ回路64、およびアドレス電極ドライバ回路またはAドライバ回路68を含んでおり、場合によってROMを含み得る集積回路の形態で実装される。ドライブユニット50には、TVチューナまたはコンピュータのような外部装置からR,GおよびBの3原色の発光強度を示すフィールドデータDfが各種の同期信号とともに入力される。フィールドデータDfはデータ変換回路52の中のフィールドメモリに一時的に記憶される。データ変換回路52は、フィールドデータDfを階調表示のためのサブフィールドデータDsfに変換してAドライバ回路68に供給する。サブフィールドデータDsfは、1セル当たり1ビットの表示データの集合であって、その各ビットの値は該当する1つのサブフィールドSFにおける各セルの発光の要否、より正確にはアドレス放電の要否を表す。
Xドライバ回路61は、PDP表示面を構成する複数のセルの壁電圧を均等にするために表示電極Xに初期化のための電圧を印加するリセット回路62と、セルに表示放電を生じさせるために表示電極Xにサステインパルスを印加するサステイン回路63とを含んでいる。Yドライバ回路64は、表示電極Yに初期化のための電圧を印加するリセット回路65と、アドレッシングにおいて表示電極Yにスキャンパルスを印加するスキャン回路66と、セルに表示放電を生じさせるために表示電極Yにサステインパルスを印加するサステイン回路67とを含んでいる。Aドライバ回路68は、表示データに応じてサブフィールドデータDsfによって指定されたアドレス電極Aにアドレスパルスを印加する。
ドライバ制御回路51は、パルスの印加およびサブフィールドデータDsfの転送を制御する。電源回路53はユニット内の所要部分に駆動電力を供給する。
図2はPDP10のセル構造の一例を示している。PDP10は一対の基板構体(ガラス基板上にセル構成要素を設けた構造体)100および20からなる。前面側のガラス基板11の内面に、n行m列の表示面ESの各行に一対ずつ表示電極XおよびYが配置されている。表示電極XおよびYは、面放電ギャップを形成する透明導電膜41とその端縁部に重ねられた金属膜42とからなり、誘電体層17および保護膜18が被覆されている。背面側のガラス基板21の内面に1列に1本ずつアドレス電極Aが配列されており、これらアドレス電極Aは誘電体層24で被覆されている。誘電体層24の上に放電空間を列毎に区画する隔壁29が設けられている。隔壁のパターンはストライプのパターンである。誘電体層24の表面および隔壁29の側面を被覆するカラー表示用の蛍光体層28R,28Gおよび28Bは、放電ガスが放つ紫外線によって局部的に励起されて発光する。図中の斜体文字(R,G,B)は蛍光体の発光色を示す。色配列は各列のセルを同色とするR,GおよびBの繰り返しパターンである。
1つのピクチャ(画面)は典型的には約16.7msの1フレーム期間で構成されており、インターレース型走査では1フレームが2つのフィールドで構成され、プログレッシブ型走査では1フレームが1つのフィールドで構成されている。PDP10による表示では、2値の発光制御によってカラー再現を行うために、典型的にはそのような1フィールド期間の入力画像の時系列の1つのフィールドFを所定数qのサブフィールドSFに分割する。典型的には、各フィールドFをq個のサブフィールドSFの集合に置き換える。しばしば、これらサブフィールドSFに順に20,21,22,...2q-1の重みを付けて各サブフィールドSFの表示放電の回数を設定する。但し、サブフィールドSFの重み付けは前記のような2の乗数に限定されるものではない。サブフィールド単位の発光/非発光の組合せでR,GおよびBの各色毎にN(=1+21+22+...+2q-1 )段階の輝度設定を行うことができる。このようなフィールド構成に合わせてフィールド転送周期であるフィールド期間Tfをq個のサブフィールド期間Tsfに分割し、各サブフィールドSFに1つのサブフィールド期間Tsfを割り当てる。さらに、サブフィールド期間Tsfを、初期化のためのリセット期間TR、アドレッシングのためのアドレス期間TA、および発光のための表示またはサステイン期間TSに分ける。典型的には、リセット期間TRおよびアドレス期間TAの長さが重みに係わらず一定であるのに対し、表示期間TSにおけるパルス数は重みが大きいほど多く、表示期間TSの長さは重みが大きいほど長い。この場合、サブフィールド期間Tsfの長さも、該当するサブフィールドSFの重みが大きいほど長い。但し、リセット期間TRおよびアドレス期間TAの長さは、それに限定されることなく、サブフィールド毎に異なっていてもよい。
図3は、Xドライバ回路61、Yドライバ回路64およびAドライバ回路68の出力駆動電圧波形の概略的な通常の駆動シーケンスを示している。この図において、表示電極XおよびYの添字jは任意の行の位置を示し、アドレス電極Aの添字iは任意の列の位置を示す。なお、図示の波形は一例であり、振幅、極性およびタイミングを様々に変更することができる。
リセット期間TR、アドレス期間TAおよびサステイン期間TSの順序は、q個のサブフィールドSFにおいて同じであり、駆動シーケンスはサブフィールドSF毎に繰り返される。各サブフィールドSFのリセット期間TRにおいては、全ての表示電極Xに対して負極性のパルスPrx1と正極性のパルスPrx2とを順に印加し、全ての表示電極Yに対して正極性のパルスPry1と負極性のパルスPry2とを順に印加する。パルスPrx1,Pry1およびPry2は微小放電が生じる変化率で振幅が漸増するランプ波形(鈍波)パルスである。最初に印加されるパルスPrx1およびPry1は、前サブフィールドSFにおける発光/非発光に係わらず全てのセルに同一極性の適当な壁電圧を生じさせるために印加される。適度の壁電荷が存在するセルにパルスPrx2およびPry2を印加することにより、壁電圧を放電開始電圧とパルス振幅との差に相当する値に調整することができる。なお、表示電極XおよびYの片方にのみパルスを印加して初期化を行うことができるが、図示のように表示電極XおよびYの双方に互いに1対の逆極性のパルスを印加することによってドライバ回路素子の低耐圧化を図ることができる。セルに加わる駆動電圧は、表示電極XおよびYに印加されるパルスの振幅を加算した合成電圧である。
アドレス期間TAにおいては、発光させるセルのみに発光維持に必要な壁電荷を形成する。全ての表示電極Xおよび全ての表示電極Yを所定電位にバイアスした状態で、行選択期間(1行分のスキャン時間)毎に選択行に対応した1つの表示電極Yに負極性のスキャンパルス−Vyを印加する。この行選択と同時にアドレス放電を生じさせるべき選択セルに対応したアドレス電極AにのみアドレスパルスVaを印加する。つまり、選択行jのm列分のサブフィールドデータDsfに基づいてアドレス電極A1〜Amの電位を2値制御する。選択セルでは表示電極Yとアドレス電極Aとの間の放電が生じる。そのアドレス放電がトリガとなって、その後の表示電極X−Y間の面放電が生じる。これら一連の放電がアドレス放電である。
サステステイン期間TSにおいては、最初に全ての表示電極Yに対して所定極性(図の例では正極性)のサステインパルスPsを印加する。その後、表示電極Xと表示電極Yとに対して交互にサステインパルスPsを印加する。サステインパルスPsの振幅は維持電圧Vsである。サステインパルスPsの印加によって、所定の壁電荷が残存するセルにおいて面放電が生じる。サステインパルスPsの印加回数は、上述したようにサブフィールドSFの重みに対応する。なお、サステイン期間TS全体にわたって不要な対向放電を防止するために、アドレス電極AをサステインパルスPsと同極性の電圧Vasにバイアスする。
本発明の実施形態によるPDPドライブユニット50は、アドレス期間TAにおけるパルスの印加の形態に特徴を有する。アドレス期間TAをより短くすることによって、サステイン期間TSをより長くし、それによって表示品質をより高くすることができる。
図4は、実測によるスキャンパルスとアドレス放電の光パルスの時間的関係を示している。この図におけるアドレス放電の光パルスは観測できる数セル分の光の総和なので、不正確であり、この図における放電の遅れは、実際にスキャンパルスが印加されてから、スキャンパルスの電圧が降下を開始するまでの時間を示す。電圧ドロップは、放電電流が流れる証拠を示すので、電圧降下の開始は、そのスキャン電極Yの1ライン上のどこかのセルの放電が開始したことを示している。電圧降下は1ライン分のバラツキを吸収するので、光パルスよりは正確である。
PDPにおける放電は、電極間への電圧の印加から放電の開始までに所定の長さの時間の遅延を伴う。PDPにおける放電から発光までの過程は、(1)放電空間への電界の印加、電子の加速、および電子とガス原子の衝突からなる放電遅延または放電予備段階と、(2)ガス原子の励起および電離、および発光からなる放電および発光段階と、で構成される。予備段階では、セル内の放電空間に空間電荷のようなプライミング粒子が生成されるが、放電現象は生じない。その理由は、その予備段階では、電子等の荷電粒子が充分には加速されておらず、それが気体原子と衝突しても電離衝突または電子なだれが生じないからである。そのプライミング粒子が生成された後の放電および発光段階においてその放電および発光が開始する。従って、そのプライミング粒子が予め生成されていれば、その発光段階における放電開始の電圧が低下しまたは放電の立ち上がりが早くなる。
本発明の実施形態によれば、全てのまたは複数のアドレス電極Aに対して予備段階の予備または準備アドレスパルスを同時に印加することによって、放電および発光段階における各主要アドレスパルスの幅を短くし、それによって準備および主要アドレスパルス幅の合計の長さをより短くする。
そのため、主要アドレスパルスおよび主要スキャンパルスの印加の前に準備アドレスパルスおよび準備スキャンパルスを予め印加することによって、放電遅延時間内で行われる放電現象の予備段階を予め生じさせているので、その後の主要アドレスパルスおよび主要スキャンパルスにおける放電遅延の時間が短縮される。好ましい実施の形態の説明では、説明のために、アドレス電極に印加される狭義の準備アドレスパルスおよび狭義の主要アドレスパルスとスキャン電極に印加される準備スキャンパルスおよび主要スキャンパルスとを区別しているが、準備アドレスパルスおよび準備スキャンパルスを総称して広義の準備アドレスパルスと呼び、主要アドレスパルスおよび主要スキャンパルスを総称して広義の主要アドレスパルスと呼ぶこともあり、また、アドレスパルスおよびスキャンパルスを総称して広義のアドレスパルスと呼ぶこともある。また、準備アドレスパルスおよび準備スキャンパルスでアドレス電極上およびスキャン電極上に形成された壁電荷を引き離して放電空間に空間電荷を供給するので、セル内の空間電荷が豊富になり、プライミング効果によって放電の統計的な遅れの改善も期待される。即ち、主要アドレスパルスおよび主要スキャンパルスの幅を通常のものより短縮することが可能となる。
図5Aは、PDP10の全体においてアドレス電極およびスキャン電極にアドレスパルスVa’およびスキャンパルスVy’が順次印加される通常のタイム・チャートを示している。
図5Bは、本発明の実施形態による、PDP10の全体においてアドレス電極およびスキャン電極に一斉に準備アドレスパルスVapおよび準備スキャンパルスVypをそれぞれ印加し、その後で主要アドレスパルスVa1,Va2...Vanおよび主要スキャンパルスVy1,Vy2...Vanが順次印加されるタイム・チャートを示している。図5Bにおいて、準備アドレスパルスVapおよび準備スキャンパルスVypの各々の幅Tp1は放電遅延時間以下になっており、従って準備アドレスパルスVapおよび準備スキャンパルスVypによって放電が生じることはない。主要アドレスパルスVa1,Va2...Vanおよび主要スキャンパルスVy1,Vy2...Vanの幅T1,T2...Tnは互いに等しく、主要アドレスパルスVa1,Va2...Vanの高さは互いに等しく、主要スキャンパルスVy1,Vy2...Vanの高さは互いに等しくすればよい。後で説明するように、アドレス期間TAにおいて、主要アドレスパルスVa1,Va2...Vanおよび主要スキャンパルスVy1,Vy2...Vanの幅はT1,T2...Tnは、徐々に大きくなってもよい。或いは、アドレス期間TAにおいて、主要アドレスパルスVa1,Va2...Vanおよび主要スキャンパルスVy1,Vy2...Vanの高さは、徐々に大きくなってもよい。
図6は、PDP10のスキャン電極Yをk本のライン(k=1以上の整数)を1ブロックとするn/k個のブロック1〜n/kにグループ化し、ブロック1〜n/kの各々においてアドレス電極およびスキャン電極に一斉に準備アドレスパルスVap1〜Vap(n/k)および準備スキャンパルスVyp1〜Vyp(n/k)をそれぞれ印加し、その後で主要アドレスパルスVaおよび主要スキャンパルスVyが順次印加されるタイム・チャートを示している。例えば、スキャン電極Yを、PDP10の上から1番目〜(n/2)番目のブロック1と、(n/2)+1〜n番目のブロック2とにグループ化してもよい(nは偶数)。
図7は、n個のスキャン電極Yを、PDP10の上から偶数番目の第1のブロックと、奇数番目の第2のブロックとにグループ化し、第1のブロックにおいてアドレス電極Aおよびスキャン電極Yに一斉に準備アドレスパルスVap1および準備スキャンパルスVyp1をそれぞれ印加し、その後で主要アドレスパルスVaおよび主要スキャンパルスVyを順次印加し、次いで第2のブロックにおいてアドレス電極Aおよびスキャン電極Yに一斉に準備アドレスパルスVap2および準備スキャンパルスVyp2をそれぞれ印加し、その後で主要アドレスパルスVaおよび主要スキャンパルスVyを順次印加するタイム・チャートを示している。
例えば、アドレスパルスの波高値はVa=80V、スキャンパルスの波高値はVy=−170V、準備アドレスパルスの波高値はVap≦80V、および準備スキャンパルスの波高値はVyp≧−170Vである。
アドレス電極およびスキャン電極の準備アドレスパルスおよび準備スキャンパルスの極性の向きは、その主要アドレスパルスおよび主要スキャンパルスと同等である。
また、それぞれの波高値Vap、Vypは次の式を満たす必要がある。
(|Vap|+|Vyp|)≦(|Va|+|Vy|)
準備アドレスパルスおよび準備スキャンパルスで放電が発生しないように、それらのパルス幅は放電形成遅れ時間以内に設定する必要がある。PDP10全体のセルのバラツキを考慮すると、そのパルス幅は、概ね500ns以内、より好ましくは300ns以内である。主要アドレスパルスおよび主要スキャンパルスのパルス幅は、典型的には準備アドレスパルスおよび準備スキャンパルスの幅より長く、約1μsであることが好ましい。
通常、アドレスパルスおよびスキャンパルスの幅は1〜33μsである。これに対して、本発明の実施形態によれば、各ブロックにおける最初の準備アドレスパルスと次の主要アドレスパルスの幅の和0.3μ+1.0μs=1.3μsは通常の最初のアドレスパルスの幅と同等であるが、本発明の実施形態による第2の主要アドレスパルス以降の主要アドレスパルスの各々の幅は通常のものより0.3μs短く、1つのブロックでは相当短くできる。
図6において、1ブロックのスキャン電極Yの本数kは、準備パルスを与えてからプライミング効果の持続する時間の上限値Tmaxをスキャンパルスの幅で割った整数値となるように決定するのが理想的である。しかし、1ブロックの電極の本数kは、回路の構成を容易にするために1つのYドライバ回路64の出力ビット数となるように決定してもよい。選択された1つのブロックの電極に準備パルスを供給するとき、次の式に示されているように、その他のブロックに準備パルスが供給されないように、その他のブロックのスキャン電極の電位をアドレス放電時の待機電位(半選択電位、即ち図3のVscの電位)に設定するのが好ましい。
選択されたブロックの電位(|Vap|+|Vyp|)>他のブロックの電位(|Vap|+|Vsc|)
図8は、図6の変形であって、1つのフィールド内の連続するブロックにおいて準備アドレスパルスVap1,Vap2,Vap3...および準備スキャンパルスVyp1,Vyp2,Vyp3...の高さをブロック毎にΔVずつ徐々に大きくした場合のタイム・チャートを示している。この場合、各ブロック1,2,3...の主要アドレスパルスVa1,Va2,Va3...および主要スキャンパルスVy1,Vy2,Vy3...の高さは、好ましくは図示のように、それぞれ各ブロックの準備アドレスパルスVap1,Vap2,Vap3...および準備スキャンパルスVyp1,Vyp2,Vyp3...の高さと同じになるようにしてもよいし、あるいは徐々に大きくすることなく全てのブロックを通して同じにしてもよい。
図9は、図6の別の変形であって、1つのフィールド内の後続のブロックにおいて準備アドレスパルスVap1,Vap2,Vap3...および準備スキャンパルスVyp1,Vyp2,Vyp3...の幅Tp1,Tp2,Tp3...をΔtずつ徐々に大きくした場合のタイム・チャートを示している。この場合、各ブロック1,2,3...の主要アドレスパルスVaおよび主要スキャンパルスVyの幅は、互いに等しくてよい。
一般的に、リセット期間TR後の時間の経過とともに壁電荷が自然に減少し、放電遅れ時間がより大きくなる傾向がある。従って、これを補償するために、図8および9に示されているように、ブロック1の後のブロック2、3...n/kでは、準備アドレスパルスVap1および準備スキャンパルスVyp1のパルス幅Tp1および波高値に比べて準備アドレスパルスVap2および準備スキャンパルスVyp2のパルス幅Tp2および/または波高値をより大きくし、準備アドレスパルスVap2および準備スキャンパルスVyp2のパルス幅Tp2および波高値に比べて準備アドレスパルスVap3および準備スキャンパルスVyp3のパルス幅Tp3および/または波高値をより大きくしてゆき、即ち、後の順番のブロックほど準備アドレスパルスVapおよび準備スキャンパルスVypのパルス幅および/または波高値をより大きくするとよい。例えば、スキャン電極Yを5つのブロックにグループ化する場合、第1のブロックにおける準備アドレスパルスおよび準備スキャンパルスの幅を110nsとし、後続のブロックではΔt=10nsずつ増やして、第5のブロックにおける準備アドレスパルスおよび準備スキャンパルスの幅を150nsとする。例えば、その5つのブロックの場合、準備スキャンパルスの波高値を−166Vとし、後続のブロックではΔV=1Vずつ増やして、第5のブロックにおける準備アドレスパルスおよび準備スキャンパルスの波高値を−170Vとする。
図5Bにおいて、アドレス期間TAにおいて、準備アドレスパルスVapの後の主要アドレスパルスVa1、Va2、Va3...Van、および準備スキャンパルスVypの後の主要スキャンパルスVy1、Vy2、Vy3...Vynのそれぞれの高さを徐々にΔVずつ大きくし、および/またはそのパルス幅T1,T2...Tnを徐々にΔtずつ大きくてもよい。代替構成として、準備パルスを与えてからプライミング効果の持続する時間の上限値Tmaxを超えるタイミングの主要アドレスパルスおよび主要スキャンパルスの高さおよび/または幅を徐々に大きくしてもよい。
以上説明した実施形態は典型例として挙げたに過ぎず、その各実施形態の構成要素を組み合わせること、その変形およびバリエーションは当業者にとって明らかであり、当業者であれば本発明の原理および請求の範囲に記載した発明の範囲を逸脱することなく上述の実施形態の種々の変形を行えることは明らかである。
図1は、本発明の実施形態による表示装置の構成を示している。 図2は、PDPのセル構造の一例を示している。 図3は、Xドライバ回路、Yドライバ回路およびAドライバ回路の概略的な通常の出力駆動電圧波形を示している。 図4は、実測によるスキャンパルスとアドレス放電の光パルスの時間的関係を示している。 図5Aは、PDPの全体においてアドレス電極およびスキャン電極にアドレスパルスおよびスキャンパルスが順次印加される通常のタイム・チャートを示している。図5Bは、本発明の実施形態による、PDPの全体においてアドレス電極およびスキャン電極に一斉に準備アドレスパルスおよび準備スキャンパルスをそれぞれ印加し、その後で主要アドレスパルスおよび主要スキャンパルスが順次印加されるタイム・チャートを示している。 図6は、PDPのスキャン電極を、k本のラインを1ブロックとする複数のブロックにグループ化し、各ブロックにおいてアドレス電極およびスキャン電極に一斉に準備アドレスパルスおよび準備スキャンパルスをそれぞれ印加し、その後で主要アドレスパルスAおよび主要スキャンパルスYが順次印加されるタイム・チャートを示している。 図7は、n個のスキャン電極を、PDPの上から偶数番目の第1のブロックと、奇数番目の第2のブロックとにグループ化し、第1のブロックにおいてアドレス電極Aおよびスキャン電極Yに一斉に準備アドレスパルスおよび準備スキャンパルスをそれぞれ印加し、その後で主要アドレスパルスおよび主要スキャンパルスを順次印加し、次いで第2のブロックにおいてアドレス電極およびスキャン電極に一斉に準備アドレスパルスおよび準備スキャンパルスをそれぞれ印加し、その後で主要アドレスパルスおよび主要スキャンパルスを順次印加するタイム・チャートを示している。 図8は、図6の変形であって、1つのフィールド内の連続するブロックにおいて準備アドレスパルスおよび準備スキャンパルスの高さをブロック毎に徐々に大きくした場合のタイム・チャートを示している。 図9は、図6の別の変形であって、1つのフィールド内の後続のブロックにおいて準備アドレスパルスおよび準備スキャンパルスの幅徐々に大きくした場合のタイム・チャートを示している。
符号の説明
60 表示装置
10 PDP
50 ドライブユニット
51 ドライバ制御回路
52 データ変換回路
53 電源回路
61 Xドライバ回路
62 リセット回路
63 サステイン回路
64 Yドライバ回路
65 リセット回路
66 スキャン回路
67 サステイン回路

Claims (7)

  1. 誘電体で被われた第1及び第2電極と、前記第1及び第2電極と交差する方向に設けられ、かつ、誘電体で被われた第3電極とを、各セルに備えたプラズマディスプレイパネルの駆動方法であって、
    表示対象セルをアドレスする際に、
    前記表示対象セルの第2電極と第3電極の間に放電を発生させないパルス幅の準備アドレスパルスと、放電を発生させるパルス幅の主要アドレスパルスとを連続して印加することを特徴とする、プラズマディスプレイパネルの駆動方法。
  2. 前記準備アドレスパルスは、前記主要アドレスパルスより小さいパルス幅を有することを特徴とする、請求項1に記載のプラズマディスプレイパネルの駆動方法。
  3. 前記準備アドレスパルスは、前記第2及び第3電極にそれぞれ印加される互いに逆極性のパルスの組合せからなることを特徴とする、請求項1に記載のPDP駆動装置。
  4. 誘電体で被われた第1及び第2電極と、前記第1及び第2電極と交差する方向に設けられ、かつ、誘電体で被われた第3電極とを、各セルに備え、行方向及び列方向のセル群によって画面が構成されたプラズマディスプレイパネルの駆動方法であって、
    前記行方向に並ぶセル群を順に選択してアドレスする際に、
    前記画面を構成する全セルの第2電極と第3電極の間に、放電を発生させないパルス幅の準備アドレスパルスを一斉に印加する第1の操作と、
    前記行方向に並ぶセル群のうち表示対象セルの第2電極と第3電極の間に、放電を発生させるパルス幅の主要アドレスパルスを行毎に順次印加する第2の操作と、
    を加えることによって、表示対象セルにアドレス用の放電を生じさせることを特徴とする、プラズマディスプレイパネルの駆動方法。
  5. 前記準備アドレスパルスは、1つ以上の行のセル群毎に異なる波高値又はパルス幅を有することを特徴とする、請求項4に記載のプラズマディスプレイパネルの駆動方法。
  6. 誘電体で被われた第1及び第2電極と、前記第1及び第2電極と交差する方向に設けられ、かつ、誘電体で被われた第3電極とを、各セルに備え、行方向及び列方向のセル群によって画面が構成されたプラズマディスプレイパネルの駆動方法であって、
    前記画面を複数の行からなる複数のグループに分割し、かつ前記複数のグループのアドレス期間を時間的に互いに異ならせ、各グループのアドレス期間において各グループの全セルの第2電極と第3電極の間に、放電を発生させないパルス幅の準備アドレスパルスを一斉に印加する第1の操作と、
    グループにおける各行の表示対象の第2電極と第3電極の間に、放電を発生させるパルス幅の主要アドレスパルスを行毎に順次印加する第2の操作と、
    を加えることによって、表示対象セルにアドレス用の放電を生じさせることを特徴とする、プラズマディスプレイパネルの駆動方法。
  7. 各グループにおける準備アドレスパルスは、他のグループにおける準備アドレスパルスとは異なる波高値又はパルス幅を有することを特徴とする、請求項6に記載のプラズマディスプレイパネルの駆動方法。
JP2004222643A 2004-07-29 2004-07-29 プラズマディスプレイパネルの駆動方法 Expired - Fee Related JP4646020B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2004222643A JP4646020B2 (ja) 2004-07-29 2004-07-29 プラズマディスプレイパネルの駆動方法
EP04257347A EP1622113A3 (en) 2004-07-29 2004-11-26 Method for driving plasma display panel
US10/999,068 US7423614B2 (en) 2004-07-29 2004-11-30 Method for driving plasma display panel
KR1020040100973A KR100639288B1 (ko) 2004-07-29 2004-12-03 플라즈마 디스플레이 패널의 구동 방법
CNB2005100018881A CN100433091C (zh) 2004-07-29 2005-01-24 驱动等离子显示板的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004222643A JP4646020B2 (ja) 2004-07-29 2004-07-29 プラズマディスプレイパネルの駆動方法

Publications (2)

Publication Number Publication Date
JP2006039439A true JP2006039439A (ja) 2006-02-09
JP4646020B2 JP4646020B2 (ja) 2011-03-09

Family

ID=35355696

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004222643A Expired - Fee Related JP4646020B2 (ja) 2004-07-29 2004-07-29 プラズマディスプレイパネルの駆動方法

Country Status (5)

Country Link
US (1) US7423614B2 (ja)
EP (1) EP1622113A3 (ja)
JP (1) JP4646020B2 (ja)
KR (1) KR100639288B1 (ja)
CN (1) CN100433091C (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100922353B1 (ko) * 2008-01-09 2009-10-19 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
CN105307326B (zh) * 2015-09-25 2017-10-31 擎茂微电子(深圳)有限公司 一种led灯串产生单体花色变化的方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09244578A (ja) * 1996-03-13 1997-09-19 Fujitsu Ltd プラズマ表示装置及びその駆動方法
JPH10274955A (ja) * 1997-01-28 1998-10-13 Nec Corp 交流放電メモリ型プラズマディスプレイパネルの駆動方法
JPH11184427A (ja) * 1997-12-25 1999-07-09 Fujitsu Ltd Pdpの駆動方法
JP2000293136A (ja) * 1999-04-07 2000-10-20 Nec Corp プラズマディスプレイパネルの駆動方法及び駆動装置
JP2001022322A (ja) * 1999-07-12 2001-01-26 Nec Corp プラズマディスプレイパネル駆動方法
JP2001265281A (ja) * 2000-03-17 2001-09-28 Matsushita Electric Ind Co Ltd 表示装置およびその駆動方法
JP2002244613A (ja) * 2001-02-13 2002-08-30 Hitachi Ltd Ac型プラズマディスプレイ装置
JP2002278510A (ja) * 2001-03-19 2002-09-27 Fujitsu Ltd プラズマディスプレイパネルの駆動方法および表示装置
JP2002351398A (ja) * 2001-05-28 2002-12-06 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3573968B2 (ja) * 1997-07-15 2004-10-06 富士通株式会社 プラズマディスプレイの駆動方法及び駆動装置
JP3468284B2 (ja) * 1999-06-15 2003-11-17 日本電気株式会社 プラズマディスプレイパネルの駆動方法
KR100336606B1 (ko) 2000-04-19 2002-05-16 구자홍 플라즈마 디스플레이 패널 및 그 구동방법
KR20010097309A (ko) * 2000-04-21 2001-11-08 오예환 튀김장치
JP2002297091A (ja) * 2000-08-28 2002-10-09 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル、その駆動方法、及びプラズマディスプレイ装置
JP2002287694A (ja) * 2001-03-26 2002-10-04 Hitachi Ltd プラズマディスプレイパネルの駆動方法、駆動回路及び画像表示装置
KR100472367B1 (ko) * 2002-04-04 2005-03-08 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR20040058633A (ko) 2002-12-27 2004-07-05 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09244578A (ja) * 1996-03-13 1997-09-19 Fujitsu Ltd プラズマ表示装置及びその駆動方法
JPH10274955A (ja) * 1997-01-28 1998-10-13 Nec Corp 交流放電メモリ型プラズマディスプレイパネルの駆動方法
JPH11184427A (ja) * 1997-12-25 1999-07-09 Fujitsu Ltd Pdpの駆動方法
JP2000293136A (ja) * 1999-04-07 2000-10-20 Nec Corp プラズマディスプレイパネルの駆動方法及び駆動装置
JP2001022322A (ja) * 1999-07-12 2001-01-26 Nec Corp プラズマディスプレイパネル駆動方法
JP2001265281A (ja) * 2000-03-17 2001-09-28 Matsushita Electric Ind Co Ltd 表示装置およびその駆動方法
JP2002244613A (ja) * 2001-02-13 2002-08-30 Hitachi Ltd Ac型プラズマディスプレイ装置
JP2002278510A (ja) * 2001-03-19 2002-09-27 Fujitsu Ltd プラズマディスプレイパネルの駆動方法および表示装置
JP2002351398A (ja) * 2001-05-28 2002-12-06 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法

Also Published As

Publication number Publication date
US20060022901A1 (en) 2006-02-02
CN100433091C (zh) 2008-11-12
KR100639288B1 (ko) 2006-10-30
US7423614B2 (en) 2008-09-09
CN1728210A (zh) 2006-02-01
JP4646020B2 (ja) 2011-03-09
KR20060011775A (ko) 2006-02-03
EP1622113A2 (en) 2006-02-01
EP1622113A3 (en) 2009-06-24

Similar Documents

Publication Publication Date Title
KR100843178B1 (ko) Ac형 pdp의 구동 방법 및 구동 장치
JPH11327505A (ja) プラズマディスプレイ装置の駆動方法
JP2000155556A (ja) ガス放電パネルの駆動方法
JP4158875B2 (ja) Ac型pdpの駆動方法および駆動装置
EP1227461B1 (en) Plasma display panel and its driving method
KR100678547B1 (ko) Pdp의 구동 방법
KR100691682B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 표시 장치
JP5152183B2 (ja) プラズマディスプレイ装置とその駆動方法
JP2001306029A (ja) Ac型pdpの駆動方法
KR100774875B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP4577681B2 (ja) プラズマディスプレイパネルの駆動方法
KR100774908B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP4646020B2 (ja) プラズマディスプレイパネルの駆動方法
US20070152913A1 (en) Driving method for significantly reducing addressing time in plasma display panel
JP2007133291A (ja) プラズマディスプレイパネルの駆動方法
JP2003255890A (ja) プラズマディスプレイパネルの駆動方法
KR100800435B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100579934B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100726956B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100579328B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100726955B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동 방법
JP2007163735A (ja) プラズマディスプレイパネルの駆動方法
JP2004085693A (ja) プラズマディスプレイパネルの駆動方法およびプラズマ表示装置

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051206

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20051207

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070611

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091102

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100209

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100810

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101004

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101130

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101130

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R154 Certificate of patent or utility model (reissue)

Free format text: JAPANESE INTERMEDIATE CODE: R154

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131217

Year of fee payment: 3

S131 Request for trust registration of transfer of right

Free format text: JAPANESE INTERMEDIATE CODE: R313135

SZ03 Written request for cancellation of trust registration

Free format text: JAPANESE INTERMEDIATE CODE: R313Z03

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131217

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees