KR100922353B1 - 플라즈마 표시 장치 및 그 구동 방법 - Google Patents

플라즈마 표시 장치 및 그 구동 방법 Download PDF

Info

Publication number
KR100922353B1
KR100922353B1 KR1020080002557A KR20080002557A KR100922353B1 KR 100922353 B1 KR100922353 B1 KR 100922353B1 KR 1020080002557 A KR1020080002557 A KR 1020080002557A KR 20080002557 A KR20080002557 A KR 20080002557A KR 100922353 B1 KR100922353 B1 KR 100922353B1
Authority
KR
South Korea
Prior art keywords
voltage
address
electrodes
subfield data
electrode
Prior art date
Application number
KR1020080002557A
Other languages
English (en)
Other versions
KR20090076544A (ko
Inventor
여재영
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020080002557A priority Critical patent/KR100922353B1/ko
Priority to US12/344,408 priority patent/US20090174696A1/en
Priority to EP09150069A priority patent/EP2079071B1/en
Priority to CN2009100016352A priority patent/CN101483029B/zh
Publication of KR20090076544A publication Critical patent/KR20090076544A/ko
Application granted granted Critical
Publication of KR100922353B1 publication Critical patent/KR100922353B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 표시 장치 및 그 구동 방법에 관한 것이다.
이를 위하여, 본 발명은 어드레스 기간의 제1 기간에, 복수의 제1 전극에 주사 전압을 순차적으로 인가하는 제1 전극 구동부 및 제1 기간에, 복수의 서브필드 데이터를 기반으로 복수의 제1 전극 중 주사 전압이 인가되는 제1 전극에 의해 정의되는 복수의 방전 셀 중 발광될 방전 셀에 대응되는 제3 전극에 어드레스 전압을 인가하며, 제1 기간 이전에 복수의 제3 전극에 프리차지 전압을 인가하는 제3 전극 구동부를 포함하며, 제3 전극 구동부는, 복수의 서브필드 데이터를 수신하며, 복수의 제3 전극으로 어드레스 전압 또는 프리차지 전압을 출력하는 복수의 집적 회로를 포함하고, 복수의 서브필드 데이터 중 적어도 일부의 서브필드 데이터가 집적 회로로 입력되는 제2 기간이 복수의 집적 회로에서 프리차지 전압을 출력하기 시작하는 시점과 중첩하지 않는 플라즈마 표시 장치를 제공한다.
본 발명에 의하면, 도트 노이즈의 발생을 방지하는 플라즈마 표시장치 및 그 구동 방법을 제공할 수 있다.
PDP, 어드레스, 프리차지

Description

플라즈마 표시 장치 및 그 구동 방법 {PLASMA DISPLAY AND DRIVING METHOD THEREOF}
본 발명은 플라즈마 표시 장치 및 그 구동 방법에 관한 것이다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치이다. 플라즈마 표시 장치의 표시 패널에는 복수의 방전 셀(이하 "셀"이라 함)이 매트릭스(matrix)형태로 배열되어 있다.
이러한 플라즈마 표시 장치는 한 프레임을 각각의 계조 가중치를 갖는 복수의 서브필드로 분할하여 구동한다. 이때, 셀의 휘도는 복수의 서브필드 중 해당하는 셀이 발광하는 서브필드의 가중치를 합한 값에 의해 결정된다.
또한 각각의 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다. 리셋기간은 셀의 벽 전하 상태를 초기화시키는 기간이며, 어드레스 기간은 방전 셀 중 발광 셀과 비발광 셀을 선택하기 위해 어드레싱 동작을 수행하는 기간이다. 유지기간은 어드레스 기간에서 발광 셀로 설정된 셀을 해당 서브필드의 가중치에 해당하는 기간 동안 유지 방전시켜 화상을 표시하는 기간이다.
일반적으로 리셋 기간에서 주사 전극에 점진적으로 상승하는 전압 파형(이 하, "리셋 상승 파형"이라 함)을 인가한 후, 주사 전극에 점진적으로 하강하는 전압 파형을 인가하여, 각 전극 사이에 약 방전을 발생시켜 셀의 벽 전하 상태를 초기화시킨다. 또한 유지 기간에서 같은 방향으로 배열하는 주사 전극과 유지 전극에 반대 위상으로 유지 방전 펄스를 인가하여, 발광 셀로 설정된 셀에서 유지 방전을 일으킨다.
한편, 어드레스 기간에는 발광할 셀에 대응되는 어드레스 전극에 소정의 전압(이하, "어드레스 전압"이라 칭함)을 인가하는데, 이 어드레스 전압의 인가는 어드레스 전극을 구동시키는 복수의 어드레스 전극 구동 집적회로(Integrated Circuit; IC)들 간에 전자기 간섭(ElectroMagnetic Interference; EMI)이 발생된다.
최근, 어드레스 전압의 인가 직전에 어드레스 전압보다 소정 레벨 낮은 전압(이하, 프리차지 전압(precharge voltage)이라 칭함)을 미리 어드레스 전극 구동 집적회로에 인가하고, 이로 인해 어드레스 전압의 인가로 인한 전자기 간섭의 발생을 방지할 수 있게 되었다.
그러나, 서브필드 데이터가 어드레스 전극 구동 집적회로로 입력되는 시점에 프리차지 전압의 상승(Rising) 펄스가 어드레스 전극으로 입력되면, 프리차지 전압의 영향으로 인해 서브필드 데이터가 왜곡되어 도트 노이즈(Dot noise)가 발생하게 되는 문제가 있다.
본 발명이 이루고자 하는 기술적 과제는 도트 노이즈(Dot noise)의 발생을 방지하는 플라즈마 표시 장치 및 그 구동 방법을 제공하는 것이다.
본 발명의 특징에 따른 플라즈마 표시 장치는, 복수의 제1 전극, 복수의 제2 전극, 상기 복수의 제1 및 제2 전극과 교차하는 방향으로 형성되는 복수의 제3 전극 및 상기 복수의 제1 전극, 상기 복수의 제2 전극 및 상기 복수의 제3 전극에 의해 정의되는 복수의 방전 셀을 포함하는 플라즈마 표시 패널, 한 프레임을 각각의 가중치를 가지는 복수의 서브필드로 나누며, 입력되는 복수의 영상 신호를 각 서브필드에서의 발광 여부를 나타내는 복수의 서브필드 데이터로 변환하는 제어부, 어드레스 기간의 제1 기간에, 상기 복수의 제1 전극에 주사 전압을 순차적으로 인가하는 제1 전극 구동부 및 상기 제1 기간에, 상기 복수의 서브필드 데이터를 기반으로 상기 복수의 제1 전극 중 상기 주사 전압이 인가되는 제1 전극에 의해 정의되는 복수의 방전 셀 중 발광될 방전 셀에 대응되는 제3 전극에 어드레스 전압을 인가하며, 상기 제1 기간 이전에 상기 복수의 제3 전극에 프리차지 전압을 인가하는 제3 전극 구동부를 포함하며, 상기 제3 전극 구동부는, 상기 복수의 서브필드 데이터를 수신하며, 상기 복수의 제3 전극으로 상기 어드레스 전압 또는 상기 프리차지 전압을 출력하는 복수의 집적 회로를 포함한다. 여기에서, 상기 복수의 서브필드 데이터 중 적어도 일부의 서브필드 데이터가 상기 집적 회로로 입력되는 제2 기간이 상 기 복수의 집적 회로에서 상기 프리차지 전압을 출력하기 시작하는 시점과 중첩하지 않는 것을 특징으로 한다.
또한, 본 발명의 특징에 따른 플라즈마 표시 장치의 구동 방법은, 복수의 집적 회로를 포함하고, 상기 복수의 집적 회로를 이용하여 복수의 서브필드 데이터에 대응되는 어드레스 전압을 복수의 어드레스 전극으로 인가하는 플라즈마 표시 장치의 구동 방법으로서, 복수의 주사 전극 각각에 대응되는 상기 복수의 서브필드 데이터를 상기 복수의 집적회로로 입력시키는 단계, 상기 복수의 어드레스 전극으로 프리차지 전압을 출력하는 단계 및 상기 서브필드 데이터를 기반으로 상기 복수의 어드레스 전극 중 주사 전압이 인가되는 주사 전극에 의해 정의되는 복수의 방전 셀 중 발광될 방전 셀에 대응되는 어드레스 전극에 상기 어드레스 전압을 인가하는 단계를 포함한다. 여기에서, 상기 출력하는 단계는 상기 복수의 서브필드 데이터 중 적어도 일부의 서브필드 데이터를 상기 복수의 집적회로로 입력시키는 단계와는 다른 시점에 이루어지는 것을 특징으로 한다.
본 발명의 특징에 따르면, 프리차지 전압의 인가 시 서브필드 데이터가 왜곡되지 않도록 할 수 있어 도트 노이즈의 발생을 억제할 수 있다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기 에서 설명하는 실시예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
또한, 본 명세서에서 기재한 벽 전하란 용어는 셀의 벽(예를 들어, 유전체 층) 상에서 각 전극에 가깝게 형성되는 전하를 의미한다. 벽 전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명하며, 벽 전압은 벽 전하에 의해서 셀의 벽에 형성되는 전위 차를 말한다.
이제 본 발명의 실시예에 따른 플라즈마 표시 장치 및 그 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 1은 본 발명의 실시예에 따른 플라즈마 표시 장치를 나타내는 블록도이다.
도 1에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어장치(200), 어드레스 전극 구동부(300), 주사 전극 구동부(400), 유지 전극 구동부(500) 및 전원 공급부(600)를 포함한다.
플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극(A1∼Am), 그리고 행 방향으로 서로 쌍을 이루면서 뻗어 있는 복수의 유지 전극(X1∼Xn) 및 주사 전극(Y1∼Yn)을 포함한다.
유지 전극(X1∼Xn)은 각 주사 전극(Y1∼Yn)에 대응해서 형성되며, 일반적으로 그 일단이 서로 공통으로 연결되어 있다. 그리고 플라즈마 표시 패널(100)은 유지 전극(X1∼Xn) 및 주사 전극(Y1∼Yn)이 배열된 기판(도시하지 않음)과 어드레스 전극(A1∼Am)이 배열된 기판(도시하지 않음)으로 이루어진다. 두 기판은 주사 전극(Y1∼Yn)과 어드레스 전극(A1∼Am) 및 유지 전극(X1∼Xn)과 어드레스 전극(A1∼Am)이 각각 직교하도록 방전 공간을 사이에 두고 대향하여 배치된다. 이때, 어드레스 전극(A1∼Am), 유지 전극(X1∼Xn) 및 주사 전극(Y1∼Yn)의 교차부에 있는 방전 공간이 셀을 형성한다. 이러한 플라즈마 표시 패널(100)의 구조는 일 예이며, 아래에서 설명하는 구동 파형이 적용될 수 있는 다른 구조의 패널도 본 발명에 적용될 수 있다.
제어부(200)는 외부로부터 영상신호를 수신하여 어드레스 전극 구동 제어 신호(Sa), 유지 전극 구동 제어신호(Sx) 및 주사 전극 구동 제어신호(Sy)를 출력한다. 그리고 제어부(200)는 한 프레임을 각각의 가중치를 가지는 복수의 서브필드로 분할하여 구동하며, 각 서브필드는 시간적인 동작 변화로 표현하면 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다. 그리고, 제어부(200)는 입력되는 영상 신호를 각 서브필드에서의 발광/비발광을 나타내는 서브필드 데이터로 변환한다. 예를 들어, 한 프레임이 각각의 가중치가 각각 1, 2, 4, 8, 16, 32, 128인 8개의 서브필드로 분할되는 경우에, 115 계조에 해당하는 서브필드 데이터는 "11001110"이 될 수 있다. 여기에서, "0"은 해당 서브필드에서의 비발광, "1"은 발광을 나타낸다. "11001110"의 서브필드 데이터에 따르면, 첫 번째, 두 번째, 다 섯 번째, 여섯 번째 및 일곱 번째 서브필드(SF1, SF2, SF5, SF6, SF7)에서 발광이 일어나서 115 계조가 표현될 수 있다.
어드레스 전극 구동부(300)는 제어부(200)로부터 어드레스 전극 구동 제어신호(Sa)와 서브필드 데이터를 수신하여 셀들 중에서 발광 셀과 비발광 셀을 선택하기 위한 어드레스 전압을 각 어드레스 전극(A1 - Am)에 인가한다. 어드레스 전극 구동부(500)는 어드레스 전압의 인가로 인한 전자기 간섭(ElectroMagnetic Interference; EMI)의 발생을 방지하기 위해 어드레스 전극(A1 - Am)을 복수의 그룹으로 분할하고, 각 그룹별로 각기 다른 시점에 프리차지 전압을 인가한다.
주사 전극 구동부(400)는 제어부(200)로부터 주사 전극 구동 제어신호(Sy)를 수신하여 주사 전극(Y1 - Yn)에 구동 전압을 인가한다.
유지 전극 구동부(500)는 제어부(200)로부터 유지 전극 구동 제어신호(Sx)를 수신하여 유지 전극(X1 - Xn)에 구동 전압을 인가한다.
전원 공급부(600)는 플라즈마 표시 장치의 구동에 필요한 전원을 제어부(200) 및 각 구동부(300, 400, 500)에 공급한다.
한편, 본 발명의 실시예에 따른 어드레스 전극 구동부(500)는 어드레스 전극구동 집적회로(미도시함)를 통해 어드레스 전극(A1 - Am)에 프리차지 전압을 공급하는 시점과 서브필드 데이터를 어드레스 전극 구동 집적회로에 입력하는 시점을 서로 다르도록 구현함으로써 서브필드 데이터의 왜곡을 방지하는 데, 이를 도 2 내지 도 4를 참조하여 설명한다.
먼저, 본 발명의 실시예에 따른 어드레스 전극 구동부(300)에 포함되는 어드 레스 전극 구동 집적회로(310)를 도 2를 참조하여 설명한다.
도 2는 본 발명의 실시예에 따른 어드레스 전극 구동 집적회로(310)를 개략적으로 나타낸 도면이다. 참고로, 본 발명의 실시예에 따른 어드레스 전극 구동부(300)는 복수의 어드레스 전극 구동 집적회로(310)를 포함하고, 각각의 어드레스 전극 구동 집적회로(310)는 프리차지 전압의 인가를 위한 그룹 각각에 대응되도록 형성된다.
도 2에 도시한 바와 같이, 본 발명의 실시예에 따른 어드레스 전극 구동 집적회로(310)는 시프트 레지스터(312), 데이터 래치(314) 및 출력버퍼(316)를 포함한다. 참고로, 도 2에서, 어드레스 전극 구동 집적회로(310)로 입력되는 서브필드 데이터(D1 - D32) 및 어드레스 전극 구동 집적회로(310)로부터 출력되는 어드레스 전압(A1 - A32)의 개수를 각각 32개로 나타낸 것은 예시적인 것이다. 본 발명의 실시예에 따른 어드레스 전극 구동 집적회로(310)는 도 2에 나타낸 것과는 다른 개수의 입력단과 출력단을 가지도록 형성될 수 있음은 물론이다. 또한, 어드레스 전극 구동부(300)에 포함되는 모든 어드레스 전극 구동 집적회로(310)의 출력단의 개수는 플라즈마 표시 패널(100)에 형성되어 있는 어드레스 전극(A1∼Am)의 개수와 같다.
시프트 레지스터(312)는 제어부(도 1의 200)로부터 입력되는 서브필드 데이터(D1 - D32)를 클럭 신호(CLK)에 동기시켜 순차적으로 시프트하여 데이터 래치(314)로 출력한다.
데이터 래치(314)는 시프트 레지스터(312)로부터 입력되는 서브필드 데이 터(D1 - D32)를 저장하고 있다가 스트로브(Strobe; STB) 신호가 입력되면 출력 버퍼(316)로 출력한다.
출력 버퍼(316)는 데이터 래치(314)로부터 입력되는 서브필드 데이터를 대응되는 구동 전압으로 변환(레벨 시프트)시켜 생성되는 어드레스 전압을 대응되는 어드레스 전극으로 출력한다. 또한, 출력 버퍼(316)는 전원 공급부(600)로부터 입력되는 프리차지 전압(Precharge Voltage)을 대응되는 어드레스 전극으로 출력한다.
그리고, 어드레스 전극 구동부(300)에 포함되는 모든 어드레스 전극 구동 집적회로(310)는 각각의 시프트 레지스터(312)로 입력되는 모든 서브필드 데이터가 데이터 래치(314)에 저장된 이후에, 스트로브(Strobe; STB) 신호가 인가되면 데이터 래치(314)에 저장된 서브필드 데이터를 출력 버퍼(316)로 전달하여 서브필드 데이터를 어드레스 전압으로 변환하여 동시에 어드레스 전극(A1-Am)으로 출력한다.
본 발명의 실시예에 따른 어드레스 전극 구동부(300)는 각 서브필드마다 서브필드 데이터에 대응되는 어드레스 전압을 어드레스 전극(A1-Am)으로 출력하는 동작을 반복하여 수행하고, 이로 인해 서브필드 별로 각 셀의 발광 여부가 결정된다.
본 발명의 실시예에 따른 어드레스 전극 구동부(500)는 프리차지 전압이 어드레스 전극으로 출력되는 시점보다 먼저 서브필드 데이터를 어드레스 전극 구동 집적회로(310)로 입력시킴으로써 서브필드 데이터가 왜곡되지 않도록 할 수 있는데, 이를 도 3을 참조하여 설명한다.
도 3은 본 발명의 제1 실시예에 따른 플라즈마 표시 장치의 구동 파형을 도시한 도면이다.
도 3에 도시한 본 발명의 제1 실시예에 따른 플라즈마 표시 장치의 구동 파형은 하나의 서브필드 내의 구동 파형만을 도시한 것으로, 플라즈마 표시 패널(도 1의 100)의 하나의 서브필드는 제어부(도 1의 200)의 제어에 따른 유지 전극(X), 주사 전극(Y) 및 어드레스 전극(A)의 입력 전압의 변동에 따라 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다.
먼저, 리셋 기간에 대하여 설명한다. 리셋 기간은 상승 기간과 하강 기간으로 이루어진다. 상승 기간에서는 어드레스 전극(A) 및 유지 전극(X)을 기준 전압(도 3에서는 0V)으로 유지한 상태에서, 주사 전극(Y)의 전압을 Vs 전압에서 Vset 전압까지 점진적으로 증가시킨다. 주사 전극(Y) 전압의 증가는 주사 전극(Y)과 유지 전극(X) 사이 및 주사 전극(Y)과 어드레스 전극(A) 사이에서의 미약한 방전(이하, "약 방전"이라 함)을 유발하고, 이로 인해, 주사 전극(Y)에는 (-) 벽 전하가 형성되고, 유지 전극(X) 및 어드레스 전극(A)에는 (+) 벽 전하가 형성된다. 주사 전극(Y)의 전압이 Vset에 도달하였을 때에 형성되는 벽 전하로 인한 각 전극 간의 벽전압과 외부 인가 전압의 합은 방전 개시 전압(Vf)과 같다. 리셋 기간에서 모든 셀의 상태는 초기화되어야 하고, 이로 인해 Vset 전압은 모든 조건의 셀에서 방전이 일어날 수 있을 정도의 높은 전압으로 설정된다. 한편, 도 3에서는 주사 전극(Y) 전압이 램프 형태로 증가 또는 감소되는 경우를 도시하였으나, 이와 달리 점진적으로 증가 또는 감소하는 다른 형태의 파형이 인가될 수도 있다.
하강 기간에서는 어드레스 전극(A) 및 유지 전극(X)을 각각 기준 전압 및 Ve 전압으로 유지시킨 상태에서 주사 전극(Y)의 전압을 Vs 전압에서 VscL 전압까지 점 진적으로 감소시킨다. 주사 전극(Y) 전압의 감소는 주사 전극(Y)과 유지 전극(X) 사이 및 주사 전극(Y)과 어드레스 전극(A) 사이에서의 약 방전을 유발하고, 이로 인해 상승 기간 동안 주사 전극(Y)에 형성되었던 (-) 벽 전하 및 유지 전극(X)과 어드레스 전극(A)에 형성된 (+) 벽 전하가 소거된다. 이 결과, 주사 전극(Y)의 (-) 벽 전하와 유지 전극(X)의 (+) 벽 전하 및 어드레스 전극(A)의 (+) 벽 전하가 감소된다. 이 때, 어드레스 전극(A)의 (+) 벽 전하는 어드레스 동작에 적당한 양까지 감소된다. 일반적으로 (VscL-Ve) 전압의 크기는 주사 전극(Y)과 유지 전극(X) 사이의 방전 개시 전압(Vf) 근처로 설정되고, 이로 인해 주사 전극(Y)과 유지 전극(X) 사이의 벽 전압의 차가 거의 0V에 가깝게 되어 어드레스 기간에서 어드레스 방전이 일어나지 않은 셀이 유지 기간에서 오방전하는 것을 방지한다.
도 3에서는 리셋 기간이 상승기간과 하강기간으로 이루어지는 것으로 나타내었지만, 리셋 기간의 상승기간은 각 서브필드에 선택적으로 존재할 수 있다. 즉, 리셋 기간의 상승기간은 각 서브필드에서 존재할 수 있으며 존재하지 않을 수도 있다.
어드레스 기간은 프리차지 기간 및 주사 기간을 포함한다.
프리차지 기간에서는 전자기 간섭의 발생을 방지하여 어드레스 전극 구동 집적회로의 동작을 안정적으로 구현하기 위해 어드레스 전극(A1 - Am)에 그룹별로 각기 다른 시점에 프리차지 전압(Vp)을 인가하기 시작한다.
도 3은 어드레스 전극(A1 - Am)을 분할하여 생성된 복수의 그룹 중 네 개의그룹(A-1, A-2, A-3 및 A-4 그룹)에 프리차지 전압(Vp)을 인가하는 것을 예시적으 로 나타낸 것으로, 프리차지 전압(Vp)은 도 3에 나타낸 것과 같이 어드레스 전압(Va)보다 낮은 전압이다.
프리차지 기간 이전에, 본 발명의 실시예에 따른 어드레스 전극 구동부(500)는 서브필드 데이터를 어드레스 전극 구동 집적 회로(310)로 입력시키고, 어드레스 전극 구동 집적 회로(310)는 프리차지 전압을 네 개의 그룹(A-1, A-2, A-3 및 A-4 그룹) 각각에 인가하기 시작하는 시점에 서브필드 데이터를 데이터 래치(314)에 저장한 채로 대기한다. 이로 인해, 프리차지 전압으로 인한 서브필드 데이터의 왜곡은 발생되지 않는다. 참고로, 도 3에 나타낸 서브필드 데이터는 어드레스 기간에 복수의 주사 전극(Y)에 순차적으로 인가되는 주사 펄스 중 최초로 주사 전극에 인가되는 주사 펄스에 대응되는 서브필드 데이터(DP1) 이며, 두 번째 주사 펄스 이후의 주사 펄스에 대응되는 서브필드 데이터는 대응되는 주사 펄스가 주사 전극(Y)에 인가되기 직전에 어드레스 전극 구동 집적 회로(310)를 통해 어드레스 전극(A)에 입력된다.
한편, 도 3에서는 어드레스 기간의 시작 이전에 서브필드 데이터가 어드레스 전극 구동 집적 회로(310)로 입력되는 것으로 나타내었으나, 이와는 달리 어드레스 기간에 서브필드 데이터가 어드레스 전극 구동 집적 회로(310)로 입력되어도 무방하다. 다만, 프리차지 전압이 어드레스 전극으로 출력되는 시점보다는 먼저 서브필드 데이터가 어드레스 전극 구동 집적 회로(310)로 입력되어야 한다. 또한, 도 3과는 달리, 프리차지 기간은 어드레스 기간 이전부터 시작되도록 설정될 수도 있다.
주사 기간에서는 발광할 셀을 선택하기 위해서 유지 전극(X)에 Ve 전압을 인가한 상태에서 복수의 주사 전극(Y)에 순차적으로 VscL 전압(주사 전압)을 가지는 주사 펄스를 인가한다. 이와 동시에, VscL 전압이 인가된 주사 전극(Y)에 의해 형성되는 복수의 셀 중에서 발광할 셀을 통과하는 어드레스 전극(A)에 어드레스 전압(Va)을 인가한다. 이로 인해, 어드레스 전압(Va)이 인가된 어드레스 전극(A)과 VscL 전압이 인가된 주사 전극(Y) 사이 및 VscL 전압이 인가된 주사 전극(Y)과 VscL 전압이 인가된 주사 전극(Y)에 대응하는 유지 전극(X) 사이에서 어드레스 방전이 일어나 주사 전극(Y)에 (+) 벽 전하가 형성되고, 어드레스 전극(A) 및 유지 전극(X)에 각각 (-) 벽 전하가 형성된다. 한편, VscL 전압이 인가되지 않는 주사 전극(Y)에는 VscL 전압보다 높은 VscH 전압(비주사 전압)이 인가되고, 선택되지 않는 방전 셀의 어드레스 전극(A)에는 기준 전압이 인가된다.
유지 기간에서는 주사 전극(Y)과 유지 전극(X)에 하이 레벨 전압(도 3에서는 Vs 전압)과 로우 레벨 전압(도 3에서는 0V 전압)을 교대로 가지는 유지방전 펄스를 반대 위상으로 인가한다. 이로 인해, 주사 전극(Y)에 Vs 전압이 인가될 때 유지 전극(X)에 0V 전압이 인가되고, 유지 전극(X)에 Vs 전압이 인가될 때 주사 전극(Y)에 0V 전압이 인가되고, 어드레스 방전에 의해 주사 전극(Y)과 유지 전극(X) 간에 형성된 벽 전압과 Vs 전압에 의해 주사 전극(Y)과 유지 전극(Y)에서 방전이 일어난다. 이후, 주사 전극(Y)과 유지 전극(X)에 유지 방전 펄스를 인가하는 과정은 해당 서브필드가 표시하는 가중치에 대응하는 횟수만큼 반복된다.
한편, 본 발명의 실시예에 따른 어드레스 전극 구동부(500)는, 도 3에 나타 낸 것과는 다른 방법으로 서브필드 데이터의 왜곡을 방지할 수도 있는데, 이를 도 4를 참조하여 설명한다.
도 4는 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 파형을 도시한 도면이다. 참고로, 도 4에 도시한 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 파형은 도 3에 도시한 본 발명의 제1 실시예에 따른 플라즈마 표시 장치의 구동 파형과 유사하므로, 이하에서는 부연설명은 생략하고, 다른 점만을 설명한다.
도 4에 나타낸 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 파형은 도 3에 나타낸 서브필드 데이터(DP1)를 복수의 서브필드 데이터(DP1a, DP1b, DP1c 및 DP1d)로 분할하여 어드레스 전극 구동 집적회로(310)로 입력시킨다. 이는 프리차지 기간에 서브필드 데이터(DP1)를 어드레스 전극 구동 집적회로로 인가하되, 프리차지 전압의 상승 펄스 인가 시점과 서브필드 데이터(DP1)의 인가 시점이 겹쳐지지 않도록 함으로써 서브필드 데이터의 왜곡을 방지하기 위한 것이다. 이후, 두 번째 주사 펄스 이후의 주사 펄스에 대응되는 서브필드 데이터는 대응되는 주사 펄스가 주사 전극(Y)에 인가되기 직전에 어드레스 전극 구동 집적 회로(310)를 통해 어드레스 전극(A)에 입력되는 것은 도 3을 설명하면서 언급한 바와 같다.
한편, 도 4에 나타낸 프리차지 기간은 도 3에 나타낸 프리차지 기간에 비해 길게 설정되는데, 이는 서브필드 데이터가 입력되는 시간을 더 포함하기 때문이다.
상술한 본 발명의 실시예에 따른 플라즈마 표시 장치는 서브필드 데이터(DP1)가 어드레스 전극 구동 집적회로로 입력되는 시점을 프리차지 기간 이전으 로 설정하거나 또는 서브필드 데이터가 어드레스 전극 구동 집적회로로 입력되는 시점을 프리차지 전압의 상승 펄스와 겹치지 않도록 한다. 이로 인해, 본 발명의 실시예에 따른 플라즈마 표시 장치는 프리차지 전압의 영향으로 인한 서브필드 데이터의 왜곡이 발생되지 않으므로, 도트 노이즈의 발생을 방지할 수 있다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
도 1은 본 발명의 실시예에 따른 플라즈마 표시 장치를 나타내는 블록도이다.
도 2는 본 발명의 실시예에 따른 어드레스 전극 구동 집적회로(310)를 개략적으로 나타낸 도면이다.
도 3은 본 발명의 제1 실시예에 따른 플라즈마 표시 장치의 구동 파형을 도시한 도면이다.
도 4는 본 발명의 제2 실시예에 따른 플라즈마 표시 장치의 구동 파형을 도시한 도면이다.
<도면의 주요부분에 대한 참조 부호의 설명>
100: 플라즈마 표시 패널 200: 제어부
300: 어드레스 전극 구동부 310: 데이터 드라이버
312: 시프트 레지스터 314: 데이터 래치
316: 출력버퍼 400: 주사 전극 구동부
500: 유지 전극 구동부 600: 전원 공급부

Claims (14)

  1. 복수의 제1 전극, 복수의 제2 전극, 상기 복수의 제1 및 제2 전극과 교차하는 방향으로 형성되는 복수의 제3 전극 및 상기 복수의 제1 전극, 상기 복수의 제2 전극 및 상기 복수의 제3 전극에 의해 정의되는 복수의 방전 셀을 포함하는 플라즈마 표시 패널;
    한 프레임을 각각의 가중치를 가지는 복수의 서브필드로 나누며, 입력되는 복수의 영상 신호를 각 서브필드에서의 발광 여부를 나타내는 복수의 서브필드 데이터로 변환하는 제어부;
    어드레스 기간의 제1 기간에, 상기 복수의 제1 전극에 주사 전압을 순차적으로 인가하는 제1 전극 구동부; 및
    상기 제1 기간에, 상기 복수의 서브필드 데이터를 기반으로 상기 복수의 제1 전극 중 상기 주사 전압이 인가되는 제1 전극에 의해 정의되는 복수의 방전 셀 중 발광될 방전 셀에 대응되는 제3 전극에 어드레스 전압을 인가하며, 상기 제1 기간 이전에 상기 복수의 제3 전극에 프리차지 전압을 인가하는 제3 전극 구동부를 포함하며,
    상기 제3 전극 구동부는,
    상기 복수의 서브필드 데이터를 수신하며, 상기 복수의 제3 전극으로 상기 어드레스 전압 또는 상기 프리차지 전압을 출력하는 복수의 집적 회로를 포함하고,
    상기 복수의 서브필드 데이터 중 적어도 일부의 서브필드 데이터가 상기 집 적 회로로 입력되는 제2 기간이 상기 복수의 집적 회로에서 상기 프리차지 전압을 출력하기 시작하는 시점과 중첩하지 않는 플라즈마 표시 장치.
  2. 제1항에 있어서,
    상기 복수의 집적 회로는 복수의 그룹으로 분할되어 있으며,
    상기 복수의 그룹 각각에 대한 상기 시점이 서로 다른 플라즈마 표시 장치.
  3. 제2항에 있어서,
    상기 제2 기간은 상기 복수의 그룹에 대한 복수의 상기 시점보다 앞서는 플라즈마 표시 장치.
  4. 제2항에 있어서,
    상기 제2 기간은 복수의 제3 기간으로 분할되어 있으며,
    각 제3 기간은 상기 복수의 그룹에 대한 복수의 상기 시점 중 인접한 두 시점 사이에 존재하는 플라즈마 표시 장치.
  5. 제1항에 있어서,
    상기 복수의 집적회로 각각은,
    데이터 래치;
    상기 제어부로부터 입력되는 상기 복수의 서브필드 데이터를 차례로 샘플링하여 상기 데이터 래치로 출력하는 시프트 레지스터;
    상기 데이터 래치로부터 출력되는 서브필드 데이터를 상기 어드레스 전압으로 변환하여 출력하는 출력 버퍼
    를 포함하는 플라즈마 표시 장치.
  6. 제5항에 있어서,
    상기 데이터 래치는 상기 시점에 입력되는 상기 적어도 일부의 서브필드 데이터를 저장하고 있는 플라즈마 표시 장치.
  7. 제1항 내지 제6항 중 어느 한 항에 있어서,
    상기 적어도 일부의 서브필드 데이터는 상기 복수의 제1 전극 중 최초로 상기 주사 전압이 인가되는 제1 전극에 의해 정의되는 복수의 방전 셀에 대응하는 서브필드 데이터인 플라즈마 표시 장치.
  8. 제1항 내지 제6항 중 어느 한 항에 있어서,
    상기 프리차지 전압은 상기 어드레스 전압보다 낮은 플라즈마 표시 장치.
  9. 복수의 집적 회로를 포함하고, 상기 복수의 집적 회로를 이용하여 복수의 서브필드 데이터에 대응되는 어드레스 전압을 복수의 어드레스 전극으로 인가하는 플라즈마 표시 장치의 구동 방법에 있어서,
    복수의 주사 전극 각각에 대응되는 상기 복수의 서브필드 데이터를 상기 복수의 집적회로로 입력시키는 단계;
    상기 복수의 어드레스 전극으로 프리차지 전압을 출력하는 단계; 및
    상기 서브필드 데이터를 기반으로 상기 복수의 어드레스 전극 중 주사 전압이 인가되는 주사 전극에 의해 정의되는 복수의 방전 셀 중 발광될 방전 셀에 대응되는 어드레스 전극에 상기 어드레스 전압을 인가하는 단계를 포함하며,
    상기 출력하는 단계는 상기 복수의 서브필드 데이터 중 적어도 일부의 서브필드 데이터를 상기 복수의 집적회로로 입력시키는 단계 이후에 이루어지는 플라즈마 표시 장치의 구동 방법.
  10. 제9항에 있어서,
    상기 복수의 어드레스 전극을 둘 이상의 그룹으로 분할하는 단계를 더 포함하고,
    상기 출력하는 단계는,
    상기 그룹별로 서로 다른 시점에 상기 출력하는 단계를 포함하는 플라즈마 표시 장치의 구동 방법.
  11. 제10항에 있어서,
    상기 입력시키는 단계 이후에 상기 출력하는 단계를 수행하는 플라즈마 표시 장치의 구동 방법.
  12. 제10항에 있어서,
    상기 입력시키는 단계는 상기 그룹별로 서로 다른 시점에 상기 출력하는 단계와 교번하여 이루어지는 플라즈마 표시 장치의 구동 방법.
  13. 제9항 내지 제12항 중 어느 한 항에 있어서,
    상기 적어도 일부의 서브필드 데이터는 상기 복수의 주사 전극 중 최초로 상기 주사 전압이 인가되는 주사 전극에 의해 정의되는 복수의 방전 셀에 대응하는 서브필드 데이터인 플라즈마 표시 장치의 구동 방법.
  14. 제9항 내지 제12항 중 어느 한 항에 있어서,
    상기 프리차지 전압은 상기 어드레스 전압보다 낮은 플라즈마 표시 장치의 구동 방법.
KR1020080002557A 2008-01-09 2008-01-09 플라즈마 표시 장치 및 그 구동 방법 KR100922353B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020080002557A KR100922353B1 (ko) 2008-01-09 2008-01-09 플라즈마 표시 장치 및 그 구동 방법
US12/344,408 US20090174696A1 (en) 2008-01-09 2008-12-26 Plasma display device and method of driving the same
EP09150069A EP2079071B1 (en) 2008-01-09 2009-01-05 Plasma display device and method of driving the same
CN2009100016352A CN101483029B (zh) 2008-01-09 2009-01-09 等离子显示装置及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080002557A KR100922353B1 (ko) 2008-01-09 2008-01-09 플라즈마 표시 장치 및 그 구동 방법

Publications (2)

Publication Number Publication Date
KR20090076544A KR20090076544A (ko) 2009-07-13
KR100922353B1 true KR100922353B1 (ko) 2009-10-19

Family

ID=40548717

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080002557A KR100922353B1 (ko) 2008-01-09 2008-01-09 플라즈마 표시 장치 및 그 구동 방법

Country Status (4)

Country Link
US (1) US20090174696A1 (ko)
EP (1) EP2079071B1 (ko)
KR (1) KR100922353B1 (ko)
CN (1) CN101483029B (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103198797B (zh) * 2013-04-26 2015-02-25 深圳市华星光电技术有限公司 有源矩阵有机发光二极管面板的驱动方法及像素单元
CN113129808B (zh) * 2019-12-31 2022-12-09 Tcl科技集团股份有限公司 一种led阵列的驱动方法、驱动装置以及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100793576B1 (ko) * 2007-03-08 2008-01-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법
KR20080040277A (ko) * 2006-11-02 2008-05-08 삼성에스디아이 주식회사 도트 노이즈의 발생을 방지하는 플라즈마 디스플레이 장치
KR20080044996A (ko) * 2006-11-17 2008-05-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 어드레스 신호 출력 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2772753B2 (ja) * 1993-12-10 1998-07-09 富士通株式会社 プラズマディスプレイパネル並びにその駆動方法及び駆動回路
JP2004191530A (ja) * 2002-12-10 2004-07-08 Nec Plasma Display Corp プラズマディスプレイパネルの駆動方法
KR20050121866A (ko) * 2004-06-23 2005-12-28 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법
US7710372B2 (en) * 2004-07-26 2010-05-04 Panasonic Corporation PDP data driver, PDP driving method, plasma display device, and control method for the same
JP4646020B2 (ja) * 2004-07-29 2011-03-09 株式会社日立プラズマパテントライセンシング プラズマディスプレイパネルの駆動方法
JP4603879B2 (ja) * 2004-12-28 2010-12-22 日立プラズマディスプレイ株式会社 プラズマディスプレイパネルの駆動方法および駆動回路、並びに、プラズマディスプレイ装置
KR20070087706A (ko) * 2005-05-10 2007-08-29 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
US20060290599A1 (en) * 2005-06-24 2006-12-28 Lg Electronics Inc. Plasma display apparatus and driving method thereof
KR100724362B1 (ko) * 2005-07-30 2007-06-04 엘지전자 주식회사 플라즈마 디스플레이 패널 구동 장치 및 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080040277A (ko) * 2006-11-02 2008-05-08 삼성에스디아이 주식회사 도트 노이즈의 발생을 방지하는 플라즈마 디스플레이 장치
KR20080044996A (ko) * 2006-11-17 2008-05-22 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 어드레스 신호 출력 방법
KR100793576B1 (ko) * 2007-03-08 2008-01-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동 방법

Also Published As

Publication number Publication date
CN101483029A (zh) 2009-07-15
US20090174696A1 (en) 2009-07-09
EP2079071A2 (en) 2009-07-15
EP2079071B1 (en) 2011-08-17
CN101483029B (zh) 2011-06-15
EP2079071A3 (en) 2010-04-21
KR20090076544A (ko) 2009-07-13

Similar Documents

Publication Publication Date Title
JP4383388B2 (ja) プラズマ表示パネルの駆動方法
US8111211B2 (en) Plasma display comprising at least first and second groups of electrodes and driving method thereof
KR100922353B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100903623B1 (ko) 플라즈마 표시 장치, 그 구동 장치 및 그 구동 방법
KR20070091426A (ko) 플라즈마 표시 장치 및 그 구동방법
KR100649529B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100708859B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100728163B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100551041B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
US20070024532A1 (en) Plasma display and driving method thereof
KR100739576B1 (ko) 플라즈마 표시 장치의 구동 방법
KR100649241B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100649258B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100778454B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100740111B1 (ko) 플라즈마 표시 장치의 구동 방법
KR100708858B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100670176B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100740095B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100708857B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100740110B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100778416B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20080023451A (ko) 플라즈마 표시 장치 및 그 구동 방법
EP2056281A2 (en) Plasma display device and driving method thereof
KR20070099124A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20080045899A (ko) 플라즈마 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120921

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee