JP2005326849A - フラットディスプレイパネル及びその組み立て方法 - Google Patents

フラットディスプレイパネル及びその組み立て方法 Download PDF

Info

Publication number
JP2005326849A
JP2005326849A JP2005134755A JP2005134755A JP2005326849A JP 2005326849 A JP2005326849 A JP 2005326849A JP 2005134755 A JP2005134755 A JP 2005134755A JP 2005134755 A JP2005134755 A JP 2005134755A JP 2005326849 A JP2005326849 A JP 2005326849A
Authority
JP
Japan
Prior art keywords
display panel
flat display
integrated circuit
interface layer
array substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005134755A
Other languages
English (en)
Inventor
Yi-Ru Chen
奕儒 陳
Huichang Chen
慧昌 陳
Chun-Yu Lee
俊右 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of JP2005326849A publication Critical patent/JP2005326849A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】 フラットディスプレイパネルのアレイ基板上の駆動チップの電気的接続を改善したフラットディスプレイパネル及びその組み立て方法を提供すること。
【解決手段】 フラットディスプレイパネルであって、アレイ基板上に設置される複数の連接端子と、それぞれ異方性導電膜により前記連接端子と連接される少なくとも二つの集積回路チップと、前記の少なくとも二つの集積回路チップの間の領域に設置される少なくとも一つの界面層と、からなるフラットディスプレイパネル及びその組み立て方法を採用する。
【選択図】 図3

Description

本発明は、フラットディスプレイパネルに関するものであって、特に、フラットディスプレイパネルの駆動チップ組み立てを強化するフラットディスプレイパネル及びその組み立て方法に関するものである。
図1は、公知の液晶ディスプレイ装置の画素アレイを示す図である。公知の液晶パネル100は、交錯して、画素120のアレイを形成する交錯した走査線112とデータ線114を有する。各画素120中、切り換え装置130は、画素電極122を、それぞれ、走査線112とデータ線114に結合する。画素120のアレイは、液晶パネル100のディスプレイ領域150内に形成される。
周辺の非ディスプレイ領域160中、走査線112とデータ線114の端点は、連接端子170a、170bで、それぞれ電気的に走査駆動チップ108aとデータ駆動チップ108bに連接されている(図2で示される)。公知技術中、走査駆動チップ108aとデータ駆動チップ108bは、異方性導電膜(anisotropic conductive film、図示しない)により、連接端子170a、170bに電気的に接続される。図2は、公知の液晶パネルの周辺領域160の走査駆動チップ108aとデータ駆動チップ108bの配置を示す図である。
上述の組み合わせ中、異方性導電膜は剥離して、走査駆動チップ108aとデータ駆動チップ108bと連接端子170a、170bの間の電気的接続に影響し、ディスプレイの信頼度を低下させる。
よって、駆動チップとディスプレイパネルの好ましい電気的連接を確保し、ディスプレイの信頼度を向上するフラットディスプレイパネルが必要である。
特許文献1(特開平10−31227号公報)には、接続端子部での接続信頼性を確保する等の目的で、データ線及び走査線の各接続端子部のみならず、ソース電極、ドレイン電極、画素電極部及びデータ線を同一の透明導電膜で構成することが記載されている。しかし、このような手段では、駆動チップの電気的接続を十分に改善することができない。
特開平10−31227号公報
従って、本発明は、フラットディスプレイパネルのアレイ基板上の駆動チップの電気的接続を改善したフラットディスプレイパネル及びその組み立て方法を提供することを目的とする。
本発明の上記目的は、下記に示すフラットディスプレイパネル及びその組み立て方法によって達成される。
すなわち、本発明は、フラットディスプレイパネルであって、
アレイ基板上に設置される複数の連接端子と、
それぞれ異方性導電膜により前記連接端子と連接される少なくとも二つの集積回路チップと、
前記の少なくとも二つの集積回路チップの間の領域に設置される少なくとも一つの界面層と、
からなることを特徴とするフラットディスプレイパネルを提供するものである。
本発明に係るディスプレイパネルにおいて、前記界面層は、前記アレイ基板の絶縁層の表面に位置することが望ましい。
本発明に係るディスプレイパネルにおいて、前記少なくとも二つの集積回路チップは、前記アレイ基板の非ディスプレイ周辺領域に位置することが望ましい。
本発明に係るディスプレイパネルにおいて、前記連接端子の少なくとも一つは、
走査線とデータ線に連接される端子パッドと、
前記端子パッドを露出する開口を有する絶縁層と、
前記開口で延伸し、前記端子パッドに接触する接触層と、
からなることが望ましい。
本発明に係るディスプレイパネルにおいて、前記少なくとも一つの界面層及び前記接触層は、相同の材料からなることが望ましい。
本発明に係るディスプレイパネルにおいて、前記少なくとも一つの界面層及び前記連接端子は、透明導電材料からなり、前記透明導電材料は、インジウムスズ酸化物又はインジウム亜鉛酸化物を含むことが望ましい。
本発明に係るディスプレイパネルにおいて、前記少なくとも二つの集積回路チップは、走査駆動集積回路チップ及びデータ駆動集積回路チップを含むことが望ましい。
本発明に係るディスプレイパネルにおいて、前記少なくとも一つの界面層は、平行セグメントのパターンを形成することが望ましい。
また、本発明は、フラットディスプレイパネルの組み立て方法であって、
少なくとも一つの第一、第二連接端子を、アレイ基板上に形成する工程と、
少なくとも一つの界面層を、前記第一、第二連接端子間の領域の前記アレイ基板表面に形成する工程と、
異方性導電膜により、それぞれ少なくとも二つの集積回路チップを前記第一及び第二連接端子に連接する工程と、
からなり、前記異方性導電膜は、前記二つの集積回路チップ間の領域の界面層に付着することを特徴とするフラットディスプレイパネルの組み立て方法を提供するものである。
本発明に係るフラットディスプレイパネルの組み立て方法において、前記少なくとも一つの前記第一、第二連接端子を前記アレイ基板上に形成する工程は、
第一、第二連接端子パッドを、前記アレイ基板上に形成する工程と、
絶縁層を形成し、前記第一、第二端子パッドを被覆する工程と、
前記絶縁層をパターン化し、複数の開口を構成し、それぞれ前記第一、第二端子パッドを露出する工程と、
複数の接触層を形成し、それぞれ前記開口で延伸し、前記第一、第二端子パッドに接触する工程と、
からなることが望ましい。
本発明に係るフラットディスプレイパネルの組み立て方法において、前記少なくとも一つの界面層及び前記接触層は、相同の材料からなることが望ましい。
本発明に係るフラットディスプレイパネルの組み立て方法において、前記少なくとも一つの界面層及び前記連接端子は、透明導電材料からなり、前記透明導電材料は、インジウムスズ酸化物又はインジウム亜鉛酸化物を含むことが望ましい。
本発明に係るフラットディスプレイパネルの組み立て方法において、前記少なくとも一つの第一、第二連接端子をアレイ基板上に形成する工程と、前記少なくとも一つの界面層を前記第一、第二連接端子の間の領域の前記アレイ基板表面に形成する工程は、更に、
第一、第二端子パッドを前記アレイ基板上に形成する工程と、
絶縁層を形成し、前記第一、第二端子パッドを被覆する工程と、
前記絶縁層をパターン化して、複数の開口を形成し、前記第一、第二端子パッドを露出する工程と、
導電層を、前記アレイ基板上に形成する工程と、
前記導電層をパターン化して、前記開口で延伸し、前記第一、第二端子パッドと接触する複数の接触層及び前記接触層の間の領域の前記界面層を形成する工程と、
からなることが望ましい。
本発明に係るフラットディスプレイパネルの組み立て方法において、前記少なくとも二つの集積回路チップが、前記異方性導電膜により前記第一、第二連接端子に連接される工程は、
前記異方性導電膜を、前記少なくとも一つの界面層及び前記第一、第二連接端子上に設ける工程と、
前記少なくとも二つの集積回路チップを前記異方性導電膜上に押圧すると共に、前記異方性導電膜を加熱して、それぞれ前記少なくとも二つの集積回路チップと前記第一、第二連接端子間の電気的接続を構築する工程と、
からなることが望ましい。
本発明に係るフラットディスプレイパネルの組み立て方法において、前記少なくとも一つの界面層を前記アレイ基板の表面に形成する工程は、更に、前記少なくとも一つの界面層を複数の平行セグメントにパターン化する工程を含むことが望ましい。
本発明に係るフラットディスプレイパネルの組み立て方法において、前記少なくとも二つの集積回路チップは、走査駆動集積回路チップ及びデータ駆動集積回路チップを含むことが望ましい。
本発明に係るフラットディスプレイパネル及びその組み立て方法によって、前記第一、第二端子パッド及び前記界面層は、同時に形成されることが望ましい。
本発明に係るフラットディスプレイパネル及びその組み立て方法によって、異方性導電膜の剥離現象が減少し、フラットディスプレイパネルのアレイ基板上の駆動チップの電気的接続を改善することが可能である。
本発明は、フラットディスプレイパネル及びフラットディスプレイパネルの組み立て方法を開示する。以下では、液晶ディスプレイにより説明するが、本発明の技術的特徴は、各種フラットディスプレイパネルに応用できる。
図3は、本発明の一実施形態による液晶パネル構造の平面図である。液晶パネル200は、ディスプレイ領域216で、画素220のアレイを定義する交錯状の走査線212とデータ線214を有する。周辺の非ディスプレイ領域218において、走査線212とデータ線214の端点は、走査駆動集積回路チップ280aとデータ駆動集積回路チップ280bに連接される。各走査駆動集積回路チップ280aとデータ駆動集積回路チップ280bは、それぞれ複数の走査線212とデータ線214に結合される。
図4は、両データ駆動集積回路チップ280b間の画素アレイの領域の拡大図で、図5は、両走査駆動集積回路チップ280a間の画素アレイの領域の拡大図である。各画素220中、切り換え装置230は、画素電極222を走査線212とデータ線214に結合する。切り換え装置230は薄膜トランジスタで、走査線212に連接されるゲート232、データ線214に連接されるソース234及び画素電極222に連接されるドレイン236を有する。これにより、走査線212とデータ線214から、それぞれ伝送されるアドレッシングと画像データ信号を受信する時、切り換えスイッチ230は、画像信号を画素電極222に入力するのを操作する。
走査線212とデータ線214の端点は、連接端子240a、240bで、それぞれ走査駆動集積回路チップ280aとデータ駆動集積回路チップ280bに電気的に接続される。これにより、走査駆動集積回路チップ280aとデータ駆動集積回路チップ280bは、アドレッシングと画像信号を、走査線212とデータ線214で操作、発信し、選択的に、画素220の発光或いは不発光を制御する。
図6は、図4と図5中の2D−2Dに沿った断面図である。走査線212とデータ線214は、画素アレイを有するアレイ基板202上に形成され、且つ、走査線212とデータ線214の非ディスプレイ領域218の端点は、端子パッド242である。端子パッド242上方に形成される一層の絶縁材料層260は、開口を有し、その中に端子パッド242に接触する接触層244を設置する。
少なくとも一つの界面層250は、走査駆動集積回路チップ280aとデータ駆動集積回路チップ280bの間の領域290の絶縁層260上に形成される。導電粒子272を含む異方性導電膜270は、界面層250と連接端子240a、240b上方に設置されて、走査駆動集積回路チップ280aとデータ駆動集積回路チップ280bの連接パッド282の電気的連接を構築する。これにより、界面層250は、異方性導電膜270とアレイ基板202の効果的な付着を確保し、且つ、異方性導電膜270の剥離を防止する。
本実施形態中、界面層250は、接触層244と相似する材料から形成され、両側は、それぞれ異方性導電膜270及びアレイ基板202の表面と均一な材料界面を提供する。この材料は、透明導電材料で、例えば、インジウムスズ酸化物、インジウム亜鉛酸化物或いはその他の材料で、且つ、絶縁層260の表面に設置される。この他、異方性導電膜の付着性を充分に向上させる材料も界面層に使用できる。
図7〜図9は、本発明の様々な具体例による界面層を示す図である。界面層は、異なるパターンにより形成される。図7では、二つの集積回路チップ280a、280bの間の平行セグメントのパターン312に形成される界面層を示す。図8では、パターン314は、替わりの基本構造により分布されるセグメントを有する。図9では、界面層は、長方形316が形成される。
図10〜図14は、それぞれ本発明の第1〜5実施形態であるフラットディスプレイパネルの駆動チップの組み立て工程を示す図である。第1実施形態を示す図10中、端子パッド404は、基板402上に形成される。端子パッド404は、回路に連接される導電金属材料からなり、例えば、基板402上方に形成される画素アレイ回路(図示しない)である。絶縁層406は、端子パッド404を被覆する。
第2実施形態を示す図11中、絶縁層406はパターン化されて、それぞれ、端子パッド404を露出する開口410を形成する。絶縁層406のパターン化は、開口410の位置に対応する絶縁層406の領域を露出するパターンマスク(図示しない)により、エッチングを施して達成する。
第3実施形態を示す図12中、導電層は、絶縁層406上方に形成される。導電層は、選択的にエッチングされて、不要な材料を除去し、且つ、開口410の側壁に沿った接触層412を形成し、端子パッド404に接触する。端子パッド404と接触層412は、連接端子413を形成し、画素アレイ回路は、駆動集積回路チップに結合される。この他、界面層414は、二つの相隣する連接端子413の間の領域の絶縁層406の表面上に形成される。
本実施形態中、界面層414は、接触層412と相同の材料により形成される。界面層414は、絶縁層406上方の導電層のパターン化により、接触層412に沿って形成される。この他、界面層414は、異方性導電膜の付着性を向上させる材料により形成される。
第4実施形態を示す図13中、異方性導電膜416は、基板402上方に形成されて、接触層412と界面層414に付着する。これにより、界面層414は、充分な材料界面を提供し、剥離現象を防止する。
第5実施形態を示す図14中、二つの駆動集積回路チップ422、424は、異方性導電膜416上に押圧されて加熱され、異方性導電膜416中の導電粒子418は、連接端子413を、それぞれ駆動集積回路チップ422、424の連接パッド426、428と電気的に接続させる。
上述の組み立て方法は、各種範疇に応用でき、フラットディスプレイパネルの製造領域中に限定しない。
本発明では好ましい実施形態を前述の通り開示したが、これらは決して本発明に限定するものではなく、当該技術を熟知する者なら誰でも、本発明の精神と領域を脱しない範囲内で各種の変動や潤色を加えることができ、従って、本発明の保護範囲は、特許請求の範囲で指定した内容を基準とする。
本発明に係るフラットディスプレイパネルパネルは及びその組み立て方法によって、異方性導電膜の剥離現象が減少し、フラットディスプレイパネルのアレイ基板上の駆動チップの電気的接続を改善することが可能である。従って、本発明は、ディスプレイの信頼度を向上させることができる。
図1は、公知の液晶ディスプレイ装置の画素アレイを示す図である。 図2は、公知の液晶パネルの集積回路ドライバの組み合わせを示す図である。 図3は、本発明の実施例の液晶ディスプレイ装置の画素アレイ構造を示す図である。 図4は、両データ駆動集積回路チップ間の画素アレイの領域の拡大図である。 図5は、両走査駆動集積回路チップ間の画素アレイの領域の拡大図である。 図6は、図4と図5の2D−2D線に沿った断面図である。 図7は、本発明に用いられる界面層の第1の例を示す図である。 図8は、本発明に用いられる界面層の第2の例を示す図である。 図9は、本発明に用いられる界面層の第3の例を示す図である。 図10は、本発明の第1実施形態であるフラットディスプレイパネルの駆動チップの組み立て工程を示す図である。 図11は、本発明の第2実施形態であるフラットディスプレイパネルの駆動チップの組み立て工程を示す図である。 図12は、本発明の第3実施形態であるフラットディスプレイパネルの駆動チップの組み立て工程を示す図である。 図13は、本発明の第4実施形態であるフラットディスプレイパネルの駆動チップの組み立て工程を示す図である。 図14は、本発明の第5実施形態であるフラットディスプレイパネルの駆動チップの組み立て工程を示す図である。
符号の説明
100…液晶パネル
112…走査線
114…データ線
120…画素
122…画素電極
130…切り換え装置
150…ディスプレイ領域
160…非ディスプレイ領域
170a、170b…連接端子
108a…走査駆動集積回路チップ
108b…データ駆動集積回路チップ
200…液晶パネル
202…アレイ基板
212…走査線
214…データ線
216…ディスプレイ領域
218…非ディスプレイ領域
220…画素
222…画素電極
230…切り換え装置
232…ゲート
234…ソース
236…ドレイン
240a、240b…連接端子
242…端子パッド
244…接触層
250…界面層
260…絶縁層
270…異方性導電膜
272…導電粒子
280a…走査駆動集積回路チップ
280b…データ駆動集積回路チップ
282…連接パッド
312、314、316…パターン
402…基板
404…端子パッド
406…絶縁層
410…開口
412…接触層
413…連接端子
414…界面層
416…異方性導電膜
418…導電粒子
422、424…駆動集積回路素子
426、428…連接パッド

Claims (17)

  1. フラットディスプレイパネルであって、
    アレイ基板上に設置される複数の連接端子と、
    それぞれ異方性導電膜により前記連接端子と連接される少なくとも二つの集積回路チップと、
    前記の少なくとも二つの集積回路チップの間の領域に設置される少なくとも一つの界面層と、
    からなることを特徴とするフラットディスプレイパネル。
  2. 前記界面層は、前記アレイ基板の絶縁層の表面に位置することを特徴とする請求項1に記載のフラットディスプレイパネル。
  3. 前記少なくとも二つの集積回路チップは、前記アレイ基板の非ディスプレイ周辺領域に位置することを特徴とする請求項1に記載のフラットディスプレイパネル。
  4. 前記連接端子の少なくとも一つは、
    走査線とデータ線に連接される端子パッドと、
    前記端子パッドを露出する開口を有する絶縁層と、
    前記開口で延伸し、前記端子パッドに接触する接触層と、
    からなることを特徴とする請求項1に記載のフラットディスプレイパネル。
  5. 前記少なくとも一つの界面層及び前記接触層は、相同の材料からなることを特徴とする請求項4に記載のフラットディスプレイパネル。
  6. 前記少なくとも一つの界面層及び前記連接端子は、透明導電材料からなり、前記透明導電材料は、インジウムスズ酸化物又はインジウム亜鉛酸化物を含むことを特徴とする請求項5に記載のフラットディスプレイパネル。
  7. 前記少なくとも二つの集積回路チップは、走査駆動集積回路チップ及びデータ駆動集積回路チップを含むことを特徴とする請求項1に記載のフラットディスプレイパネル。
  8. 前記少なくとも一つの界面層は、平行セグメントのパターンを形成することを特徴とする請求項1に記載のフラットディスプレイパネル。
  9. フラットディスプレイパネルの組み立て方法であって、
    少なくとも一つの第一、第二連接端子を、アレイ基板上に形成する工程と、
    少なくとも一つの界面層を、前記第一、第二連接端子間の領域の前記アレイ基板表面に形成する工程と、
    異方性導電膜により、それぞれ少なくとも二つの集積回路チップを前記第一及び第二連接端子に連接する工程と、
    からなり、前記異方性導電膜は、前記二つの集積回路チップ間の領域の界面層に付着することを特徴とするフラットディスプレイパネルの組み立て方法。
  10. 前記少なくとも一つの前記第一、第二連接端子を前記アレイ基板上に形成する工程は、
    第一、第二連接端子パッドを、前記アレイ基板上に形成する工程と、
    絶縁層を形成し、前記第一、第二端子パッドを被覆する工程と、
    前記絶縁層をパターン化し、複数の開口を構成し、それぞれ前記第一、第二端子パッドを露出する工程と、
    複数の接触層を形成し、それぞれ前記開口で延伸し、前記第一、第二端子パッドに接触する工程と、
    からなることを特徴とする請求項9に記載のフラットディスプレイパネルの組み立て方法。
  11. 前記少なくとも一つの界面層及び前記接触層は、相同の材料からなることを特徴とする請求項10に記載のフラットディスプレイパネルの組み立て方法。
  12. 前記少なくとも一つの界面層及び前記連接端子は、透明導電材料からなり、前記透明導電材料は、インジウムスズ酸化物又はインジウム亜鉛酸化物を含むことを特徴とする請求項11に記載のフラットディスプレイパネルの組み立て方法。
  13. 前記少なくとも一つの第一、第二連接端子をアレイ基板上に形成する工程と、前記少なくとも一つの界面層を前記第一、第二連接端子の間の領域の前記アレイ基板表面に形成する工程は、更に、
    第一、第二端子パッドを前記アレイ基板上に形成する工程と、
    絶縁層を形成し、前記第一、第二端子パッドを被覆する工程と、
    前記絶縁層をパターン化して、複数の開口を形成し、前記第一、第二端子パッドを露出する工程と、
    導電層を、前記アレイ基板上に形成する工程と、
    前記導電層をパターン化して、前記開口で延伸し、前記第一、第二端子パッドと接触する複数の接触層及び前記接触層の間の領域の前記界面層を形成する工程と、
    からなることを特徴とする請求項9に記載のフラットディスプレイパネルの組み立て方法。
  14. 前記少なくとも二つの集積回路チップが、前記異方性導電膜により前記第一、第二連接端子に連接される工程は、
    前記異方性導電膜を、前記少なくとも一つの界面層及び前記第一、第二連接端子上に設ける工程と、
    前記少なくとも二つの集積回路チップを前記異方性導電膜上に押圧すると共に、前記異方性導電膜を加熱して、それぞれ前記少なくとも二つの集積回路チップと前記第一、第二連接端子間の電気的接続を構築する工程と、
    からなることを特徴とする請求項9に記載のフラットディスプレイパネルの組み立て方法。
  15. 前記少なくとも一つの界面層を前記アレイ基板の表面に形成する工程は、更に、前記少なくとも一つの界面層を複数の平行セグメントにパターン化する工程を含むことを特徴とする請求項9に記載のフラットディスプレイパネルの組み立て方法。
  16. 前記少なくとも二つの集積回路チップは、走査駆動集積回路チップ及びデータ駆動集積回路チップを含むことを特徴とする請求項9に記載のフラットディスプレイパネルの組み立て方法。
  17. 前記第一、第二端子パッド及び前記界面層は、同時に形成されることを特徴とする請求項9に記載のフラットディスプレイパネルの組み立て方法。
JP2005134755A 2004-05-11 2005-05-06 フラットディスプレイパネル及びその組み立て方法 Pending JP2005326849A (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/843,605 US20050253993A1 (en) 2004-05-11 2004-05-11 Flat panel display and assembly process of the flat panel display

Publications (1)

Publication Number Publication Date
JP2005326849A true JP2005326849A (ja) 2005-11-24

Family

ID=34679480

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005134755A Pending JP2005326849A (ja) 2004-05-11 2005-05-06 フラットディスプレイパネル及びその組み立て方法

Country Status (4)

Country Link
US (1) US20050253993A1 (ja)
JP (1) JP2005326849A (ja)
CN (1) CN100339966C (ja)
TW (1) TWI240136B (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101075599B1 (ko) * 2004-06-23 2011-10-20 삼성전자주식회사 표시장치
US7928591B2 (en) 2005-02-11 2011-04-19 Wintec Industries, Inc. Apparatus and method for predetermined component placement to a target platform
US20070187844A1 (en) 2006-02-10 2007-08-16 Wintec Industries, Inc. Electronic assembly with detachable components
CN100345292C (zh) * 2005-11-02 2007-10-24 友达光电股份有限公司 芯片压合结构及其形成方法和电子装置
US20110222252A1 (en) * 2006-02-10 2011-09-15 Kong-Chen Chen Electronic assembly with detachable components
US20110222253A1 (en) * 2006-02-10 2011-09-15 Kong-Chen Chen Electronic assembly with detachable components
US20110223695A1 (en) * 2006-02-10 2011-09-15 Kong-Chen Chen Electronic assembly with detachable components
WO2008033402A2 (en) * 2006-09-13 2008-03-20 Copytele, Inc. Flat panel display with barrier between the frame and pixel
TWI423191B (zh) * 2010-04-27 2014-01-11 Wintek Corp 顯示面板
TWI412972B (zh) * 2010-08-17 2013-10-21 Au Optronics Corp 觸控面板及其周邊電路
TWI694280B (zh) * 2019-03-05 2020-05-21 友達光電股份有限公司 顯示裝置及其製造方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000039622A (ja) * 1998-06-30 2000-02-08 Lg Lcd Inc パッド部を有する平版表示装置及びその製造方法
JP2000082870A (ja) * 1998-09-07 2000-03-21 Advanced Display Inc 実装部品およびこれを使用した液晶表示パネル、並びにこの液晶表示パネルの製造方法
JP2001201757A (ja) * 2000-01-17 2001-07-27 Sharp Corp 液晶表示装置、及びその製造方法
JP2002124680A (ja) * 2000-10-16 2002-04-26 Toshiba Corp アレイ基板及びその製造方法
JP2002244151A (ja) * 2001-02-07 2002-08-28 Samsung Electronics Co Ltd 液晶表示装置及びその製造方法
JP2002341786A (ja) * 2001-05-16 2002-11-29 Toshiba Corp プリント配線基板、及びこれを用いる平面表示装置の製造方法
JP2003114446A (ja) * 2001-10-02 2003-04-18 Nec Kagoshima Ltd 回路基板の接続構造及び該接続構造を備えた液晶表示装置並びに液晶表示装置の実装方法
JP2003263117A (ja) * 2002-03-08 2003-09-19 Hitachi Ltd 表示装置
JP2004317924A (ja) * 2003-04-18 2004-11-11 Advanced Display Inc 表示装置および表示装置の製造方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07112041B2 (ja) * 1986-12-03 1995-11-29 シャープ株式会社 半導体装置の製造方法
JP3417110B2 (ja) * 1994-12-30 2003-06-16 カシオ計算機株式会社 電子部品の接続方法
JPH10125725A (ja) * 1996-10-18 1998-05-15 Mitsubishi Electric Corp 半導体装置およびその製造方法
US6245594B1 (en) * 1997-08-05 2001-06-12 Micron Technology, Inc. Methods for forming conductive micro-bumps and recessed contacts for flip-chip technology and method of flip-chip assembly
US6292248B1 (en) * 1997-08-09 2001-09-18 Lg. Philips Lcd Co., Ltd. COG type liquid crystal panel and fabrication method thereof having first and second conductive bumps in different planes
JP2000294897A (ja) * 1998-12-21 2000-10-20 Seiko Epson Corp 回路基板ならびにそれを用いた表示装置および電子機器
TW469552B (en) * 1999-12-10 2001-12-21 Toshiba Corp TAB type semiconductor device
US6513236B2 (en) * 2000-02-18 2003-02-04 Matsushita Electric Industrial Co., Ltd. Method of manufacturing bump-component mounted body and device for manufacturing the same
US6414741B2 (en) * 2000-05-10 2002-07-02 Kabushiki Kaisha Toshiba Method of manufacturing flat-panel display device
KR100443831B1 (ko) * 2001-12-20 2004-08-09 엘지.필립스 엘시디 주식회사 액정표시소자의 제조 방법
JP4226368B2 (ja) * 2002-06-07 2009-02-18 シャープ株式会社 配線基板、表示装置、及び配線基板の製造方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000039622A (ja) * 1998-06-30 2000-02-08 Lg Lcd Inc パッド部を有する平版表示装置及びその製造方法
JP2000082870A (ja) * 1998-09-07 2000-03-21 Advanced Display Inc 実装部品およびこれを使用した液晶表示パネル、並びにこの液晶表示パネルの製造方法
JP2001201757A (ja) * 2000-01-17 2001-07-27 Sharp Corp 液晶表示装置、及びその製造方法
JP2002124680A (ja) * 2000-10-16 2002-04-26 Toshiba Corp アレイ基板及びその製造方法
JP2002244151A (ja) * 2001-02-07 2002-08-28 Samsung Electronics Co Ltd 液晶表示装置及びその製造方法
JP2002341786A (ja) * 2001-05-16 2002-11-29 Toshiba Corp プリント配線基板、及びこれを用いる平面表示装置の製造方法
JP2003114446A (ja) * 2001-10-02 2003-04-18 Nec Kagoshima Ltd 回路基板の接続構造及び該接続構造を備えた液晶表示装置並びに液晶表示装置の実装方法
JP2003263117A (ja) * 2002-03-08 2003-09-19 Hitachi Ltd 表示装置
JP2004317924A (ja) * 2003-04-18 2004-11-11 Advanced Display Inc 表示装置および表示装置の製造方法

Also Published As

Publication number Publication date
US20050253993A1 (en) 2005-11-17
CN1598654A (zh) 2005-03-23
TW200537223A (en) 2005-11-16
CN100339966C (zh) 2007-09-26
TWI240136B (en) 2005-09-21

Similar Documents

Publication Publication Date Title
JP2005326849A (ja) フラットディスプレイパネル及びその組み立て方法
KR100302577B1 (ko) 반도체장치및그제조방법
JP4845295B2 (ja) 液晶表示装置
US6288414B1 (en) Liquid crystal display and a double layered metal contact
US9263510B2 (en) EL display device
JP2006139275A (ja) 平板表示素子および平板表示素子の製造方法
US6646694B2 (en) Method of repairing LCD data lines
WO2007097078A1 (ja) アクティブマトリクス基板、表示装置、テレビジョン受像機
US20050282303A1 (en) Liquid crystal display and method of manufacturing the same
KR20120065521A (ko) 표시 기판 및 이의 제조 방법
US6741297B2 (en) Control signal part and liquid crystal display including the control signal
US20120170242A1 (en) Circuit board, connecting structure of circuit boards, and display panel assembly
JP2007003965A (ja) 画像表示装置
US7408611B2 (en) Electronic apparatus with a wiring terminal
KR100623974B1 (ko) 액정 표시 장치 및 그 제조 방법
KR100635944B1 (ko) 액정 표시 장치용 박막 트랜지스터 기판
JP2001100647A5 (ja)
US20050146666A1 (en) Liquid crystal display device
JPS6385687A (ja) 半導体集積型表示装置
KR100816343B1 (ko) 액정 표시 장치 및 그 제조 방법
JP2005234514A (ja) ディスプレイ装置
CN111834376B (zh) 阵列基板、显示面板及显示装置
JP2007027387A (ja) 表示装置
JP3187004B2 (ja) 液晶表示装置およびその製造方法
JP3521171B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050930

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080625

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080701

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20081202