JP2005173048A - トナー、半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ、表示デバイス、電子機器 - Google Patents

トナー、半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ、表示デバイス、電子機器 Download PDF

Info

Publication number
JP2005173048A
JP2005173048A JP2003410844A JP2003410844A JP2005173048A JP 2005173048 A JP2005173048 A JP 2005173048A JP 2003410844 A JP2003410844 A JP 2003410844A JP 2003410844 A JP2003410844 A JP 2003410844A JP 2005173048 A JP2005173048 A JP 2005173048A
Authority
JP
Japan
Prior art keywords
toner
substrate
latent image
semiconductor
electrostatic latent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003410844A
Other languages
English (en)
Other versions
JP4157467B2 (ja
Inventor
Hidenori Tomono
英紀 友野
Takanori Tano
隆徳 田野
Hitoshi Kondo
均 近藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2003410844A priority Critical patent/JP4157467B2/ja
Publication of JP2005173048A publication Critical patent/JP2005173048A/ja
Application granted granted Critical
Publication of JP4157467B2 publication Critical patent/JP4157467B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Thin Film Transistor (AREA)
  • Liquid Developers In Electrophotography (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Developing Agents For Electrophotography (AREA)

Abstract

【課題】 半導体材料のパターニングにおいて、半導体層を任意のパターンで高速に、メンテナンス性よく形成できるトナーなどを提供する。
【解決手段】 無機半導体材料の微粒子101と高分子材料102とを混練して微粒子100を形成する。無機半導体材料にはSi、Ge、CdSeなど公知の無機半導体材料を挙げることができる。これによって無機半導体材料微粒子は高分子材料に包埋されるため、帯電特性を得てトナーとして使用することができる。
【選択図】 図1

Description

本発明は、半導体材料のパターニングに係るトナー、半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ、表示デバイス、電子機器に関する。
良好な性能の半導体素子を作る上で、半導体材料のパターニングは必須である。例えばトランジスタアレイを形成する場合、隣あった素子の半導体層を電気的に分離しておかないと動作時に隣のトランジスタからのリーク電流によって相互干渉し、正確な動作ができなくなる。
現在広く利用されている無機半導体材料の場合には、フォトリソグラフィを用いて微細なパターンを形成する方法が一般的に用いられている。フォトリソグラフィでは一般的に次のような工程によってパターニングが行われる。すなわち、まずパターニングしたい材料(以下、材料Aとよぶ)を基板全面に形成する。次に形成した材料Aの上にフォトレジストをコーティング、乾燥し、フォトマスクを使って形成したいパターンを露光する。次にレジストを現像、リンスすることでレジストパターンを形成する。その後、材料Aを溶解するエッチング剤で材料Aをエッチングする。エッチング後、レジストを除去することで材料Aを所望のパターンにパターニングすることができる。
また、有機半導体材料を使ったデバイスは無機半導体材料のデバイスと比較して、(1)成膜など製造工程が簡単、(2)材料自体に可撓性があるため、フレキシブル基板への製作が容易、といった特徴があり、絶縁膜、誘電体膜、導電膜、半導体素子、発光素子、およびそれらを用いたフレキシブルで軽量な表示デバイスなどさまざま応用展開が期待されており、研究開発が進められている。
例えば特許文献1では光や熱などの物理的外部刺激によりキャリア移動度が変化する材料を用いた電界効果型トランジスタが提案されている。
しかし、材料や構成の研究開発が進む一方で、有機半導体材料に適した加工方法は未だ確立されていない。有機半導体材料のパターニングに無機半導体材料のパターニング方法をそのまま使うことは以下の理由から難しい。
(1)有機材料は無機材料に比べて物理的、化学的にダメージを受けやすい。そのため、エッチングや、エッチング後のレジスト除去時にダメージを受けやすく、材料の劣化を抑えることが困難である。
(2)無機材料のパターニングに使われるレジスト剤は有機系材料であり、パターニングしたい有機材料によっては、レジスト剤塗布時にレジスト剤の溶媒によってダメージを受けるおそれがある。
最近、特許文献2において、有機エレクトロルミネッセンス(EL)材料のパターニング方法が提案された。図16および図17に特許文献2で提案されている有機EL材料のパターニング方法を示す。
透明基板10に駆動回路を含む微細構造物20を埋め込み、保護薄膜12を形成した後、親液性の透明電極14を形成する。次いで図16(b)にあるように透明基板10の表面全体をシリコン酸化膜などの親液性の材料からなる絶縁膜で覆った後にそれをパターニングすることにより、透明電極14が形成されていない領域、すなわち保護薄膜12が露出している領域を絶縁膜50で覆う。これを、ヘプタデカフルオロテトラヒドロデシルトリエトキシシランとともに密閉容器に入れて96時間室温で放置することで、透明基板10の表面全体を撥液性の膜51を形成する。
次に透明基板10の表面に、マスクを介して紫外線を選択的に照射することで図16(c)に示すように、撥液性膜51のうち、画素形成領域40の部分を撥液性膜を分解除去する。
次いで、図17(a)に示すようにインクジェット方式によって正孔注入材料41aを画素形成領域40に塗布し、乾燥させることで正孔注入層41を形成する。同様にして有機EL層42を形成して発光層43を形成する(図17(b))。最後に図17(c)に示すように陰極層16を形成して有機EL素子が完成する。
この方法によれば、ダメージを与えることなく有機材料をパターニングすることが可能となるが、撥液性膜の形成に長時間かかり、実用的でない。またパターニング時に含フッ素有機膜を分解して除去しているが、含フッ素有機膜は分解によって有害な分解ガスを発生するので、安全性、環境の面で好ましくない。また、有機材料のパターニングにインクジェット方式を用いているが、高速にパターニングしようとするとノズル数を増やさなければならないため目詰まりなどメンテナンスの問題が生じるおそれがある。
上記問題点を解決するための有機半導体のパターニング方法についていくつか提案されている。
例えば、基板表面に撥液性材料による撥液性パターンを形成する工程と、有機材料を含有する液体を前記撥液性パターンが形成された基板表面へ付与することで非撥液部に有機材料層を形成する工程とからなることを特徴とする有機材料のパターン形成方法が提案されている。
また、有機材料を含有する液体を表面エネルギーの大きな液体中に分散することで、撥液部への有機材料の付着をより防止できる有機材料のパターニング方法が提案されている。
しかし、それらの方法では、有機材料層のパターニングに先だって基板上へ撥液性パターンを形成しなければならない。
さらに、フォトリソや上記有機半導体材料のパターニング方法の場合、いずれのパターニング方法でもパターンの形成にマスクを使うのでマスク製作のコスト・納期がかかることや、任意のパターンを形成して少量多品種に対応することができないなどの欠点がある。
特開平7−86600号公報 特開2002−15866号公報
本発明は上記問題点を解決し、半導体層を任意のパターンで高速に、メンテナンス性よく形成できるトナー、半導体のパターン形成方法、半導体のパターン形成装置およびこれらによって形成された電子素子、電子素子アレイ、表示デバイス、電子機器を提供することを目的とする。
本発明の第一の特徴は、少なくとも1種類の半導体材料を含有した微粒子からなることを特徴とするトナーにある。本発明でいうところのトナーとは、複写機などに用いられているいわゆる電子写真プロセスで、静電潜像を顕像化するときに使われる現像剤のことである。ただし、本発明の場合には潜像の可視化が目的ではないため、色剤は含有されていない。
第一の特徴によれば、少なくとも1種類の半導体材料を含有した微粒子からなるので、半導体パターニングのできるトナーを提供できる。
本発明の第二の特徴は、前記少なくとも1種類の半導体材料を含有した微粒子が液体に分散されていることを特徴とするトナーにある。
第二の特徴によれば、前記少なくとも1種類の半導体材料を含有した微粒子が液体に分散されているので、微細な半導体パターニングのできる半導体含有トナーを提供できる。
本発明の第三の特徴は、前記少なくとも1種類の半導体材料を含有した微粒子が、無機半導体材料の微粒子と高分子半導体材料とからなることを特徴とするトナーにある。
第三の特徴によれば、前記少なくとも1種類の半導体材料を含有した微粒子が液体に分散されているので、帯電制御の容易な半導体含有トナーを提供できる。
本発明の第四の特徴は、前記高分子材料が有機高分子半導体材料であることを特徴とするトナーにある。
第四の特徴によれば、前記高分子材料が有機高分子半導体材料であるので、低い温度で成膜できる半導体含有トナーを提供できる。
本発明の第五の特徴は、前記少なくとも1種類の半導体材料を含有した微粒子が、有機低分子半導体材料と有機高分子半導体材料とからなることを特徴とするトナーにある。
第五の特徴によれば、前記少なくとも1種類の半導体材料を含有した微粒子が、有機低分子半導体材料と有機高分子半導体材料とからなるので、低い温度で成膜できる半導体含有トナーを提供できる。
本発明の第六の特徴は、前記少なくとも1種類の半導体材料を含有した微粒子が、有機高分子半導体材料からなることを特徴とするトナーにある。
第六の特徴によれば、前記少なくとも1種類の半導体材料を含有した微粒子が、有機高分子半導体材料からなるので、低い温度で成膜できる半導体含有トナーを提供できる。
本発明の第七の特徴は、基板上に静電潜像を形成し、基板上に形成された静電潜像を第三の特徴に記載のトナーで現像した後、高分子材料を分解除去しかつ無機半導体材料の微粒子どうしが融着する温度に基板を加熱することを特徴とする半導体のパターン形成方法にある。
第七の特徴によれば、基板上に静電潜像を形成し、基板上に形成された静電潜像を第三の特徴に記載のトナーで現像した後、高分子材料を分解除去しかつ無機半導体材料の微粒子どうしが融着する温度に基板をするので、簡易な手段で半導体パターニングのできるパターン形成方法を提供できる。
本発明の第八の特徴は、基板上に静電潜像を形成し、基板上に形成された静電潜像を第四乃至第六の特徴のいずれかに記載のトナーで現像した後、基板を加熱してトナーを融着することを特徴とする半導体のパターン形成方法にある。
第八の特徴によれば、基板上に静電潜像を形成し、基板上に形成された静電潜像を第四乃至第六の特徴のいずれかに記載のトナーで現像した後、基板を加熱してトナーを融着するので簡易な手段で半導体パターニングのできるパターン形成方法を提供できる。
本発明の第九の特徴は、感光体に静電潜像を形成し、感光体上に形成された静電潜像を第三の特徴に記載のトナーで現像し、現像されたトナー像を基板に転写した後、高分子材料を分解除去しかつ無機半導体材料の微粒子どうしが融着する温度に基板を加熱することを特徴とする半導体のパターン形成方法にある。
第九の特徴によれば、感光体に静電潜像を形成し、感光体上に形成された静電潜像を第三の特徴に記載のトナーで現像し、現像されたトナー像を基板に転写した後、高分子材料を分解除去しかつ無機半導体材料の微粒子どうしが融着する温度に基板を加熱するので、簡易な手段で微細な半導体パターニングのできるパターン形成方法を提供できる。
本発明の第十の特徴は、感光体に静電潜像を形成し、感光体上に形成された静電潜像を第四乃至第六の特徴のいずれかに記載のトナーで現像し、現像されたトナー像を基板に転写した後、基板を加熱してトナーを融着することを特徴とする半導体のパターン形成方法にある。
第十の特徴によれば、感光体に静電潜像を形成し、感光体上に形成された静電潜像を第四乃至第六の特徴のいずれかに記載のトナーで現像し、現像されたトナー像を基板に転写した後、基板を加熱してトナーを融着するので、簡易な手段で微細な半導体パターニングのできるパターン形成方法を提供できる。
本発明の第十一の特徴は、基板上に静電潜像を形成する潜像形成部、基板上に形成された静電潜像を第一乃至第六の特徴のいずれかに記載のトナーで現像する現像部、および基板を加熱する加熱部とを有することを特徴とする半導体のパターン形成装置にある。
第十一の特徴によれば、基板上に静電潜像を形成する潜像形成部、基板上に形成された静電潜像を第一乃至第六の特徴のいずれかに記載のトナーで現像する現像部、および基板を加熱する加熱部とを有するので、簡易に半導体パターニングができるパターン形成装置を提供できる。
本発明の第十二の特徴は、感光体に静電潜像を形成する潜像形成部、感光体上に形成された静電潜像を第一乃至第六の特徴のいずれかに記載のトナーで現像する現像部、現像されたトナー像を基板に転写する転写部、および基板を加熱する加熱部とを有することを特徴とする半導体のパターン形成装置にある。
第十二の特徴によれば、感光体に静電潜像を形成する潜像形成部、感光体上に形成された静電潜像を第一乃至第六の特徴のいずれかに記載のトナーで現像する現像部、現像されたトナー像を基板に転写する転写部、および基板を加熱する加熱部とを有するので、簡易に微細な半導体パターニングできるパターン形成装置を提供できる。
本発明の第十三の特徴は、第七乃至第十の特徴のいずれかに記載の半導体のパターン形成方法で形成されたことを特徴とする電子素子にある。
第十三の特徴によれば、第七乃至第十の特徴のいずれかに記載の半導体のパターン形成方法で形成されるので、簡易な手段で半導体を微細にパターニングした電子素子を提供できる。
本発明の第十四の特徴は、第七乃至第十の特徴のいずれかに記載の半導体のパターン形成方法で形成されたことを特徴とする電子素子アレイにある。
第十四の特徴によれば、第七乃至第十の特徴のいずれかに記載の半導体のパターン形成方法で形成されるので、簡易な手段で半導体を微細にパターニングした電子素子アレイを提供できる。
本発明の第十五の特徴は、第十三に記載の電子素子または第十四の特徴に記載の電子素子アレイを備えたことを特徴とする表示デバイスにある。
第十五の特徴によれば、第十三の特徴に記載の電子素子または第十四の特徴に記載の電子素子アレイを備えるので、簡易な手段で半導体を微細にパターニングした表示デバイスを提供できる。
本発明の第十六の特徴は、第十三の特徴に記載の電子素子または第十四の特徴に記載の電子素子アレイを備えたことを特徴とする電子機器にある。
第十六の特徴によれば、第十三の特徴に記載の電子素子または第十四の特徴に記載の電子素子アレイを備えるので、簡易な手段で半導体を微細にパターニングした電子機器を提供できる。
本発明により、半導体材料のパターニングにおいて、半導体層を任意のパターンで高速に、メンテナンス性よく形成できる。
以下、本発明を実施するための最良の形態を図面を参照して説明する。
本実施形態で採り上げるトナーの例を図1に示す。
無機半導体材料の微粒子101と高分子材料102とを混練して微粒子100を形成する。無機半導体材料にはSi、Ge、CdSeなど公知の無機半導体材料を挙げることができる。これによって無機半導体材料微粒子は高分子材料に包埋されるため、帯電特性を得てトナーとして使用することができる。
また、図2に示すように無機半導体材料の微粒子101と有機高分子半導体材料104とを混練して微粒子103を形成する。有機高分子半導体材料としてはポリ3ヘキシルチオフェンなど公知の材料を用いることができる。これによって無機半導体材料微粒子は有機高分子半導体材料に包埋されるため、トナーとして使用することができる。
本実施形態で採り上げるトナーの別の例を図3に示す。有機低分子半導体材料106と有機高分子半導体材料104とを混練して微粒子105を形成する。有機低分子半導体材料としてはペンタセンなど公知の材料を用いることができる。
本実施形態で採り上げるトナーのさらに別の例を図4に示す。有機高分子半導体材料104の微粒子をトナーとして用いる。
本実施形態で採り上げるトナーのさらに別の例を図5に示す。少なくとも1種類の半導体材料を含有した微粒子108を液体109中に分散してトナー107としている。微粒子は空気中よりも液体中の方が分散安定性を高めることができるため、微粒子をより細かい粒径にしても凝集を起こしにくく分散状態を保つことができる。液体109としては絶縁性液体が良く、例えば、シリコーンオイル、アイソパーなどを用いることができる。
本実施形態で採り上げる半導体のパターン形成方法の一例を図6に示す。まず、(a)に示すごとく半導体を形成する基板200に半導体パターンに応じた静電潜像201を形成する。次に第三の特徴に記載のトナー202で現像することで静電潜像に応じた形状にトナーが付着する(図6(b))。トナーが付着した基板を高分子材料が分解除去しかつ無機半導体材料の微粒子どうしが融着する温度に基板を加熱することで基板上には無機半導体層203が形成される。通常、無機半導体材料の融点は非常に高温で1000℃を越えるものが多いが、粒径が小さくなるとその融点は低下し、300℃前後で溶融するようになるので、比較的低い温度で成膜することが可能である。
図7に本実施形態で採り上げる半導体のパターン形成方法の別の例を示す。半導体を形成する基板200に半導体パターンに応じた静電潜像201を形成(図7(a))した後、第四乃至第六の特徴のいずれかに記載のトナー204で現像することで静電潜像に応じた形状にトナーを付着させ(図7(b))、トナーが付着した基板をトナーが融着する温度に加熱する。トナーとして第4の特徴に記載のトナーを用いた場合には有機高分子半導体と無機半導体による半導体層が、また、トナーとして第五の特徴に記載のトナーを用いた場合には有機低分子半導体材料と有機高分子半導体材料による半導体層が、またトナーとして第6の特徴に記載のトナーを用いた場合には有機高分子半導体材料による半導体層がそれぞれ形成できる。なお、図7(c)ではこれら3種類の半導体層を代表して半導体層205と表示している。
以上の半導体のパターン形成方法によれば、簡易な方法で半導体のパターニングができる。
図8に本実施形態で採り上げる半導体のパターン形成方法の別の例を示す。(a)に示すように感光体206上に静電潜像201を形成する。次いで(b)のように第三の特徴に記載のトナー202で静電潜像201を現像し静電潜像に応じてトナーを付着させる。次に(c)のように感光体上のトナーを基板200に転写し、トナーの転写された基板を、トナーに含まれる高分子材料が分解除去されかつ無機半導体微粒子どうしが融着する温度に加熱する。これにより(d)のように基板表面には無機半導体層203が形成される。
本実施形態で採り上げる半導体のパターン形成方法の別の例を図9に示す。(a)のように感光体上206に静電潜像201を形成し、(b)のように第四乃至第六の特徴のいずれかに記載のトナー204で現像し、次いで(c)に示すように感光体上のトナーパターンを基板200に転写する。次にトナーに含まれる有機高分子半導体材料どうしが融着する温度に基板を加熱する。これにより、トナーとして第四の特徴に記載のトナーを用いた場合には有機高分子半導体と無機半導体による半導体層が、また、トナーとして第五の特徴に記載のトナーを用いた場合には有機低分子半導体材料と有機高分子半導体材料による半導体層が、またトナーとして第6の特徴に記載のトナーを用いた場合には有機高分子半導体材料による半導体層がそれぞれ形成できる。なお、図9(d)ではこれら3種類の半導体層を代表して半導体層205と表示している。
以上の半導体パターンの形成方法によれば、感光体上で静電潜像の形成、現像を行なってから現像されたトナー像を基板に転写するので、形成されるトナー像のパターン精度が高く、高精度な半導体パターンを形成することができる。
なお、これらのパターン形成方法では、半導体を含有したトナーを用いて半導体層のパターン形成を行ったが、導電性高分子や金属微粒子を含有したトナーを用いることで導電層のパターン形成を行うこともできる。
図10に本実施形態で採り上げるパターン形成装置の一例を示す。基板213は図の左から右へと移動して処理される。まず潜像形成装置210によって基板213表面に静電潜像パターンが形成される。潜像形成装置としてはマルチスタイラス電極などが挙げられる。
現像装置211によって基板に形成された静電潜像を第一乃至第六の特徴のいずれかに記載のトナーで現像する。現像装置には通常の電子写真方式に使われる公知の現像装置を用いることが可能である。次に現像された基板を加熱装置212で加熱することでトナーを加熱し、基板上に半導体層を形成する。加熱装置は加熱温度や処理速度などに応じて、加熱加圧ローラ、輻射熱など、既知の加熱方式から適当なものを選ぶことができる。
図11に本実施形態で採り上げるパターン形成装置の別の例を示す。基板213は図の右から左へと移動して処理される。帯電装置215によって感光体214全面を帯電する。帯電装置215としては、コロナチャージャや接触帯電装置など、電子写真装置で用いられる公知の装置を用いることができる。次にレーザ光源装置など、公知の露光装置216によって形成するパターンに応じて露光することによって静電潜像を形成する。次に電子写真装置で公知の現像装置217によって感光体214上の静電潜像を第一乃至第六の特徴のいずれかに記載のトナーで現像する。
次に現像されたトナーを転写装置218によって基板213に転写する。転写装置218は基板の裏面からトナーと反対の極性の電圧を印加するなど、既存の電子写真装置に使われているような公知の方式を用いることができる。基板213に転写されたトナーは加熱装置212によって加熱されて基板表面に半導体層を形成する。一方、感光体表面はトナー転写後、感光体表面に残存したトナーをクリーニング装置219で除去し、除像装置220によって感光体上の静電潜像を除去して一回のパターン形成プロセスを終了する。これらのクリーニング装置や除像装置も電子写真装置で公知な装置を用いることができる。
基板としては無機材料、有機材料など適宜選ぶことができる。特に転写プロセスを含む第十二の特徴のパターン形成装置で半導体パターニングする場合、基板が可撓性を有していると処理しやすい。可撓性の基板としてはPET、ポリイミド、ポリエーテルエーテルケトン、ポリカーボネートなど各種の樹脂基板や、アルミニウムやステンレスなどの金属薄膜を用いることができる。
図12に本実施形態で採り上げる電子素子の一例として薄膜トランジスタ(TFT)の例を示す。ガラスやポリカーボネート、ポリアリレート、ポリエーテルスルフォン等のプラスチック、シリコンウェハ、金属等からなる基板213の上に電極層222Cが蒸着法、CVD法、スピンコート法、ディップコート法、キャスト法等により形成される。電極層222Cとしては、各種の導電性薄膜が使用でき、全面に成膜した後に通常のフォトリソグラフィー法やマイクロコンタクトプリンティング法でパターニングしてもよいし、導電性材料を含有する液体をインクジェット法等で供給して直接描画してもよい。
その上に絶縁体層221が蒸着法、CVD法、スピンコート法、ディップコート法、キャスト法等により形成される。絶縁体層221としては、無機絶縁体及び有機絶縁体が使用可能である。次に電極層222A、222Bが電極層222Cと同様の方法によって形成される。その上に半導体層224を第七乃至第十のいずれかに記載の半導体のパターン形成方法で形成することで、電子素子が完成する。これによって簡易な方法で微細に半導体層パターニングされた電子素子を提供できる。
図13に本実施形態で採り上げる電子素子アレイの例としてTFTアレイの例を示す。
基板213上にゲート電極となる電極層222C、ゲート絶縁膜221、ソース電極となる電極層222A及びドレイン電極となる222B、半導体層224を図12に示したものと同様の方法で2次元状に複数個形成する。半導体層224がチャネル領域を含む島状に形成されているので隣接する素子への電流リークは発生しない。
図14に本実施形態で採り上げる表示装置の一例を示す。
前記の電子素子(TFT)アレイ基板と透明導電膜226を有する第二の基板225との間に表示素子227が設けられ、TFTによって画素電極を兼ねるドレイン電極222B上の表示素子がスイッチングされる。第二の基板としては、ガラスやポリエステル、ポリカーボネート、ポリアリレート、ポリエーテルスルフォン等のプラスチックを用いることができる。表示素子227としては液晶、電気泳動、有機EL等の方式を用いることができる。
液晶表示素子は電界駆動であることから消費電力が小さく、また駆動電圧が低いことからTFTの駆動周波数を高くすることができ、大容量表示に適している。液晶表示素子の表示方式として、TN、STN、ゲスト・ホスト型、高分子分散液晶(Polymer-dispersed Liquid Crystal=PDLC )等が挙げられるが、反射型で明るい白色表示が得られる点ではPDLCが好ましい。
電気泳動表示素子は第一の色(例えば白色)を呈する粒子を第二の色を呈する着色分散媒中に分散した分散液からなるもので、第一の色を呈する粒子は着色分散媒中で帯電することにより、電界の作用で分散媒中における存在位置を変えることができ、それによって呈する色が変化する。この表示方式によれば明るく、視野角の広い表示ができ、また表示メモリー性があるため特に消費電力の観点から好ましく使用される。
上記分散液を高分子膜で包んだマイクロカプセルとすることにより、表示動作が安定化するとともに、表示装置の製造が容易になる。マイクロカプセルはコアセルベーション法、In−Situ重合法、界面重合法等公知の方法で製作することができる。白色粒子としては、酸化チタンが特に好適に用いられ、必要に応じて表面処理あるいは他の材料との複合化等が施される。分散媒としては、ベンゼン、トルエン、キシレン、ナフテン系炭化水素等の芳香族炭化水素類、ヘキサン、シクロヘキサン、ケロシン、パラフィン系炭化水素等の脂肪族炭化水素類、トリクロロエチレン、テトラクロロエチレン、トリクロロフルオロエチレン、臭化エチル等のハロゲン化炭(化水)素類、含フッ素エーテル化合物、含フッ素エステル化合物、シリコーンオイル等の抵抗率の高い有機溶媒を使用するのが好ましい。分散媒を着色するためには所望の吸収特性を有するアントラキノン類やアゾ化合物類等の油溶性染が用いられる。分散液中には分散安定化のために界面活性剤等を添加してもよい。
有機EL素子は自発光型であるため鮮やかなフルカラー表示を行うことができる。またEL層は非常に薄い有機薄膜であるので、柔軟性に富み、特にフレキシブルな基板上に形成するのに適している。
有機低分子半導体材料であるペンタセンの微粒子と有機高分子半導体材料であるポリ3ヘキシルチオフェンとを混合し、170℃で混練した後、粉砕して平均粒径が10μmのトナーを製作した。このトナーにキャリアとしての鉄粉を混ぜて良く混合して現像剤とし、マグネットローラ式の現像装置に充填した。ポリイミド基板上にマルチスタイラス電極でドット径150μm、ドットピッチ300μmの静電潜像を形成し、上記の現像装置で現像したところ、基板上の静電潜像部に応じてトナーが付着した。現像された基板を180℃のオーブンで20分加熱することでトナーが融着し基板に固定された。以上のように基板上にドット径150μm、ドットピッチ150μmの半導体パターンを形成することができた。
定着装置を除去したレーザープリンタの現像装置に実施例1の現像剤を充填し、ポリイミドフィルム上にドット径64μm、ドットピッチ128μmのトナー画像を出力した。トナー画像が形成された基板を180℃のオーブンで20分加熱することでトナーが融着し基板に固定された。以上のように基板上にドット径64μm、ドットピッチ128μmの半導体パターンを形成することができた。
次のように基板を準備した。
ポリイミド基板213上に膜厚60nmのAlを真空蒸着し、フォトリソエッチングにより40μmの幅に加工し、ゲート電極222Cを形成した。
次にポリビニルフェノール(PVP)をn−ブタノールに溶解した溶液をスピンコート法にて塗布し、乾燥させてゲート絶縁体層221を形成した。
次にメタルマスクを介してAuを蒸着することで電極幅40μm、電極間隔5μmのソース電極層222A及びドレイン電極層222Bを形成した。
パターン形成装置は次のように準備した。
ポリ3ヘキシルチオフェンを粉砕し平均粒径10μmのトナーとした。このトナーにキャリアとしての鉄粉を混ぜて良く混合して現像剤とし、定着装置を除去したレーザプリンタの現像装置に充填した。
上記基板を上記パターン形成装置にセットし、パソコンからの信号によってソース電極222Aおよびドレイン電極222Bの電極間が被覆される位置に64μm角の半導体パターンを形成した。最後に180℃のオーブンで20分加熱することで半導体層224を形成し、TFTを製作した。
このTFTの移動度は9.8×10-3cm2/Vs、On/Off比は550であり、半導体層224をスピンコート法で形成する場合に較べて遜色なかった。
図13に示す電子素子アレイを次のように製作した。
実施例3と同様の方法によってポリイミド基板213上にゲート電極222C、ゲート絶縁膜221、ソース電極222A、ドレイン電極222B、半導体層224を形成した。以上の工程により、基板上に32×32個(素子間ピッチ500μm)のTFTを有するアレイを製作した。TFTの平均的な特性は移動度が3.5×10-3cm2 /Vs、On/Off比が340であった。
図15に示す表示装置を以下のようにして製作した。
酸化チタン粒子228とオイルブルーで着色したアイソパー229を内包するマイクロカプセル227をPVA水溶液に混合して、ITOからなる透明電極226を形成したポリカーボネート基板225上に塗布して、マイクロカプセル227とPVAバインダー230からなる層を形成した。この基板と、実施例4で製作したTFTアレイ基板とを接着した。
ゲート電極に繋がるバスラインに走査信号用のドライバーICを、ソース電極に繋がるバスラインにデータ信号用のドライバーICをそれぞれ接続した。0.5秒毎に画面切り替えを行ったところ、良好な静止画表示を行うことができた。
なお、上記した形態は本発明の好適な一例であって、本発明の要旨を変更しない範囲において種々変形することが可能である。
本実施形態で採り上げるトナーの一例である。 本実施形態で採り上げるトナーの一例である。 本実施形態で採り上げるトナーの一例である。 本実施形態で採り上げるトナーの一例である。 本実施形態で採り上げるトナーの一例である。 本実施形態で採り上げる半導体のパターン形成方法の一例である。 本実施形態で採り上げる半導体のパターン形成方法の一例である。 本実施形態で採り上げる半導体のパターン形成方法の一例である。 本実施形態で採り上げる半導体のパターン形成方法の一例である。 本実施形態で採り上げるパターン形成装置の一例である。 本実施形態で採り上げるパターン形成装置の一例である。 本実施形態で採り上げる電子素子の一例である。 本実施形態で採り上げる電子素子アレイの一例である。 本実施形態で採り上げる表示装置の一例である。 本実施形態で採り上げる表示装置の一例である。 特許文献2で提案されているパターニング方法に係る有機EL材料の断面図である。 特許文献2で提案されているパターニング方法に係る有機EL材料の断面図である。
符号の説明
100 微粒子
101 無機半導体材料の微粒子
102 高分子材料
103 微粒子
104 有機高分子半導体材料
105 微粒子
106 有機低分子半導体材料
107 トナー
108 微粒子
109 液体
200 基板
201 静電潜像
202 トナー
203 無機半導体層
204 トナー
205 半導体層
206 感光体

Claims (16)

  1. 少なくとも1種類の半導体材料を含有した微粒子からなることを特徴とするトナー。
  2. 前記少なくとも1種類の半導体材料を含有した微粒子が液体に分散されていることを特徴とする請求項1に記載のトナー。
  3. 前記少なくとも1種類の半導体材料を含有した微粒子が、無機半導体材料の微粒子と高分子材料とからなることを特徴とする請求項1または2に記載のトナー。
  4. 前記高分子材料が有機高分子半導体材料であることを特徴とする請求項3に記載のトナー。
  5. 前記少なくとも1種類の半導体材料を含有した微粒子が、有機低分子半導体材料と有機高分子半導体材料とからなることを特徴とする請求項1または2に記載のトナー。
  6. 前記少なくとも1種類の半導体材料を含有した微粒子が、有機高分子半導体材料からなることを特徴とする請求項1または2に記載のトナー。
  7. 基板上に静電潜像を形成し、基板上に形成された静電潜像を請求項3に記載のトナーで現像した後、高分子材料を分解除去しかつ無機半導体材料の微粒子どうしが融着する温度に基板を加熱することを特徴とする半導体のパターン形成方法。
  8. 基板上に静電潜像を形成し、基板上に形成された静電潜像を請求項4乃至6のいずれか1項に記載のトナーで現像した後、基板を加熱してトナーを融着することを特徴とする半導体のパターン形成方法。
  9. 感光体に静電潜像を形成し、感光体上に形成された静電潜像を請求項3に記載のトナーで現像し、現像されたトナー像を基板に転写した後、高分子材料を分解除去しかつ無機半導体材料の微粒子どうしが融着する温度に基板を加熱することを特徴とする半導体のパターン形成方法。
  10. 感光体に静電潜像を形成し、感光体上に形成された静電潜像を請求項4乃至6のいずれか1項に記載のトナーで現像し、現像されたトナー像を基板に転写した後、基板を加熱してトナーを融着することを特徴とする半導体のパターン形成方法。
  11. 基板上に静電潜像を形成する潜像形成部、基板上に形成された静電潜像を請求項1乃至6のいずれか1項に記載のトナーで現像する現像部、および基板を加熱する加熱部とを有することを特徴とする半導体のパターン形成装置。
  12. 感光体に静電潜像を形成する潜像形成部、感光体上に形成された静電潜像を請求項1乃至6のいずれか1項に記載のトナーで現像する現像部、現像されたトナー像を基板に転写する転写部、および基板を加熱する加熱部とを有することを特徴とする半導体のパターン形成装置。
  13. 請求項7乃至10のいずれか1項に記載の半導体のパターン形成方法で形成されたことを特徴とする電子素子。
  14. 請求項7乃至10のいずれか1項に記載の半導体のパターン形成方法で形成されたことを特徴とする電子素子アレイ。
  15. 請求項13に記載の電子素子または請求項14に記載の電子素子アレイを備えたことを特徴とする表示デバイス。
  16. 請求項13に記載の電子素子または請求項14に記載の電子素子アレイを備えたことを特徴とする電子機器。
JP2003410844A 2003-12-09 2003-12-09 半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ及び表示装置 Expired - Fee Related JP4157467B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003410844A JP4157467B2 (ja) 2003-12-09 2003-12-09 半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ及び表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003410844A JP4157467B2 (ja) 2003-12-09 2003-12-09 半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ及び表示装置

Publications (2)

Publication Number Publication Date
JP2005173048A true JP2005173048A (ja) 2005-06-30
JP4157467B2 JP4157467B2 (ja) 2008-10-01

Family

ID=34731819

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003410844A Expired - Fee Related JP4157467B2 (ja) 2003-12-09 2003-12-09 半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ及び表示装置

Country Status (1)

Country Link
JP (1) JP4157467B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090080940A1 (en) * 2007-09-21 2009-03-26 Oki Data Corporation Developer, developer cartridge, image forming unit and image forming apparatus
US7807326B2 (en) * 2004-10-29 2010-10-05 Hewlett-Packard Development Company, L.P. Printing semiconducting components
US8093109B2 (en) 2008-09-26 2012-01-10 Sony Corporation Method for forming semiconductor thin film and method for manufacturing electronic device
WO2012141225A1 (ja) * 2011-04-11 2012-10-18 大日本印刷株式会社 有機半導体素子の製造方法
JP2017213551A (ja) * 2016-05-31 2017-12-07 国立大学法人 千葉大学 金属光沢を備えた物品を製造する方法、並びに、これを用いる金属光沢色用トナー及び印刷方法。

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5486335A (en) * 1977-12-22 1979-07-09 Canon Inc Developing method for electrostatic latent image
JPS57124742A (en) * 1981-01-27 1982-08-03 Ricoh Co Ltd Electrophotographic liquid developer
JPS6310168A (ja) * 1986-07-01 1988-01-16 Seiko Epson Corp 印刷装置
JPS63250659A (ja) * 1987-04-07 1988-10-18 Seiko Epson Corp 一成分トナ−
JPS63269165A (ja) * 1987-04-28 1988-11-07 Ricoh Co Ltd 静電荷像現像用トナ−
JPH05134445A (ja) * 1991-11-12 1993-05-28 Ricoh Co Ltd 電子写真用現像剤
JPH06167828A (ja) * 1992-11-30 1994-06-14 Sanyo Electric Co Ltd 一成分トナー
JPH06332263A (ja) * 1993-05-26 1994-12-02 Ricoh Co Ltd 新規な現像剤
JP2001290303A (ja) * 2000-03-16 2001-10-19 Oce Technologies Bv 導電性ポリマーが被覆されたトナー
JP2002169340A (ja) * 2000-11-28 2002-06-14 Xerox Corp トナー、プロセス及び潜像の現像プロセス
JP2002341376A (ja) * 2001-05-14 2002-11-27 Idemitsu Kosan Co Ltd 液晶表示装置、半導体素子、半導体素子用基板及び半導体素子配線用被覆金属粒子

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5486335A (en) * 1977-12-22 1979-07-09 Canon Inc Developing method for electrostatic latent image
JPS57124742A (en) * 1981-01-27 1982-08-03 Ricoh Co Ltd Electrophotographic liquid developer
JPS6310168A (ja) * 1986-07-01 1988-01-16 Seiko Epson Corp 印刷装置
JPS63250659A (ja) * 1987-04-07 1988-10-18 Seiko Epson Corp 一成分トナ−
JPS63269165A (ja) * 1987-04-28 1988-11-07 Ricoh Co Ltd 静電荷像現像用トナ−
JPH05134445A (ja) * 1991-11-12 1993-05-28 Ricoh Co Ltd 電子写真用現像剤
JPH06167828A (ja) * 1992-11-30 1994-06-14 Sanyo Electric Co Ltd 一成分トナー
JPH06332263A (ja) * 1993-05-26 1994-12-02 Ricoh Co Ltd 新規な現像剤
JP2001290303A (ja) * 2000-03-16 2001-10-19 Oce Technologies Bv 導電性ポリマーが被覆されたトナー
JP2002169340A (ja) * 2000-11-28 2002-06-14 Xerox Corp トナー、プロセス及び潜像の現像プロセス
JP2002341376A (ja) * 2001-05-14 2002-11-27 Idemitsu Kosan Co Ltd 液晶表示装置、半導体素子、半導体素子用基板及び半導体素子配線用被覆金属粒子

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7807326B2 (en) * 2004-10-29 2010-10-05 Hewlett-Packard Development Company, L.P. Printing semiconducting components
US20090080940A1 (en) * 2007-09-21 2009-03-26 Oki Data Corporation Developer, developer cartridge, image forming unit and image forming apparatus
US8093109B2 (en) 2008-09-26 2012-01-10 Sony Corporation Method for forming semiconductor thin film and method for manufacturing electronic device
WO2012141225A1 (ja) * 2011-04-11 2012-10-18 大日本印刷株式会社 有機半導体素子の製造方法
US9018622B2 (en) 2011-04-11 2015-04-28 Dai Nippon Printing Co., Ltd. Method for manufacturing organic semiconductor element
JP2017213551A (ja) * 2016-05-31 2017-12-07 国立大学法人 千葉大学 金属光沢を備えた物品を製造する方法、並びに、これを用いる金属光沢色用トナー及び印刷方法。

Also Published As

Publication number Publication date
JP4157467B2 (ja) 2008-10-01

Similar Documents

Publication Publication Date Title
US7030412B1 (en) Minimally-patterned semiconductor devices for display applications
US6683333B2 (en) Fabrication of electronic circuit elements using unpatterned semiconductor layers
US6825068B2 (en) Process for fabricating thin film transistors
US6704133B2 (en) Electro-optic display overlays and systems for addressing such displays
CN100470822C (zh) 电光学装置及其制造方法、图像形成装置
JP4972260B2 (ja) パターニングされた半導体膜を形成する方法
JP2007150246A (ja) 有機トランジスタ及び表示装置
JP4507759B2 (ja) 有機材料のパターン形成方法
JP2002543625A (ja) ディスプレイアプリケーションのための最小パターンニングされた半導体デバイス
JP3826013B2 (ja) 画像形成装置
JP4157467B2 (ja) 半導体のパターン形成方法、半導体のパターン形成装置、電子素子、電子素子アレイ及び表示装置
JP4698133B2 (ja) 有機半導体パターンの形成方法
JP2005183990A (ja) 電子デバイス及び電子デバイスを製造するための方法
JP4312476B2 (ja) パターン形成方法、電子素子、電子素子アレイ及び画像表示装置
JP4478411B2 (ja) パターン形成方法
US7352376B2 (en) Apparatus and method for electrophoretic printing device
JP2006261535A (ja) 積層構造体、積層構造体を用いた電子素子、電子素子を用いた電子素子アレイ、積層構造体の製造方法および電子素子の製造方法
JP4854787B2 (ja) 現像方法、ハード画像形成デバイス、及び画像部材
US20070134574A1 (en) Method of manufacturing organic thin film transistor
TWI387784B (zh) 彩色濾光片的製作方法
JP2007087693A (ja) 発光装置及びその製造方法、並びに、光書き込みヘッド、電気光学装置、及び画像形成装置
KR20090038591A (ko) 대전 입자를 이용한 화상표시장치 및 이의 제조방법
JP5677266B2 (ja) パターニングされた半導体膜を形成する方法
KR20220157584A (ko) 단계적 전압 인가에 의한 마이크로 led 어셈블리 제조 방법 및 이를 이용한 마이크로 led 디스플레이 제조 방법
JP2007035441A (ja) 電気光学装置の製造方法、および電気光学装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060823

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080422

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080613

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080708

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080711

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110718

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120718

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120718

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130718

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees