JP2005151520A - Daコンバータ - Google Patents
Daコンバータ Download PDFInfo
- Publication number
- JP2005151520A JP2005151520A JP2003426343A JP2003426343A JP2005151520A JP 2005151520 A JP2005151520 A JP 2005151520A JP 2003426343 A JP2003426343 A JP 2003426343A JP 2003426343 A JP2003426343 A JP 2003426343A JP 2005151520 A JP2005151520 A JP 2005151520A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- bit
- output voltage
- generating means
- remaining
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
【解決手段】 本発明は、ディジタルデータ入力端子の各ビットに対応した電圧発生手段で発生する電圧が、該ビットよりも下位の全てのビットに対応した電圧発生手段で発生可能な電圧に微小電圧を加算した電圧値以下になるように設定し、ディジタルデータ入力端子の最上位ビットに対応した電圧発生手段から順次必要な電圧発生手段を選択して行くことにより、最小分解能に応じた高精度の出力電圧を簡単な演算処理により得ることができるようにする。
【選択図】 図1
Description
Claims (2)
- 目標電圧を表すディジタルの入力データをアナログの電圧に変換するDAコンバータであって、
複数ビットよりなるディジタルデータ入力端子を有し、該ディジタルデータ入力端子の各ビットに対応して設けられ、その最上位ビットに対応して最も大きな電圧を発生すると共に下位ビットにかけて順次低い電圧を発生する複数の電圧発生手段と、
前記各電圧発生手段の出力電圧を加算する加算手段と、
前記各電圧発生手段による実際の出力電圧を記憶した記憶手段と、
前記ディジタルの入力データ及び前記記憶手段に記憶された情報に基づいて、前記電圧発生手段を選択する制御手段とを備え、
前記各ビットとも、当該ビットに対応した電圧発生手段で発生する電圧が、該ビットよりも下位の全てのビットに対応した電圧発生手段で発生可能な電圧に微小電圧を加算した電圧値以下になるように設定され、
前記制御手段は、前記ディジタルデータ入力端子の最上位ビットに対応するビットを処理ビットに設定し、該設定された処理ビットに対応した電圧発生手段による実際の出力電圧と前記ディジタル入力データによる目標電圧とを比較し、該比較結果に基づいて前記処理ビットに対応した電圧発生手段を選択するか否かを判断し、該判断結果による前記処理ビットに対応した実際の出力電圧と前記目標電圧との差分を残り電圧として設定すると共に前記処理ビットに隣接する下位側のビットにより前記処理ビットを更新し、前記設定された残り電圧と前記更新された処理ビットに対応した電圧発生手段による実際の出力電圧とを比較し、該比較結果に基づいて前記更新された処理ビットに対応した電圧発生手段を選択するか否かを判断し、該判断結果による前記更新された処理ビットに対応した実際の出力電圧と前記残り電圧との差分により前記残り電圧を更新し、以下順次更新された残り電圧が最小分解能による電圧値以下となるまで前記処理ビットに対応した電圧発生手段を選択するか否かの判断を行うようにした
ことを特徴とするDAコンバータ。 - 前記微小電圧を、
最下位ビットに対応した前記電圧発生手段が発生する定格電圧値とした
ことを特徴とする請求項1に記載のDAコンバータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003426343A JP4322660B2 (ja) | 2003-10-24 | 2003-12-24 | Daコンバータ |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003364028 | 2003-10-24 | ||
JP2003426343A JP4322660B2 (ja) | 2003-10-24 | 2003-12-24 | Daコンバータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005151520A true JP2005151520A (ja) | 2005-06-09 |
JP4322660B2 JP4322660B2 (ja) | 2009-09-02 |
Family
ID=34703178
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003426343A Expired - Fee Related JP4322660B2 (ja) | 2003-10-24 | 2003-12-24 | Daコンバータ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4322660B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012060618A (ja) * | 2010-09-13 | 2012-03-22 | Renesas Electronics Corp | 半導体集積回路装置 |
-
2003
- 2003-12-24 JP JP2003426343A patent/JP4322660B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012060618A (ja) * | 2010-09-13 | 2012-03-22 | Renesas Electronics Corp | 半導体集積回路装置 |
Also Published As
Publication number | Publication date |
---|---|
JP4322660B2 (ja) | 2009-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6897794B2 (en) | All-analog calibration of sting-DAC linearity: application to high voltage processes | |
JP3523639B2 (ja) | アナログ/デジタルコンバータの校正方法及び校正装置 | |
US6452519B1 (en) | Analog to digital converter utilizing a highly stable resistor string | |
US4316178A (en) | Digital-to-analog conversion system with compensation circuit | |
TWI489790B (zh) | 用於數位至類比轉換器之積分非線性及差分非線性修正技術 | |
US8089380B2 (en) | Voltage mode DAC with calibration circuit using current mode DAC and ROM lookup | |
JP5465965B2 (ja) | データ処理装置及びデータ処理システム | |
US9438260B1 (en) | Semiconductor apparatus and calibration method for analog to digital converter | |
US6707404B1 (en) | Integral nonlinearity error correction circuitry and method for DAC | |
JP3857450B2 (ja) | 逐次比較型アナログ・ディジタル変換回路 | |
US6975950B2 (en) | Variable resolution digital calibration | |
EP3624345A1 (en) | Digital-to-analog converter transfer function modification | |
JP2001024509A (ja) | 自己補正方式電荷再配分逐次比較型ad変換器 | |
WO2023116452A1 (en) | Linear dac by input code modification | |
JP4097796B2 (ja) | Daコンバータ及びそのdaコンバータを用いた逐次比較型adコンバータ | |
JP4322660B2 (ja) | Daコンバータ | |
JP4317725B2 (ja) | Daコンバータ | |
JP3403127B2 (ja) | A/d変換回路 | |
CN111049520B (zh) | 数字模拟转换器装置与校正方法 | |
JPS6259492B2 (ja) | ||
KR101085915B1 (ko) | 아날로그 디지털 컨버터 및 그의 오류 보정방법 | |
JP2002261610A (ja) | A/d変換器 | |
KR101175230B1 (ko) | 아날로그 디지탈 변환 장치 | |
JP2000151403A (ja) | デジタル/アナログ変換器及び変換方法 | |
JP2003060504A (ja) | A/d変換装置およびa/dコンバータ用誤差補正装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061117 |
|
A977 | Report on retrieval |
Effective date: 20090219 Free format text: JAPANESE INTERMEDIATE CODE: A971007 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090305 |
|
A521 | Written amendment |
Effective date: 20090430 Free format text: JAPANESE INTERMEDIATE CODE: A523 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Effective date: 20090602 Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090603 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 3 Free format text: PAYMENT UNTIL: 20120612 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 4 Free format text: PAYMENT UNTIL: 20130612 |
|
LAPS | Cancellation because of no payment of annual fees |