JP2004166259A - 位相誤差補正回路およびこれを用いた受信装置 - Google Patents
位相誤差補正回路およびこれを用いた受信装置 Download PDFInfo
- Publication number
- JP2004166259A JP2004166259A JP2003361070A JP2003361070A JP2004166259A JP 2004166259 A JP2004166259 A JP 2004166259A JP 2003361070 A JP2003361070 A JP 2003361070A JP 2003361070 A JP2003361070 A JP 2003361070A JP 2004166259 A JP2004166259 A JP 2004166259A
- Authority
- JP
- Japan
- Prior art keywords
- correction value
- unit
- phase
- signal
- phase error
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012937 correction Methods 0.000 title claims abstract description 728
- 238000001514 detection method Methods 0.000 claims description 299
- 238000000034 method Methods 0.000 claims description 41
- 238000011084 recovery Methods 0.000 claims description 27
- 230000008569 process Effects 0.000 claims description 23
- 230000008054 signal transmission Effects 0.000 claims description 3
- 230000010363 phase shift Effects 0.000 abstract description 65
- 230000004075 alteration Effects 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 69
- 238000012935 Averaging Methods 0.000 description 14
- 238000012545 processing Methods 0.000 description 13
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 11
- 230000014509 gene expression Effects 0.000 description 8
- 238000012986 modification Methods 0.000 description 8
- 230000004048 modification Effects 0.000 description 8
- 238000004891 communication Methods 0.000 description 7
- 230000010354 integration Effects 0.000 description 7
- 230000003111 delayed effect Effects 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 230000001934 delay Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 2
- 238000005562 fading Methods 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 230000002123 temporal effect Effects 0.000 description 2
- 230000003213 activating effect Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000001186 cumulative effect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 238000010187 selection method Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Abstract
【解決手段】 検波信号111には、シンボル交番するプリアンブル部を先頭として、ユニークワード部とデータ部とが含まれている。位相回転部104は、補正値決定部103で求めた実効補正値118を用いて、検波信号111の位相を補正する。補正値算出部102は、シンボル交番が検出されるたびに、検波信号111の位相ずれを所定長に亘って平均化し、補正値115を算出する。補正値決定部103は、補正値算出部102で算出された補正値115を時系列に従って複数個蓄積し、ユニークワード部が検出されたときに、蓄積した補正値のうちで所定個数だけ過去に遡った補正値を保持し、実効補正値118として位相回転部104に出力する。
【選択図】 図1
Description
図1は、本発明の第1の実施形態に係る位相誤差補正回路1の構成を示すブロック図である。図1に示す位相誤差補正回路1は、交番検出部101、補正値算出部102、補正値決定部103、位相回転部104、ユニークワード検出部105(以下、UW検出部と略称する)、および、フレーム終端検出部106を備える。位相誤差補正回路1には、フレーム構造を有するデータをデジタル変調して得られた信号が入力される。位相誤差補正回路1は、送信装置と受信装置との間の局部発振器の周波数ずれなどに起因する、入力信号の位相ずれを補正する。
OUTI=INI×CPI+INQ×CPQ …(1)
OUTQ=INQ×CPI−INI×CPQ …(2)
ただし、式(1)および(2)において、INIおよびINQは検波信号111の同相成分および直交成分(以下、それぞれ、I軸成分、Q軸成分という)を、CPIおよびCPQは実効補正値118のI軸成分およびQ軸成分を、OUTIおよびOUTQは補正検波信号119のI軸成分およびQ軸成分を表す。
2X−Y≧0 …(3)
tan-12=63.4度であるから、上式(3)が成立するか否かを判断することにより、検波信号111の位相ずれが±63.4度以内であるか否かを判断することができる。つまり、第2の平均ベクトル612が、図12に示す斜線部の範囲に存在するか否かを判断することができる。なお、図12に示すaは、正の数である。
交番検出部101がUW部のデータパターンを所定長のシンボル交番であると誤判定する理由、UW部のデータパターンと補正遡り回数との関係、および、誤判定を防止するUW部のデータパターンの好適な選び方について説明する。
(a)1番目から 8番目まで「11 00 ** ** ** ** ** 00」
(b)2番目から 9番目まで「00 ** ** ** ** ** 00 **」
(c)3番目から10番目まで「** ** ** ** ** 00 ** **」
(d)4番目から11番目まで「** ** ** ** 00 ** ** **」
(e)5番目から12番目まで「** ** ** 00 ** ** ** 00」
(f)6番目から13番目まで「** ** 00 ** ** ** 00 11」
また、UW部の直前に配置されたPR部のデータパターンを考慮して、UW部における誤検出により、PR部とUW部とに跨って8シンボルに亘るシンボル交番が発生する場合の数は、上記の6とおりとは別に7とおりある。したがって、パターンP1をUW部のデータパターンとして用いた場合には、合計13とおりの場合について、8シンボルに亘るシンボル交番が検出され、誤った補正値が算出される。
図24は、本発明の第2の実施形態に係る位相誤差補正回路24の構成を示すブロック図である。図24に示す位相誤差補正回路24は、遅延部2400、交番検出部2401、補正値算出部2402、補正値決定部2403、位相回転部104、UW検出部105、および、フレーム終端検出部106を備える。位相誤差補正回路24は、図2に示す受信装置2に内蔵して使用される点、図3に示すフレーム構造を有する検波信号111が入力される点、および、検波信号111のPR部はシンボル交番する点で、第1の実施形態に係る位相誤差補正回路1と共通する。本実施形態の構成要素のうち、第1の実施形態と同一の構成要素については、同一の参照番号を付して、説明を省略する。
図28は、本発明の第3の実施形態に係る受信装置28の構成を示すブロック図である。図28に示す受信装置28は、検波部201、クロック再生部2801、および、位相誤差補正回路2802を備える。受信装置28は、位相誤差補正回路2802がその前段に配置されたクロック再生部2801に位相誤差の大小を示す位相誤差情報を供給し、クロック再生部2801が供給された位相誤差情報に基づきシンボルクロックを再生することを特徴とする。
X−2Y>0 または、2X−Y<0 …(4)
X−2Y<0 かつ、 2X−Y>0 …(5)
図38は、本発明の第4の実施形態に係る受信装置38の構成を示すブロック図である。図38に示す受信装置38は、検波部201、位相誤差補正回路3801、および、クロック再生部3802を備える。図38に示す検波部201、位相誤差補正回路3801、および、クロック再生部3802は、それぞれ、図2に示す検波部201、位相誤差補正回路1、および、クロック再生部202に相当する。受信装置38は、位相誤差補正回路3801がクロック再生部3802の前段に配置され、検波部201から出力された検波出力212に対してサンプルごとに位相補正を行うことを特徴とする。
2、28、38…受信装置
101、2401…交番検出部
102、2402…補正値算出部
103、2403…補正値決定部
104…位相回転部
105…UW検出部
106…フレーム終端検出部
110、2811、3812…シンボルクロック
111、1911…検波信号
112、1913、2412…符号ビット
113…交番検出信号
114、2413…補正値算出信号
115、2414…補正値
116…UW検出信号
117…フレーム終端検出信号
118、2415…実効補正値
119、3813…補正検波信号
201…検波部
202、2801、3802…クロック再生部
211…受信信号
212…検波出力
501…シンボル交番検出部
502…シンボルカウンタ部
503…交番検出信号生成部
511…シンボル交番検出信号
512…カウンタ値
601、2501…位相反転部
602…平均化部
603、2503…平均ベクトル位相反転部
604、2504…補正値判定部
611、2511…第1の平均ベクトル
612、2512…第2の平均ベクトル
701…シンボル加算器
702…シンボル遅延器
1101、3001…絶対値算出部
1102、3002…絶対値比較部
1103…選択部
1111、3011…I軸成分の絶対値
1112、3012…Q軸成分の絶対値
1113…許可信号
1114…不許可信号
1301…補正値記憶部
1302…補正値選択部
1303、2603…補正値保持部
1304、2604、3006…タイミング調整部
1305、2605、3007…データ部受信信号生成部
1306、2606、3008…論理ゲート
1311、3014…補正値遡り回数
1312、2612、3015…データ部受信信号
1313、2613、3016…更新信号
1900…45度回転部
1912…回転検波信号
2400…遅延部
2411…遅延させた検波信号
2502…スライディング積分部
2812…位相誤差情報
2901…位相誤差情報決定部
3003…位相誤差情報記憶部
3004…位相誤差情報選択部
3005…位相誤差情報保持部
3013…45度判定信号
3101…45度回転部
3102…判定軸選択部
3103…シンボルクロック再生部
3811…補正検波出力
3901…シンボル判定部
Claims (20)
- プリアンブルと特定パターンとデータとを含んだフレーム構造を持つ入力信号の位相誤差を補正する位相誤差補正回路であって、
前記入力信号に含まれている所定数のシンボルに基づき、位相補正値を求める補正値算出部と、
前記プリアンブルに含まれている前記所定数のシンボルに基づき前記補正値算出部で求めた位相補正値を、所定のタイミングで保持する補正値決定部と、
前記補正値決定部に保持された位相補正値を用いて、前記入力信号に対して位相回転処理を行う位相回転部と、
前記位相回転部の出力信号に含まれている前記特定パターンを検出し、特定パターン検出信号を出力する特定パターン検出部とを備え、
前記補正値決定部は、前記補正値算出部で求めた位相補正値を、前記特定パターン検出信号に基づき決定されるタイミングで保持することを特徴とする、位相誤差補正回路。 - 前記補正値決定部は、前記補正値算出部で求めた位相補正値を前記所定のタイミングで保持するまでの間は、前記補正値算出部で求めた位相補正値を前記位相回転部に出力し、
前記位相回転部は、前記補正値決定部が前記補正値算出部で求めた位相補正値を前記所定のタイミングで保持するまでの間は、前記補正値決定部から出力された位相補正値を用いて、前記入力信号に対して位相回転処理を行うことを特徴とする、請求項1に記載の位相誤差補正回路。 - 前記入力信号の符号が1シンボルごとに反転していることを示す交番検出信号を出力する交番検出部をさらに備えた、請求項1に記載の位相誤差補正回路。
- 前記補正値算出部は、前記交番検出信号が出力される部分について、前記入力信号の位相補正値を求めることを特徴とする、請求項3に記載の位相誤差補正回路。
- 前記補正値算出部は、
前記入力信号の位相を1シンボルおきに反転させる位相反転部と、
前記位相反転部から出力された信号の、所定数のシンボルについての平均値を求める平均値算出部と、
前記平均値算出部の出力信号の正負に応じて、当該出力信号の符号を反転させる平均値反転部とを含んだ、請求項1に記載の位相誤差補正回路。 - 前記平均値算出部は、前記位相反転部から出力された信号を1つのシンボル加算器を用いて累積加算することにより、複数のシンボル時間につき1つの割合で、前記信号の平均値を求めることを特徴とする、請求項5に記載の位相誤差補正回路。
- 前記平均値算出部は、前記位相反転部から出力された信号を複数のシンボル加算器を用いて並列に累積加算することにより、1シンボル時間につき1つの割合で、前記信号の平均値を求めることを特徴とする、請求項5に記載の位相誤差補正回路。
- 前記補正値算出部に供給される前記入力信号を、前記位相回転部に供給される前記入力信号に対して、所定の時間だけ遅延させる遅延部をさらに備え、
前記所定の時間は、前記補正値算出部が前記入力信号に含まれている前記プリアンブルについての位相補正値を求めている間に、前記特定パターン検出部が前記特定パターンを検出するように決定されていることを特徴とする、請求項7に記載の位相誤差補正回路。 - 前記補正値決定部は、前記プリアンブルの最終シンボルを含む前記所定数のシンボルに基づき前記補正値算出部で求めた位相補正値を保持することを特徴とする、請求項1に記載の位相誤差補正回路。
- 前記補正値決定部は、
前記補正値算出部で求めた位相補正値を時系列に従って複数個記憶する補正値記憶部と、
前記補正値記憶部に記憶された位相補正値の中から一の位相補正値を選択する補正値選択部と、
前記特定パターン検出信号に基づき、前記補正値選択部で選択された位相補正値を取り込んで保持し、前記特定パターン検出信号が出力された後、補正値の取り込みを停止する補正値保持部とを含む、請求項1に記載の位相誤差補正回路。 - 前記補正値選択部は、補正値遡り回数の供給を受け、前記補正値記憶部に記憶された位相補正値の中から、前記補正値遡り回数によって指定された位相補正値を選択して出力することを特徴とする、請求項10に記載の位相誤差補正回路。
- 前記入力信号に含まれている前記データの終端部分を検出し、終端検出信号を出力する終端検出部をさらに備え、
前記補正値保持部は、前記終端検出信号が出力された後、所定の時間が経過した後に、補正値の取り込みを開始することを特徴とする、請求項10に記載の位相誤差補正回路。 - 前記補正値決定部は、前記特定パターン検出信号が出力された後、補正値の取り込みを停止することを特徴とする、請求項1に記載の位相誤差補正回路。
- 前記入力信号に含まれている前記データの終端部分を検出し、終端検出信号を出力する終端検出部をさらに備え、
前記補正値決定部は、前記終端検出信号が出力された後、所定の時間が経過した後に、補正値の取り込みを開始することを特徴とする、請求項13に記載の位相誤差補正回路。 - 前記補正値算出部に供給される前記入力信号の位相を45度回転させる45度回転部をさらに備えた、請求項1に記載の位相誤差補正回路。
- デジタル変調された信号を受信する受信装置であって、
受信信号を検波する検波部と、
与えられた制御信号に基づき零クロス判定軸を切り替えて、前記検波部の出力信号からクロック信号を再生するクロック再生部と、
前記クロック再生部で再生されたクロック信号を用いて識別点判定された、前記検波部の出力信号の位相誤差を補正するとともに、位相誤差の大小を示す位相誤差情報を前記クロック再生部に対して前記制御信号として与える位相誤差補正回路とを備えた、受信装置。 - 前記受信信号は、プリアンブルと特定パターンとデータとを含んだフレーム構造を持つ信号であり、
前記位相誤差補正回路は、
前記検波部の出力信号に含まれる所定数のシンボルに基づき、位相補正値を求める補正値算出部と、
前記プリアンブルに含まれる前記所定数のシンボルに基づき前記補正値算出部で求めた位相補正値を、所定のタイミングで保持する補正値決定部と、
前記補正値決定部に保持された位相補正値を用いて、前記検波部の出力信号に対して位相回転処理を行う位相回転部と、
前記位相回転部の出力信号に含まれている前記特定パターンを検出し、特定パターン検出信号を出力する特定パターン検出部とを含み、
前記補正値決定部は、前記補正値算出部で求めた位相補正値を、前記特定パターン検出信号に基づき決定されるタイミングで保持することを特徴とする、請求項16に記載の受信装置。 - デジタル変調された信号を受信する受信装置であって、
受信信号を検波する検波部と、
与えられたクロック信号を用いて、前記検波部の出力信号の位相誤差を補正する位相誤差補正回路と、
前記位相誤差補正回路で補正された信号に基づき、当該信号を復調するときに使用されるクロック信号を再生し、再生したクロック信号を前記位相誤差補正回路に与えるクロック再生部とを備えた、受信装置。 - 前記受信信号は、プリアンブルと特定パターンとデータとを含んだフレーム構造を持つ信号であり、
前記位相誤差補正回路は、
前記検波部の出力信号に含まれる所定数のシンボルに基づき、位相補正値を求める補正値算出部と、
前記プリアンブルに含まれる前記所定数のシンボルに基づき前記補正値算出部で求めた位相補正値を、所定のタイミングで保持する補正値決定部と、
前記補正値決定部に保持された位相補正値を用いて、前記検波部の出力信号に対して位相回転処理を行う位相回転部と、
前記位相回転部の出力信号に含まれている前記特定パターンを検出し、特定パターン検出信号を出力する特定パターン検出部とを含み、
前記補正値決定部は、前記補正値算出部で求めた位相補正値を、前記特定パターン検出信号に基づき決定されるタイミングで保持することを特徴とする、請求項18に記載の受信装置。 - データをフレーム単位で送信する信号送信方法であって、
送信すべきデータを所定の長さに分割するステップと、
分割されたデータの前に、1シンボルごとに交番するプリアンブルと、シンボル誤りが生じても所定の長さに亘って1シンボルごとに交番しない特性を有する特定パターンとを付加して、フレーム構造のデータを作成するステップと、
前記フレーム構造のデータをデジタル変調して送信するステップとを備えた、信号送信方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003361070A JP4268498B2 (ja) | 2002-10-25 | 2003-10-21 | 位相誤差補正回路、これを用いた受信装置及び位相誤差補正方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002311393 | 2002-10-25 | ||
JP2003361070A JP4268498B2 (ja) | 2002-10-25 | 2003-10-21 | 位相誤差補正回路、これを用いた受信装置及び位相誤差補正方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008310051A Division JP2009050033A (ja) | 2002-10-25 | 2008-12-04 | 信号送信方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004166259A true JP2004166259A (ja) | 2004-06-10 |
JP4268498B2 JP4268498B2 (ja) | 2009-05-27 |
Family
ID=32828158
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003361070A Expired - Lifetime JP4268498B2 (ja) | 2002-10-25 | 2003-10-21 | 位相誤差補正回路、これを用いた受信装置及び位相誤差補正方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4268498B2 (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007214884A (ja) * | 2006-02-09 | 2007-08-23 | Hitachi Kokusai Electric Inc | 復調装置 |
JP2009050033A (ja) * | 2002-10-25 | 2009-03-05 | Panasonic Corp | 信号送信方法 |
JP2011101131A (ja) * | 2009-11-05 | 2011-05-19 | Nec Corp | バースト通信用変調装置、復調装置、変調および復調方法ならびに通信システム |
JP2015154137A (ja) * | 2014-02-12 | 2015-08-24 | パナソニック株式会社 | 位相回転補正方法及び位相回転補正装置 |
CN113114270A (zh) * | 2020-01-09 | 2021-07-13 | 富士通株式会社 | 编码电路、解码电路、编码方法和解码方法 |
JP7341069B2 (ja) | 2020-01-10 | 2023-09-08 | アイホン株式会社 | 有線通信システム |
-
2003
- 2003-10-21 JP JP2003361070A patent/JP4268498B2/ja not_active Expired - Lifetime
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009050033A (ja) * | 2002-10-25 | 2009-03-05 | Panasonic Corp | 信号送信方法 |
JP2007214884A (ja) * | 2006-02-09 | 2007-08-23 | Hitachi Kokusai Electric Inc | 復調装置 |
JP2011101131A (ja) * | 2009-11-05 | 2011-05-19 | Nec Corp | バースト通信用変調装置、復調装置、変調および復調方法ならびに通信システム |
JP2015154137A (ja) * | 2014-02-12 | 2015-08-24 | パナソニック株式会社 | 位相回転補正方法及び位相回転補正装置 |
CN113114270A (zh) * | 2020-01-09 | 2021-07-13 | 富士通株式会社 | 编码电路、解码电路、编码方法和解码方法 |
JP7341069B2 (ja) | 2020-01-10 | 2023-09-08 | アイホン株式会社 | 有線通信システム |
Also Published As
Publication number | Publication date |
---|---|
JP4268498B2 (ja) | 2009-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2009050033A (ja) | 信号送信方法 | |
JPH09266499A (ja) | デジタル復調回路、最大値検出回路及び受信装置 | |
JP2007027987A (ja) | 無線受信装置 | |
JPH0810879B2 (ja) | 復調装置 | |
US7042925B2 (en) | Correlation detection improvement by averaging spread spectrum signals | |
US7724856B2 (en) | Clock recovery circuit and receiver using the circuit | |
JP3348660B2 (ja) | シンボル同期装置および周波数ホッピング受信装置 | |
US20030138055A1 (en) | Decoder and decoding method | |
JP2008154285A (ja) | シンボルタイミング検出装置及び無線端末装置 | |
JP4268498B2 (ja) | 位相誤差補正回路、これを用いた受信装置及び位相誤差補正方法 | |
JP2009188759A (ja) | 差動位相偏移変調(DifferentialPhaseShiftKeying)された信号の復調回路、それを利用した無線機器 | |
US6813321B1 (en) | Digital demodulator | |
CA2318988C (en) | Receiver | |
JP2000115269A (ja) | キャリア位相追従装置および周波数ホッピング受信装置 | |
JP3489493B2 (ja) | シンボル同期装置および周波数ホッピング受信装置 | |
JP4268180B2 (ja) | シンボルタイミング検出装置及び無線端末装置 | |
JPH06120995A (ja) | ディジタル無線用受信機のフレーム同期回路 | |
JP4560901B2 (ja) | デジタル衛星放送復調装置及び方法 | |
JP3865893B2 (ja) | 復調回路 | |
JP2009267714A (ja) | 復調回路 | |
JP2022072447A (ja) | デジタル受信装置 | |
JP3086144B2 (ja) | バースト復調器 | |
JP3789259B2 (ja) | デジタル復調装置 | |
JP2001024562A (ja) | デジタルpll装置およびシンボル同期装置 | |
JP2005217636A (ja) | Qam送信システムおよびqam受信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060809 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20081001 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081007 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081204 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090129 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090220 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4268498 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120227 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130227 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130227 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140227 Year of fee payment: 5 |
|
EXPY | Cancellation because of completion of term |