JP2003174332A - プリディストーション型増幅装置 - Google Patents

プリディストーション型増幅装置

Info

Publication number
JP2003174332A
JP2003174332A JP2001370826A JP2001370826A JP2003174332A JP 2003174332 A JP2003174332 A JP 2003174332A JP 2001370826 A JP2001370826 A JP 2001370826A JP 2001370826 A JP2001370826 A JP 2001370826A JP 2003174332 A JP2003174332 A JP 2003174332A
Authority
JP
Japan
Prior art keywords
complex
signal
distortion
baseband
amplitude
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001370826A
Other languages
English (en)
Other versions
JP4012725B2 (ja
Inventor
Kazuyuki Hori
一行 堀
Toshiaki Kurokawa
敏晃 黒河
Shohei Murakami
昌平 村上
Masamitsu Nishikido
正光 錦戸
Norie Hara
紀恵 原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2001370826A priority Critical patent/JP4012725B2/ja
Priority to US10/307,433 priority patent/US7161990B2/en
Priority to CNB021559082A priority patent/CN1247037C/zh
Publication of JP2003174332A publication Critical patent/JP2003174332A/ja
Application granted granted Critical
Publication of JP4012725B2 publication Critical patent/JP4012725B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/366Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator
    • H04L27/367Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion
    • H04L27/368Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion adaptive predistortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3258Modifications of amplifiers to reduce non-linear distortion using predistortion circuits based on polynomial terms
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/336A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Algebra (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Amplifiers (AREA)

Abstract

(57)【要約】 【課題】従来のディジタルプリディストーション型歪補
償装置では,ベースバンド複素入力信号の絶対値情報に
基づいて補償係数を決定するため,偏角情報にも依存性
を持つ非線形歪に対しては有効に補償できなかった。 【解決手段】ベースバンド複素入力信号の実部と虚部を
変数とする複素係数多項式によって歪補償演算を行う。 【効果】偏角情報にも依存性を持つ非線形歪に対しても
効果的に補償ができる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は増幅装置,特に無線
送信機に関連し,電力増幅器を低歪かつ高効率で運転す
ることを可能とするプリディストーション歪補償型増幅
装置に関する。
【0002】
【従来の技術】近年,移動体通信基地局等に搭載される
増幅装置では,装置の小型・低価格化を達成するため,
できるだけ電力効率の高い大出力で電力増幅器を運転す
ることが必要となっている。
【0003】ところが,大出力運転時には非線形入出力
特性の影響が大きくなることから,送信周波数帯域外に
非線形歪が発生して他システムに対する妨害波となる。
その発生量は電波法規によって厳しく規制されており,
結果として大出力運転が困難となっている。この問題を
解決するため,電力増幅器を高度に線形化することで非
線形歪の発生量を減らして大出力運転を可能とする,い
わゆる歪補償と呼ばれる技術が各種考案されている。
【0004】歪補償技術の従来例として,特開平10-145
146に記載されているようなディジタルプリディストー
ション型歪補償装置が考案されている。従来技術は,ベ
ースバンドI,Q入力信号を複素信号とみなした場合の複
素平面I+jQ上における振幅(パワー)情報に基づき複素
補償係数を計算し,ベースバンド複素入力信号に複素乗
算することで歪補償を行う方式であり,偏角情報は考慮
していない。このような方式の場合,一般的な増幅器の
非線形歪として知られる振幅対振幅歪(AM/AM変換)
や,振幅対位相歪(AM/PM変換)のような,振幅にしか
依存しないタイプの非線形歪に対しては有効である。
【0005】
【発明が解決しようとする課題】以上説明したように,
従来技術では複素入力信号に関して振幅依存性のみを有
する非線形歪しか存在しない場合においては有効である
が,例えば直交変調器の部分に実部,虚部ごとに独立し
た非線形性や利得偏差が存在するような場合を考える
と,増幅器の入力振幅は複素入力信号の絶対値だけでは
なく偏角にも依存してしまうことになる。したがって,
直交変調器と電力増幅器を合わせた全体で見れば複素数
対複素数の対応関係に基づく補償が必要となり,振幅情
報だけに基づく補償方式では補償が困難ということにな
る。
【0006】また,電力増幅器が飽和出力を有し,さら
に入力信号の分布関数が極めて大きい振幅の生起確率を
有する,例えば正規分布に従うような信号である場合,
大振幅信号が電力増幅器によって飽和することによって
発生する歪を効果的に防止することが難しい。
【0007】さらに従来技術の構成では,単一のベース
バンド複素入力信号を補償の対象としており,複数の複
素信号を異なる搬送波周波数で変調することによって得
られる,いわゆるマルチキャリア信号を送信する際に発
生する歪の補償は難しいと考えられる。
【0008】
【課題を解決するための手段】上記従来技術の問題点を
解決するため,本発明によるプリディストーション型増
幅装置では,ベースバンド複素入力信号の振幅のみに基
づいて歪補償を行うのではなく,複素入力信号の実部と
虚部の2変数複素係数多項式を用いて歪補償演算を行う
ことで,正確な歪補償を可能とする。さらに,送信信号
を復調することで得られる複素復調信号と,複素入力信
号に基づき,歪補償演算に用いる複素係数を逐次更新す
ることで,装置の経時特性変化にも自動的に追従し,常
に良好な歪補償特性を得ることができる。
【0009】また,本発明のプリディストーション型増
幅装置の前段に,ベースバンド複素入力信号の瞬時振幅
に基づき,所定値を超過する振幅を所定値まで減衰させ
るピークファクタ低減装置を備えることにより,信号振
幅を所定値以下に収めることができるため,飽和による
歪の発生を防止することが可能となる。
【0010】さらに,複数のベースバンド複素入力信号
を,離調周波数に依存して定まる複素搬送波で変調して
それぞれ加算し,単一の複素信号に合成して出力するマ
ルチキャリア合成部を前段に追加することにより,マル
チキャリア信号に対しても効果的な歪補償が可能とな
る。
【0011】
【発明の実施の形態】以下,本発明の詳細を図に基づい
て説明する。図1は本発明の第1の実施例を示すブロッ
ク図である。まず,ベースバンド複素入力信号をSx=Ix+
jQxで表す。Sxは,複素係数を有するIx,Qxの2変数多項
式を演算する多項式演算部101へと入力される。多項式
演算部101は, Ix,Qx信号に基づき数1に示すような単項
式を要素とするベクトル信号Xvを生成するベクトル化部
107と,複素数ckを要素とする数2に示すような係数ベ
クトルCvと前記ベクトル信号Xvとの内積を演算する内積
演算器108とから構成される。内積演算を実行すること
により,数3に示すような多項式に基づく複素信号Syが
得られる。
【0012】
【数1】
【数2】
【数3】 次に,直交変調器103では,多項式演算部出力信号Syの
実部,虚部のそれぞれに互いに直交する搬送波に基づく
直交変調を行う。さらに,電力増幅器104では,直交変
調器103出力信号を所定の出力電力へ電力増幅し出力す
るのであるが,この際に非線形歪が出力に付加されるこ
とになる。次に,分配器105では電力増幅器出力信号の
一部を分配する。直交復調器106は,分配器106出力信号
を直交復調してベースバンド複素復調信号Szを生成す
る。
【0013】ここで,ベースバンド複素復調信号Szは係
数更新部102へと供給され,減算器109によって入力信号
Sxからの残差信号Se=Sz-Sxが演算される。残差信号Seは
定数倍器110によって‐μ倍される。このμは十分小さ
い正数であれば任意でよい。次に,乗算器110出力はベ
クトル信号Xvに乗算器111で乗算される。加算器112と遅
延器113から成る積分回路では,乗算器111出力を更新量
として数4に示すような係数ベクトルの逐次更新を行う
と,時間の経過と共に係数ベクトルCvは残差信号Seの自
乗平均値が小さくなるような値へと収束する。十分に収
束した後にはSeがほぼゼロとなるため,係数ベクトルCv
の更新量が極めて小さくなる。したがって係数ベクトル
が更新されなくなり,この状態でバランスすることにな
る。
【0014】
【数4】 なお,ベクトル信号Xvと複素係数ベクトルCvのサイズ
は,数3に示した2変数多項式の次数に依存して定まる
ものであり,多項式の最大次数を上げるほど補償精度は
向上するが,ベクトルのサイズは大きくなるため,装置
規模とのトレードオフの関係が発生する。そこで,所望
の精度を実現するために必要な次数に応じた有限の値に
設定すれば良いことになる。
【0015】以上説明したように,本発明の第1の実施
例によれば,ベースバンド複素入力信号の実部と虚部の
2変数多項式関数として非線形歪補償を行うため,入力
信号の絶対値だけでなく,偏角情報も考慮しないと補償
が困難であるような性質の非線形歪に対しても,効果的
に補償を行うことができる。図2を用いて本発明の第2
の実施例について説明する。図2は図1のプリディスト
ーション型増幅装置の前段に,ベースバンド複素入力信
号の瞬時振幅に基づき,所定値を超過する振幅を所定値
まで減衰させる,ピークファクタ低減装置201を付加し
た構成となっている。
【0016】ピークファクタ低減装置の実現方法は種々
考えられるが,簡易な手段の一例として,ベースバンド
帯域制限フィルタの前段にリミッタ回路を挿入し,大振
幅に対して振幅制限を行った上で帯域制限を行うという
ような手段が挙げられる。
【0017】いま,図1のプリディストーション型増幅
装置の非線形入出力特性に,電力増幅器104の構成から
定まる飽和出力が存在し,飽和出力を超える信号振幅を
出力することが不可能であるものとする。一方,ベース
バンド複素入力信号が,一例として正規分布に従うよう
な信号であるとすると,生起確率は低いながらも,非常
に大きな振幅が発生する場合がある。このような状況下
では,プリディストーションでは飽和出力を超える大振
幅信号部分についての線形化は原理的に困難であるた
め,出力振幅の飽和によって歪が発生することになる。
【0018】ところが,大振幅信号は生起確率が低いの
で,大振幅部分の振幅情報が一部失われたとしても,全
体の通信品質劣化への影響は僅かなものである。そこ
で,図2の構成を用いることで,ピークファクタ低減装
置201によって所定値を超過した大振幅を所定値まで減
衰させて,発生する振幅の全てを電力増幅器104の飽和
振幅以内に収めることができる。従ってプリディストー
ションでは飽和振幅以下の領域で入出力特性を線形化す
ればよいから,その結果として飽和による歪を含めた非
線形歪の発生を防止することができる。
【0019】図3を用いて本発明の第3の実施例につい
て説明する。図3は図1の実施例の前段に,3種類のベ
ースバンド複素入力信号S1〜S3を,システム仕様から定
まる離調周波数を有する複素搬送波で変調する複素変調
器302〜304と,複素変調器302〜304出力信号を加算合成
し,単一の複素信号に合成して出力するする加算器305
とから成るマルチキャリア合成部301を付加した構成と
なっている。
【0020】図1の実施例は単一の複素信号から成る,
いわゆるシングルキャリア信号に対する歪補償しかでき
ない構成であったが,前段に本実施例によるマルチキャ
リア合成部301を付加することにより,ベースバンド領
域でマルチキャリア化された信号を単一の複素信号とし
て取り扱うことができるため,マルチキャリア信号に対
しても効果的に歪補償を行うことが可能となる。
【0021】なお,本実施例では3キャリア信号の場合
を説明したが,本発明は3キャリアに限定されるもので
はなく,同様にして複素変調器の数を増やすことにより
任意のキャリア数のマルチキャリア信号に対する歪補償
が可能となる。
【0022】また,本実施例におけるマルチキャリア合
成部301は,上記と全く同様にして第2の実施例の前段に
付加することもでき,この構成は電力増幅器104の入出
力特性に飽和出力が存在し,さらに入力信号に大振幅を
とる確率が存在するような場合において非線形歪の発生
防止に効果的である。
【0023】
【発明の効果】以上説明したように本発明の第1の実施
例によれば,複素入力信号の振幅だけでなく偏角にも依
存して定まる性質の非線形歪に対しても,効果的に補償
を行うことができる。また,本発明の第2の実施例によ
れば,プリディストーションによる補償が困難な大振幅
信号に対しても歪の発生を防止することができる。ま
た,本発明の第3の実施例によれば,シングルキャリア
信号だけでなくマルチキャリア信号に対しても,効果的
に補償を行うことができる。
【図面の簡単な説明】
【図1】第1の実施例を示すブロック図。
【図2】第2の実施例を示すブロック図。
【図3】第3の実施例を示すブロック図。
【符号の説明】
101…多項式演算部、102…係数更新部、103…
直交変調器、104…電力増幅器、105…分配器、1
06…直交復調器、107…ベクトル化部、108…内
積演算部、109…加算器、110…定数倍器、111
…乗算器、112…加算器、113…遅延器、201…
ピークファクタ低減装置、301…マルチキャリア合成
部,302〜304…複素変調器、305…加算器。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 村上 昌平 神奈川県横浜市戸塚区戸塚町216番地 株 式会社日立製作所通信事業部内 (72)発明者 錦戸 正光 神奈川県横浜市戸塚区戸塚町216番地 株 式会社日立製作所通信事業部内 (72)発明者 原 紀恵 神奈川県横浜市戸塚区戸塚町216番地 株 式会社日立製作所通信事業部内 Fターム(参考) 5J090 AA01 AA41 CA21 FA00 GN03 HN01 HN03 HN08 KA00 KA15 KA26 KA31 KA53 KA55 KA68 SA14 TA01 5J500 AA01 AA41 AC21 AF00 AK00 AK15 AK26 AK31 AK53 AK55 AK68 AS14 AT01 NH01 NH03 NH08

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】ベースバンド複素入力信号の実部と虚部を
    変数とし,複素係数を有する2変数多項式を演算する多
    項式演算部と,該多項式演算部出力信号の実部と虚部を
    互いに直交する2つの搬送波を用いて直交変調する直交
    変調器と,該直交変調器出力信号を電力増幅する電力増
    幅器と,電力増幅器出力信号の一部を分配する分配器
    と,該分配器出力信号を直交復調してベースバンド複素
    復調信号を生成する直交復調器と,上記ベースバンド複
    素入力信号と上記ベースバンド複素復調信号に基づき前
    記多項式演算部の複素係数を逐次更新する係数更新部か
    ら構成されることを特徴とするプリディストーション型
    増幅装置。
  2. 【請求項2】請求項1記載のプリディストーション型増
    幅装置の前段に,ベースバンド複素入力信号の瞬時振幅
    に基づき,所定値を超過する振幅を所定値まで減衰させ
    る,ピークファクタ低減装置を備えることを特徴とする
    プリディストーション型増幅装置。
  3. 【請求項3】請求項1または2に記載のプリディストー
    ション型増幅装置の前段に,複数のベースバンド複素入
    力信号を,離調周波数に依存して定まる複素搬送波で変
    調してそれぞれ加算し,単一の複素信号に合成して出力
    するマルチキャリア合成部を備えることを特徴とする増
    幅装置。
JP2001370826A 2001-12-05 2001-12-05 プリディストーション型増幅装置 Expired - Fee Related JP4012725B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2001370826A JP4012725B2 (ja) 2001-12-05 2001-12-05 プリディストーション型増幅装置
US10/307,433 US7161990B2 (en) 2001-12-05 2002-12-02 Predistortion amplifier
CNB021559082A CN1247037C (zh) 2001-12-05 2002-12-05 预失真型放大装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001370826A JP4012725B2 (ja) 2001-12-05 2001-12-05 プリディストーション型増幅装置

Publications (2)

Publication Number Publication Date
JP2003174332A true JP2003174332A (ja) 2003-06-20
JP4012725B2 JP4012725B2 (ja) 2007-11-21

Family

ID=19179988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001370826A Expired - Fee Related JP4012725B2 (ja) 2001-12-05 2001-12-05 プリディストーション型増幅装置

Country Status (3)

Country Link
US (1) US7161990B2 (ja)
JP (1) JP4012725B2 (ja)
CN (1) CN1247037C (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007282066A (ja) * 2006-04-11 2007-10-25 Hitachi Communication Technologies Ltd ディジタルプリディストーション送信機
US7383028B2 (en) 2004-01-14 2008-06-03 Hitachi Communication Technologies, Ltd. Timing adjustment method for wireless communication apparatus
JP2008219674A (ja) * 2007-03-07 2008-09-18 Nec Corp 前置歪補償装置およびその伝達関数決定方法
US7555058B2 (en) 2004-09-10 2009-06-30 Hitachi Communication Technologies, Ltd. Delay locked loop circuit, digital predistortion type transmitter using same, and wireless base station
JP2009284440A (ja) * 2008-05-26 2009-12-03 Japan Radio Co Ltd プリディストータ
JP2010124190A (ja) * 2008-11-19 2010-06-03 Japan Radio Co Ltd プリディストータ
WO2012111583A1 (ja) * 2011-02-18 2012-08-23 株式会社エヌ・ティ・ティ・ドコモ べき級数型ディジタルプリディストータとその制御方法
JP2014011567A (ja) * 2012-06-28 2014-01-20 Fujitsu Ltd 電力増幅器の補償装置
JP2014523171A (ja) * 2011-10-20 2014-09-08 メディア テック シンガポール ピーティーイー.リミテッド プレディストーション回路、無線通信ユニット、及び係数推定のための方法
JP2014179987A (ja) * 2013-03-14 2014-09-25 Analog Devices Technology 基底帯域デジタル前置歪アーキテクチャ

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003261964A1 (en) 2003-09-05 2005-03-29 Fujitsu Limited Offset compensation device
JP4774953B2 (ja) * 2005-11-28 2011-09-21 株式会社日立製作所 時間インターリーブad変換器
JP4812643B2 (ja) * 2007-02-01 2011-11-09 株式会社日立国際電気 増幅装置
JP2008271289A (ja) * 2007-04-23 2008-11-06 Hitachi Kokusai Electric Inc 歪補償装置
JP2009111958A (ja) * 2007-11-01 2009-05-21 Hitachi Kokusai Electric Inc プリディストータ

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1032435A (ja) * 1996-03-22 1998-02-03 Matra Commun 増幅器の非線形性を補正する方法及びその方法を使用する無線送信機
JPH10145146A (ja) * 1996-11-05 1998-05-29 Matsushita Electric Ind Co Ltd 非線形歪補償装置
JPH10178414A (ja) * 1996-12-19 1998-06-30 Fujitsu Ltd 符号多重無線装置
JP2000022659A (ja) * 1998-07-03 2000-01-21 Sumitomo Electric Ind Ltd Ofdm変調器
JP2001268150A (ja) * 2000-03-21 2001-09-28 Hitachi Kokusai Electric Inc リニアライザ

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5420536A (en) * 1993-03-16 1995-05-30 Victoria University Of Technology Linearized power amplifier
JP3156439B2 (ja) * 1993-04-20 2001-04-16 三菱電機株式会社 歪補償回路
US6072364A (en) * 1997-06-17 2000-06-06 Amplix Adaptive digital predistortion for power amplifiers with real time modeling of memoryless complex gains
FI105506B (fi) 1998-04-30 2000-08-31 Nokia Networks Oy Vahvistimen linearisointimenetelmä ja vahvistinjärjestely
GB9811381D0 (en) * 1998-05-27 1998-07-22 Nokia Mobile Phones Ltd Predistortion control for power reduction
WO2000039920A1 (en) 1998-12-24 2000-07-06 Nokia Networks Oy Multi-frequency transmitter using predistortion and a method of transmitting
WO2001008319A1 (fr) * 1999-07-28 2001-02-01 Fujitsu Limited Dispositif radio avec compensation de distorsion
JP4183364B2 (ja) * 1999-12-28 2008-11-19 富士通株式会社 歪補償装置
EP1258080B1 (en) 2000-02-24 2003-07-16 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. System for reducing adjacent-channel interference by pre-linearization and pre-distortion
KR100438445B1 (ko) * 2001-03-22 2004-07-03 삼성전자주식회사 비선형 왜곡 보상 방법 및 비선형 왜곡 보상 회로
JP2003188656A (ja) * 2001-12-21 2003-07-04 Nec Corp 歪補償回路
US7499501B2 (en) * 2004-04-16 2009-03-03 Omereen Wireless, Llc Symbol error based compensation methods for nonlinear amplifier distortion

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1032435A (ja) * 1996-03-22 1998-02-03 Matra Commun 増幅器の非線形性を補正する方法及びその方法を使用する無線送信機
JPH10145146A (ja) * 1996-11-05 1998-05-29 Matsushita Electric Ind Co Ltd 非線形歪補償装置
JPH10178414A (ja) * 1996-12-19 1998-06-30 Fujitsu Ltd 符号多重無線装置
JP2000022659A (ja) * 1998-07-03 2000-01-21 Sumitomo Electric Ind Ltd Ofdm変調器
JP2001268150A (ja) * 2000-03-21 2001-09-28 Hitachi Kokusai Electric Inc リニアライザ

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
MANSELL, A.R. BATEMAN, A.: "Transmitter linearisation using composite modulation feedback", ELECTRONICS LETTERS, vol. Volume: 32 , Issue: 23, JPN4006024658, 7 November 1996 (1996-11-07), GB, pages 2120 - 2121, ISSN: 0000802848 *

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7383028B2 (en) 2004-01-14 2008-06-03 Hitachi Communication Technologies, Ltd. Timing adjustment method for wireless communication apparatus
US7933569B2 (en) 2004-01-14 2011-04-26 Hitachi, Ltd. Timing adjustment method for wireless communication apparatus
US7555058B2 (en) 2004-09-10 2009-06-30 Hitachi Communication Technologies, Ltd. Delay locked loop circuit, digital predistortion type transmitter using same, and wireless base station
US7864881B2 (en) 2006-04-11 2011-01-04 Hitachi, Ltd. Digital predistortion transmitter
JP2007282066A (ja) * 2006-04-11 2007-10-25 Hitachi Communication Technologies Ltd ディジタルプリディストーション送信機
US7995674B2 (en) 2006-04-11 2011-08-09 Hitachi, Ltd. Digital predistortion transmitter
JP2008219674A (ja) * 2007-03-07 2008-09-18 Nec Corp 前置歪補償装置およびその伝達関数決定方法
JP2009284440A (ja) * 2008-05-26 2009-12-03 Japan Radio Co Ltd プリディストータ
JP2010124190A (ja) * 2008-11-19 2010-06-03 Japan Radio Co Ltd プリディストータ
WO2012111583A1 (ja) * 2011-02-18 2012-08-23 株式会社エヌ・ティ・ティ・ドコモ べき級数型ディジタルプリディストータとその制御方法
JP2014523171A (ja) * 2011-10-20 2014-09-08 メディア テック シンガポール ピーティーイー.リミテッド プレディストーション回路、無線通信ユニット、及び係数推定のための方法
US9093958B2 (en) 2011-10-20 2015-07-28 Mediatek Singapore Pte. Ltd. Predistortion circuit, wireless communication unit and method for coefficient estimation
JP2014011567A (ja) * 2012-06-28 2014-01-20 Fujitsu Ltd 電力増幅器の補償装置
JP2014179987A (ja) * 2013-03-14 2014-09-25 Analog Devices Technology 基底帯域デジタル前置歪アーキテクチャ

Also Published As

Publication number Publication date
JP4012725B2 (ja) 2007-11-21
CN1423496A (zh) 2003-06-11
US7161990B2 (en) 2007-01-09
US20030108120A1 (en) 2003-06-12
CN1247037C (zh) 2006-03-22

Similar Documents

Publication Publication Date Title
US7020447B2 (en) Method and apparatus for compensating for distortion in radio apparatus
US6647073B2 (en) Linearisation and modulation device
US8026762B2 (en) High efficiency transmitter for wireless communication
US20030058960A1 (en) Predistortion type-linearized power amplification system using digital if technology
US7395033B2 (en) Radio communication apparatus
KR100421145B1 (ko) 비선형 왜곡 보상 방법 및 비선형 왜곡 보상 회로
JP4012725B2 (ja) プリディストーション型増幅装置
US20040100210A1 (en) Peak factor reduction device
US20050123066A1 (en) Adaptive pre-distortion method and apparatus for digital rf transmitters
JPWO2001008320A1 (ja) 無線装置の歪補償方法及び歪補償装置
Faulkner et al. Spectral sensitivity of power amplifiers to quadrature modulator misalignment
US20020012404A1 (en) Predistortion linearizer and method thereof
KR20000031138A (ko) 선형 왜곡과 비선형 왜곡이 혼재된 전송시스템의 전치보상기 및송신신호와 궤환신호간의 지연과 위상차이 추정방법
JPH11154880A (ja) 信号補正方法及び装置、歪補償装置、歪補償データ作成装置及び送信機
EP1496612A2 (en) Non-linear compensation circuit, transmission apparatus and non-linear compensation method
US7889798B2 (en) PAR reduction for EDGE clipper
US20020131523A1 (en) Circuit and method for compensating for non-linear distortion
JP2004165900A (ja) 通信装置
JP2002252663A (ja) ディジタル無線装置
JP2003078451A (ja) 増幅装置
KR100266795B1 (ko) 무선통신시스템의전력증폭기를적응적사전왜곡방식에의해선형화시키기위한장치및방법
JP2001284976A (ja) アダプティブプリディストーション歪補償方法及び装置
JP2006253749A (ja) 歪み補償装置及びその方法
JPH11196140A (ja) 電力増幅器
JP2002135341A (ja) プレディストーション方法及び装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040324

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060117

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20060419

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061226

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070226

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20070516

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20070516

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070516

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070904

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070910

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100914

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100914

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100914

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110914

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120914

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120914

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130914

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees