JP2003015764A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2003015764A5 JP2003015764A5 JP2001202552A JP2001202552A JP2003015764A5 JP 2003015764 A5 JP2003015764 A5 JP 2003015764A5 JP 2001202552 A JP2001202552 A JP 2001202552A JP 2001202552 A JP2001202552 A JP 2001202552A JP 2003015764 A5 JP2003015764 A5 JP 2003015764A5
- Authority
- JP
- Japan
- Prior art keywords
- clock
- delay
- pulse
- reset
- delay time
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001360 synchronised effect Effects 0.000 claims 3
- 238000012544 monitoring process Methods 0.000 claims 1
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2001202552A JP4005779B2 (ja) | 2001-07-03 | 2001-07-03 | クロック同期回路 |
| US10/188,683 US6822922B2 (en) | 2001-07-03 | 2002-07-02 | Clock synchronous circuit |
| CNB021303754A CN1224876C (zh) | 2001-07-03 | 2002-07-03 | 时钟同步电路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2001202552A JP4005779B2 (ja) | 2001-07-03 | 2001-07-03 | クロック同期回路 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2003015764A JP2003015764A (ja) | 2003-01-17 |
| JP2003015764A5 true JP2003015764A5 (enExample) | 2005-08-25 |
| JP4005779B2 JP4005779B2 (ja) | 2007-11-14 |
Family
ID=19039344
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2001202552A Expired - Fee Related JP4005779B2 (ja) | 2001-07-03 | 2001-07-03 | クロック同期回路 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US6822922B2 (enExample) |
| JP (1) | JP4005779B2 (enExample) |
| CN (1) | CN1224876C (enExample) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100956770B1 (ko) * | 2007-12-10 | 2010-05-12 | 주식회사 하이닉스반도체 | Dll 회로 및 그 제어 방법 |
| JP6399136B1 (ja) | 2017-03-31 | 2018-10-03 | オムロン株式会社 | 制御装置、制御プログラム、および制御システム |
| TWI685200B (zh) | 2018-08-10 | 2020-02-11 | 華邦電子股份有限公司 | 同步鏡延遲電路和同步鏡延遲操作方法 |
| US11456729B1 (en) * | 2021-03-26 | 2022-09-27 | Analog Devices, Inc. | Deskew cell for delay and pulse width adjustment |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3410922B2 (ja) * | 1996-04-23 | 2003-05-26 | 株式会社東芝 | クロック制御回路 |
| JP3435335B2 (ja) * | 1998-03-18 | 2003-08-11 | 株式会社東芝 | クロック同期遅延制御回路及び外部クロックに同期した内部クロックを用いるデバイスを含む装置 |
| JP2000235791A (ja) * | 1999-02-15 | 2000-08-29 | Toshiba Corp | クロック同期遅延制御回路 |
| JP2001014847A (ja) * | 1999-06-30 | 2001-01-19 | Toshiba Corp | クロック同期回路 |
| JP2002109880A (ja) * | 2000-09-28 | 2002-04-12 | Toshiba Corp | クロック同期回路 |
-
2001
- 2001-07-03 JP JP2001202552A patent/JP4005779B2/ja not_active Expired - Fee Related
-
2002
- 2002-07-02 US US10/188,683 patent/US6822922B2/en not_active Expired - Lifetime
- 2002-07-03 CN CNB021303754A patent/CN1224876C/zh not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2001014847A5 (enExample) | ||
| RU2003136261A (ru) | Интерфейс управления температурой процессора | |
| US6608571B1 (en) | System and method for communicating over a one-wire bus | |
| JP2003015764A5 (enExample) | ||
| JP3846871B2 (ja) | パラレル・シリアル変換回路、シリアルデータ生成回路、同期信号生成回路、クロック信号生成回路、シリアルデータ送信装置、シリアルデータ受信装置およびシリアルデータ伝送システム | |
| EP1260899A3 (en) | Circuit and method for generating a delayed internal clock signal | |
| WO2014147705A1 (ja) | 制御・監視信号伝送システム | |
| CN1187647A (zh) | 串行数据传送装置 | |
| JP3891877B2 (ja) | クロック信号発生装置、通信装置および半導体装置 | |
| JP4387371B2 (ja) | メモリ装置、その使用、および、データワードの同期方法 | |
| JP3542380B2 (ja) | メモリシステム | |
| CN111208867B (zh) | 一种基于ddr读数据整数时钟周期的同步电路及同步方法 | |
| JPH11305812A (ja) | 分散型cpuシステムの同期方法 | |
| JP2006048284A (ja) | プログラマブルコントローラ装置およびオプションモジュールとの同期方法 | |
| JP4190217B2 (ja) | クロック生成装置及びオーディオデータ処理装置 | |
| US7603541B2 (en) | Array synchronization with counters | |
| JP2004258888A (ja) | 半導体集積回路 | |
| JP3412927B2 (ja) | フレーム同期回路 | |
| KR100622943B1 (ko) | 자동적으로 타이밍 스펙 제어가 가능한 컨트롤러 및 그타이밍 스펙 제어방법 | |
| JP5091650B2 (ja) | マスタとスレーブとの間でのデータ転送のためのデータ処理装置および方法 | |
| KR100293438B1 (ko) | 시디엠에이 이동통신교환기의 프로세서간 직렬통신시 연속적인 데이터 프레임 생성장치 | |
| JP2006157271A (ja) | シリアル伝送装置の同期方法 | |
| JP2806568B2 (ja) | 共通バス制御方式 | |
| JP4438276B2 (ja) | データ転送装置 | |
| JP2912259B2 (ja) | データ伝送方式 |