JP2002323875A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JP2002323875A
JP2002323875A JP2001126237A JP2001126237A JP2002323875A JP 2002323875 A JP2002323875 A JP 2002323875A JP 2001126237 A JP2001126237 A JP 2001126237A JP 2001126237 A JP2001126237 A JP 2001126237A JP 2002323875 A JP2002323875 A JP 2002323875A
Authority
JP
Japan
Prior art keywords
voltage
liquid crystal
display device
crystal display
turned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001126237A
Other languages
English (en)
Inventor
Iwane Ichiyama
石根 市山
Takayuki Tsuruki
孝之 鶴来
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001126237A priority Critical patent/JP2002323875A/ja
Publication of JP2002323875A publication Critical patent/JP2002323875A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 容量結合駆動を用いた液晶表示装置において
電源をオフすると、残像や数本の横線がしばらくの間表
示されていた。 【解決手段】 電源オフ検出回路11とディスプレイオ
フ回路12を用いることで、電源オフ時の走査電極41
の印加電圧をいったんVoff電圧とし、続いてVof
f電圧を電圧制御回路49によって、少なくともVon
電圧の60%以上の電圧値まで引き上げることによりT
FT43がオンするため、画素電極44に蓄えられた電
荷が信号電極42を通して放出され、残像と横線が現れ
るのを防ぐことができる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、テレビやパーソナ
ルコンピュータ等の画像信号を表示させるディスプレイ
に用いられる液晶表示装置に関するものである。
【0002】
【従来の技術】従来の液晶表示装置、特にアクティブマ
トリクス型は、電源をオフした時、画素電極に電荷が蓄
えられているため、電源をオフする直前に表示させてい
た画像がしばらくの間表示されたままとなることがあ
る。これを防止するため、電源をオフした瞬間に画素電
極に蓄えられた電荷を逃がす方法がとられていた。
【0003】図4に示すように従来の液晶表示装置は、
複数の走査電極41と複数の信号電極42とがマトリッ
クス状に配置されており、走査電極41と信号電極42
の各交差点に配置された薄膜トランジスタ(以下、TF
Tと略す)43、画素電極44、および共通電極45
と、各画素電極44とその画素電極44の前段または後
段(図では前段)の走査電極41との間に設けられた補
助蓄積容量46とを有する液晶パネル47と、液晶パネ
ル47を駆動するための駆動回路48と、電圧制御回路
49とで構成されている。なお、補助蓄積容量46は、
通常の液晶駆動時の各画素電極44に対応するTFT4
3がオフされた後のその画素電極44に蓄積された電荷
を放電させにくくし、画素電極44に印加される電圧を
変調させるための手段である。
【0004】図5は2通りある走査電極41に印加する
信号波形を表しており、Von51と、Voff53
と、補助蓄積容量46を介して画素電極44に印加する
電圧を変調させる第3、第4の電圧(以下、補償電圧と
称す)であるVe+53と、Ve−54の4つの電圧レ
ベルから成っている。
【0005】以上のように構成された従来の液晶表示装
置の駆動方法は、図5に示すような2通りの走査電極信
号を、複数の走査電極41の1ラインごとに交互に切り
替えて印加することで、走査電極信号の補償電圧Ve+
52とVe−54を利用して、液晶パネル47の中に配
置されている補助蓄積容量46を介して画素電極44に
印加する電圧を変調させる駆動(以下、容量結合駆動と
称す)方法であり、この駆動方法については特開平08
−320465に記載されている。
【0006】
【発明が解決しようとする課題】しかしながら、従来の
液晶表示装置において電源をオフした時は、Vonが印
加されている走査電極に対応する画素電極に蓄えられて
いる電荷は、信号電極42を通して放出されるが、Vo
ff、Ve+、Ve−が印加されている走査電極に対応
する画素電極においては、蓄えられている電荷は放出さ
れない。このため、電源をオフした後に画面全体に残像
が表示されたり、または数本の横線がしばらくの間表示
されるため、表示品位を損なうという問題点を有してい
た。
【0007】本発明は、上記従来の問題点を解決するも
ので、電源をオフした時に、電源をオフする直前に表示
させていた画像が残像として表示されることを防ぎ、さ
らに横線も現れないようにする、表示品位の高い液晶表
示装置を提供することを目的とする。
【0008】
【課題を解決するための手段】上記目的を達成するため
に、第1の本発明(請求項1に対応)は、マトリックス
状に配置された複数の信号電極および複数の走査電極
と、前記信号電極と前記走査電極の各交差点に配置され
た薄膜トランジスタおよび画素電極と、前記各画素電極
とその画素電極の前段または後段の前記走査電極との間
に配置された補助蓄積容量とを有する液晶パネルと、外
部から入力される画像信号及び制御信号に基づき、前記
走査電極に、前記薄膜トランジスタをオンさせる第1の
電圧、前記薄膜トランジスタをオフさせる第2の電圧、
前記補助蓄積容量を介して前記画素電極に印加される電
圧を変調させる第3の電圧、および前記補助蓄積容量を
介して前記画素電極に印加される電圧を変調させる第4
の電圧のいずれかを印加する駆動回路とを少なくとも備
えた液晶表示装置であって、その液晶表示装置の電源が
オフされたことを検出する電源オフ検出回路と、前記液
晶表示装置の電源がオフされたことを前記電源オフ検出
回路が検出したとき、(1)前記第2の電圧、前記第3
の電圧、および前記第4の電圧を、または(2)前記第
2の電圧および前記第3の電圧を、または(3)前記第
2の電圧および前記第4の電圧を、前記薄膜トランジス
タをオンさせることができる電圧値に引き上げる電源制
御回路とをさらに備えた液晶表示装置である。
【0009】第2の本発明(請求項2に対応)は、前記
液晶表示装置の電源がオフされたことを前記電源オフ検
出回路が検出したとき、前記第1の電圧、前記第2の電
圧、前記第3の電圧、および前記第4の電圧の全てを前
記第2の電圧に切り替えるディスプレイオフ回路をさら
に備え、そのディスプレイオフ回路が前記第1の電圧、
前記第2の電圧、前記第3の電圧、および前記第4の電
圧の全てを前記第2の電圧に切り替えた後に、前記電源
制御回路は、その切り替えた第2の電圧を、前記薄膜ト
ランジスタをオンさせることができる電圧値に引き上げ
る第1の本発明に記載の液晶表示装置である。
【0010】これにより、電源をオフした時に、電源を
オフする直前に表示させていた画像が残像として表示さ
れることを防ぎ、さらに横線も現れないようにすること
で、表示品位の高い液晶表示装置を提供することが可能
となる。
【0011】
【発明の実施の形態】以下、本発明の実施の形態におけ
る液晶表示装置について、図面を参照しながら説明す
る。
【0012】なお、全図において、同一機能を有するも
のは同一符号を付け、その繰り返しの説明は省略する。
【0013】図1は本発明の実施の形態における液晶表
示装置のブロック図、図2は図1に示す液晶表示装置の
電源をオフした時の各電圧波形の挙動を簡略化した図、
図3は図1の液晶表示装置の電源オフした時の走査電極
に印加する信号波形の変化を表した図である。
【0014】図1において、47は容量結合駆動方式に
必要な構成が成されている液晶パネル、48は駆動回
路、49は電圧制御回路、11は電源がオフされたこと
を検出する電源オフ検出回路、12は電源オフ検出回路
11の検出信号により、液晶パネル47の全ての走査電
極41の出力を、Voff電圧に切り替えるディスプレ
イオフ回路である。
【0015】図2において、21は電源電圧波形、22
はディスプレイオフ信号、23はVon波形、24はV
e+波形、25はVoff波形、26はVe−波形を表
している。
【0016】図3において、31は電源オフ直前の場
合、32はディスプレイオフ回路作動時の場合、33は
電圧制御回路作動時の場合のそれぞれにおける走査電極
に印加する信号波形を表している。
【0017】以上のように構成された本実施の形態の液
晶表示装置の動作について、図面を参照にしながら説明
する。
【0018】本実施の形態の液晶表示装置において電源
をオフした場合、まず電源オフ検出回路11によって電
源オフが検出される。続いて、電源オフ検出回路11の
検出信号により、ディスプレイオフ回路12が作動し、
図2に示すようにディスプレイオフ信号22が0[V]
となり、Von23と補償電圧Ve+24とVe−26
がVoff電圧となる。よって走査電極41全てに、図
3のディスプレイオフ回路作動時32に示す信号波形が
印加される。次に、電圧制御回路49が作動するため、
走査電極41に印加する信号波形は、Voff電圧から
図2、または図3の電圧制御回路作動時33に示すよう
に、Von電圧の60%以上の電圧まで引き上げられ
る。つまり、TFT43がオンする電圧まで引き上げら
れる。それによって、Von、Ve+、Ve−、Vof
fのいずれの電圧が走査電極41に印加されている場合
であっても、電源オフとほぼ同時にTFT43がオンす
るため、画素電極44に蓄えられた電荷が信号電極42
を通して放出され、電源オフ時の表示残りを防ぐことが
できる。
【0019】従って、電源オフ検出回路11とディスプ
レイオフ回路12を用い、電源オフ時に走査電極41の
印加電圧をいったんVoffとすることで、走査電極に
Voffが印加されている時のみならず、補償電圧Ve
+印加時と補償電圧Ve−印加時も考慮されていること
になる。
【0020】なお、上述した実施の形態では、液晶表示
装置の電源がオフされた場合、Von、Ve+、Ve
−、Voffのいずれの電圧についても、一旦Voff
とした後、TFT43がオンする電圧に引き上げるとし
たが、一旦VoffにせずにTFT43がオンする電圧
に引き上げるとしてもよい。
【0021】また、上述した実施の形態では、液晶表示
装置の電源がオフされた場合、Ve+、Ve−、Vof
fそれぞれの電圧をTFT43がオンする電圧に引き上
げる回路を、Ve+、Ve−、Voffのそれぞれの電
圧毎に設けてもよい。その場合、部品点数は増えること
になる。
【0022】また、Ve+、Ve−、Voffの全てを
TFT43がオンする電圧に引き上げるとせずに、Ve
+とVoffをTFT43がオンする電圧に引き上げる
としてもよいし、Ve−とVoffをTFT43がオン
する電圧に引き上げるとしてもよい。そのような場合で
あっても、液晶表示装置の電源をオフしたときの残像や
横線を抑制することができる。
【0023】
【発明の効果】以上説明したところから明らかなよう
に、本発明は、電源をオフした時に、電源をオフする直
前に表示させていた画像が残像として表示されることを
防ぎ、さらに横線も現れないようにする、表示品位の高
い液晶表示装置を提供することが可能となる。
【図面の簡単な説明】
【図1】本発明の実施の形態における液晶表示装置のブ
ロック図
【図2】同液晶表示装置の電源をオフした時の各電圧波
形図
【図3】同液晶表示装置の電源オフした時の走査電極に
印加する信号波形の変化を示す図
【図4】従来の液晶表示装置のブロック図
【図5】走査電極に印加される電圧の信号波形を示す図
【符号の説明】
11 電源オフ検出回路 12 ディスプレイオフ回路 21 電源電圧波形 22 ディスプレイオフ信号 23 Von波形 24 Ve+波形 25 Voff波形 26 Ve−波形 31 電源オフ直前 32 ディスプレイオフ回路作動時 33 電圧制御回路作動時 41 走査電極 42 信号電極 43 TFT 44 画素電極 45 共通電極 46 補助蓄積容量 47 液晶パネル 48 駆動回路 49 電圧制御回路 51 Von 52 Ve+ 53 Voff 54 Ve−
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H092 JA24 JB61 NA01 PA06 2H093 NC02 NC34 NC35 NC58 ND01 ND12 5C006 AF67 BB16 BC06 BC16 BF42 FA34 5C080 AA10 BB05 DD05 DD30 EE32 JJ02 JJ04

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 マトリックス状に配置された複数の信号
    電極および複数の走査電極と、前記信号電極と前記走査
    電極の各交差点に配置された薄膜トランジスタおよび画
    素電極と、前記各画素電極とその画素電極の前段または
    後段の前記走査電極との間に配置された補助蓄積容量と
    を有する液晶パネルと、 外部から入力される画像信号及び制御信号に基づき、前
    記走査電極に、前記薄膜トランジスタをオンさせる第1
    の電圧、前記薄膜トランジスタをオフさせる第2の電
    圧、前記補助蓄積容量を介して前記画素電極に印加され
    る電圧を変調させる第3の電圧、および前記補助蓄積容
    量を介して前記画素電極に印加される電圧を変調させる
    第4の電圧のいずれかを印加する駆動回路とを少なくと
    も備えた液晶表示装置であって、 その液晶表示装置の電源がオフされたことを検出する電
    源オフ検出回路と、 前記液晶表示装置の電源がオフされたことを前記電源オ
    フ検出回路が検出したとき、(1)前記第2の電圧、前
    記第3の電圧、および前記第4の電圧を、または(2)
    前記第2の電圧および前記第3の電圧を、または(3)
    前記第2の電圧および前記第4の電圧を、前記薄膜トラ
    ンジスタをオンさせることができる電圧値に引き上げる
    電源制御回路とをさらに備えた液晶表示装置。
  2. 【請求項2】 前記液晶表示装置の電源がオフされたこ
    とを前記電源オフ検出回路が検出したとき、前記第1の
    電圧、前記第2の電圧、前記第3の電圧、および前記第
    4の電圧の全てを前記第2の電圧に切り替えるディスプ
    レイオフ回路をさらに備え、 そのディスプレイオフ回路が前記第1の電圧、前記第2
    の電圧、前記第3の電圧、および前記第4の電圧の全て
    を前記第2の電圧に切り替えた後に、前記電源制御回路
    は、その切り替えた第2の電圧を、前記薄膜トランジス
    タをオンさせることができる電圧値に引き上げる請求項
    1に記載の液晶表示装置。
JP2001126237A 2001-04-24 2001-04-24 液晶表示装置 Pending JP2002323875A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001126237A JP2002323875A (ja) 2001-04-24 2001-04-24 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001126237A JP2002323875A (ja) 2001-04-24 2001-04-24 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2002323875A true JP2002323875A (ja) 2002-11-08

Family

ID=18975308

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001126237A Pending JP2002323875A (ja) 2001-04-24 2001-04-24 液晶表示装置

Country Status (1)

Country Link
JP (1) JP2002323875A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007133251A (ja) * 2005-11-11 2007-05-31 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP2009271392A (ja) * 2008-05-09 2009-11-19 Sony Corp 表示装置、表示装置の駆動回路、表示装置の駆動方法および電子機器
US8120563B2 (en) 2005-02-10 2012-02-21 Sharp Kabushiki Kaisha LCD device and drive circuit for discharging pixels in a stepwise manner during a display on sequence

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01170986A (ja) * 1987-12-25 1989-07-06 Hosiden Electron Co Ltd 電源オフ時の液晶表示消去方法
JPH08320465A (ja) * 1995-05-26 1996-12-03 Matsushita Electric Ind Co Ltd 液晶表示装置
JPH10214062A (ja) * 1997-01-29 1998-08-11 Hoshiden Philips Display Kk 電源オフ時の液晶表示消去回路
JP2000089193A (ja) * 1998-09-15 2000-03-31 Lg Electronics Inc 液晶表示装置の残像除去装置及びその方法。(ApparatusandMethodforEliminatingResidualimageinaLiquidCrystalDisplayDevice)
JP2000214830A (ja) * 1999-01-26 2000-08-04 Sharp Corp 液晶電源制御装置
JP2001022326A (ja) * 1999-07-08 2001-01-26 Advanced Display Inc 液晶表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01170986A (ja) * 1987-12-25 1989-07-06 Hosiden Electron Co Ltd 電源オフ時の液晶表示消去方法
JPH08320465A (ja) * 1995-05-26 1996-12-03 Matsushita Electric Ind Co Ltd 液晶表示装置
JPH10214062A (ja) * 1997-01-29 1998-08-11 Hoshiden Philips Display Kk 電源オフ時の液晶表示消去回路
JP2000089193A (ja) * 1998-09-15 2000-03-31 Lg Electronics Inc 液晶表示装置の残像除去装置及びその方法。(ApparatusandMethodforEliminatingResidualimageinaLiquidCrystalDisplayDevice)
JP2000214830A (ja) * 1999-01-26 2000-08-04 Sharp Corp 液晶電源制御装置
JP2001022326A (ja) * 1999-07-08 2001-01-26 Advanced Display Inc 液晶表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8120563B2 (en) 2005-02-10 2012-02-21 Sharp Kabushiki Kaisha LCD device and drive circuit for discharging pixels in a stepwise manner during a display on sequence
JP2007133251A (ja) * 2005-11-11 2007-05-31 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP2009271392A (ja) * 2008-05-09 2009-11-19 Sony Corp 表示装置、表示装置の駆動回路、表示装置の駆動方法および電子機器

Similar Documents

Publication Publication Date Title
JP3870862B2 (ja) 液晶表示装置およびその制御方法、ならびに携帯端末
US8390552B2 (en) Display device, and circuit and method for driving the same
JP4953228B2 (ja) 液晶表示装置の駆動回路及び駆動方法
US20090009459A1 (en) Display Device and Method for Driving Same
JP4846217B2 (ja) 液晶表示装置
JP2001282205A (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
JPH11271707A (ja) 液晶表示装置
US7161574B2 (en) Liquid crystal display element driving method and liquid crystal display using the same
JP4905635B2 (ja) 表示駆動装置
JP3031312B2 (ja) ドライバ回路及び液晶駆動用半導体装置、並びにそれらの駆動方法
JP3424302B2 (ja) 液晶表示装置
JP2002358050A (ja) 液晶駆動装置
JP2002323875A (ja) 液晶表示装置
JP2003131630A (ja) 液晶表示装置
JP2009086170A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
JP2005128101A (ja) 液晶表示装置
JP2003122311A (ja) 画像表示パネルの放電方法、画像表示パネルの放電装置、画像表示パネル、画像表示装置
JP3272898B2 (ja) 液晶表示装置
JPH10214062A (ja) 電源オフ時の液晶表示消去回路
JP2883291B2 (ja) 液晶表示装置
KR101117983B1 (ko) 액정표시장치 및 이의 구동방법
JP2003195831A (ja) 液晶表示装置
KR100667184B1 (ko) 액정표시장치의 소스 구동장치
JP2006106019A (ja) 液晶表示装置及び液晶表示装置の駆動制御方法
JP2005017934A (ja) 表示装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20061207

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080319

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120403