JP2002278499A5 - - Google Patents

Download PDF

Info

Publication number
JP2002278499A5
JP2002278499A5 JP2001385790A JP2001385790A JP2002278499A5 JP 2002278499 A5 JP2002278499 A5 JP 2002278499A5 JP 2001385790 A JP2001385790 A JP 2001385790A JP 2001385790 A JP2001385790 A JP 2001385790A JP 2002278499 A5 JP2002278499 A5 JP 2002278499A5
Authority
JP
Japan
Prior art keywords
signal
digital video
light emitting
counter
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001385790A
Other languages
English (en)
Other versions
JP3949444B2 (ja
JP2002278499A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2001385790A priority Critical patent/JP3949444B2/ja
Priority claimed from JP2001385790A external-priority patent/JP3949444B2/ja
Publication of JP2002278499A publication Critical patent/JP2002278499A/ja
Publication of JP2002278499A5 publication Critical patent/JP2002278499A5/ja
Application granted granted Critical
Publication of JP3949444B2 publication Critical patent/JP3949444B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Claims (34)

  1. 発光素子と、デジタルビデオ信号を記憶する手段と、前記記憶されたデジタルビデオ信号が有する画像情報に基づいて前記発光素子の発光する期間を定める手段とを、画素内に有することを特徴とする発光装置。
  2. 発光素子と、デジタルビデオ信号を記憶する手段と、前記記憶されたデジタルビデオ信号が有する画像情報に基づいて前記発光素子の発光する期間を定める手段とを画素内に有する発光装置であって、
    前記発光素子が発光する期間は、1フレーム期間において連続して出現することを特徴とする発光装置。
  3. 発光素子と、デジタルビデオ信号を記憶する手段と、前記記憶されたデジタルビデオ信号が有する画像情報に基づいて前記発光素子の発光する期間を定める手段と、前記発光素子に供給される電流を制御するトランジスタとを画素内に有する発光装置であって、
    前記トランジスタがオンとなり前記発光素子が発光する期間が、1フレーム期間において連続して出現することを特徴とする発光装置。
  4. 請求項1乃至3のいずれか一において、
    連続して出現するフレーム期間では、前記発光素子が発光する期間が続けて出現しないことを特徴とする発光装置。
  5. 発光素子と、
    前記発光素子に供給される電流を制御するトランジスタと、
    nビットのデジタルビデオ信号が書き込まれるn個の第1メモリと、
    前記nビットのデジタルビデオ信号を、それぞれ記憶するn個の第2メモリと、
    周波数の異なるn個のカウンタ信号を同時に出力するカウンタ回路と、
    前記n個の第2メモリに記憶されているnビットのデジタルビデオ信号と、前記周波数の異なるn個のカウンタ信号とが一致するまでの期間、前記トランジスタをオンにする信号が生成される信号生成部と、
    を有する画素が複数備えられていることを特徴とする発光装置。
  6. 発光素子と、
    前記発光素子に供給される電流を制御するトランジスタと、
    nビットのデジタルビデオ信号が書き込まれるn個の第1メモリと、
    前記nビットのデジタルビデオ信号を、それぞれ記憶するn個の第2メモリと、
    周波数の異なるn個のカウンタ信号を同時に出力するカウンタ回路と、
    前記周波数の異なるn個のカウンタ信号の出力が開始されてから、前記n個の第2メモリに記憶されているnビットのデジタルビデオ信号と、前記周波数の異なるn個のカウンタ信号とが一致するまでの期間前記トランジスタをオンにする信が生成される信号生成部と、
    を有する画素が複数備えられていることを特徴とする発光装置。
  7. 発光素子と、
    前記発光素子に供給される電流を制御するトランジスタと、
    nビットのデジタルビデオ信号が書き込まれるn個の第1メモリと、
    前記nビットのデジタルビデオ信号を、それぞれ記憶するn個の第2メモリと、
    周波数の異なるn個のカウンタ信号を同時に出力するカウンタ回路と、
    記n個の第2メモリに記憶されているnビットのデジタルビデオ信号と、前記カウンタ回路から出力される前記周波数の異なるn個のカウンタ信号とによって定められる期間のみ、前記トランジスタをオンにする信が生成される信号生成部と、
    を有する画素が複数備えられていることを特徴とする発光装置。
  8. 請求項1乃至7のいずれか一において、
    前記信号生成部は、前記信号生成部に入力される前記nビットのデジタルビデオ信号と、前記信号生成部に入力されるn個のカウンタ信号とを比較し、合致するかしないか判断する第1の機能を有することを特徴とする発光装置。
  9. 請求項1乃至請求項8のいずれか一において、前記第1メモリまたは前記第2メモリがSRAMであることを特徴とする発光装置。
  10. 請求項1乃至請求項のいずれかにおいて、前記発光装置を有することを特徴とする電子機器。
  11. 請求項10において、エレクトロルミネッセンス表示装置、デジタルスチルカメラ、ノート型パーソナルコンピュータ、モバイルコンピュータ、画像再生装置、ゴーグル型ディスプレイ、ビデオカメラまたは携帯電話であることを特徴とする電子機器。
  12. 第1メモリと、第2メモリと、信号生成部と、カウンタ回路と、発光素子とを有する画素が複数設けられた発光装置の駆動方法であって、
    前記第1メモリに、デジタルビデオ信号が書き込まれ、
    前記第1メモリに書き込まれたデジタルビデオ信号は、前記第2メモリに書き込まれ、
    前記第2メモリに書き込まれたデジタルビデオ信号は、前記信号生成部に入力され、
    リセット信号によって前記カウンタ回路から周波数の異なるカウンタ信号が出力され、
    前記カウンタ信号は前記信号生成部に入力され、
    前記信号生成部に入力されたのデジタルビデオ信号と、前記カウンタ信号とが一致する期間、前記発光素子が発光することを特徴とする発光装置の駆動方法。
  13. n個の第1メモリと、n個の第2メモリと、信号生成部と、カウンタ回路と、発光素子とを有する画素が複数設けられた発光装置の駆動方法であって、
    前記n個の第1メモリのそれぞれに、nビットのデジタルビデオ信号が順に書き込まれ、
    前記n個の第1メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記n個の第2メモリのそれぞれに一斉に書き込まれ、
    前記n個の第2メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記信号生成部に入力され、
    リセット信号によって前記カウンタ回路から周波数の異なるn個のカウンタ信号の出力が開始され、
    前記n個のカウンタ信号は前記信号生成部に入力され、
    前記n個のカウンタ信号の出力が開始されてから、前記信号生成部に入力されたnビットのデジタルビデオ信号と前記n個のカウンタ信号とが一致するまでの期間、前記発光素子が発光することを特徴とする発光装置の駆動方法。
  14. n個の第1メモリと、n個の第2メモリと、n個の第1スイッチング用TFTと、n個の第2スイッチング用TFTと、信号生成部と、カウンタ回路と、発光素子とを有する画素が複数設けられた発光装置の駆動方法であって、
    前記n個の第1スイッチング用TFTが順にオンになることで、前記n個の第1メモリのそれぞれに、nビットのデジタルビデオ信号が順に書き込まれ、
    前記n個の第2スイッチング用TFTが一斉にオンになることで、前記n個の第1メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記n個の第2メモリのそれぞれに一斉に書き込まれ、
    前記n個の第2メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記信号生成部に入力され、
    リセット信号によって前記カウンタ回路から周波数の異なるn個のカウンタ信号の出力が開始され、
    前記n個のカウンタ信号は前記信号生成部に入力され、
    前記n個のカウンタ信号の出力が開始されてから、前記信号生成部に入力されたnビットのデジタルビデオ信号と前記n個のカウンタ信号とが一致するまでの期間、前記発光素子が発光することを特徴とする発光装置の駆動方法。
  15. n個の第1メモリと、n個の第2メモリと、n個の第1スイッチング用TFTと、n個の第2スイッチング用TFTと、信号生成部と、カウンタ回路と、電流制御用TFTと、発光素子とを有する画素が複数設けられた発光装置の駆動方法であって、
    前記n個の第1スイッチング用TFTが順にオンになることで、前記n個の第1メモリのそれぞれに、nビットのデジタルビデオ信号が順に書き込まれ、
    前記n個の第2スイッチング用TFTが一斉にオンになることで、前記n個の第1メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記n個の第2メモリのそれぞれに一斉に書き込まれ、
    前記n個の第2メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記信号生成部に入力され、
    リセット信号によって前記カウンタ回路から周波数の異なるn個のカウンタ信号の出力が開始され、
    前記n個のカウンタ信号は前記信号生成部に入力され、
    前記n個のカウンタ信号の出力が開始されてから、前記信号生成部に入力されたnビットのデジタルビデオ信号と前記n個のカウンタ信号とが一致するまでの期間、記信号生成部から出力される信号によって前記電流制御用TFTがオンになり、
    前記電流制御用TFTがオンになることで、前記発光素子が発光することを特徴とする発光装置の駆動方法。
  16. 請求項15において、前記電流制御用TFTがnチャネル型TFTであることを特徴とする発光装置の駆動方法。
  17. n個の第1メモリと、n個の第2メモリと、信号生成部と、カウンタ回路と、発光素子とを有する画素が複数設けられた発光装置の駆動方法であって、
    前記n個の第1メモリのそれぞれに、nビットのデジタルビデオ信号が順に書き込まれ、
    前記n個の第1メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記n個の第2メモリのそれぞれに一斉に書き込まれ、
    前記n個の第2メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記信号生成部に入力され、
    リセット信号によって前記カウンタ回路から周波数の異なるn個のカウンタ信号の出力が開始され、
    前記n個のカウンタ信号は前記信号生成部に入力され、
    記信号生成部は、前記信号生成部に入力される前記nビットのデジタルビデオ信号と、前記信号生成部に入力されるn個のカウンタ信号とを比較し、合致するかしないか判断し、
    前記n個のカウンタ信号の出力が開始されてから、前記信号生成部に入力されたnビットのデジタルビデオ信号と、n個のカウンタ信号とが合致するまでの期間、前記発光素子を発光させることを特徴とする発光装置の駆動方法。
  18. n個の第1メモリと、n個の第2メモリと、n個の第1スイッチング用TFTと、n個の第2スイッチング用TFTと、信号生成部と、カウンタ回路と、発光素子とを有する画素が複数設けられた発光装置の駆動方法であって、
    前記n個の第1スイッチング用TFTが順にオンになることで、前記n個の第1メモリのそれぞれに、nビットのデジタルビデオ信号が順に書き込まれ、
    前記n個の第2スイッチング用TFTが一斉にオンになることで、前記n個の第1メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記n個の第2メモリのそれぞれに一斉に書き込まれ、
    前記n個の第2メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記信号生成部に入力され、
    リセット信号によって前記カウンタ回路から周波数の異なるn個のカウンタ信号の出力が開始され、
    前記n個のカウンタ信号は前記信号生成部に入力され、
    記信号生成部は、前記信号生成部に入力される前記nビットのデジタルビデオ信号と、前記信号生成部に入力されるn個のカウンタ信号とを比較し、合致するかしないか判断し、
    前記n個のカウンタ信号の出力が開始されてから、前記信号生成部に入力されたnビットのデジタルビデオ信号と、n個のカウンタ信号とが合致するまでの期間、前記発光素子を発光させることを特徴とする発光装置の駆動方法。
  19. n個の第1メモリと、n個の第2メモリと、n個の第1スイッチング用TFTと、n個の第2スイッチング用TFTと、信号生成部と、カウンタ回路と、電流制御用TFTと、発光素子とを有する画素が複数設けられた発光装置の駆動方法であって、
    前記n個の第1スイッチング用TFTが順にオンになることで、前記n個の第1メモリのそれぞれに、nビットのデジタルビデオ信号が順に書き込まれ、
    前記n個の第2スイッチング用TFTが一斉にオンになることで、前記n個の第1メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記n個の第2メモリのそれぞれに一斉に書き込まれ、
    前記n個の第2メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号は、前記信号生成部に入力され、
    リセット信号によって前記カウンタ回路から周波数の異なるn個のカウンタ信号の出力が開始され、
    前記n個のカウンタ信号は前記信号生成部に入力され、
    記信号生成部は、前記信号生成部に入力される前記nビットのデジタルビデオ信号と、前記信号生成部に入力されるn個のカウンタ信号とを比較し、合致するかしないか判断し、
    前記n個のカウンタ信号の出力が開始されてから、前記信号生成部に入力されたnビットのデジタルビデオ信号と、n個のカウンタ信号とが合致するまでの期間、前記電流制御用TFTをオンにし
    前記電流制御用TFTがオンになることで、前記発光素子が発光することを特徴とする発光装置の駆動方法。
  20. 請求項1において、前記電流制御用TFTがnチャネル型TFTであることを特徴とする発光装置の駆動方法。
  21. 請求項12乃至請求項20のいずれか一において、
    記信号生成部はNORと、n個のエクスクルーシブORとを有しており、
    前記n個のエクスクルーシブORがぞれぞれ有する2つの入力端子のうち、一方の入力端子には、前記信号生成部に入力される前記nビットのデジタルビデオ信号が入力され、もう一方の入力端子には前記n個のカウンタ信号が入力され、
    前記n個のエクスクルーシブORがそれぞれ有する出力端子は、全て前記NORの入力端子に接続されており、
    前記NORの出力端子から出力される信号によって、前記信号生成部に入力される前記nビットのデジタルビデオ信号と、前記信号生成部に入力されるn個のカウンタ信号とが合致するかしないかが判断されることを特徴とする発光装置の駆動方法。
  22. 請求項12乃至請求項21のいずれか一において、
    記信号生成部はR−Sフリップフロップ回路を有しており、
    前記R−Sフリップフロップ回路が有する2つの入力端子のうち、いずれか一方の入力端子にはリセット信号が入力され、もう一方の入力端子には、前記信号生成部に入力される前記nビットのデジタルビデオ信号と、前記信号生成部に入力されるn個のカウンタ信号とが合致するかしないか判断した信号が入力され、
    前記R−Sフリップフロップ回路が有する出力端子から出力される信号によって、前記n個のカウンタ信号の出力が開始されてから、前記信号生成部に入力されたnビットのデジタルビデオ信号と、n個のカウンタ信号とが合致するまでの期間、前記発光素子を発光させることを特徴とする発光装置の駆動方法。
  23. 請求項12乃至請求項22のいずれか一において、前記第1メモリまたは前記第2メモリがSRAMであることを特徴とする発光装置の駆動方法。
  24. 請求項12乃至請求項23のいずれか一において、前記カウンタ回路には、クロック信号と、前記クロック信号の極性を反転させた信号とが入力されることを特徴とする発光装置の駆動方法。
  25. 請求項24において、前記n個のカウンタ信号の周波数は、高いほうから順に、前記カウンタ回路に入力されたクロック信号の周波数の1/2、1/22、…、1/2nに相当することを特徴とする発光装置の駆動方法。
  26. 請求項12乃至25のいずれか一において、
    前記発光素子が発光する期間は、1フレーム期間において連続して出現することを特徴とする発光装置の駆動方法。
  27. 請求項12乃至26のいずれか一において、
    連続して出現するフレーム期間では、前記発光素子が発光する期間が続けて出現しないことを特徴とする発光装置の駆動方法。
  28. 請求項12乃至27のいずれか一において、前記ビデオ信号の各ビットが有する上等と、前記周波数の異なるn個のカウンタ信号の各ビットが有する情報とが合致するまでの期間、前記発光素子を発光させることを特徴とする発光装置の駆動方法。
  29. 液晶セルと、デジタルビデオ信号を記憶する手段と、前記記憶されたデジタルビデオ信号が有する画像情報に基づいて前記液晶セルがオンになる期間を定める手段とを、画素内に有することを特徴とする液晶表示装置。
  30. 液晶セルと、デジタルビデオ信号を記憶する手段と、前記記憶されたデジタルビデオ信号が有する画像情報に基づいて前記液晶セルがオンになる期間を定める手段とを画素内に有する液晶表示装置であって、
    前記液晶セルがオンになる期間は、1フレーム期間において連続して出現することを特徴とする液晶表示装置。
  31. 液晶セルと、
    n個の第1メモリと、
    前記n個の第1メモリのそれぞれに書き込まれたnビットのデジタルビデオ信号を、それぞれ記憶するn個の第2メモリと、
    前記n個の第2メモリに記憶されたデジタルビデオ信号が有する画像情報に基づいて前記液晶セルがオンになる期間を定める手段と、
    を有する画素が複数備えられていることを特徴とする液晶表示装置。
  32. 液晶セルと、
    n個のメモリと、
    前記n個のメモリのそれぞれに書き込まれたnビットのデジタルビデオ信号が有する画像情報に基づいて前記液晶セルがオンになる期間を定める手段と、
    を有する画素が複数備えられていることを特徴とする液晶表示装置。
  33. 請求項29乃至請求項32のいずれか一において、前記液晶表示装置を有することを特徴とする電子機器。
  34. 請求項33において、表示装置、デジタルスチルカメラ、ノート型パーソナルコンピュータ、モバイルコンピュータ、画像再生装置、ゴーグル型ディスプレイ、ビデオカメラまたは携帯電話であることを特徴とする電子機器。
JP2001385790A 2000-12-26 2001-12-19 発光装置、該発光装置の駆動方法 Expired - Fee Related JP3949444B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001385790A JP3949444B2 (ja) 2000-12-26 2001-12-19 発光装置、該発光装置の駆動方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000-394075 2000-12-26
JP2000394075 2000-12-26
JP2001385790A JP3949444B2 (ja) 2000-12-26 2001-12-19 発光装置、該発光装置の駆動方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2006241091A Division JP4145941B2 (ja) 2000-12-26 2006-09-06 液晶表示装置

Publications (3)

Publication Number Publication Date
JP2002278499A JP2002278499A (ja) 2002-09-27
JP2002278499A5 true JP2002278499A5 (ja) 2005-07-07
JP3949444B2 JP3949444B2 (ja) 2007-07-25

Family

ID=26606603

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001385790A Expired - Fee Related JP3949444B2 (ja) 2000-12-26 2001-12-19 発光装置、該発光装置の駆動方法

Country Status (1)

Country Link
JP (1) JP3949444B2 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW536689B (en) 2001-01-18 2003-06-11 Sharp Kk Display, portable device, and substrate
GB0110802D0 (en) * 2001-05-02 2001-06-27 Microemissive Displays Ltd Pixel circuit and operating method
KR100476368B1 (ko) * 2002-11-05 2005-03-17 엘지.필립스 엘시디 주식회사 유기 전계발광 표시패널의 데이터 구동 장치 및 방법
JP4519651B2 (ja) * 2002-12-19 2010-08-04 株式会社半導体エネルギー研究所 発光装置及びその作製方法
WO2004097543A1 (ja) * 2003-04-25 2004-11-11 Semiconductor Energy Laboratory Co. Ltd. 半導体装置
JP2005157123A (ja) * 2003-11-27 2005-06-16 Dainippon Printing Co Ltd 有機el表示装置
JP2021523407A (ja) * 2018-05-08 2021-09-02 アップル インコーポレイテッドApple Inc. 画素内メモリディスプレイ
US10909926B2 (en) 2018-05-08 2021-02-02 Apple Inc. Pixel circuitry and operation for memory-containing electronic display
US10978028B2 (en) * 2018-09-17 2021-04-13 Apple Inc. Correction for defective memory of a memory-in-pixel display
WO2023007819A1 (ja) * 2021-07-27 2023-02-02 ソニーセミコンダクタソリューションズ株式会社 表示装置

Similar Documents

Publication Publication Date Title
JP6620188B2 (ja) 表示装置
US6952298B2 (en) Electro-optical device, method of driving electro-optical device, method of selecting scanning line in electro-optical device, and electronic apparatus
JP5177957B2 (ja) 表示装置、およびそれを用いた電子機器
JP4244617B2 (ja) 電気光学装置、電気光学装置の駆動方法
JP4158658B2 (ja) 表示ドライバ及び電気光学装置
KR20020011103A (ko) 전기 회로의 구동 방법
US7652239B2 (en) Video data correction circuit, display device and electronic appliance
US20050035981A1 (en) Display device and driving method thereof
JP2002278499A5 (ja)
US7551166B2 (en) Display device, method for driving the same, and electronic device using the same
US8570266B2 (en) Display device and electronic apparatus using the same
JP4397811B2 (ja) 半導体装置、el表示装置、及び電子機器
JP4132654B2 (ja) 表示制御装置および携帯用電子機器
KR100498968B1 (ko) 표시 장치
JP2008225494A (ja) 表示ドライバ及び電気光学装置
JP2004062163A (ja) 電気光学装置、電気光学装置の駆動方法、電気光学装置の走査線選択方法及び電子機器
JP2004163919A (ja) 表示装置及びその駆動方法並びに電子機器
JP4637467B2 (ja) 液晶表示装置および液晶表示装置の駆動方法
JP5008302B2 (ja) 表示装置
JP2004317576A (ja) 駆動回路、駆動方法、電気光学装置、及び電子機器
JP4203056B2 (ja) 液晶表示制御装置
JP4134124B2 (ja) 表示制御装置
JP2006154781A (ja) ビデオデータ補正回路及び表示装置、電子機器
JP4721292B2 (ja) 携帯用電子機器及び携帯電話器
JP2005004186A (ja) 表示装置および表示装置の駆動方法、並びにそれを用いた電気機器