JP2001346945A - 弾球遊技機 - Google Patents

弾球遊技機

Info

Publication number
JP2001346945A
JP2001346945A JP2000339244A JP2000339244A JP2001346945A JP 2001346945 A JP2001346945 A JP 2001346945A JP 2000339244 A JP2000339244 A JP 2000339244A JP 2000339244 A JP2000339244 A JP 2000339244A JP 2001346945 A JP2001346945 A JP 2001346945A
Authority
JP
Japan
Prior art keywords
switch
clear
ram
control board
game
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000339244A
Other languages
English (en)
Inventor
Toshihiro Uchigashima
敏博 内ヶ島
Takahiro Uchigashima
隆寛 内ヶ島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Takao Co Ltd
Original Assignee
Takao Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Takao Co Ltd filed Critical Takao Co Ltd
Priority to JP2000339244A priority Critical patent/JP2001346945A/ja
Publication of JP2001346945A publication Critical patent/JP2001346945A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Pinball Game Machines (AREA)

Abstract

(57)【要約】 【課題】 弾球遊技機において、制御基板のRAMをク
リアするRAMクリアスイッチの誤操作による不用意な
RAMクリアを防止することである。 【解決手段】 クリア許容スイッチ671と、クリア許
容スイッチ671のオンに応じて出力され、当該出力時
期に予めRAMクリアスイッチ676がオン状態のとき
RAMをクリアすることを許容するクリア許容信号を一
時的に出力するクリア許容信号出力手段674とを備え
ることで、RAMクリアスイッチ671が有効に働く時
期がクリア許容スイッチ671をオンする際に制限す
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は弾球遊技機に関し、
特に遊技球の払い出しの制御に関する。
【0002】
【従来の技術】弾球遊技機は、遊技客の操作で発射され
た遊技球が遊技盤の盤面上に設けられた入賞口に入ると
賞球として遊技球を払い出す遊技機で、パチンコ遊技機
が広く普及している。今日、遊技球の払い出しや遊技の
進行を、ワンチップマイコン等によるCPUを中心に構
成された通常複数の制御用の基板が司るようにしたもの
が一般的である。
【0003】遊技球は、例えばパチンコ遊技機に隣接し
て付設された貸し球ユニットの挿入口に現金やプリペイ
ドカードを挿入すると、貸し球としての所定数の遊技球
が遊技球を容れる遊技球皿に払い出される。また、賞球
は入賞口の種類や遊技の進行状態に応じて定められた個
数が払い出される。
【0004】かかる遊技球の払い出しは、パチンコ遊技
機の背面部に配設された貸球払出装置や賞球払出装置に
よりおこなわれる。いずれの装置も、遊技球が1列にな
って通る払い出し通路の途中で遊技球のせき止めとその
解除とが切り替え自在に構成されて遊技球の通過を許容
または禁止するようになっている。そして、せき止め位
置の直下流で、センサが通過した遊技球を1つずつ検出
し、遊技球の未払い数を減算更新しながら、遊技球の払
い出しが決められた数だけなされるようになっている。
【0005】また、今日のパチンコ遊技機は、遊技の内
容に、より娯楽性が付加されて遊技の進行が複雑かつ高
度化しており、特別図柄の表示や確率変動として知られ
ているように、遊技は遊技環境がダイナミックに変化し
ながら進行する。
【0006】
【発明が解決しようとする課題】ところで、賞球払出装
置等の被制御対象を制御する基板が1チップマイコン等
のCPUを中心に構成されたものにおいて、RAMの内
容をクリアするクリアスイッチを備えたものがある。か
かるRAMクリア処理が必要になる場合としては、パチ
ンコ店において、パチンコ遊技機の管理上の要請から、
例えば朝の開店時にパチンコ遊技機を前日の状態から連
続していない状態にしておくべく、パチンコ遊技機の状
態を初期状態に復することが必要になる場合が考えられ
る。また、制御基板CPUが暴走した場合に、RAMに
異常値が書き込まれた状態から回復することが必要にな
る場合が考えられる。また、パチンコ遊技機を工場から
出荷するに際し、確実にパチンコ遊技機の状態を初期状
態としておくのが望ましいという要請も考えられる。
【0007】しかしながら、RAMの記憶内容をクリア
する機能を付加すると、誤ってそのスイッチ操作をして
しまった時の結果が重大であることから、パチンコ店の
従業員が点検その他の作業をする際に従業員に過度の注
意負担を強いることになる。
【0008】本発明は上記実情に鑑みなされたもので、
かかる誤操作を防止することのできる弾球遊技機を提供
することを目的とする。
【0009】
【課題を解決するための手段】請求項1記載の発明で
は、遊技制御プログラムの作業領域としてのRAMを備
え被制御対象の作動を制御する制御手段と、上記RAM
をクリアする時にオン操作されるクリアスイッチとを備
えた弾球遊技機において、クリア許容スイッチと、クリ
ア許容スイッチのオンに応じて出力され、当該出力時期
に予めクリアスイッチがオン状態のときRAMをクリア
することを許容するクリア許容信号を一時的に出力する
クリア許容信号出力手段とを具備する構成とする。
【0010】クリアスイッチのオン時期を、クリア許容
スイッチをオンする際に制限することで、クリアスイッ
チの誤操作を防止することができる。
【0011】請求項2記載の発明では、請求項1の発明
の構成において、上記クリア許容スイッチは、オンによ
り上記制御手段への給電が可能となる電源スイッチとす
る。
【0012】クリア許容信号が電源投入の際以外では生
成されず、RAMクリアの機会がさらに制限され、よ
り、誤操作の回避を図ることができる。
【0013】請求項3記載の発明では、請求項1または
2の発明の構成において、上記クリアスイッチおよびク
リア許容スイッチの操作でRAMをクリアすることが許
容される上記制御手段には、遊技全体の進行を司る遊技
制御手段と、賞球の払い出しを司る賞球払出制御手段と
を含み、上記クリアスイッチおよび上記クリア許容スイ
ッチを上記遊技制御手段と上記賞球払出制御手段とに共
通とする。
【0014】遊技制御手段と賞球払出制御手段のうち一
方のRAMがリセットされると他方のRAMもリセット
され、賞球の払い出し数に関する管理データが遊技制御
手段と賞球払出制御手段とで不一致となる等の齟齬を生
じない。
【0015】請求項4記載の発明では、請求項1ないし
3の発明の構成において、上記クリアスイッチおよびク
リア許容スイッチを同一電源基板に実装する。
【0016】同一電源基板においてクリアスイッチおよ
びクリア許容スイッチの操作を行い得るので、操作性が
よい。
【0017】請求項5記載の発明では、請求項4の発明
の構成において、上記クリアスイッチおよびクリア許容
スイッチを、上記電源基板の異なる辺の近傍位置に互い
に間をとって配置する。
【0018】電源基板のサイズを目一杯使ってクリアス
イッチとクリア許容スイッチとを離して片方の手だけの
操作がしずらいようにし、より誤操作の回避を図ること
ができる。
【0019】請求項6記載の発明では、請求項4または
5の発明の構成において、上記クリアスイッチおよびク
リア許容スイッチの少なくとも一方を覆うカバーを設け
る。
【0020】RAMクリア時には作業者にカバーを外す
ことを要求するので、さらに誤操作の回避を図ることが
できる。
【0021】請求項7記載の発明では、請求項4ないし
6の発明の構成において、上記クリア許容信号が出力さ
れると、表示または消灯するパイロットランプを具備せ
しめる。
【0022】作業者は、クリア許容信号が出力されて、
操作したクリアスイッチが有効に働くことを確認できる
ので、ユーザーフレンドリーである。
【0023】
【発明の実施の形態】本発明の好適な実施の形態を図面
にしたがって説明する。図1は本発明を適用したパチン
コ遊技機の全体を示すもので、本パチンコ遊技機は、後
述する遊技盤等の遊技機本体部分を保持する長方形の外
枠111と前面枠112とを有し、外枠111の左隣に
公知のプリペードカードユニット131が設置されてい
る。前面枠112は、左端上下のヒンジ116a,11
6bにより外枠111に対し水平方向に回動自在に取り
付けられており、メンテナンス時等に上記遊技機本体部
分を手前側に出すことが可能である。
【0024】前面枠112の内側には、前面枠112の
高さ方向の上側略2/3の大きさをカバーする金枠11
3が取り付けられ、金枠113の左側を支軸にして金枠
113の内周を縁取るガラス枠114が開閉可能に蝶着
される。ガラス枠114には板ガラス115が二重には
め込まれている。ガラス枠114と金枠113とにガラ
ス枠114の開放を検出するガラス枠開放スイッチ16
1が取り付けられている。板ガラス115の奥には図示
しない遊技盤が収納され、板ガラス115を挟んで遊技
者と対向するようになっている。
【0025】前面枠112の内側にはまた、金枠113
の下方にバスタブ状の遊技球皿である上皿121と下皿
124とが手前側に突出して設けられている。上皿12
1は遊技球を容れる凹み部分がやや左側に偏して形成さ
れ、凹み非形成の右端部には上面に貸出釦134、精算
釦135および残高表示部136が設けられている。残
高表示部136には、上記プリペードカードユニット1
31のカード口132にプリペードカードを挿入すると
プリペードカードに記憶された残高が表示され、貸出釦
134を押下すると所定数の遊技球の貸出しが実行さ
れ、上皿121の側面に開口する払い出し口122から
上皿121内に遊技球が払い出される。
【0026】下皿124は遊技者が上皿球抜きレバー1
23を操作することにより上皿121と連通自在に構成
され、上皿121の遊技球を溢れ球排出口125から下
皿124に移動することが可能である。また、下皿12
4が遊技球で満杯となった時には、下皿球抜きレバー1
26の操作により下皿124の底面が開口して下皿12
4の下方に排出可能であり、遊技球を別箱に移すことが
できる。
【0027】下皿124の右側には発射ハンドル141
が設けられている。発射ハンドル141は、手前側に突
出して取り付けられたグリップ部142の外周にリング
状のタッチプレート143を同軸に設けてなり、遊技者
がタッチプレート143を時計方向に回動すれば、上皿
121から供給される遊技球を後述する遊技盤の盤面上
に発射することができる。
【0028】また、前面枠112には、上辺部に確変表
示部152と大当たり表示部153とを備えたトップラ
ンプ151が設けてあり、前面枠112の右辺部には発
射ハンドル141が操作されていることを示すタッチラ
ンプ154が設けられている。
【0029】次に、図2により遊技盤について説明す
る。遊技盤21の盤面上には、盤面上を略円形に縁取る
ように盤面に対して垂直に帯状のレール22、23が設
けてある。レール22、23は図中左側の一部が二重に
なっており、発射ハンドル141の操作で遊技球が外側
レール23に沿って発射され、レール22、23で囲ま
れた盤面の略円形領域内に入る。この略円形領域の中央
の開口部には図柄表示枠24が嵌設され、図柄表示枠2
4内に特別図柄を表示するLCDパネルユニット641
が表示面を手前に向けて設けられる。図柄表示枠24の
上部には普通図柄表示部41が設けられ、図柄表示枠2
4の下部には普通図柄保留表示部42が設けられる。そ
して、普通図柄表示部41に表示される図柄の変動開始
に用いられる普通図柄作動ゲート34が図柄表示枠24
の左右に設けられる。
【0030】図柄表示枠24の下方には、入賞口である
第1種始動口としての普通電動役物31と、アタッカー
扉33が電動で開閉する大入賞口32とがこの順に設け
られる。遊技盤21の盤面上にはまた、その他の各種の
入賞口35、36が各所に配置されるとともに、盤面の
最下部にはアウト口37が開口している。また盤面に
は、多数の遊技釘25、風車26、27等が備えられて
いる。
【0031】遊技盤21の盤面上に発射された遊技球
は、上記各入賞口31等に入賞すれば遊技盤21の裏側
へと入賞球として取り込まれ、入賞しなければアウト口
37からアウト球として取り込まれる。
【0032】また、遊技盤21の盤面にはその左右両端
部にサイドランプ28が設けられ、また、一部の風車2
7は、色付き透明プラスティック製とするとともに、そ
の背後に図示しないランプを設けて輝くように構成さ
れ、さらに、図示しないスピーカから遊技の進行に合わ
せて音を発生させて、臨場感を高めている。
【0033】図3によりパチンコ遊技機の裏側の構成に
ついて説明する。上述の遊技盤21には、その裏面に沿
って機構盤51が脱着可能に設けてある。機構盤51に
は、上部に球タンク52が設けられ、遊技球がタンクレ
ール53、カーブレール54を介して貸球払い出し装置
55と賞球払い出し装置56とにそれぞれ供給可能とな
っている。貸球払い出し装置55は内蔵の貸球ソレノイ
ド85が作動すると、賞球払い出し装置56は内蔵の賞
球モータ93が作動すると、遊技球の下流への流下が許
容され、上皿121へと供給するようになっている。ま
た、貸球払い出し装置55には貸球センサ89が設けら
れて、また、賞球払い出し装置56には賞球センサ9
4,95が設けられて下流へと流れる遊技球を1つずつ
検出するようになっている。
【0034】また、遊技盤21や機構盤51には、遊技
の進行全体を司る主制御基板61が、また、主制御基板
61との一方向通信により本パチンコ遊技機各部を作動
せしめる種々のサブ制御基板62、63、642、6
5、66が取り付けられる。サブ制御基板62〜66に
は、貸球や賞球の払い出しを制御するもの(以下、適
宜、払出制御基板という)62、遊技球の発射を制御す
るもの(以下、適宜、発射制御基板という)63、LC
Dパネルユニット641における表示を制御するもの
(以下、適宜、図柄制御基板という)642、種々の表
示用、演出用のランプの発光を制御するもの(以下、適
宜、ランプ制御基板という)65、スピーカの出力音を
制御するもの(以下、適宜、音制御基板という)66が
ある。かかる制御用の基板61〜66の他、本パチンコ
遊技機の各部に給電するための電源基板67が設けられ
ている。図柄制御基板642は上記LCDパネルユニッ
ト641や図示しない付属ユニットとともにアッセンブ
リ化され特別図柄表示装置64となっている。また、第
1の外部接続端子基板68と第2の外部接続端子基板6
8aとが設けられており、第1外部接続端子基板68と
第2外部接続端子基板68aとは、図示を省略したパチ
ンコ店管理コンピュータに接続され、パチンコ遊技機等
の管理をしている。
【0035】第1外部接続端子基板68は遊技状況の送
信手段を備えており、大当たり、特別図柄表示装置64
の図柄変動および入賞状況の送信を行っている。第2外
部接続端子基板68aは遊技状況を除く当該パチンコ遊
技機の動作状況を送信するものであって、ガラス枠11
4の開放、満杯検出、払出個数、遊技客がタッチプレー
ト143を回動していた時間等が送信され、さらに当該
パチンコ遊技機の稼働を停止目的の打ち止め信号を受信
するようにもなっている。これら外部接続端子基板6
8,68aから出力される情報に基づいて、入賞信号、
払出信号および満杯信号から停電現象により記憶された
入賞情報が当該パチンコ遊技機に記憶されたものと管理
コンピュータに記憶されたものとに不一致が生じないよ
うに管理している。
【0036】また、当該パチンコ遊技機より送信される
これらの種々の情報に基づいて、パチンコ店管理コンピ
ュータは、遊技中におけるベース値管理を行っている。
このベース値管理は、例えば設定値40として打ち球数
100に対して遊技球を40個、賞球として払い出した
かを監視するもので、ベース値が設定値よりも異常に上
昇したら、当該パチンコ遊技機に何らかの故障が発生し
たか又は遊技客の違法行為によりベース値が変化したも
のと判断し、即座にこれらの事態に対応することができ
る。この他にも管理コンピュータは、パチンコ遊技機の
良否の判定材料となる稼働率の監視および稼働率に対し
てガラス枠114が何回開放されたかも調査対象となっ
ており、発射ハンドル141の操作中を示すタッチ信
号、上皿121の満杯を示す満杯信号およびガラス枠1
14の開放信号とで、遊技客と店員とのなれ合いによる
不正の調査もしている。
【0037】なお、管理コンピュータの作動に関わる詳
細説明は省略する。
【0038】図4により、上記主制御基板61、サブ制
御基板62〜66等により構成される本パチンコ遊技機
の電気的構成を説明する。なお、図中には信号の受け渡
しを行う所謂中継基板等は記載を省略している。
【0039】主制御基板61は、遊技制御プログラムを
記憶したROMおよび演算等の作業領域として働くRA
Mを内蔵した8ビットワンチップマイコンを中心とした
論理演算回路として構成され、この他に各基板または各
種スイッチ類および各種アクチュエータ類との入出力を
行うための外部入出力回路も設けられている。
【0040】主制御基板61に入力するスイッチ類とし
て、第1種始動口スイッチ711、普通図柄作動スイッ
チ712、役物連続作動スイッチ(以下、単にVスイッ
チという)713、カウントスイッチ714、複数のそ
の他入賞口スイッチ715、満タンスイッチ716、補
給スイッチ717等が設けられている。また、主制御基
板61の出力側には、普通役物ソレノイド721、大入
賞口ソレノイド722、Vソレノイド723および外部
接続端子基板68等が接続されている。
【0041】第1種始動口スイッチ711は普通電動役
物31内に、普通図柄作動スイッチ712は普通図柄作
動ゲート34内に設けられ、Vスイッチ713は大入賞
口32内の特別装置作動領域(以下、特別領域という)
内に、カウントスイッチ714も同じく大入賞口32内
に設けられ、その他入賞口スイッチ715は普通電動役
物31および大入賞口32以外の各入賞口35、36に
設けられ、それぞれの作動ゲート34や入賞口31等を
遊技球が通過したことを検知する。ここで、Vスイッチ
713は大入賞口32内に入賞した遊技球が特別領域を
通過したことを、カウントスイッチ714は大入賞口3
2内に入賞するすべての遊技球を検出する。
【0042】満タンスイッチ716は下皿124内に設
けられ、下皿124が遊技球で満タン状態になったこと
を検出する。補給スイッチ717は球タンク52内に設
けられ、球タンク52内に遊技球が存在することを検出
する。
【0043】また、主制御基板61の出力側に接続され
た普通役物ソレノイド721は普通電動役物31の開閉
に、大入賞口ソレノイド722はアタッカー扉33の開
閉に、Vソレノイド723は大入賞口32内の上記特別
領域の開閉に、それぞれ使用される。
【0044】払出制御基板62はマイクロコンピュータ
を用いた論理演算回路として構成され、主制御基板61
からの指令コマンドに従って入賞があった場合に賞球の
払い出しの制御を行うとともに、上記のプリペードカー
ドユニット131およびCR精算表示基板69と双方向
通信を行い貸球の払い出しの制御を行う。CR精算表示
基板69は上記上皿121内の釦類134、135およ
び残高表示部136形成位置に内蔵され、貸出釦134
の押下でオンする貸出スイッチ691、精算釦134の
押下でオンする精算スイッチ692および残高表示部1
36における数値表示用のLED693から構成されて
いる。
【0045】払出制御基板62の入力側には、上記主制
御基板61の他、貸球センサ89、賞球センサ94、9
5が接続されている。
【0046】払出制御基板62の出力側には、上記貸球
払出装置55に内蔵された上記貸し球ソレノイド85
が、賞球払出装置56に内蔵された上記賞球モータ93
が接続される。
【0047】払出制御基板62は、上皿121にある上
記貸出釦134が押下されると上記球貸しソレノイド8
5を作動せしめて遊技球を払い出すとともに、貸出釦1
34に応じた所定の貸し球数を初期値とする未払い数
を、貸球センサ89により遊技球が検出されるごとに減
算更新して、未払い数が0になると球貸しソレノイド8
5を停止する。これにより、遊技球が上記所定の貸し球
数だけ払い出し口122から上皿121内に払い出され
る。
【0048】払出制御基板62はまた、遊技盤21の上
記各入賞口31等に遊技球が入賞すれば、上記賞球モー
タ93を作動せしめて遊技球を払い出すとともに、入賞
口に対応した所定の賞球数を初期値とする未払い数を、
賞球センサ94、95により遊技球が検出されるごとに
減算更新して、未払い数が0になると賞球モータ93を
停止する。これにより、遊技球が上記所定の賞球数だけ
払い出し口122から上皿121内に払い出される。
【0049】発射制御基板63は、遊技者が操作する発
射ハンドル141からの回動量に応じて発射モータ76
1を駆動制御するもので、入力側にはまた、タッチスイ
ッチ751、発射停止スイッチ752が接続される。タ
ッチスイッチ751は発射ハンドル141に内蔵され、
遊技者が発射ハンドル141に触れていることを検出す
る。発射制御基板63は上記タッチスイッチ751がオ
ン状態のときタッチランプ154を点灯させたり、遊技
者が発射停止スイッチ752を押下したとき発射を停止
させる。
【0050】上記図柄制御基板642は上記LCDパネ
ルユニット641を駆動制御するもので、上記主制御基
板61と同様に8ビットワンチップマイコンを中心とし
た論理演算回路として構成される。図柄制御基板642
は、上述のようにバックライトやインバータ基板等の付
属ユニット643および上記LCDパネルユニット64
1とともに特別図柄表示装置64を構成する。
【0051】ランプ制御基板65は、主としてトランジ
スタ等の駆動素子から構成されており、主制御基板61
からの指令を受けて普通図柄表示部41の7セグメント
のLED771、普通図柄保留表示部42のランプ77
2、大当たり表示部153に内蔵のランプ等の各種ラン
プ773やLED類774を点灯させるためのものであ
る。
【0052】音制御基板66は多数の音声データを記憶
したマスクROM内蔵の1チップCPUと、このCPU
に制御される音源ICおよびアンプ等から構成されてお
り、主制御基板61および図柄制御基板642の指令を
受けてスピーカ781を駆動制御する。
【0053】主制御基板61と上記サブ制御基板62〜
66との間の送受信回路は、主制御基板61からのみ送
信する一方向通信の回路として構成されている。この一
方向通信の構成はインバータ回路やラッチ回路を用いて
構成できる。
【0054】図5に電源基板67と、主制御基板61、
払出制御基板62を含む遊技機各部との間の給電および
信号系を示す。各パチンコ遊技機の電源基板67は、パ
チンコ店側に設けられたAC24V電源を電源スイッチ
671を介して電源生成回路672が受けており、電源
生成回路672が、図示の主制御基板61、払出制御基
板62を含む遊技機各部に給電する。電源スイッチ67
1はオンまたはオフの操作をするとその状態を保持する
タイプが用いられる。
【0055】電源生成回路672における全波24V出
力は電源電圧監視回路673に入力し、電源電圧監視回
路673による全波24V出力の有無の検出結果に基づ
いてリセット信号発生回路674がリセット信号を出力
もしくは解除する。すなわち、電源電圧監視回路673
は所定の基準電圧以上の非出力状態が所定の時間、維持
すれば全波24V出力停止と判断し、リセット信号発生
回路674は全波24V出力停止との判断に応じてリセ
ット信号を出力する。一方、全波24V出力が開始され
るとリセット信号は解除される。ここで、リセット信号
の出力とはロウレベルの信号を出力することであり、解
除とはロウレベルからハイレベルに変化することをい
う。なお、リセット信号の解除は、全波24V出力の検
出時点から遅延時間Ta の後なされる。
【0056】リセット信号発生回路674の出力は主制
御基板61、払出制御基板62それぞれの遅延回路61
2、622を介して各制御基板61、62のCPU61
1、621のリセット端子に出力される。主制御基板6
1の遅延回路612ではリセット信号の解除に所定の遅
延時間Tc が与えられ、払出制御基板62の遅延回路6
22ではリセット信号の解除に所定の遅延時間Tb が与
えられる。
【0057】電源電圧監視回路673の出力を入力とし
て停電信号発生回路675が設けてあり、停電等の電源
遮断時に停電信号を各制御基板CPU611、621の
NMI端子に出力するようになっている。停電信号は電
源遮断に伴ってハイレベルからロウレベルに変化する信
号であり、リセット信号が出力するに先立って出力する
ように出力タイミングが設定されている。
【0058】また、電源基板67は、コンデンサを含み
構成されたバックアップ電源生成回路678によりDC
5Vのバックアップ電源(VBB)を生成する構成となっ
ており、バックアップ電源(VBB)出力は各制御基板C
PU611、621のバックアップ端子(VBB) に出力
され、停電時には後述するように各制御基板CPU61
1、621のRAMの記憶内容を保持する。
【0059】電源基板67はまた、RAMクリアスイッ
チ676を備えている。RAMクリアスイッチ676は
制御基板CPU611、621のRAMに記憶されてい
る内容をクリアするために設けられる。
【0060】RAMクリアスイッチ676には押下時の
みオンする押し釦タイプのものが用いられ、上記リセッ
ト信号の解除時にRAMクリアスイッチ676がオンで
あれば、RAMクリア信号発生回路677が、ハイレベ
ルの信号であるRAMクリア信号を主制御基板61、払
出制御基板62それぞれの入力ポート613、623に
一定時間Tg の間、出力する。すなわち、RAMクリア
信号はリセット信号が解除される電源投入時のみ出力さ
れる。ここで電源スイッチ671のオンからリセット信
号解除までの遅延時間Ta は例えば100msに設定さ
れ、RAMクリア信号を発生せしめるにはRAMクリア
スイッチ676を押下しながら電源スイッチ671をオ
ンすることになる。なお、各制御基板CPU611、6
21は入力ポート613、623におけるRAMクリア
信号の有無をデータバスを介して監視する。
【0061】図6にRAMクリアスイッチ676を押下
しながら電源スイッチ671をオンし電源基板67から
給電を開始した時の電源基板67、主制御基板61およ
び払出制御基板62の各部の作動状態を示す。
【0062】電源スイッチ671のオンから時間Ta 経
過後にリセット信号が解除され、このリセット信号解除
が主制御基板CPU611においては時間Tc 経過後
に、払出制御基板CPU621においては時間Tb 経過
後に有効になると、有効になった時点から各制御基板C
PU611、621がセキュリティチェックを開始す
る。ここで、主制御基板CPU611の遅延時間Tc が
払出制御基板CPU621の遅延時間Tb よりも長く設
定されている。セキュリティチェック時間Td はCPU
の種類、システムクロック周波数等にもよるが、本具体
例において主制御基板CPU611、払出制御基板CP
U621両方に使用したLE2080A-PA(システムクロック
周波数6MHz)では185msとした。なお、セキュ
リティチェックとは、周知のごとくワンチップマイコン
である各CPU611、621等が遊技の進行内容を書
き込んだROMの内容が正規の内容であるか否かをチェ
ックすることである。
【0063】主制御基板CPU611のセキュリティチ
ェック時間Td が払出制御基板CPU621と同等以上
で、かつ、主制御基板CPU611のセキュリティチェ
ック開始時期が払出制御基板CPU621のセキュリテ
ィチェック開始時期よりも遅く実行されるようになって
いれば(Tb <Tc )、主制御基板CPU611のセキ
ュリティチェック完了時には払出制御基板CPU621
はセキュリティチェックが完了し、主制御基板CPU6
11がROMに書き込まれたプログラムにしたがって遊
技の制御を開始する時には、払出制御基板CPU621
は既に遊技の制御を実行している。この結果、電源投入
後、主制御基板CPU611が直ちに払出制御基板CP
U621にデータを送信しても、払出制御基板CPU6
21はセキュリティチェックを終え自身の制御を実行し
ているので確実にデータを受信することができる。
【0064】一方、RAMクリアスイッチ676を押し
ながら電源スイッチ671をオンしているので、リセッ
ト信号が解除された時点からRAMクリア信号が時間T
g の間出力されることになる。ここで、RAMクリア信
号の出力時間Tg を、遅くセキュリティチェックの完了
する主制御基板CPU611についてのリセット信号解
除からセキュリティチェック完了までの時間(リセット
信号遅延時間Tc +セキュリティチェック時間Td )を
考慮して、払出制御基板CPU621がセキュリティチ
ェック完了後にRAMクリア信号を確実に受信できるよ
うにする。
【0065】また、電源スイッチ671、RAMクリア
スイッチ676は、図7に示すように、いずれも電源基
板67の一方の面に固定されており、電源基板67は、
これらスイッチ671、676固定面側から樹脂を成形
した箱状のカバー679により覆われている。カバー6
79は開口端面の一部が対向辺位置で舌片状に突出して
係合爪679a、679bとしてある。係合爪679
a、679bはその端縁部が外側方向に厚肉に成形され
て、電源基板67の対向位置に形成された係合穴670
a、670bと係合し、カバー679が電源基板67に
固定されるようになっている。カバー679を外すには
カバー679を係合爪679a、679bの配置方向に
押して変形させつつ外す。
【0066】さて、電源スイッチ671は電源基板67
の1辺の近傍に設けられ、RAMクリアスイッチ676
はその対向辺の近傍に設けられており、電源スイッチ6
71とRAMクリアスイッチ676とが互いに離れた位
置に配置してある。
【0067】本パチンコ遊技機の電源投入時の処理につ
いて説明する。図8に払出制御基板CPU621の電源
投入時の概略制御フローを示す。セキュリティチェック
が完了しRAMへのアクセスが許可されると(ステップ
S101)、ステップS102、S103でRAMをク
リアすべきか否かを判断し、RAMをクリアすべきであ
ればステップS104以降の手順を実行してパチンコ遊
技機を初期状態から起動せしめ、クリアすべきでなけれ
ばステップS108以降の手順を実行し、電源遮断前の
状態から各部の作動を開始する。
【0068】ステップS102ではRAMクリア信号が
オンか否かを判断し、肯定判断されるとステップS10
4に進み、スタックの設定処理(ステップS104)、
RAMの作業領域のクリア処理(ステップS105)を
実行し、作業領域を初期化する(ステップS106)。
以降、通常時の処理となる(ステップS107)。
【0069】ステップS102が否定判断された場合に
はステップS103でバックアップフラグがオンか否か
を判断し、否定判断されると、RAMクリア信号入力の
場合と同様にステップS104以降の手順を実行する。
【0070】ステップS103が肯定判断されると、電
源遮断前の記憶内容をRAMが保持しているということ
であり、電源復帰時処理が実行され(ステップS10
8)、バックアップされたパチンコ遊技機の状態を示す
情報に基づいて停電発生により中断された遊技進行プロ
グラムが再開される(ステップS109)。
【0071】図9に主制御基板CPU611の電源投入
時の概略制御フローを示す。セキュリティチェックが完
了しRAMへのアクセスが許可されると(ステップS2
01)、払出制御基板CPU621と同様にRAMクリ
ア信号がオンか否か(ステップS202)、バックアッ
プフラグがオンか否か(ステップS203)に基づいて
パチンコ遊技機を初期状態から起動する(ステップS2
04〜ステップS209)か、パチンコ遊技機を電源遮
断前の状態から起動する(ステップS210〜ステップ
S211)かを判断する。
【0072】ステップS202が肯定判断された場合、
ステップS203が否定判断された場合には、スタック
の設定処理(ステップS204)、RAMの作業領域の
クリア処理(ステップS205)を実行し、作業領域を
初期化する(ステップS206)。次いで、特別図柄表
示装置64へ、初期画面を表示する旨のコマンドデータ
を送信し(ステップS207)、ランプ制御基板65
へ、初期装飾を表示すべき旨のコマンドデータを送信す
る(ステップS208)。以降、通常時の処理となる
(ステップS209)。
【0073】ステップS203が否定判断された場合に
は、電源遮断前の記憶内容をRAMが保持しているとい
うことであり、電源復帰時処理が実行され(ステップS
210)、バックアップされたパチンコ遊技機の状態を
示す情報に基づいて停電発生により中断された遊技進行
プログラムが再開される(ステップS211)。電源復
帰時処理では各サブ制御基板62〜66に停電から復旧
したことを報知するコマンドコードを送信する。このコ
マンドコードを受信した特別図柄表示基板64はLCD
の画面上に「停電復旧処理中」、「停電前のゲーム内容
から続行しています」等のメッセージを表示する処理を
行う。あるいは音制御基板が音声により上記メッセージ
と同等の内容で停電があったことを報知する。
【0074】以上、説明したように、RAMクリア信号
がオンの時にパチンコ遊技機を初期状態に戻すことがで
きるが、RAMクリア信号は上記のごとくRAMクリア
スイッチ676を押下しながら電源スイッチ671をオ
ンした時にのみ生成されるから、RAMクリアスイッチ
676を電源スイッチ671をオンする時以外で押下し
てもRAMクリアがなされることがなく不用意にパチン
コ遊技機が初期状態に戻されることを防止できる。
【0075】本パチンコ遊技機は、クリアスイッチであ
るRAMクリアスイッチ676と、クリア許容スイッチ
である電源スイッチ671と、クリア許容スイッチのオ
ンに応じて一時的にクリア許容信号を出力するクリア許
容信号出力手段であるリセット信号発生回路675とを
具備している。ここで一時的に出力されるクリア許容信
号はリセット信号のロウレベルからハイレベルへの変化
であり、この変化は、上記のごとく電源スイッチ671
のオンに際して一度だけ生じる。そして、遊技の進行を
制御する制御手段である主制御基板CPU611、払出
制御基板CPU621は、クリア許容信号の出力時期に
予めクリアスイッチがオン状態のときメモリであるRA
Mをクリアする構成として、クリアスイッチのオン時期
を、クリア許容スイッチをオンする際に制限したから、
誤操作を防止することができる。
【0076】そして、クリア許容スイッチを電源スイッ
チ671としたからクリア許容信号が電源投入の際以外
では生成されず、クリア許容スイッチを電源スイッチ6
71とは別体とした構成に比してメモリクリアの機会が
さらに限定され、より誤操作の回避を図ることができ
る。勿論、クリア許容スイッチは、クリア許容信号出力
手段に一時的にクリア許容信号を出力せしめる、電源ス
イッチではないスイッチとするのもよい。
【0077】また、電源基板67のサイズを目一杯使っ
て電源スイッチ671とRAMクリアスイッチ676と
をできる限り離すことで、上記のごとくRAMクリア信
号を出力する必要がある場合には、スイッチ671、6
76操作において、一方の手でRAMクリアスイッチ6
76を押下しながら他方の手で電源スイッチ671をオ
ンに切り替えることが要求される。これにより、RAM
クリアが不用意になされない。しかも、電源スイッチ6
71およびRAMクリアスイッチ676を脱着可能なカ
バー679で覆い、RAMクリア時にはスイッチ67
1、676操作に先立ってカバー679を外すことを作
業者に要求することになるので、より、誤操作の回避を
図ることができる。
【0078】なお、上記説明中の例ではRAMクリア信
号は電源スイッチ671のオンから100ms程度で生
成することになるが、作業者はどうしても電源スイッチ
671のオン後もある程度余裕をもってRAMクリアス
イッチ676を押下し続けることになる。そこで、クリ
ア許容信号としてのリセット信号の解除がなされたらパ
イロットランプが点灯もしくは消灯する構成とするのも
よい。これにより、作業者はパイロットランプの点灯も
しくは消灯を確認したらRAMクリアスイッチ676か
ら手を戻せばよく、ユーザーフレンドリーである。
【0079】また、電源基板を覆うカバーは電源スイッ
チ若しくはRAMクリアスイッチのいずれかのみを覆う
構成でもよい。また、箱状である必要はなく、電源スイ
ッチ若しくはRAMクリアスイッチの周囲の数カ所に電
源基板表面からスイッチの高さよりも高い脚部を立設し
てその上に載置される平板状のものであってもよい。
【0080】また、RAMクリアスイッチは電源基板に
固定する必要はなく、他の適当な場所に設けることがで
きる。また、パチンコ遊技機ごとに設ける必要もなく、
RAMクリアスイッチと電源スイッチとを複数のパチン
コ遊技機群に共通に構成して、パチンコ遊技機群ごとに
RAMクリアを行うのでもよい。この場合、RAMクリ
アスイッチと電源スイッチとが、パチンコ店内すべての
パチンコ遊技機に共通とすることも可能である。
【0081】また、本具体例においては、RAMクリア
スイッチ676を押下した状態で電源スイッチ671を
オフからオンに切り替えたときのみRAMクリア信号発
生回路677からRAMクリア信号を出力するよう構成
したが、プログラム処理により判断する構成としてもよ
い。すなわち、RAMクリアスイッチのオンオフ信号を
DC5Vでプルアップして主制御基板CPU611およ
び払出制御基板CPU621のそれぞれの入力ポート6
13、623に入力する構成とするとともに、主制御基
板CPU611および払出制御基板CPU621は、電
源投入直後に実行されるセキュリティチェック終了後に
RAMクリアスイッチ676が押下されているか否かを
判断し、押下されている場合にはRAMをクリアするよ
う構成すればよい。
【0082】この場合は、上記クリア許容信号に相当す
るのは、セキュリティチェックに続いて立ち上がる、R
AMクリアスイッチ676が押下されているか否かの判
断プログラムである。上記のごとくセキュリティチェッ
ク時間はごく短時間であり、RAMクリアスイッチ67
6を押下した状態で、電源スイッチ671をクリア許容
スイッチとしてオフからオンに切り替えることで、RA
Mクリア信号発生回路677がRAMクリア信号を出力
する上記具体例と同様にRAMクリアを行い得る。セキ
ュリティチェックは少なくとも電源投入直後には実行さ
れるので、制御プログラムの構成を大きく変更すること
なく実施可能である。
【0083】また、本具体例では、プリペードカードを
使用して遊技球の貸し出しを行うパチンコ遊技機につい
て説明したが、本発明は現金の投入により遊技球の貸し
出しを行うパチンコ遊技機についても適用することがで
きる。
【図面の簡単な説明】
【図1】本発明を適用したパチンコ遊技機の全体斜視図
である。
【図2】上記パチンコ遊技機の遊技盤の正面図である。
【図3】上記パチンコ遊技機の背面図である。
【図4】上記パチンコ遊技機の電気構成を示すブロック
図である。
【図5】上記パチンコ遊技機の要部の詳細電気構成を示
すブロック図である。
【図6】上記パチンコ遊技機の作動を示すタイミングチ
ャートである。
【図7】上記パチンコ遊技機の電源基板の分解斜視図で
ある。
【図8】上記パチンコ遊技機を構成する払出制御基板の
CPUで実行されるソフトウェアを示す第1のフローチ
ャートである。
【図9】上記パチンコ遊技機を構成する主制御基板のC
PUで実行されるソフトウェアを示す第1のフローチャ
ートである。
【符号の説明】
61 主制御基板(制御手段) 62 払出制御基板(制御手段) 67 電源基板(制御手段) 671 電源スイッチ(クリア許容スイッチ) 674 リセット信号発生回路(クリア許容信号出力手
段) 676 RAMクリアスイッチ 679 保護カバー

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 遊技制御プログラムの作業領域としての
    RAMを備え被制御対象の作動を制御する制御手段と、
    上記RAMをクリアする時にオン操作されるクリアスイ
    ッチとを備えた弾球遊技機において、 クリア許容スイッチと、 クリア許容スイッチのオンに応じて出力され、当該出力
    時期に予めクリアスイッチがオン状態のときRAMをク
    リアすることを許容するクリア許容信号を一時的に出力
    するクリア許容信号出力手段とを具備することを特徴と
    する弾球遊技機。
  2. 【請求項2】 請求項1記載の弾球遊技機において、上
    記クリア許容スイッチは、オンにより上記制御手段への
    給電が可能となる電源スイッチである弾球遊技機。
  3. 【請求項3】 請求項1または2いずれか記載の弾球遊
    技機において、上記クリアスイッチおよびクリア許容ス
    イッチの操作でRAMをクリアすることが許容される上
    記制御手段には、遊技全体の進行を司る遊技制御手段
    と、賞球の払い出しを司る賞球払出制御手段とを含み、 上記クリアスイッチおよび上記クリア許容スイッチを上
    記遊技制御手段と上記賞球払出制御手段とに共通とした
    弾球遊技機。
  4. 【請求項4】 請求項1ないし3いずれか記載の弾球遊
    技機において、上記クリアスイッチおよびクリア許容ス
    イッチを同一電源基板に実装した弾球遊技機。
  5. 【請求項5】 請求項4記載の弾球遊技機において、上
    記クリアスイッチおよびクリア許容スイッチを、上記電
    源基板の異なる辺の近傍位置に互いに間をとって配置し
    た弾球遊技機。
  6. 【請求項6】 請求項4または5いずれか記載の弾球遊
    技機において、上記クリアスイッチおよびクリア許容ス
    イッチの少なくとも一方を覆うカバーを設けた弾球遊技
    機。
  7. 【請求項7】 請求項4ないし6いずれか記載の弾球遊
    技機において、上記クリア許容信号が出力されると、表
    示または消灯するパイロットランプを具備せしめた弾球
    遊技機。
JP2000339244A 2000-11-07 2000-11-07 弾球遊技機 Pending JP2001346945A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000339244A JP2001346945A (ja) 2000-11-07 2000-11-07 弾球遊技機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000339244A JP2001346945A (ja) 2000-11-07 2000-11-07 弾球遊技機

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2000168616A Division JP2001340607A (ja) 2000-06-06 2000-06-06 弾球遊技機

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2007234844A Division JP4129532B2 (ja) 2007-09-11 2007-09-11 弾球遊技機
JP2007239770A Division JP4129533B2 (ja) 2007-09-14 2007-09-14 弾球遊技機

Publications (1)

Publication Number Publication Date
JP2001346945A true JP2001346945A (ja) 2001-12-18

Family

ID=18814341

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000339244A Pending JP2001346945A (ja) 2000-11-07 2000-11-07 弾球遊技機

Country Status (1)

Country Link
JP (1) JP2001346945A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016123464A (ja) * 2014-12-26 2016-07-11 株式会社三洋物産 遊技機
JP2020022676A (ja) * 2018-08-08 2020-02-13 株式会社高尾 遊技機
JP2020171732A (ja) * 2020-06-30 2020-10-22 株式会社三洋物産 遊技機

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016123464A (ja) * 2014-12-26 2016-07-11 株式会社三洋物産 遊技機
JP2020022676A (ja) * 2018-08-08 2020-02-13 株式会社高尾 遊技機
JP2020171732A (ja) * 2020-06-30 2020-10-22 株式会社三洋物産 遊技機

Similar Documents

Publication Publication Date Title
JP4734499B2 (ja) 弾球遊技機
JP2021159189A (ja) 遊技機
JP2009273896A (ja) 遊技機
JP2018027368A (ja) 遊技機
JP4129532B2 (ja) 弾球遊技機
JP2005342020A (ja) 扉監視装置
JP4565073B2 (ja) 弾球遊技機
JP3112223U (ja) 弾球遊技機
JP4524603B2 (ja) 遊技機
JP3112223U7 (ja)
JP5958996B2 (ja) 遊技機
JP2001346945A (ja) 弾球遊技機
JP4787923B2 (ja) 弾球遊技機
JP3648566B2 (ja) 弾球遊技機
JP4374443B2 (ja) 弾球遊技機
JP6298969B2 (ja) 遊技機
JP6298968B2 (ja) 遊技機
JP2001340607A (ja) 弾球遊技機
JP2019180873A (ja) 遊技機
JP3105027U (ja) 弾球遊技機
JP4129533B2 (ja) 弾球遊技機
JP2021159192A (ja) 遊技機
JP2001120734A (ja) 遊技機
JP2006026441A (ja) 遊技機
JP4750467B2 (ja) 遊技機

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040217

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040415

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040419

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040615

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040809

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20040824

A912 Removal of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20041119

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071026