JP2001217662A - 自動利得調整装置、自動利得調整方法及び記録媒体 - Google Patents
自動利得調整装置、自動利得調整方法及び記録媒体Info
- Publication number
- JP2001217662A JP2001217662A JP2000021129A JP2000021129A JP2001217662A JP 2001217662 A JP2001217662 A JP 2001217662A JP 2000021129 A JP2000021129 A JP 2000021129A JP 2000021129 A JP2000021129 A JP 2000021129A JP 2001217662 A JP2001217662 A JP 2001217662A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- gain control
- amplification
- amplifying
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Control Of Amplification And Gain Control (AREA)
Abstract
っても高速に安定して出力信号のレベルを一定にする自
動利得調整装置等を提供することである。 【解決手段】 利得制御増幅部1は、検波平滑部5が出
力する制御信号が示す増幅率で入力信号を増幅する。増
幅された信号は信号処理部2での処理を経て利得制御増
幅部3及び7に供給される。利得制御増幅部3は、処理
済みの信号を、比較部6が供給する制御信号が示す増幅
率で増幅し、出力信号として出力する。利得制御増幅部
7は、処理済みの信号を、検波平滑部5が出力する制御
信号が示す増幅率で増幅する。検波平滑部4は、出力信
号より制御信号を生成して出力する。検波平滑部5は、
利得制御増幅部7が増幅した信号より制御信号を生成し
て出力する。ただし、検波平滑部4は、検波平滑部5よ
り小さな時定数で平滑化する。比較部6は、検波平滑部
4及び5が出力する各制御信号のうち値が大きい方を利
得制御増幅部3へ供給する。
Description
置及び自動利得調整方法に関する。
一定になるようにして処理するための自動利得制御装置
が知られている。自動利得制御装置は、例えば図3に示
すように、利得制御増幅器101及び103と、信号処
理部102と、検波平滑回路104とを備えている。
れた入力信号は、利得制御増幅器101に供給されてい
る制御信号が指定する増幅率で増幅されて信号処理部1
02へと供給される。信号処理部102に供給された信
号は信号処理部102により所定の処理を施された上
で、利得制御増幅器103に供給される。利得制御増幅
器103へと供給された信号は、利得制御増幅器103
に供給されている制御信号が指定する増幅率で増幅さ
れ、この自動利得制御装置の出力信号として出力され
る。
れた信号は、検波平滑回路104にも供給され、検波平
滑回路104は、自己に供給された信号を検波して平滑
化し、平滑化により得られた信号を、制御信号として、
利得制御増幅器101及び103に供給する。そして、
利得制御増幅器101及び103は、各自に供給された
制御信号のレベルが大きいほど小さい増幅率で増幅する
ものであるものとする。
信号のレベルが増大すると利得制御増幅器101及び1
03の増幅率が低下し、入力信号のレベルが減少すると
利得制御増幅器101及び103の増幅率が増大する。
従って、利得制御増幅器101及び103の利得に負帰
還が加えられ、出力信号のレベルが一定に保たれる。
出力信号のレベルが一定レベルに収束するまでの時間
は、検波平滑回路104が平滑化を行う時定数が小さい
ほど(すなわち、検波平滑回路104に一定レベルの信
号の供給が開始されてから、検波平滑回路104が出力
する制御信号が一定レベルに収束するまでの時間が小さ
いほど)、短くなる。
02が、信号を遅延させる場合、出力信号のレベル変動
に対する利得制御増幅器101の増幅率の変化が直ちに
は出力信号のレベルに反映されないので、検波平滑回路
104による平滑化の時定数が小さいと、過制御が生じ
易くなる。このため、出力信号のレベルが一定レベルに
収束しなくなって出力信号に歪みが生じたり、出力信号
が発振したりする、等の問題が発生する。
時定数を大きくするほど、過制御の問題は起きにくい。
しかし、検波平滑回路104による平滑化の時定数を大
きくするほど、出力信号が一定レベルに収束するまでの
時間が長くなるので、入力信号のレベルの速い変化に追
随できず、出力信号のレベルを一定レベルに保つという
目的を達成できなくなる。
定レベルに保てなくなるという上述の問題を解決する手
法としては、特開平9−64672号公報に開示されて
いる手法が考えられる。特開平9−64672号公報の
手法にかかる構成の自動利得制御装置は、例えば、図4
に示すように、可変利得増幅器201と、乗算器202
及び203と、制御電圧生成回路204及び205と、
変換制御回路206と、スイッチ207及び208と、
信号処理部209とより構成される。
れた信号は、可変利得増幅器201により増幅され、遅
延的成分を含む信号処理部209を経て、乗算器202
及び203に供給される。乗算器202は、可変利得増
幅器201より供給された信号の電圧と制御電圧生成回
路204より供給される制御電圧との乗算結果を表す出
力信号を出力する。乗算器203は、可変利得増幅器2
01より供給された信号の電圧レベルとスイッチ207
より供給される制御電圧のレベルとの乗算結果を表す出
力信号を出力する。
が出力する乗算結果を整流し、整流した結果を積分し
て、積分の結果を表す信号を、制御電圧として出力し、
この制御電圧を乗算器202に供給する。制御電圧生成
回路205は、乗算器203が出力する乗算結果を整流
し、整流した結果を積分して、積分の結果を表す信号
を、制御電圧として出力する。
指示に従って、制御電圧生成回路204及び205が出
力する各制御電圧のいずれか一方を乗算器203に供給
する。スイッチ208は、変換制御回路206の指示に
従って、乗算器202及び203が出力する各信号のい
ずれか一方を出力信号として出力端より出力させる。
204が行う積分の結果が所定のしきい値レベルを超え
たか否かを判別する。そして、超えたと判別したとき、
制御電圧生成回路205が出力する制御電圧が乗算器2
03に供給されるようスイッチ207を制御し、また、
乗算器203が出力する信号が出力信号となるようスイ
ッチ208を制御する。一方、超えていないと判別した
とき、制御電圧生成回路204が出力する制御電圧が乗
算器203に供給されるようスイッチ207を制御し、
また、乗算器202が出力する信号が出力信号となるよ
うスイッチ208を制御する。
の大型化を招き、保守や調整が容易でない。また、図4
の構成においては、スイッチ208の切替時に出力信号
が途切れるという問題が生じる。また、図4の構成で
は、出力信号のレベルが急激に増大した場合、制御電圧
生成回路204が乗算器202の出力信号を積分した結
果が直ちにしきい値レベルに達しないために、出力信号
のレベルを速やかに一定レベルに収束させることができ
ない場合がある。
で、簡単な構成で、制御ループ内に遅延要素が含まれて
いても高速に安定して出力信号のレベルを一定にするた
めの自動利得調整(制御)装置及び自動利得調整(制
御)方法を提供することを目的とする。
め、この発明の第1の観点にかかる自動利得調整装置
は、自己に供給された入力信号を、自己に供給された第
1の制御信号が指定する増幅率で増幅して出力する第1
の利得制御増幅手段と、前記第1の利得制御増幅手段が
出力した信号に所定の処理を施して得られる信号を取得
し、取得した信号を、自己に供給された第2の制御信号
が指定する増幅率で増幅し、処理結果を表す出力信号と
して出力する第2の利得制御増幅手段と、前記第1の利
得制御増幅手段が出力した信号に前記所定の処理を施し
て得られる信号を取得し、取得した信号を、自己に供給
された前記第1の制御信号が指定する増幅率で増幅して
出力する第3の利得制御増幅手段と、前記第2の利得制
御増幅手段が出力した出力信号を取得し、取得した前記
出力信号を検波して所定の第1の時定数を有する回路に
より平滑化したものを表す第1の検波信号を出力する第
1の検波平滑手段と、前記第3の利得制御増幅手段が出
力した前記信号を取得し、取得した信号を検波して前記
第1の時定数より長い第2の時定数を有する回路により
平滑化したものを表す第2の検波信号を出力し、前記第
2の検波信号を、前記第1の制御信号として前記第1及
び第3の利得制御増幅手段へと供給する第2の検波平滑
手段と、前記第1及び第2の検波信号を取得し、取得し
た前記第1及び第2の検波信号のうち、レベルが大きい
方を、前記第2の制御信号として前記第2の利得制御増
幅手段へと供給する比較手段と、を備える、ことを特徴
とする。
であり、また、出力信号が途切れるという問題が生じな
い。また、出力信号のレベルが急激な増大を開始した場
合、第2の利得制御増幅手段の増幅率は、直ちに第1の
検波信号により指定される値となる。従って、このよう
な自動利得調整装置によれば、所定の処理が信号の遅延
を招くものであっても、出力信号のレベルを高速に且つ
安定して一定のレベルへと収束させる。
利得調整装置は、自己に供給された入力信号を、自己に
供給された第1の制御信号が示す増幅率で増幅して出力
する第1の利得制御増幅手段と、前記第1の利得制御増
幅手段が出力した信号に所定の処理を施して得られる信
号を取得し、取得した信号を、自己に供給された第2の
制御信号が示す増幅率で増幅し、処理結果を表す出力信
号として出力する第2の利得制御増幅手段と、前記第1
の利得制御増幅手段が出力した信号に前記所定の処理を
施して得られる信号を取得し、取得した信号を、自己に
供給された前記第1の制御信号が示す増幅率で増幅して
出力する第3の利得制御増幅手段と、前記第1及び第3
の利得制御増幅手段に前記第1の制御信号を供給し、前
記第2の利得制御増幅手段に前記第2の制御信号を供給
する制御手段と、を備え、前記制御手段は、前記第3の
利得制御増幅手段が出力した信号のレベルが減少したと
き、自己が供給する前記第1の制御信号が示す各増幅率
を増大させ、前記第3の利得制御増幅手段が出力した信
号のレベルが増大したとき、自己が供給する前記第1の
制御信号が示す各増幅率を減少させる手段と、前記出力
信号のレベルが増大したとき、自己が供給する前記第2
の制御信号が示す増幅率を、前記第2の制御信号が示す
増幅率が、前記第1の制御信号が示す増幅率が一定値に
収束する速さより速く一定値に収束するようにして減少
させる手段と、前記出力信号のレベルが減少したとき、
自己が供給する前記第2の制御信号が示す増幅率を、前
記第1の制御信号が示す増幅率が一定値に収束する速さ
と実質的に等しい速さで一定値に収束するように増大さ
せる手段と、を備える、ことを特徴とする。
であり、また、出力信号が途切れるという問題が生じな
い。また、出力信号のレベルが急激な増大を開始した場
合、第2の利得制御増幅手段の増幅率は、直ちに第2の
制御信号により示される値となる。従って、このような
自動利得調整装置によれば、所定の処理が信号の遅延を
招くものであっても、出力信号のレベルが高速に且つ安
定して一定のレベルへと収束する。
利得調整装置は、自己に供給された入力信号を増幅して
出力する第1の利得制御増幅手段と、前記第1の利得制
御増幅手段が出力した信号に所定の処理を施して得られ
る信号を増幅し、処理結果を表す出力信号として出力す
る第2の利得制御増幅手段と、前記第1の利得制御増幅
手段が出力した信号に前記所定の処理を施して得られる
信号を増幅して出力する第3の利得制御増幅手段と、よ
り構成されており、前記第1及び第3の利得制御増幅手
段は、前記第3の利得制御増幅手段が出力した信号のレ
ベルが増大したとき各自の増幅率を互いに実質的に等し
い速さで減少させ、前記第3の利得制御増幅手段が出力
した信号のレベルが減少したとき各自の増幅率を互いに
実質的に等しい速さで増大させる手段を備え、前記第2
の利得制御増幅手段は、自己が出力した前記出力信号の
レベルが増大したとき、前記第3の利得制御増幅手段の
増幅率より速く自己の増幅率を減少させ、前記出力信号
のレベルが減少したとき、前記第3の利得制御増幅手段
の増幅率と実質的に等しい速さで自己の増幅率を増大さ
せる手段を備える、ことを特徴とする。
であり、また、出力信号が途切れるという問題が生じな
い。また、出力信号のレベルが急激な増大を開始した場
合、第2の利得制御増幅手段の増幅率は、第1の利得制
御増幅手段の増幅率より速く減少する。従って、このよ
うな自動利得調整装置によれば、所定の処理が信号の遅
延を招くものであっても、出力信号のレベルが高速に且
つ安定して一定のレベルへと収束する。
利得調整方法は、供給された入力信号を増幅して出力す
る第1の利得制御増幅ステップと、前記第1の利得制御
増幅ステップで出力された信号に所定の処理を施して得
られる中間信号を増幅し、増幅した中間信号を、処理結
果を表す出力信号として出力する第2の利得制御増幅ス
テップと、前記第1の利得制御増幅ステップで出力され
た信号に前記所定の処理を施して得られる中間信号を増
幅して出力する第3の利得制御増幅ステップと、を含ん
でおり、前記第1の利得制御増幅ステップは、前記第3
の利得制御増幅ステップで出力された信号のレベルが増
大したとき前記入力信号を増幅する増幅率を減少させ、
前記第3の利得制御増幅ステップで出力された前記出力
信号のレベルが減少したとき前記入力信号を増幅する増
幅率を増大させ、前記第3の利得制御増幅ステップは、
前記第3の利得制御増幅ステップで出力された信号のレ
ベルが増大したとき、前記中間信号を増幅する増幅率
を、前記入力信号を増幅する増幅率と実質的に等しい速
さで減少させ、前記第3の利得制御増幅ステップで出力
された信号のレベルが減少したとき、前記中間信号を増
幅する増幅率を、前記入力信号を増幅する増幅率と実質
的に等しい速さで増大させ、前記第2の利得制御増幅ス
テップは、前記出力信号のレベルが増大したとき、前記
中間信号を増幅する増幅率を、前記入力信号を増幅する
増幅率より速く減少させ、前記出力信号のレベルが減少
したとき、前記中間信号を増幅する増幅率を、前記入力
信号を増幅する増幅率と実質的に等しい速さで増大させ
る、ことを特徴とする。
力信号が途切れるという問題が生じない。また、出力信
号のレベルが急激な増大を開始した場合、第2の利得制
御増幅ステップにおける増幅率は、第1の利得制御増幅
ステップにおける増幅率より速く減少する。従って、こ
のような自動利得調整方法によれば、所定の処理が信号
の遅延を招くものであっても、出力信号のレベルが高速
に且つ安定して一定のレベルへと収束する。
ピュータ読み取り可能な記録媒体は、コンピュータを、
自己に供給された入力信号を増幅して出力する第1の利
得制御増幅手段と、前記第1の利得制御増幅手段が出力
した信号に所定の処理を施して得られる信号を増幅し、
処理結果を表す出力信号として出力する第2の利得制御
増幅手段と、前記第1の利得制御増幅手段が出力した信
号に前記所定の処理を施して得られる信号を増幅して出
力する第3の利得制御増幅手段と、して機能させ、前記
第1及び第3の利得制御増幅手段を、前記第3の利得制
御増幅手段が出力した信号のレベルが増大したとき各自
の増幅率を互いに実質的に等しい速さで減少させ、前記
第3の利得制御増幅手段が出力した信号のレベルが減少
したとき各自の増幅率を互いに実質的に等しい速さで増
大させる手段として機能させ、前記第2の利得制御増幅
手段を、自己が出力した前記出力信号のレベルが増大し
たとき、前記第3の利得制御増幅手段の増幅率より速く
自己の増幅率を減少させ、前記出力信号のレベルが減少
したとき、前記第3の利得制御増幅手段の増幅率と実質
的に等しい速さで自己の増幅率を増大させる手段として
機能させる、ためのプログラムを記録したことを特徴と
する。
ムを実行するコンピュータは、出力信号を途切れさせる
ことなく出力する。また、出力信号のレベルが急激な増
大を開始した場合、第2の利得制御増幅手段の増幅率
を、第1の利得制御増幅手段の増幅率より速く減少させ
る。従って、このような記録媒体に記録されたプログラ
ムを実行するコンピュータは、所定の処理が信号の遅延
を招くものであっても、出力信号のレベルを高速に且つ
安定して一定のレベルへと収束させる。
かる自動利得調整(制御)装置及び自動利得調整(制
御)方法を、信号処理装置を例として説明する。図1
は、この発明の実施の形態にかかる信号処理装置の構成
の一例を示す。図示するように、この信号処理装置は、
利得制御増幅部1、3及び7と、信号処理部2と、検波
平滑部4及び5と、比較部6とより構成される。
れ、入力端、出力端及び利得制御端を備え、各自の入力
端に供給された信号を、各自の利得制御端に供給された
制御信号により特定される増幅率で増幅し、増幅された
信号を、各自の出力端より出力する。ただし、利得制御
増幅部1、3及び7が各自の入力端に供給された信号を
増幅する増幅率は、各自の利得制御端に供給されている
制御信号のレベル(電圧レベル)が大きいほど小さいも
のとする。また、各自の利得制御端に制御信号が供給さ
れていない状態では、所定の最大増幅率で増幅を行うも
のとする。なお、利得制御増幅部1及び3の最大増幅率
の値は、必ずしも同一の値ではない。
理装置の入力端をなしており、利得制御増幅部1の出力
端は、信号処理部2の後述する入力端に接続されてお
り、利得制御増幅部1の利得制御端は、検波平滑部5の
後述する検波出力端に接続されている。利得制御増幅部
3の入力端は、信号処理部2の後述する出力端に接続さ
れており、利得制御増幅部3の出力端は、この信号処理
装置の出力端をなしており、利得制御増幅部3の利得制
御端は、比較部6の後述する出力端に接続されている。
利得制御増幅部7の入力端は、信号処理部2の出力端に
接続されており、利得制御増幅部7の出力端は、検波平
滑部5の後述する入力端に接続されており、利得制御増
幅部7の利得制御端は、検波平滑部5の検波出力端に接
続されている。
え、自己の入力端に印加された信号に所定の処理を施
し、この処理の結果得られる信号を、自己の出力端より
出力する。信号処理部2が施す処理は、信号処理部2に
印加される信号のレベルの増加に従って、信号処理部2
が出力する信号のレベルが単調増加するような任意の処
理(例えば、入力信号の復調や等化)であってよい。信
号処理部2の入力端は、利得制御増幅部1の出力端に接
続されており、信号処理部2の出力端は、利得制御増幅
部3の入力端及び利得制御増幅部7の入力端に接続され
ている。
及び検波出力端を備え、各自の入力端に印加された信号
を検波して平滑化し、平滑化により得られた信号を、各
自の検波出力端より出力する。ただし、検波平滑部4
は、検波平滑部5より短い時定数で平滑化を行う。すな
わち、検波平滑部4の入力端にレベル(この場合、例え
ば、振幅)が一定レベルである信号(以下、当該レベル
をXとする)の供給が開始されてから、検波平滑部4の
検波出力端より出力される信号のレベルが実質的に一定
レベルに収束する(以下、収束する対象のレベルをYと
する)までの時間は、検波平滑部5の入力端にレベルX
の信号の供給が開始されてから、検波平滑部5の検波出
力端より出力される信号のレベルが実質的にレベルYに
収束するまでの時間より短い。
3の出力端に接続されており、検波平滑部4の検波出力
端は、比較部6の後述する第1の入力端に接続されてい
る。検波平滑部5の入力端は、利得制御増幅部7の出力
端に接続されており、検波平滑部5の検波出力端は、比
較部6の後述する第2の入力端と、利得制御増幅部1の
利得制御端と、利得制御増幅部7の利得制御端とに接続
されている。
端と、出力端とを備え、自己の第1及び第2の入力端に
印加された信号のうちレベルが大きい方の信号を、自己
の出力端より出力する。比較部6の第1の入力端は、検
波平滑部4の検波出力端に接続されており、比較部6の
第2の入力端は、検波平滑部5の検波出力端に接続され
ており、比較部6の出力端は、利得制御増幅部3の利得
制御端に接続されている。
得制御増幅部1の入力端)に、外部から信号を供給する
と、利得制御増幅部1は、自己の入力端に供給されたこ
の信号(入力信号)を増幅して信号処理部2に供給す
る。なお、この信号処理装置の入力端への信号の供給が
開始された瞬間は、利得制御増幅部1の利得制御端には
制御信号が供給されていないので、利得制御増幅部1は
自己の最大増幅率で増幅を行う。
2の入力端へと供給された信号は、信号処理部2におい
て所定の処理を施され、信号処理部2の出力端から利得
制御増幅部3及び7の各入力端へと供給される。
3及び7の入力端へと信号が供給されると、利得制御増
幅部3は、この信号を増幅して、自己の出力端(すなわ
ち、この信号処理装置の出力端)より、出力信号として
出力する。また、利得制御増幅部3が出力した出力信号
は、検波平滑部4に供給される。また、利得制御増幅部
7も、信号処理部2の出力端から自己の入力端へと供給
された信号を増幅して自己の出力端より出力する。利得
制御増幅部7が出力した信号は、検波平滑部5に供給さ
れる。なお、利得制御増幅部3及び7の各入力端への信
号の供給が開始された瞬間は、利得制御増幅部3及び7
の利得制御端には制御信号が供給されていないので、利
得制御増幅部3及び7は各自の最大増幅率で増幅を行
う。
した出力信号を検波及び平滑化して、比較部6の第1の
入力端に供給する。また、検波平滑部5は、利得制御増
幅部7が出力した信号を検波及び平滑化して、比較部6
の第2の入力端に供給する。更に、検波平滑部5は、比
較部6の第2の入力端に供給した信号と実質的に同一の
信号を、制御信号として、利得制御増幅部1及び7の各
利得制御端に供給する。この結果、利得制御増幅部1及
び7は、いずれも、検波平滑部5より供給される制御信
号により特定される増幅率で増幅を行うようになる。
された比較部6は、検波平滑部4より供給された信号及
び検波平滑部5より供給された信号のうち、レベルが大
きいの方の信号を、制御信号として、利得制御増幅部3
の利得制御端に供給する。この結果、利得制御増幅部3
は、比較部6より供給される制御信号により特定される
増幅率で増幅を行うようになる。
される入力信号のレベルが大きくなると、利得制御増幅
部1の出力端より出力される信号のレベルも大きくな
り、従って、信号処理部2、利得制御増幅部3及び7の
各出力端より出力される信号のレベルも大きくなる。こ
の結果、検波平滑部4及び5の各検波出力端から出力さ
れる各信号のレベルも大きくなる。このため、この信号
処理装置の入力端に供給される信号のレベルが大きくな
ると、利得制御増幅部1、3及び7の増幅率は、いずれ
も低下する。これにより、この信号処理装置が出力する
出力信号のレベルが低下し、一定のレベルへと収束す
る。すなわち、この信号処理装置が出力する出力信号
は、負帰還制御を受ける。
り短い時定数で平滑化を行うため、検波平滑部4が出力
する信号のレベルは、検波平滑部5が出力する信号のレ
ベルより早く増大する。従って、比較部6が出力する制
御信号のレベルは検波平滑部4が出力する信号のレベル
に等しくなり、比較部6が出力する制御信号のレベル
は、検波平滑部5が出力する制御信号のレベルより速く
増大する。このため、利得制御増幅部3の増幅率は、利
得制御増幅部1及び7の増幅率より速く低下する。
利得制御増幅部1、信号処理部2、利得制御増幅部3及
び7の各出力端より出力される各信号のレベルも小さく
なり、検波平滑部4及び5の各検波出力端から出力され
る各信号のレベルも小さくなる。この結果、利得制御増
幅部1、3及び7の増幅率はいずれも増大し、この信号
処理装置が出力する出力信号のレベルが増大し、一定の
レベルへと収束する。すなわち、出力信号はこの場合も
負帰還制御を受ける。
ベルは、検波平滑部5が出力する信号のレベルより早く
減少する。従って、比較部6が出力する制御信号のレベ
ルは検波平滑部5が出力する制御信号のレベルに等しく
なる。このため、利得制御増幅部1、3及び7の増幅率
は、互いに等しい速さで増大する。
利得制御増幅部3の増幅率は、この信号処理装置に供給
された入力信号のレベルが増大したとき利得制御増幅部
1及び7の増幅率より速く低下する。一方、入力信号の
レベルが減少したとき、利得制御増幅部1、3及び7の
増幅率は、互いに実質的に等しい速さで増大する。従っ
て、この信号処理装置全体の利得(すなわち、入力信号
のレベルの絶対値に対する出力信号のレベルの絶対値の
比)が減少する速さは、この信号処理装置全体の利得が
増大する速さより速くなる。
給された信号に所定の処理を施す間に信号の遅延を発生
させるものであったとする。この場合は、検波平滑部4
による平滑化の時定数を、出力信号のレベルが一定レベ
ルに収束するまでの時間が所望の範囲に収まるように選
び、一方で、検波平滑部5による平滑化の時定数を、過
制御が起きない程度にする。このように、検波平滑部4
及び5による平滑化の時定数を互いに独立に設定するこ
とにより、出力信号の歪みや発振を防止しつつ、出力信
号のレベルを所望の時間以内に一定レベルに収束させる
ことが可能となる。
ものに限られない。例えば、図2に示すように、信号処
理部2や、利得制御増幅部3及び7や、検波平滑部4及
び5や、比較部6の一部又は全部は、DSP(Digital
Signal Processor)やCPU(Central Processing Uni
t)から構成されていてもよい。利得制御増幅部1が出
力する信号がアナログ形式の信号である場合、信号処理
部2は、利得制御増幅部1が出力するアナログ形式の信
号をディジタル形式に変換するためのA/D(Analog-t
o-Digital)変換器を更に備えていればよい。
の入力信号をディジタル形式に変換するためのA/D変
換器と、DSPあるいはCPUにより構成されていても
よい。ただし、この信号処理装置に供給する対象の入力
信号がディジタル形式の信号である場合、利得制御増幅
部1は、A/D変換器を備える必要はない。また、利得
制御増幅部3や7がDSPやCPUから構成されている
場合、利得制御増幅部3や7は、更に、D/A(Digita
l-to-Analog)変換器を備え、アナログ形式の出力信号
を出力するものとしてもよい。
部1に供給する対象の入力信号に任意の処理を施し、処
理を施された入力信号を利得制御増幅部1の入力端へと
供給する装置を備えていてもよい。また、この信号処理
装置は、利得制御増幅部1を複数備えてもよい。この信
号処理装置がn個(nは正の整数)の利得制御増幅部1
を備える場合は、例えば、k番目(kは1以上n未満の
整数)の利得制御増幅部1の出力端より出力された信号
(又は、当該信号に所定の処理を施して得られた信号)
が(k+1)番目の利得制御増幅部1の入力端に供給さ
れるようにし、n番目の利得制御増幅部1の出力端が信
号処理部2の入力端に接続されるようにし、入力信号は
1番目の利得制御増幅部1に供給されるようにする。そ
して、これらn個の利得制御増幅部1の各利得制御端
は、いずれも検波平滑部5の検波出力端に接続されるも
のとする。
ステムによらず、通常のコンピュータシステムを用いて
実現可能である。例えば、パーソナルコンピュータに、
上述の動作を実行するためのプログラムを格納した媒体
(フロッピーディスク、CD−ROM等)から該プログ
ラムをインストールすることにより、上述の処理を実行
する自動利得調整装置を構成することができる。
(BBS)に該プログラムを掲示し、これをネットワー
クを介して配信してもよく、また、該プログラムを表す
信号により搬送波を変調し、得られた変調波を伝送し、
この変調波を受信した装置が変調波を復調して該プログ
ラムを復元するようにしてもよい。そして、このプログ
ラムを起動し、OSの制御下に、他のアプリケーション
プログラムと同様に実行することにより、上述の処理を
実行することができる。
あるいは、OSが本願発明の1つの構成要素の一部を構
成するような場合には、記録媒体には、その部分を除い
たプログラムを格納してもよい。この場合も、その記録
媒体には、コンピュータが実行する各機能又はステップ
を実行するためのプログラムが格納されているものとす
る。
ば、簡単な構成で、制御ループ内に遅延要素が含まれて
いても高速に安定して出力信号のレベルを一定にするた
めの自動利得調整装置及び自動利得調整方法が実現され
る。
基本構成を示すブロック図である。
ブロック図である。
ロック図である。
ロック図である。
Claims (5)
- 【請求項1】自己に供給された入力信号を、自己に供給
された第1の制御信号が指定する増幅率で増幅して出力
する第1の利得制御増幅手段と、 前記第1の利得制御増幅手段が出力した信号に所定の処
理を施して得られる信号を取得し、取得した信号を、自
己に供給された第2の制御信号が指定する増幅率で増幅
し、処理結果を表す出力信号として出力する第2の利得
制御増幅手段と、 前記第1の利得制御増幅手段が出力した信号に前記所定
の処理を施して得られる信号を取得し、取得した信号
を、自己に供給された前記第1の制御信号が指定する増
幅率で増幅して出力する第3の利得制御増幅手段と、 前記第2の利得制御増幅手段が出力した出力信号を取得
し、取得した前記出力信号を検波して所定の第1の時定
数を有する回路により平滑化したものを表す第1の検波
信号を出力する第1の検波平滑手段と、 前記第3の利得制御増幅手段が出力した前記信号を取得
し、取得した信号を検波して前記第1の時定数より長い
第2の時定数を有する回路により平滑化したものを表す
第2の検波信号を出力し、前記第2の検波信号を、前記
第1の制御信号として前記第1及び第3の利得制御増幅
手段へと供給する第2の検波平滑手段と、 前記第1及び第2の検波信号を取得し、取得した前記第
1及び第2の検波信号のうち、レベルが大きい方を、前
記第2の制御信号として前記第2の利得制御増幅手段へ
と供給する比較手段と、を備える、 ことを特徴とする自動利得調整装置。 - 【請求項2】自己に供給された入力信号を、自己に供給
された第1の制御信号が示す増幅率で増幅して出力する
第1の利得制御増幅手段と、 前記第1の利得制御増幅手段が出力した信号に所定の処
理を施して得られる信号を取得し、取得した信号を、自
己に供給された第2の制御信号が示す増幅率で増幅し、
処理結果を表す出力信号として出力する第2の利得制御
増幅手段と、 前記第1の利得制御増幅手段が出力した信号に前記所定
の処理を施して得られる信号を取得し、取得した信号
を、自己に供給された前記第1の制御信号が示す増幅率
で増幅して出力する第3の利得制御増幅手段と、 前記第1及び第3の利得制御増幅手段に前記第1の制御
信号を供給し、前記第2の利得制御増幅手段に前記第2
の制御信号を供給する制御手段と、を備え、 前記制御手段は、 前記第3の利得制御増幅手段が出力した信号のレベルが
減少したとき、自己が供給する前記第1の制御信号が示
す各増幅率を増大させ、前記第3の利得制御増幅手段が
出力した信号のレベルが増大したとき、自己が供給する
前記第1の制御信号が示す各増幅率を減少させる手段
と、 前記出力信号のレベルが増大したとき、自己が供給する
前記第2の制御信号が示す増幅率を、前記第2の制御信
号が示す増幅率が、前記第1の制御信号が示す増幅率が
一定値に収束する速さより速く一定値に収束するように
して減少させる手段と、 前記出力信号のレベルが減少したとき、自己が供給する
前記第2の制御信号が示す増幅率を、前記第1の制御信
号が示す増幅率が一定値に収束する速さと実質的に等し
い速さで一定値に収束するように増大させる手段と、を
備える、 ことを特徴とする自動利得調整装置。 - 【請求項3】自己に供給された入力信号を増幅して出力
する第1の利得制御増幅手段と、 前記第1の利得制御増幅手段が出力した信号に所定の処
理を施して得られる信号を増幅し、処理結果を表す出力
信号として出力する第2の利得制御増幅手段と、 前記第1の利得制御増幅手段が出力した信号に前記所定
の処理を施して得られる信号を増幅して出力する第3の
利得制御増幅手段と、より構成されており、 前記第1及び第3の利得制御増幅手段は、前記第3の利
得制御増幅手段が出力した信号のレベルが増大したとき
各自の増幅率を互いに実質的に等しい速さで減少させ、
前記第3の利得制御増幅手段が出力した信号のレベルが
減少したとき各自の増幅率を互いに実質的に等しい速さ
で増大させる手段を備え、 前記第2の利得制御増幅手段は、自己が出力した前記出
力信号のレベルが増大したとき、前記第3の利得制御増
幅手段の増幅率より速く自己の増幅率を減少させ、前記
出力信号のレベルが減少したとき、前記第3の利得制御
増幅手段の増幅率と実質的に等しい速さで自己の増幅率
を増大させる手段を備える、 ことを特徴とする自動利得調整装置。 - 【請求項4】供給された入力信号を増幅して出力する第
1の利得制御増幅ステップと、 前記第1の利得制御増幅ステップで出力された信号に所
定の処理を施して得られる中間信号を増幅し、増幅した
中間信号を、処理結果を表す出力信号として出力する第
2の利得制御増幅ステップと、 前記第1の利得制御増幅ステップで出力された信号に前
記所定の処理を施して得られる中間信号を増幅して出力
する第3の利得制御増幅ステップと、を含んでおり、 前記第1の利得制御増幅ステップは、前記第3の利得制
御増幅ステップで出力された信号のレベルが増大したと
き前記入力信号を増幅する増幅率を減少させ、前記第3
の利得制御増幅ステップで出力された前記出力信号のレ
ベルが減少したとき前記入力信号を増幅する増幅率を増
大させ、 前記第3の利得制御増幅ステップは、前記第3の利得制
御増幅ステップで出力された信号のレベルが増大したと
き、前記中間信号を増幅する増幅率を、前記入力信号を
増幅する増幅率と実質的に等しい速さで減少させ、前記
第3の利得制御増幅ステップで出力された信号のレベル
が減少したとき、前記中間信号を増幅する増幅率を、前
記入力信号を増幅する増幅率と実質的に等しい速さで増
大させ、 前記第2の利得制御増幅ステップは、前記出力信号のレ
ベルが増大したとき、前記中間信号を増幅する増幅率
を、前記入力信号を増幅する増幅率より速く減少させ、
前記出力信号のレベルが減少したとき、前記中間信号を
増幅する増幅率を、前記入力信号を増幅する増幅率と実
質的に等しい速さで増大させる、 ことを特徴とする自動利得調整方法。 - 【請求項5】コンピュータを、 自己に供給された入力信号を増幅して出力する第1の利
得制御増幅手段と、 前記第1の利得制御増幅手段が出力した信号に所定の処
理を施して得られる信号を増幅し、処理結果を表す出力
信号として出力する第2の利得制御増幅手段と、 前記第1の利得制御増幅手段が出力した信号に前記所定
の処理を施して得られる信号を増幅して出力する第3の
利得制御増幅手段と、して機能させ、 前記第1及び第3の利得制御増幅手段を、前記第3の利
得制御増幅手段が出力した信号のレベルが増大したとき
各自の増幅率を互いに実質的に等しい速さで減少させ、
前記第3の利得制御増幅手段が出力した信号のレベルが
減少したとき各自の増幅率を互いに実質的に等しい速さ
で増大させる手段として機能させ、 前記第2の利得制御増幅手段を、自己が出力した前記出
力信号のレベルが増大したとき、前記第3の利得制御増
幅手段の増幅率より速く自己の増幅率を減少させ、前記
出力信号のレベルが減少したとき、前記第3の利得制御
増幅手段の増幅率と実質的に等しい速さで自己の増幅率
を増大させる手段として機能させる、 ためのプログラムを記録したコンピュータ読み取り可能
な記録媒体。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000021129A JP3902901B2 (ja) | 2000-01-31 | 2000-01-31 | 自動利得調整装置、自動利得調整方法及び記録媒体 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000021129A JP3902901B2 (ja) | 2000-01-31 | 2000-01-31 | 自動利得調整装置、自動利得調整方法及び記録媒体 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001217662A true JP2001217662A (ja) | 2001-08-10 |
JP3902901B2 JP3902901B2 (ja) | 2007-04-11 |
Family
ID=18547583
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000021129A Expired - Fee Related JP3902901B2 (ja) | 2000-01-31 | 2000-01-31 | 自動利得調整装置、自動利得調整方法及び記録媒体 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3902901B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007266853A (ja) * | 2006-03-28 | 2007-10-11 | Japan Radio Co Ltd | 自動利得制御装置 |
-
2000
- 2000-01-31 JP JP2000021129A patent/JP3902901B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007266853A (ja) * | 2006-03-28 | 2007-10-11 | Japan Radio Co Ltd | 自動利得制御装置 |
Also Published As
Publication number | Publication date |
---|---|
JP3902901B2 (ja) | 2007-04-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7382296B2 (en) | System for mixed analog-digital automatic gain control | |
US5113525A (en) | Linear-modulation type radio transmitter | |
JP4178712B2 (ja) | 利得調整装置 | |
US7583809B2 (en) | Sound signal processing device and sound signal processing method | |
JPH08186506A (ja) | 送信電力増幅回路の出力制御回路 | |
GB2552867A (en) | Multi-Path digitation based on input signal fidelity and output requirements | |
JP2766230B2 (ja) | 受信増幅装置 | |
JPH10233628A (ja) | フィードフォワード増幅器 | |
US3496481A (en) | Automatic gain control system with noise variable threshold | |
JP3902899B2 (ja) | 自動利得調整装置、自動利得調整方法及び記録媒体 | |
JP3289590B2 (ja) | D級電力増幅器 | |
JP3902901B2 (ja) | 自動利得調整装置、自動利得調整方法及び記録媒体 | |
JPH06276171A (ja) | デジタル受信機、特に時分割多元接続受信機用の自動利得制御法および該方法を実施する装置 | |
JP4274408B2 (ja) | 自動利得制御装置、受信装置及び利得制御方法 | |
JPH10173455A (ja) | 自動ダイナミック・レンジ制御回路 | |
JP2006333111A (ja) | 自動利得制御回路、自動利得制御方法およびバースト受信モデム | |
JPH06338746A (ja) | オーディオ機器のagc回路 | |
JP2000286654A (ja) | 自動利得制御回路 | |
KR100625238B1 (ko) | 직교주파수분할 다중접속 시스템의 자동 이득 조절 장치및 그 방법 | |
JP2001086176A (ja) | ディジタル送受信機 | |
JP2005210357A (ja) | ソフトウェア無線機 | |
JP2765879B2 (ja) | パイロット信号除去回路 | |
CN117098034A (zh) | 用于声音信号处理的噪声抑制的设备 | |
JPS60111511A (ja) | Agc増幅器 | |
JPS63260208A (ja) | デジタルagc方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20051212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060620 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20061226 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070105 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 3902901 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100112 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110112 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120112 Year of fee payment: 5 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120112 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120112 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130112 Year of fee payment: 6 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130112 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130112 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130112 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140112 Year of fee payment: 7 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |