JPS60111511A - Agc増幅器 - Google Patents

Agc増幅器

Info

Publication number
JPS60111511A
JPS60111511A JP21835783A JP21835783A JPS60111511A JP S60111511 A JPS60111511 A JP S60111511A JP 21835783 A JP21835783 A JP 21835783A JP 21835783 A JP21835783 A JP 21835783A JP S60111511 A JPS60111511 A JP S60111511A
Authority
JP
Japan
Prior art keywords
digital signal
amplifier
signal
output
average value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21835783A
Other languages
English (en)
Inventor
Kunio Kondo
邦夫 近藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP21835783A priority Critical patent/JPS60111511A/ja
Publication of JPS60111511A publication Critical patent/JPS60111511A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a) 発明の属する技術分野 本発明はAGC増幅器に関する。
Φ)従来技術 信号がそれと無関係な何らかの要因によシ振幅変調され
ている場合には、この変調の影響が信号処理上問題とな
ることがある。このような変調による信号のレベル変動
の周波数が、必要とされる信号の処理周波数帯よシ充分
に低い帯域にある場合には、入力信号強度の平均値を検
出し、これに応じて増幅器の利得を自動調整することに
よシ出力信号レベルの変動を抑圧するAGC増幅器が用
いられる。
従来のAGC増幅器においては、第1図のブロック図に
示したように、利得可変、の増幅器1の出力■Oを平均
値検出回路2によって平均化し、平均値V6が一定とな
るように利得可変の増幅器1の利得を制御する一種のフ
ィードバック系が用いられてきた。この方式は信号のレ
ベル変動を、ただ単に抑圧するよりなAGCには良い性
能を発揮する。しかしながら、特殊な関数に従うよりな
AGC特性の実現は、複雑な付加回路を必要とするなど
の理由から非常に困難であった。又、 AGC特性が、
利得を調整するために用いるパリス、り、 FFtT、
 7オトカプラ等の回路素子の特性に大きく左右される
ことも、従来方式の欠点であった。
(C) 発明の目的 本発明は従来の上記事情に鑑みてなされたものであシ、
従って本発明の目的は、前述の欠点を除去し、容易に所
望のAGC特性を設定し得る新規なAGC増幅器を提供
することにある。
(d) 発明の構成 上記目的を達成する為に、本発明に係るAGC増幅器は
、入力信号の平均強度に応じて利得を自動調整する増幅
器において、入力信号の絶対値又は半波整流値を検出し
て平均化する平均値検出回路と、この平均値検出回路の
出力をディジタル信号に変換する八・Φ変換器と、この
〜の変換器から出力されるディジタル信号をアドレスと
して所望のディジタル信号を出力するROMと、このR
OMからのディジタル信号によシ利得が制御される増幅
器とを具備して構成される。
(e) 発明の実施例 次に本発明をその好ましい一実施例について図面を参照
しながら具体的に説明する。
第2図に本発明の一実施例を示す。第2図に示され九本
発明の一実施例は、平均値検出回路3゜A/D変換器4
.ROM5及びディジタル信号により利得を制御できる
利得可変増幅器6から成る。
処理すべき入力信号Viは平均値検出回路3に入力され
る。ここで、信号は絶対値又は半波整流回路3−1及び
積分回路3−2により平均化される。
信号の平均値Vf it A/D変換器4によシデイジ
タル信号Diに変換される。RAM 5においてん勺変
換器4の出力DiK対応するアドレスに書き込まれた゛
データD・が出力される。ディジタル信号DOにより可
変利得増幅器6の利得が制御され、 AGC特性が得ら
れる。
第3− a図、第3−b図、第3−c図に可変利得増幅
器6の構成例を示す。
第3−a図は、ROM5からのディジタル信号DOをD
/A変換器6−1によシアナログ信号VCに変換し、ア
ナログ信号用の乗算器6−2を用いて入力信号Viとの
積をとる例である。
jH3−b図は、第3−a図の動作をディジタル回路で
実現した例で、ELM 5からのディジタル出力])o
と、〜Φ変換器6−3でディジタル信号Dsに変換した
入力信号Viの積をディジタル信号用の乗算器6−4を
用いてめ、このディジタル信号をD/A変換器6−5で
アナログ信号に変換し、出力vOを得る。
第3−c図は、ディジタル信号])oにより動作を制御
されるアナログスイッチSa 、−、、5pr−1を用
いてオペレーショナルアンブリファイア6−6のフィー
ドバック抵抗R@〜RIV−1を選択することにより増
幅器の利得を変化させる方法である。尚、ζこでNはデ
ィジタル信号DOのビット数を表わす。
次に第2図に示された実施例の方式で得られるAGC特
性の一例を示す。第4図はROM 5の設定例である。
第4図において人は入力DIに出力珈が反比例する設定
、BはDiがある値になるまで一定のDoが出力され、
その後DiKD・が反比例する設定である。
利得可変増幅器6の利得がディジタル信号poに比例す
るとして、第4図に示すRAM 5設定で第5図のAG
C特性が得られる。第5図でC,Dはそれぞれ第4図の
設定A、Bに対応する。■i、Voはそれぞれ入力Vi
、出力VOの平均強度を表わす。
(f) 発明の詳細 な説明したように1本発明は出力の平均値をA/D変換
し、ディジタル化されたデータを用いて増幅器の利得を
調整するという構成上の特徴を持っている。このような
方式をとることにより、従来のAGC増幅器では実現困
難な特性が、 ROMの内容をその特性に対応した値に
することによシ実現できるという利点が生じる。
又、AGC特性の変更も、従来方式のように回路を変え
ることなしに、RAMの内容の変更のみで可能になる。
【図面の簡単な説明】
第1図は従来のAGC増幅器を模式的に表わしたブロッ
ク図、第2図は本発明の一実施例を示したプ四ツク構成
図、第3−a図〜第3− c図は第2図中の利得可変増
幅器6の構成例を示す図、第4図は第2図中のROM 
5の設定例を示す図、第5図・は第4図の設定例を用い
た場合の第2図に示した実施例のAGC特性を表わす図
である。 1・Φ・利得可変増幅器%2e・・平均値検出回路、3
・・・平均値検出回路、3−1・嗜・絶対値又は半波整
流回路、3−2@・・積分回路。 4・・・N0変換器、5・・・ROM、6・・・利得可
変増幅器、6−1・・・珈値変換器、6−2・・・アナ
ログ信号用乗算器、6−3・・・〜Φ変換器、6−4Φ
・eディジタル信号用乗算器。 6−5−−・ル値変換器、6−6・・・オペレーショナ
ルアンブリファイア、■i・・書入力信号、Vi@、・
入力信号の平均強度、Vo・−−AGCアンプの出力、
■O・・・AGCアンプの出力の平均強度、Vf・・・
平均値検出回路30出力、Dt・・・〜Φ変換器4の出
力、D・・拳・ROMの出力、VC・・・D/A変換器
6−1の出力D8 @ @・んΦ変換器6−3の出力、
D#11・・乗算器6−4の出力、So〜8ff−1@
 @ @アナログスイッチ、R11NRJ−1m a 
mフォトバック抵抗、A及びBΦ拳・ROMの設定例、
C及びD@書・AGC特性の例 第1図 第2図 第3−a図 13−b図 i @3−c図 Di 第4図 in 第5図

Claims (1)

  1. 【特許請求の範囲】 入力信号の平均強度に応じて利得を自動調整する増幅器
    (以下AGC増幅器と略記する)において。 入力信号の絶対値又は半波整流値を検出して平均化する
    平均値検出回路と、この平均値検出回路の出力をディジ
    タル信号に変換するんΦ変換器と、このんΦ変換器から
    出力されるディジタル信号をアドレスとして所望のディ
    ジタル信号を出力するROMからのディジタル信号によ
    シ利得が制御される増幅器とを具備することを特徴とし
    たAGC増幅器。
JP21835783A 1983-11-19 1983-11-19 Agc増幅器 Pending JPS60111511A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21835783A JPS60111511A (ja) 1983-11-19 1983-11-19 Agc増幅器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21835783A JPS60111511A (ja) 1983-11-19 1983-11-19 Agc増幅器

Publications (1)

Publication Number Publication Date
JPS60111511A true JPS60111511A (ja) 1985-06-18

Family

ID=16718612

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21835783A Pending JPS60111511A (ja) 1983-11-19 1983-11-19 Agc増幅器

Country Status (1)

Country Link
JP (1) JPS60111511A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0224643U (ja) * 1988-07-29 1990-02-19
JPH03284040A (ja) * 1990-03-30 1991-12-13 Mitsubishi Electric Corp 音声会議装置
JP2004222291A (ja) * 2003-01-10 2004-08-05 Agilent Technol Inc 光ファイバ装置の節電方法と、信号検出用の閾値レベルを調整するレーザシステムおよび方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0224643U (ja) * 1988-07-29 1990-02-19
JPH03284040A (ja) * 1990-03-30 1991-12-13 Mitsubishi Electric Corp 音声会議装置
JP2004222291A (ja) * 2003-01-10 2004-08-05 Agilent Technol Inc 光ファイバ装置の節電方法と、信号検出用の閾値レベルを調整するレーザシステムおよび方法
JP4527409B2 (ja) * 2003-01-10 2010-08-18 アバゴ・テクノロジーズ・ファイバー・アイピー(シンガポール)プライベート・リミテッド 光ファイバ装置の節電方法と、信号検出用の閾値レベルを調整するレーザシステムおよび方法

Similar Documents

Publication Publication Date Title
US4829593A (en) Automatic gain control apparatus
US7583809B2 (en) Sound signal processing device and sound signal processing method
CA2188446A1 (en) Method and apparatus for automatic gain control in a digital receiver
CA1228123A (en) Radio receiver with field intensity detector
JPS60111511A (ja) Agc増幅器
JPH0590853A (ja) 電力増幅回路
CA2206137A1 (en) Demodulator
JPS5627580A (en) Signal processor
JPS6410746A (en) Spread spectrum communication type agc circuit
JPH028504B2 (ja)
JP3902899B2 (ja) 自動利得調整装置、自動利得調整方法及び記録媒体
JP2806129B2 (ja) 送信電力制御装置
JP2765879B2 (ja) パイロット信号除去回路
JPH07321706A (ja) Agc回路
JPH0714217B2 (ja) 自動利得制御装置
JP2888848B2 (ja) 利得制御回路
KR970031250A (ko) 무선 주파수 신호의 자동 이득 제어 조정 장치(automatic gain controller of radio frequency)
JP3902901B2 (ja) 自動利得調整装置、自動利得調整方法及び記録媒体
JPS63242011A (ja) 利得制御回路
JPH0563481A (ja) コンパンダ回路
JPS63260208A (ja) デジタルagc方式
JPS63217809A (ja) 自動利得制御回路
JP2868070B2 (ja) 時分割多重通信における自動利得制御方式
JPH04291519A (ja) Ad変換器の前置増幅器の利得可変回路
JPH0654012A (ja) 受信入力電界強度検出回路