JP2000332371A - プリント基板 - Google Patents

プリント基板

Info

Publication number
JP2000332371A
JP2000332371A JP11138631A JP13863199A JP2000332371A JP 2000332371 A JP2000332371 A JP 2000332371A JP 11138631 A JP11138631 A JP 11138631A JP 13863199 A JP13863199 A JP 13863199A JP 2000332371 A JP2000332371 A JP 2000332371A
Authority
JP
Japan
Prior art keywords
signal line
pad
circuit board
printed circuit
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11138631A
Other languages
English (en)
Inventor
Hiroaki Watanuki
博明 綿貫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Yonezawa Ltd
Original Assignee
NEC Yonezawa Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Yonezawa Ltd filed Critical NEC Yonezawa Ltd
Priority to JP11138631A priority Critical patent/JP2000332371A/ja
Publication of JP2000332371A publication Critical patent/JP2000332371A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

(57)【要約】 【目的】共有されるパッド又はスルーホールを設けるこ
とによって部品実装に要する領域を縮小させるプリント
基板を提供する。 【構成】信号線11に接続されているパッド21、信号
線12に接続されているパッド22、信号線13に接続
されているパッド23から構成され、パッド23を共有
してチップ型抵抗51を接続する。すなわち、チップ型
抵抗51がパッド21とパッド23との間に接続された
とき、信号線11と信号線13とが電気的に接続され、
チップ型抵抗51がパッド22とパッド23との間に接
続されたとき、信号線12と信号線13とが電気的に接
続される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、パッド及びスルーホー
ルを実装したプリント基板に関するものである。
【0002】
【従来の技術】従来より、部品実装によって属性の異な
る複数の信号を切り替える回路がプリント基板上に設計
される場合には、前記信号を切り替える組み合わせの数
に応じてパッドが設けられていた。
【0003】以下、従来におけるプリント基板上のパッ
ドの構成について図面を用いて説明する。図3は、従来
のプリント基板に設けられたパッドの構成を示した平面
図であり、2種類の異なる信号を切り替える回路を有す
るプリント基板である。図3に示すように、異なる信号
を伝送する信号線11,信号線12及び信号線13がプ
リント基板1に設けられていた。信号線11の一端は、
信号の発信源に接続されており、他端にはパッド61が
接続されていた。同様に、信号線12の一端は、信号の
発信源に接続されており、他端にはパッド62が接続さ
れていた。また、信号線13の一端は、信号の発信源に
接続されており、他端は二方に分岐されていた。その分
岐した信号線13の他端のそれぞれには、パッド63a
及びパッド63bが設けられていた。すなわち、信号線
13と信号線11との電気的な導通を行う場合にはチッ
プ型抵抗51をパッド61とパッド63aとに接続され
るように実装されていた。また、信号線13と信号線1
2との電気的な導通を行う場合にはチップ型抵抗51を
パッド62とパッド63bとに接続されるように実装さ
れていた。
【0004】
【発明が解決しようとする課題】しかしながら、従来の
プリント基板には以下のような問題が生じていた。近
年、プリント基板上に設置される電子部品は、その実装
密度をより高くする傾向が高まっている。上述のよう
に、信号線同士をチップ型抵抗等で電気的に導通させる
ためには、異なる信号毎にパッドを一対一で設けなけれ
ばならなかった。すなわち、一の信号線と他の二の信号
線のどちらかとを電気的に接続させる場合には、前記他
の二の信号線のそれぞれに設置されたパッドに対応し
て、前記一の信号線にも二つのパッドを設けなければな
らないといった問題があった。
【0005】本発明は、以上の従来技術における問題に
鑑みてなされたものであり、共有されるパッド又はスル
ーホールを設けることによって部品実装に要する領域を
縮小させるプリント基板を提供する。
【0006】
【課題を解決するための手段】前記課題を解決するため
に提供する本願第一の発明に係るプリント基板は、一の
信号線に一のパッドが電気的に接続され、そのパッドを
中心に他の何れか一のパッドが互いに垂直な位置に設置
されることを特徴とする。
【0007】一の信号線に一のパッドが電気的に接続さ
れ、そのパッドを中心に他の何れか一のパッドが互いに
垂直な位置に設置されることにより、パッドの端子が占
める面積を縮小することが可能である。
【0008】前記課題を解決するために提供する本願第
二の発明に係るプリント基板は、一の信号線に一のパッ
ドが電気的に接続され、そのパッドを中心とする四方位
のうち、少なくとも二方位に他の二以上のパッドが設置
されることを特徴とする。
【0009】前記一のパッドを中心とする四方位のう
ち、少なくとも二方位に他の二以上のパッドが設置され
ることにより、パッドの端子が占める面積を縮小させる
ことが可能である。
【0010】前記課題を解決するために提供する本願第
三の発明に係るプリント基板は、一の信号線には一のパ
ッドが電気的に接続され、そのパッドと他の二以上のパ
ッドとが直線状に設置されることを特徴とする。
【0011】一の信号線には一のパッドが電気的に接続
され、そのパッドと他の二以上のパッドとが直線状に設
置されることにより、共有されたパッドを中心に対称関
係にある回路素子に対応可能で、パッドの端子が占める
面積を縮小することが可能である。
【0012】前記課題を解決するために提供する本願第
四の発明に係るプリント基板は、一のパッドと他の二以
上のパッドとの距離が各々等しいことを特徴とする。
【0013】一のパッドと他の二以上のパッドとの距離
が各々等しいことにより、パッド間にチップ型電子部品
を目的別に、かつ確実に実装することが可能である。
【0014】前記課題を解決するために提供する本願第
五の発明に係るプリント基板は、一の信号線には一のス
ルーホールが電気的に接続され、そのスルーホールを中
心に前記他の二以上のスルーホールが互いに垂直な位置
に設置されることを特徴とする。
【0015】一の信号線には一のスルーホールが電気的
に接続され、そのスルーホールを中心に他の二以上のス
ルーホールが互いに垂直な位置に設置されることによ
り、共有されたスルーホールを中心に直上の位置関係に
ある回路素子に対応可能で、スルーホールの端子が占め
る面積を縮小することが可能である。
【0016】前記課題を解決するために提供する本願第
六の発明に係るプリント基板は、一の信号線には一のス
ルーホールが電気的に接続され、そのスルーホールを中
心とする四方位のうち、少なくとも二方位に他の二以上
のスルーホールが設置されることを特徴とする。
【0017】一の信号線には一のスルーホールが電気的
に接続され、そのスルーホールを中心とする四方位のう
ち、少なくとも二方位に他の二以上のスルーホールが設
置されることにより、共有されたスルーホールを中心に
直上の位置関係にある回路素子に対応可能で、スルーホ
ールの端子が占める面積を縮小することが可能である。
【0018】前記課題を解決するために提供する本願第
七の発明に係るプリント基板は、一の信号線には一のス
ルーホールが電気的に接続され、そのスルーホールと前
記他の二以上のスルーホールとが直線状に設置されるこ
とを特徴とする。
【0019】一の信号線には一のスルーホールが電気的
に接続され、そのスルーホールと前記他の二以上のスル
ーホールとが直線状に設置されることにより、共有され
たスルーホールを中心に対称関係にある回路素子に対応
可能で、スルーホールの端子が占める面積を縮小させる
ことが可能である。
【0020】前記課題を解決するために提供する本願第
六の発明に係るプリント基板は、一のスルーホールと他
のスルーホールとの距離が各々等しいことを特徴とす
る。
【0021】一のスルーホールと他のスルーホールとの
距離が各々等しいことにより、スルーホール間にディス
クリート型電子部品を目的別に、かつ確実に実装するこ
とが可能である。
【0022】
【発明の実施の形態】以下、本発明に係るプリント基板
の一実施の形態について、図面を参照して詳細に説明す
る。図1は、本発明に係るプリント基板の一実施の形態
におけるパッドの構成を示した平面図であり、2種類の
異なる信号を切り替える回路を有するプリント基板であ
る。図1に示すように、異なる信号を伝送する信号線1
1,信号線12及び信号線13がプリント基板1に設け
られている。信号線11の一端は、信号の発信源に接続
されており、他端にはパッド21が接続されている。同
様に、信号線12の一端は、信号の発信源に接続されて
おり、他端にはパッド22が接続されている。また、信
号線13の一端は、信号の発信源に接続されており、他
端にはパッド23が設けられている。
【0023】この様にプリント基板1に設けられたパッ
ド群は、パッド21及びパッド23が形成する対と、パ
ッド22及びパッド23が形成する対とが直交する態様
で設置される。また、パッド21とパッド23との間隔
及びパッド22とパッド23との間隔は、パッド間を接
続する電子部品等の規格に合わせて等間隔に設定されて
いる。さらに、本発明に係るプリント基板においては、
共有するパッドと他のパッドとが直線状に設置されると
いったパッドの構成を有するプリント基板を提供するこ
とも可能である。なお、本発明に係るプリント基板の一
実施の形態においては、パッドとパッドとの間隔を電子
部品等の規格に合わせて全て等間隔に設定することも可
能である。
【0024】次に、本発明に係るプリント基板の一実施
の形態におけるパッド間の電気的な導通方法について図
面を参照して以下に説明する。図1に示すように、信号
線11と信号線13とを電気的に導通させ、信号線12
の信号を採用しない場合には、チップ型抵抗51がパッ
ド21とパッド23との間に接続される 従って、信号線11と信号線13との電気的な導通が可
能となり、パッド22はダミーパッドとなる。また、信
号線12と信号線13とを電気的に導通させ、信号線1
1の信号を採用しない場合には、チップ型抵抗51がパ
ッド22とパッド23との間に接続される 従って、信号線12と信号線13との電気的な導通が可
能となり、パッド21はダミーパッドとなる。
【0025】また、本発明に係るプリント基板の他の実
施の形態におけるパッドの構成を図面を参照して以下に
説明する。図2は、本発明に係るプリント基板の他の実
施の形態におけるパッドの構成を示した平面図であり、
2種類の異なる信号を切り替える回路を有するプリント
基板である。図2に示すように、異なる信号を伝送する
信号線11,信号線12及び信号線13がプリント基板
1に設けられている。信号線11の一端は、信号の発信
源に接続されており、他端にはパッド21が接続されて
いる。同様に、信号線12の一端は、信号の発信源に接
続されており、他端にはパッド22が接続されている。
また、信号線13の一端は、信号の発信源に接続されて
おり、他端にはパッド23が設けられている。
【0026】この様にプリント基板1に設けられたパッ
ド群は、パッド21及びパッド23が形成する対と、パ
ッド22及びパッド23が形成する対とが直線状に位置
する態様で設置される。また、パッド21とパッド23
との間隔及びパッド22とパッド23との間隔は、パッ
ド間を接続する電子部品等の規格に合わせて等間隔に設
定されている。なお、本発明に係るプリント基板の他の
実施の形態におけるパッド間の電気的な導通方法につい
ては上述した本発明に係るプリント基板の一実施の形態
におけるパッド間の電気的な導通方法とほぼ同様のた
め、その説明を省略する。
【0027】また、本発明に係るプリント基板の他の実
施の形態として、パッドをスルーホールに代替すること
も可能である。このように、パッドの代わりにスルーホ
ールを採用することによって、プリント基板上に設けら
れたスルーホールへDIP型抵抗等のディスクリート型
電子部品を接続する場合においても実装面積の縮小化が
可能である。
【0028】
【発明の効果】以上説明したように、本発明に係るプリ
ント基板によれば、チップ型抵抗の一方の端子がパッド
又はスルーホールを共有するため、プリント基板上の実
装面積を縮小することができる。従って、プリント基板
上のさらなる高密度実装を実現し、配線パターン密度の
向上等、プリント基板の設計の自由度を向上させること
ができる。
【0029】
【図面の簡単な説明】
【図1】本発明に係るプリント基板の一実施の形態にお
けるパッドの構成を示した平面図である。
【図2】本発明に係るプリント基板の他の実施の形態に
おけるパッドの構成を示した平面図である。
【図3】従来のプリント基板に実装されたパッドの構成
を示した平面図である。
【符号の説明】
11.信号線 12.信号線 13.信号線 21.パッド 22.パッド 23.パッド 51.チップ型抵抗 61.パッド 62.パッド 63a.パッド 63b.パッド

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】信号線と、その信号線の一端に電気的に接
    続されたパッドとが複数設置され、一の信号線に接続さ
    れたパッドと、他の何れか一の信号線に接続されたパッ
    ドとの間にチップ型電子部品を実装して、前記一の信号
    線と前記他の何れか一の信号線との電気的な導通を行う
    プリント基板において、前記一の信号線には一のパッド
    が接続され、そのパッドを中心に他の二以上のパッドが
    互いに垂直な位置に設置されることを特徴とするプリン
    ト基板。
  2. 【請求項2】信号線と、その信号線の一端に電気的に接
    続されたパッドとが複数設置され、一の信号線に接続さ
    れたパッドと、他の何れか一の信号線に接続されたパッ
    ドとの間にチップ型電子部品を実装して、前記一の信号
    線と前記他の何れか一の信号線との電気的な導通を行う
    プリント基板において、前記一の信号線には一のパッド
    が接続され、そのパッドを中心とする四方位のうち、少
    なくとも二方位に他の二以上のパッドが設置されること
    を特徴とするプリント基板。
  3. 【請求項3】前記一の信号線には一のパッドのみが電気
    的に接続され、そのパッドと前記他の二以上のパッドと
    が直線状に設置されることを特徴とする請求項1又は請
    求項2に記載のプリント基板。
  4. 【請求項4】 前記一のパッドと他の二以上のパッドと
    の距離が各々等しいことを特徴とする請求項1乃至請求
    項3の何れか一に記載のプリント基板。
  5. 【請求項5】信号線と、その信号線の一端に電気的に接
    続されたスルーホールとが複数設置され、一の信号線に
    接続されたスルーホールと、他の何れか一の信号線に接
    続されたスルーホールとの間にディスクリート型電子部
    品を実装して、前記一の信号線と前記他の何れか一の信
    号線との電気的な導通を行うプリント基板において、前
    記一の信号線には一のスルーホールが接続され、そのス
    ルーホールを中心に他の二以上のスルーホールが互いに
    垂直な位置に設置されることを特徴とするプリント基
    板。
  6. 【請求項6】信号線と、その信号線の一端に電気的に接
    続されたスルーホールスルーホールとが複数設置され、
    一の信号線に接続されたスルーホールと、他の何れか一
    の信号線に接続されたスルーホールとの間にディスクリ
    ート型電子部品を実装して、前記一の信号線と前記他の
    何れか一の信号線との電気的な導通を行うプリント基板
    において、前記一の信号線には一のスルーホールが接続
    され、そのスルーホールを中心とする四方位のうち、少
    なくとも二方位に他の二以上のスルーホールが設置され
    ることを特徴とするプリント基板。
  7. 【請求項7】前記一の信号線には一のスルーホールのみ
    が電気的に接続され、そのスルーホールと前記他の二以
    上のスルーホールとが直線状に設置されることを特徴と
    する請求項5又は請求項6に記載のプリント基板。
  8. 【請求項8】 前記一のスルーホールと他の二以上のス
    ルーホールとの距離が各々等しいことを特徴とする請求
    項5乃至請求項7の何れか一に記載のプリント基板。
JP11138631A 1999-05-19 1999-05-19 プリント基板 Pending JP2000332371A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11138631A JP2000332371A (ja) 1999-05-19 1999-05-19 プリント基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11138631A JP2000332371A (ja) 1999-05-19 1999-05-19 プリント基板

Publications (1)

Publication Number Publication Date
JP2000332371A true JP2000332371A (ja) 2000-11-30

Family

ID=15226577

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11138631A Pending JP2000332371A (ja) 1999-05-19 1999-05-19 プリント基板

Country Status (1)

Country Link
JP (1) JP2000332371A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020053546A (ja) * 2018-09-27 2020-04-02 太陽誘電株式会社 配線基板および通信評価装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020053546A (ja) * 2018-09-27 2020-04-02 太陽誘電株式会社 配線基板および通信評価装置
JP7008005B2 (ja) 2018-09-27 2022-02-10 太陽誘電株式会社 通信評価装置

Similar Documents

Publication Publication Date Title
US5847936A (en) Optimized routing scheme for an integrated circuit/printed circuit board
JPH07193096A (ja) 階段状多層相互接続装置
CA1047637A (en) Multi-layer panel board with single-in-line package for high speed switching logic
US6274824B1 (en) Method of arranging signal and destination pads to provide multiple signal/destination connection combinations
US6744130B1 (en) Isolated stripline structure
KR19990029636A (ko) 반도체 칩
JP2000332371A (ja) プリント基板
JPH0227836B2 (ja)
US6906603B2 (en) High-frequency module for commonality of circuit board
JP2017168476A (ja) プリント基板の接続装置
KR200294942Y1 (ko) 인쇄회로기판 상의 노이즈 감소 레이아웃 및 이인쇄회로기판을 사용하는 커넥터
JPH0138920Y2 (ja)
JPH07183627A (ja) 部品実装プリント基板
JP2857823B2 (ja) 回路基板に対する電子部品の実装構造
JPS6240460Y2 (ja)
KR20050093199A (ko) 이동통신 단말기의 lcd 커넥터 구조
JP2835505B2 (ja) 回路実装型パネル及びそれを使用した給電分離式回路接続構造体
JPH071844Y2 (ja) 集積回路パツケ−ジ
JPH10233462A (ja) 半導体装置および基板ならびに半導体装置の実装構造
JPS6318688A (ja) セラミツクパツケ−ジ
KR19980030136A (ko) 시간대 배선율을 높일 수 있는 인쇄 회로 기판
JPH0242701A (ja) ネットワーク抵抗器
JPS62155596A (ja) 電子回路
JPH08125304A (ja) モジュールの実装構造
JPH06232522A (ja) 印刷配線基板

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20040210