FR2596202A1 - Structure de transistor npn equivalent a tension de claquage plus elevee que la tension de claquage intrinseque des transistors npn - Google Patents
Structure de transistor npn equivalent a tension de claquage plus elevee que la tension de claquage intrinseque des transistors npn Download PDFInfo
- Publication number
- FR2596202A1 FR2596202A1 FR8703928A FR8703928A FR2596202A1 FR 2596202 A1 FR2596202 A1 FR 2596202A1 FR 8703928 A FR8703928 A FR 8703928A FR 8703928 A FR8703928 A FR 8703928A FR 2596202 A1 FR2596202 A1 FR 2596202A1
- Authority
- FR
- France
- Prior art keywords
- transistor
- npn
- npn transistor
- type
- equivalent
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000009792 diffusion process Methods 0.000 claims description 16
- 239000000758 substrate Substances 0.000 claims description 10
- 230000005669 field effect Effects 0.000 claims description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 8
- 229910052710 silicon Inorganic materials 0.000 claims description 8
- 239000010703 silicon Substances 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 6
- 238000002955 isolation Methods 0.000 claims description 4
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims description 2
- 230000015556 catabolic process Effects 0.000 abstract description 17
- 230000003503 early effect Effects 0.000 abstract description 4
- 230000000295 complement effect Effects 0.000 abstract description 3
- 238000010276 construction Methods 0.000 abstract 1
- 239000008186 active pharmaceutical agent Substances 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 5
- 230000010354 integration Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 238000001465 metallisation Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0617—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
- H01L27/0623—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Bipolar Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
Abstract
LA PRESENTE INVENTION CONCERNE UNE STRUCTURE NPN EQUIVALENTE A TENSION DE CLAQUAGE PLUS ELEVEE QUE LA TENSION DE CLAQUAGE INTRINSEQUE DES TRANSISTORS NPN UTILISANT UN TRANSISTOR PNP COMPLEMENTAIRE ET UN TRANSISTOR JFET DONT LA GRILLE G EST CONNECTEE A LA MASSE, LE DRAIN D EST CONNECTE A LA BASE DU TRANSISTOR PNP ET LA SOURCE S EST CONNECTEE AUX COLLECTEURS DE LA PAIRE COMPLEMENTAIRE. UNE REALISATION INTEGREE DE CETTE STRUCTURE EST PARTICULIEREMENT AVANTAGEUSE ET LE TRANSISTOR NPN EQUIVALENT EST SENSIBLEMENT EXEMPT D'EFFET EARLY ET PEUT FOURNIR UN COURANT IMPORTANT.
Description
La présente invention concerne des dispositifs semiconducteurs et plus
particulièrement des circuits intégrés contenant des transistors de type bipolaire complémentaire'et plus précisément des transistors NPN pour lesquels on souhaite une tension de claquage élevée. La tendance croissante à l'augmentation du degré d'intégration des appareils électroniques ainsi que de la densité d'intégration pour des raisons évidentes de miniaturisation et d'économie, entraîne la nécessité de rechercher de nouvelles solu10 tions à divers problèmes de conception qui se présentent quand on essaye de rendre compatible des exigences qui s'opposent souvent et/ou qui sont de toute manière différentes pour des parties distinctes de circuit qui, de façon de plus en plus fréquente, doivent être formées sur la même puce de matériau semiconducteur. 15 L'un des problèmes que l'on rencontre souvent lors de la conception d'un circuit intégré provient de la nécessité pour une certaine partie du circuit, par exemple un tampon de sortie, de pouvoir supporter une certaine surtension, par exemple de l'ordre de 100 volts, alors que le reste du circuit intégré, qui 20 peut comprendre des étages de décodage et de traitement de signal par exemple, peut de façon avantageuse et avec de meilleures performances être réalisé par un processus de fabrication conçu pour une tension d'alimentation de seulement 12 volts, par exemple. En pratique, ces situations fréquentes signifient souvent 25 qu'une telle partie de circuit nécessitant une tension de claquage
élevée et qui ne représente souvent qu'un faible pourcentage en terme de surface occupée par rapport à la surface totale du circuit intégré complet entraîne le recours à une technologie de fabrication adaptée à une telle tension élevée pour le dispositif 30 complet.
Ceci peut également entraîner que le dispositif a des dimensions accrues, la densité d'intégration d'une technologie à haute tension étant normalement plus faible que la densité d'intégration d'une technologie à plus faible tension. En outre, la densité de courant dans des dispositifs produits par une technologie haute tension est par comparaison plus faible et ceci implique une augmentation supplémentaire de la surface requise pour le dispositif. Un composant typique de telles parties de circuits de sortie dans des circuits intégrés qui est déterminant en ce qui
concerne la tension de claquage est le transistor NPN.
Dans le but de résoudre les problèmes liés aux limitations imposées par les structures NPN, diverses mesures ont été o10 proposées pour augmenter, en particulier, la tension de claquage
des structures NPN conçues pour contrôler de relativement hautes tensions par rapport à leur tension de claquage intrinsèque, de sorte qu'un processus de fabrication et des structures intégrées conçus pour des tensions de façon générale inférieures puissent 15 être utilisés pour l'ensemble du circuit intégré.
Selon les techniques de l'art antérieur, un tel résultat est obtenu en reliant un JFET (transistor à effet de champ à jonction) ayant une grille mise à la masse en série avec le collecteur du transistor NPN considéré, comme cela est représenté schéma20 tiquement en figure 1.
De cette façon, la tension collecteur/émetteur (VCE) du
transistor NPN équivalent, "s'étale" sur la conne::ion en série des jonctions de drain et de source (JFET) et des jonctions de collecteur et d'émetteur (NPN), augmentant ainsi la tension maximale sup25 portée par la structure NPN équivalente.
Cette solution connue présente toutefois certains inconvénients pour autant que le courant maximal qui peut être fourni par le transistor équivalent NPN est limité par le courant
permis maximum dans le transistor JFET.
Dans de nombreuses applications, en particulier dans des étages de sortie d'une certaine puissance nominale, la limitation du courant que l'on peut fournir entraîne des problèmes. En conséquence, un objet principal de la présente invention est de fournir un système amélioré pour augmenter la tension de claquage 35 d'un transistor NPN équivalent en comparaison de la tension de claquage intrinsèque du transistor NPN, exempt des inconvénients mentionnés. Un autre objet de la présente invention est de prévoir une structure intégrée améliorée pour fabriquer un transistor intégré équivalent à un NPN avec une tension de claquage élevée et une
capacité de courant de sortie élevée.
Un autre objet de la présente invention est de prévoir un transistor équivalent à un NPN sensiblement exempt d'effet Early. Ces objets et avantages sont obtenus, selon la présente invention, par un agencement du circuit constitué d'un transistor 10 NPN, d'un transistor PNP et d'un transistor à effet de champ du
type à jonction (JFET) dans lequel le collecteur du transistor PNP est connecté au collecteur du transistor NPN et le transistor JFET a sa source reliée aux collecteurs des deux transistors bipolaires, son drain connecté à la base du transistor PNP et sa 15 grille connectée à la masse.
Comme cela sera décrit plus en détail ci-après, le transistor NPN équivalent selon la présente invention n'est pas simplement intégré, mais se prête à être lui-même réalisé sous une
forme intégrée particulièrement efficace et compacte.
Dans des buts purement illustratifs et non limitatifs,
la description détaillée suivante est faite en relation avec les
dessins joints parmi lesquels: la figure 1 représente, comme cela a déjà noté cidessus, un agencement de circuit de l'art antérieur pour augmenter 25 la tension de fonctionnement tolérable par un transistor NPN; la figure 2 représente un agencement de circuit ou un dispositif selon la présente invention; la figure 3 représente le transistor équivalent correspondant à l'agencement de circuit de la figure 2; la figure 4 représente la courbe caractéristique IC-VC du transistor NPN équivalent représenté en figure 3; et la figure 5 représente, de façon schématique, une vue en coupe d'un mode de réalisation particulier du dispositif selon
la présente invention sous forme intégrée.
La figure 1 représente le circuit couramment utilisé,
selon l'art antérieur, pour augmenter la tension de claquage du transistor NPN en comparaison de la tension de claquage intrin-
sèque. Les bornes B, E et C correspondent aux bornes de base, d'émetteur et de collecteur du transistor NPN équivalent, respectivement.
Comme cela a déjà été mentionné, l'inconvénient prin5 cipal d'un tel circuit réside dans la limitation imposée sur-le courant maximum de collecteur du transistor équivalent qui est déterminé par:
ICMAX = IDSSJFET
La figure 2 représente le schéma de circuit du dispo10 sitif selon l'invention dans lequel B, E et C désignent les bornes
de base, d'émetteur et de collecteur, respectivement, du transistor NPN équivalent représenté en figure 3.
Les avantages d'un tel dispositif sont multiples. En premier lieu, le gain en courant du transistor équivalent (hFEeq) 15 est sensiblement égal au gain du transistor NPN (hFEn). La tension de claquage du transistor équivalent LVCEOeq est plus ou moins égale à la somme de la tension de claquage intrinsèque du transistor NPN et de la tension de claquage intrinsèque du transistor PNP, c'est-à-dire: LVCEOeq = LVCEOn + LVCEOp
(les indices n ou p indiquent la relation aux transistors NPN ou PNP, respectivement, dans toute la présente description, quand aucune mention contraire n'est faite).
De façon étonnante, également, l'effet Early de la 25 structure NPN équivalente devient exceptionnellement faible et
pratiquement négligeable.
Pour mieux comprendre les avantages du dispositif selon
l'invention, le fonctionnement du circuit, 'par exemple avec l'émetteur connecté à la masse, peut être analysé.
Comme cela est connu, les équations fondamentales sont: hFEnIB = (hFEp + 1) IDS (1)
KT I
Vc VS + VDS + ---- ln (--) (2) p sp o les symboles sont ceux couramment utilisés dans la littérature du domaine et o, en particulier, Ap est la surface d'émetteur du transistor PNP et Jsp est la densité de courant de saturation
inverse de la jonction émetteur-base du transistor PNP.
Une courbe caractéristique arbitraire dans le plan IC,
VC, pour IB = constante, est représentée en figure 4.
Pour simplifier la description, il est possible de
diviser un tel plan en cinq zones séparées définies par des lignes droites données par les équations: VC = constante = VBECUTINp, 10 VC2, VC3, VC4 et LVCEOp; comme cela est représenté dans le schéma
de la figure 4.
En fixant le plan de base IB à une valeur IB<IDSS et en augmentant Vc de façon continue dans le demi plan VC 0, une
première zone I est rencontrée, qui est comprise entre l'origine 15 et la tension VBECUTINp o Ic = 0. Ainsi, le courant total de collecteur est nul tant que la tension Vc atteint puis devient supérieure à la tension VBECUTINp du transistor PNP (qui est d'environ 0,7 volt dans le silicium).
En augmentant la tension Vc au delà de VBECUTINp, le 20 courant de collecteur commence à croître et la tension VC -VBECUTINp se répartit de façon à augmenter à la fois les tensions V et VDS satisfaisant aux équations (1) et (2). Cette zone de saturation (II) est caractérisée par un courant de collecteur qui croit avec la tension de collecteur et se termine dès que 25 la tension VS atteint une valeur propre à faire sortir le transistor NPN de sa zone de saturation, c'est-à-dire quand la tension VS a atteint une valeur minimale au delà de laquelle le gain en courant du transistor NPN (hFEn) devient indépendant de VS. Ainsi, la zone II se termine quand: KT hFE*IB VC2 =- In (h) + V DS + VDS+ CESATn (3) VC2 =q A J p sp o V DS est le point sur la caractéristique du JFET o: DS = DS hFEn+ B (4 IDS =IDS =h +1 iB 4 hFEp VGS = _VcEsATn
Au delà de ce point, c'est-à-dire pour Vc>Vc2, il existe une zone III pour laquelle toute augmentation de la tension VC se répartit sur les tensions VDS et VS de façon à déplacer le 5 courant IDS sur une ligne droite dans le plan IDS, VDS, caractérisé par IDS I'DS = constante.
Cette zone III de la caractéristique est caractérisée par le fait que VS et VDS croissent ensemble avec VC alors qu'IC reste constant et égal à IC = hFEn -I La zone III se termine quand: V K T ln ( FEn B) + Vpl) VC3 q J A sp p o Vp est la tension de pincement-entre la source et le drain du JFET pour une tension VGS = 0 (c'est-à-dire avec la grille con15
nectée à la masse).
Quand Vc = VC3, le JFET a atteint sa zone de saturation.
Au delà de ce point, c'est-à-dire pour Vc > VC3, le JFET fonctionne dans la zone de saturation et en conséquence sa 20 caractéristique courant/tension est donnée par l'équation suivante:
V 2
IDS = IDSS (1 - S--) (7)
IVp I
la grille du JFET étant à la masse.
En combinant l'équation (7) à l'équation (1), on obtient l'équation suivante: V* h FEn IB
= IV (1 -) (8)
V* IVpI (1 hFEn B (hFEp + t) IDSS En conséquence, cette zone IV est caractérisée par le fait que toute augmentation de la tension Vc augmente la tension VDS alors que la tension VS reste constante à la valeur établie par l'équation (8). En conséquence, comme la tension Vs reste cons35 tante, le transistor NPN n'est pas soumis à des modulations de base et en conséquence aucun effet Early n'est observé sur le
courant de sortie IC.
Cette zone IV se termine pour Vc = VC4; o
VC4 = Vs+ LVCEOp.
Quand la tension Vc devient supérieure à VC4, le transistor PNP commence à augmenter son courant de collecteur par 5 un mécanisme de claquage; toutefois le courant IC = hFEn ' IB ne peut augmenter sans discrimination pour autant qu'il est imposé
par le transistor NPN.
En conséquence, dans cette zone V, toute la tension VC
dépassant VC4, augmente la tension VS qui réduit le courant de 10 base du transistor PNP bloquant ainsi le canal du JFET.
Dans cette zone, le courant de collecteur IC continue à être constant tant que la tension Vs est propre à atteindre la
tension LVCEOn du transistor NPN.
En conséquence, le claquage effectif du transistor NPN 15 équivalent peut être donné par l'équation suivante: LVCEOeq - LVCEOp + LVCEOn (9) La figure 5 représente en coupe et schématiquement
l'architecture d'une structure NPN équivalente faisant l'objet de la présente invention dans un mode de réalisation particulier de 20 celle-ci.
La structure intégrée de l'invention est formée sur un substrat 1 de silicium monocristallin de type p qui est connecté à la masse. La couche épitaxiale 2 à faible niveau de dopage est du
silicium de type n.
Dans le cas d'un mode de réalisation sous forme intégrée du dispositif selon la présente invention, il est fondamental d'utiliser un transistor PNP ayant une structure verticale et un collecteur isolé. Ceci est nécessaire parce qu'un transistor PNP à structure de type latéral présente seulement une jonction unique 30 entre la région de base et le substrat et que, contrairement à cela, la structure PNP verticale présente de façon avantageuse
deux jonctions en série entre la base et le substrat.
La structure du transistor PNP vertical à collecteur isolé (ICV PNP) est représentée du côté droit de la figure 5 et + est constituée d'une couche enterrée 3 de type n (caisson à fond n) pour isoler le collecteur du substrat mis à la masse 1, par une + couche enterrée 4 de type p formée au dessus de la couche d'isolement 3, et qui représente la région de collecteur du transistor, le contact étant amené vers la surface du transistor au moyen de + la diffusion profonde de type p 5 le long du périmètre de la région enterrée 4. Une région 6 enrichie par un dopant (caisson à sommet + n) entoure la diffusion 7 de type p représentant la région d'émetteur du transistor ICV PNP, pour réduire la résistance de base du transistor. Des zones diffusées de type p+ d'isolement inférieur B
et d'isolement supérieur 9 entourent la structure intégrée, définissant ainsi la cuvette du transistor ICV PNP.
A la partie gauche de la vue en coupe, on peut observer la structure du transistor NPN qui est constituée d'un contact de + collecteur représenté par la couche enterrée 10 de type n et par des diffusions 11 et 12 de type n+ pour ramener en surface le contact. La région de collecteur du transistor NPN est constituée par la couche épitaxiale de type n, la région de base par la 20 diffusion 13 de type p, et la région d'émetteur par la diffusion 14 de type n. A l'intérieur de la cuvette contenant le transistor NPN, une diffusion 15 de type p+ et une diffusion 16 de type n+ + sont également formées (la diffusion 15 de type p étant commodément formée pendant la fabrication des diffusions d'isolement +
supérieures 9 de type p et des diffusions 5 de type p).
En reliant la diffusion 15 de type p+ à la masse par
l'intermédiaire de la couche de métallisation de masse supérieure du dispositif, la structure d'un transistor à effet de champ à jonction (JFET) est réalisée dans la même cuvette que le tran30 sistor NPN.
La grille du JFET est constituée par la diffusion 15 de + type p et par le substrat 1, qui sont tous les deux connectés à la masse, alors que la source et le drain sont respectivement cons+ titués par les régions 12 et 11 de type n et par la région 16 de + type n. En conséquence, le canal du FET se trouve dans la région de la couche épitaxiale de silicium de type n entre le substrat et +le sommet inférieur de la diffusion 15 de type p. le sommet inférieur de la diffusion 15 de type pÀ La structure est terminée par une métallisation du dispositif. La connexion 17 entre le collecteur du transistor NPN, qui constitue également la source du JFET, et le collecteur du transistor ICV PNP, et la connexion 18 entre le drain du JFET et 5 la base du transistor ICV PNP sont représentées en figure 5. Une + diffusion de contact de type n 19 permet la formation d'un contact ohmique entre le métal et le silicium dans la région de base
du transistor ICV PNP.
En figure 5, sont également indiquées par les lettres 10 E, B et C, respectivement, les bornes d'émetteur, de base et de collecteur de la structure intégrée équivalente NPN faisant
l'objet de la présente invention.
Bien que le mode de réalisation particulier de l'invention relatif au cas des circuits intégrés ait été décrit en détail 15 car c'est dans un tel domaine d'application que l'invention
présente les plus grands avantages, il est clair que le dispositif, à savoir le transistor NPN équivalent faisant l'objet de l'invention peut également être utile dans d'autres cas, par exemple dans des circuits constitués entièrement ou partiellement 20 de composants discrets.
Claims (3)
1. Transistor NPN équivalent caractérisé en ce qu'il comprend un transistor NPN et un transistor PNP connectés ensemble par l'intermédiaire de leurs collecteurs respectifs et un transistor à effet de champ à jonction avec une grille à la masse dont.la S source est connectée auxdits collecteurs et dont le drain est connecté à la base du transistor PNP; la borne de base (B) du transistor NPN équivalent correspondant à la base dudit transistor NPN; la borne d'émetteur (E) du transistor NPN équivalent 10 correspondant à l'émetteur du transistor NPN; et la borne de collecteur (C) du transistor NPN équivalent
correspondant à l'émetteur du transistor PNP.
2. Dispositif semiconducteur comprenant une pluralité d'éléments de circuit formés sur un substrat semiconducteur mono15 cristallin (1), caractérisé en ce qu'il comprend une structure de transistor NPN équivalent constituée d'un transistor NPN et d'un transistor PNP à collecteur isolé connectés ensemble par l'intermédiaire de leurs collecteurs respectifs et par un transistor à effet de champ à jonction avec une grille (15) à la masse dont la 20 source (12) est connectée auxdits collecteurs et dont le drain (16) est connecté à la base (19) du transistor PNP; la borne de base (B) de la structure NPN équivalente correspondant à la base (14) du transistor NPN;
la borne d'émetteur (E) de la structure NPN équivalente 25 correspondant à l'émetteur (14) du transistor NPN; et la borne de collecteur (C) de la structure NPN équivalente correspondant à l'émetteur (7) du transistor PNP.
3. Structure semiconductrice constituant un transistor
NPN équivalent selon la revendication 2, comprenant un substrat 30 (1) de silicium monocristallin. de type p connecté à la masse et une couche épitaxiale (2) de silicium de type n dans laquelle une structure de transistor NPN verticale et une structure de transistor PNP verticale à collecteur isolé sont formées dans des cuvet-
tes respectives définies par des régions d'isolement de silicium + fortement dopées de type p s'étendant sur toute l'épaisseur de la couche épitaxiale, et caractérisé en ce que: à l'intérieur de la cuvette contenant la structure de 5 transistor NPN et à l'extérieur d'une région de contact (12) de + silicium de type n du collecteur du transistor NPN constituant également la source du transistor à effet de champ à jonction, est formée une région (15) de silicium de type p+ obtenue par diffusion profonde, qui s'étend à partir de la surface de la couche 10 épitaxiale vers le substrat sur une profondeur correspondant à au moins la moitié de l'épaisseur de la couche épitaxiale, et qui est connectée à la masse, une diffusion de type n (16) constituant le drain du transistor à effet de champ à jonction est formée à un + emplacement voisin de la diffusion profonde de type p+ du côté 15 opposé par rapport à celui de la région de contact de type n, constituant la source du transistor à effet de champ à jonction dont la grille est constituée par ladite diffusion profonde (15) + de type p et par le substrat lui-même, tous deux connectés à la masse; un trajet électrique relie la région de contact (12) de + type n constituant le collecteur du transistor NPN et la source du transistor à effet de champ au collecteur (5) du transistor PNP; et
un autre trajet électrique relie le drain du transistor 25 à effet de champ à la base du transistor PNP.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IT83611/86A IT1204244B (it) | 1986-03-21 | 1986-03-21 | Struttura npn equivalente con tensione di rottura maggiorata rispetto alla tensione di rottura intrinseca dell'npn |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2596202A1 true FR2596202A1 (fr) | 1987-09-25 |
FR2596202B1 FR2596202B1 (fr) | 1990-03-16 |
Family
ID=11323110
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR878703928A Expired - Lifetime FR2596202B1 (fr) | 1986-03-21 | 1987-03-20 | Structure de transistor npn equivalent a tension de claquage plus elevee que la tension de claquage intrinseque des transistors npn |
Country Status (6)
Country | Link |
---|---|
US (1) | US4740821A (fr) |
JP (1) | JPH0797553B2 (fr) |
DE (1) | DE3709124C2 (fr) |
FR (1) | FR2596202B1 (fr) |
IT (1) | IT1204244B (fr) |
NL (1) | NL8700663A (fr) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0580254A2 (fr) * | 1992-07-20 | 1994-01-26 | Koninklijke Philips Electronics N.V. | Circuit semiconducteur intégré |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1232930B (it) * | 1987-10-30 | 1992-03-10 | Sgs Microelettronica Spa | Struttura integrata a componenti attivi e passivi inclusi in sacche di isolamento operante a tensione maggiore della tensione di rottura tra ciascun componente e la sacca che lo contiene |
US4939099A (en) * | 1988-06-21 | 1990-07-03 | Texas Instruments Incorporated | Process for fabricating isolated vertical bipolar and JFET transistors |
US4951115A (en) * | 1989-03-06 | 1990-08-21 | International Business Machines Corp. | Complementary transistor structure and method for manufacture |
US5610079A (en) * | 1995-06-19 | 1997-03-11 | Reliance Electric Industrial Company | Self-biased moat for parasitic current suppression in integrated circuits |
US6551869B1 (en) * | 2000-06-09 | 2003-04-22 | Motorola, Inc. | Lateral PNP and method of manufacture |
US7888768B2 (en) * | 2006-01-09 | 2011-02-15 | Fairchild Korea Semiconductor, Ltd. | Power integrated circuit device having embedded high-side power switch |
CN113823678A (zh) * | 2021-09-03 | 2021-12-21 | 无锡市晶源微电子有限公司 | 一种高压npn器件 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1406391A (en) * | 1973-02-17 | 1975-09-17 | Ferranti Ltd | Inverter circuit arrangements |
US4095252A (en) * | 1976-12-27 | 1978-06-13 | National Semiconductor Corporation | Composite jfet-bipolar transistor structure |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5585135A (en) * | 1978-12-21 | 1980-06-26 | Sony Corp | Mos-fet switching circuit |
US4395812A (en) * | 1980-02-04 | 1983-08-02 | Ibm Corporation | Forming an integrated circuit |
DE3029553A1 (de) * | 1980-08-04 | 1982-03-11 | Siemens AG, 1000 Berlin und 8000 München | Transistoranordnung mit hoher kollektor-emitter-durchbruchsspannung |
FR2523370B1 (fr) * | 1982-03-12 | 1985-12-13 | Thomson Csf | Transistor pnp fort courant faisant partie d'un circuit integre monolithique |
JPH0693626B2 (ja) * | 1983-07-25 | 1994-11-16 | 株式会社日立製作所 | 半導体集積回路装置 |
-
1986
- 1986-03-21 IT IT83611/86A patent/IT1204244B/it active
-
1987
- 1987-03-05 US US07/022,273 patent/US4740821A/en not_active Expired - Lifetime
- 1987-03-20 NL NL8700663A patent/NL8700663A/nl not_active Application Discontinuation
- 1987-03-20 JP JP62067742A patent/JPH0797553B2/ja not_active Expired - Fee Related
- 1987-03-20 FR FR878703928A patent/FR2596202B1/fr not_active Expired - Lifetime
- 1987-03-20 DE DE3709124A patent/DE3709124C2/de not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1406391A (en) * | 1973-02-17 | 1975-09-17 | Ferranti Ltd | Inverter circuit arrangements |
US4095252A (en) * | 1976-12-27 | 1978-06-13 | National Semiconductor Corporation | Composite jfet-bipolar transistor structure |
Non-Patent Citations (1)
Title |
---|
PESC '85 RECORD, 16TH ANNUAL IEEE POWER ELECTRONICS SPECIALISTS CONFERENCE, Toulouse, 24-28 juin 1985, pages 37-41, IEEE; E.J. WILDI et al.: "500V bimos technology and its applications" * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0580254A2 (fr) * | 1992-07-20 | 1994-01-26 | Koninklijke Philips Electronics N.V. | Circuit semiconducteur intégré |
EP0580254A3 (en) * | 1992-07-20 | 1996-01-03 | Philips Electronics Nv | Integrated semiconductor circuit |
Also Published As
Publication number | Publication date |
---|---|
DE3709124C2 (de) | 1995-10-26 |
US4740821A (en) | 1988-04-26 |
FR2596202B1 (fr) | 1990-03-16 |
IT1204244B (it) | 1989-03-01 |
NL8700663A (nl) | 1987-10-16 |
JPS62229967A (ja) | 1987-10-08 |
IT8683611A0 (it) | 1986-03-21 |
DE3709124A1 (de) | 1987-09-24 |
JPH0797553B2 (ja) | 1995-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0040125B1 (fr) | Dispositif de protection contre les courants de fuite dans des circuits intégrés | |
FR2484707A1 (fr) | Transistor lateral a effet de cham | |
FR2636778A1 (fr) | Transistor mos composite et application a une diode roue libre | |
FR2812972A1 (fr) | Dispositif a semiconducteur consistant en un thyristor pour la protection contre les decharges electrostatiques | |
FR2723260A1 (fr) | Thyristor a trois bornes avec caracteristiques commandees par une seule gachette mos | |
FR2776837A1 (fr) | Architecture de bus a transistor mosfet de puissance a couplage de champ, utilisant la technologie a tranchees | |
FR2728388A1 (fr) | Procede de fabrication d'un transistor bipolaire | |
EP0490787B1 (fr) | Circuit de protection limitant les surtensions entre limites choisies et son intégration monolithique | |
FR2773265A1 (fr) | Circuit de protection d'interface d'abonnes | |
FR2586862A1 (fr) | Dispositif a semiconducteur en particulier du type mosfet. | |
FR2550013A1 (fr) | Dispositif pour supprimer les surtensions a semi-conducteurs, dont la tension d'amorcage peut etre predeterminee avec precision, et son procede de fabrication | |
FR2728387A1 (fr) | Procede de fabrication d'un transistor bipolaire | |
FR2625368A1 (fr) | Circuit integre monolithique micro-onde et procede de fabrication correspondant | |
FR2596202A1 (fr) | Structure de transistor npn equivalent a tension de claquage plus elevee que la tension de claquage intrinseque des transistors npn | |
FR2570878A1 (fr) | Dispositif integre monolithique de puissance a semi-conducteur | |
FR2722611A1 (fr) | Structure d'anneau de champ en polysilicium pour circuit integre de puissance | |
EP0872891A1 (fr) | Composant de protection d'interface de lignes téléphoniques | |
FR2723259A1 (fr) | Thyristor a commande par mos ayant des caracteristiques de saturation de courant | |
EP0410911B1 (fr) | Procédé de fabrication d'un circuit intégré à transistors de puissance et logiques comprenant une diode. | |
FR2681188A1 (fr) | Transistor a effet de champ comportant une diode a effet tunnel resonnant. | |
FR2512589A1 (fr) | Resistance variable reglee par une tension pour circuit electronique | |
FR3106697A1 (fr) | Structure de transistor | |
FR2494040A1 (fr) | Dispositif a circuits integres a semiconducteurs proteges contre les surtensions accidentelles | |
EP0462029B1 (fr) | Procédé de fabrication d'un transistor bipolaire supportant des polarisations inverses | |
FR2497404A1 (fr) | Transistor mos a fonctionnement bipolaire en saturation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
D6 | Patent endorsed licences of rights | ||
ST | Notification of lapse |