FR2526619A1 - Circuit de multiplication de la frequence de balayage - Google Patents

Circuit de multiplication de la frequence de balayage Download PDF

Info

Publication number
FR2526619A1
FR2526619A1 FR8307515A FR8307515A FR2526619A1 FR 2526619 A1 FR2526619 A1 FR 2526619A1 FR 8307515 A FR8307515 A FR 8307515A FR 8307515 A FR8307515 A FR 8307515A FR 2526619 A1 FR2526619 A1 FR 2526619A1
Authority
FR
France
Prior art keywords
signal
frequency
output
horizontal
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8307515A
Other languages
English (en)
Other versions
FR2526619B1 (fr
Inventor
Kenji Kaneko
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Publication of FR2526619A1 publication Critical patent/FR2526619A1/fr
Application granted granted Critical
Publication of FR2526619B1 publication Critical patent/FR2526619B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/28Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
    • G11B27/30Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
    • G11B27/3027Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
    • G11B27/3036Time code signal
    • G11B27/3054Vertical Interval Time code [VITC]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/932Regeneration of analogue synchronisation signals

Abstract

CIRCUIT DE MULTIPLICATION DE LA FREQUENCE DE BALAYAGE HORIZONTAL COMPRENANT UNE BASCULE 12 RECEVANT UN SIGNAL DE SYNCHRONISATION HORIZONTALE D'UN SIGNAL DE TELEVISION, UNE BOUCLE A VERROUILLAGE DE PHASE 14 A OSCILLATEUR COMMANDE PAR TENSION 17, UN DIVISEUR DE FREQUENCE ET UN COMPARATEUR DE PHASES 15 POUR COMPARER LES PHASES DU COMPARATEUR ET DU DIVISEUR DE PHASES DES SIGNAUX ET APPLIQUER UN SIGNAL D'ERREUR A L'OSCILLATEUR COMMANDE PAR TENSION DE MANIERE A REGLER LA FREQUENCE D'OSCILLATION, L'OSCILLATEUR COMMANDE PAR TENSION ET UN PREMIER COMPTEUR 13 RECEVANT LE SIGNAL DE SORTIE DE L'OSCILLATEUR COMMANDE PAR TENSION SOUS LA FORME D'UN SIGNAL D'HORLOGE DE MANIERE A DELIVRER UNE VALEUR DE SORTIE COMPTEE CHAQUE FOIS QUE LE SIGNAL D'HORLOGE EST COMPTE AU BOUT D'UN TEMPS DE COMPTAGE T1 PREDETERMINE ET ENVOYANT CETTE VALEUR DE SORTIE COMPTEE A LA BASCULE, DANS LEQUEL LE CIRCUIT COMPREND DE PLUS UN DEUXIEME COMPTEUR 20 RECEVANT LE SIGNAL DE SYNCHRONISATION HORIZONTALE D'ENTREE, ET LE SIGNAL DE SORTIE DE L'OSCILLATEUR COMMANDE PAR TENSION EN TANT QUE SIGNAL D'HORLOGE, UN DISPOSITIF DE REGLAGE 21 DES VALEURS COMPTEES PRODUISANT UNE VALEUR DE HAUT NIVEAU CORRESPONDANT A LA VALEUR DE SORTIE DU DEUXIEME COMPTEUR LORSQUE CE DEUXIEME COMPTEUR COMPTE PENDANT UN TEMPS DE COMPTAGE T2 PREDETERMINE ET UNE PORTE OU 11 RECEVANT LE SIGNAL DE SYNCHRONISATION HORIZONTALE ET UN SIGNAL DE SORTIE DU DISPOSITIF DE REGLAGE DE MANIERE A OBTENIR UNE SOMME LOGIQUE DES SIGNAUX.

Description

La présente invention est relative, d'une manière générale, à des circuits
de multiplication de la fréquence de balayage horizontal *t, plus particulièrement, à un
circuit de multiplication de la fréquence de balayage hori-
zontal qui synchronise la phase d'un signal de synchronisa- tion horizontale dans un signal de synchronisation composite d'entrée de manière à obtenir un signal ayant une fréquence qui est un multiple d'une fréquence de balayage même s'il y a une forte atténuation dans une partie du signal de synchronisation composite d'entrée, et concerne également une construction de circuit qui en facilite la réalisation,
sous la forme d'un circuit intégré (CI).
En règle générale, lorsqu'on enregistre un signal d'a-
dresse ayant un format de signal modulé en code d'impulsion (MIC) sur un support d'enregistrement tournant en même
temps qu'un signal vidéo, ce signal d'adresse est enregis-
tré dans une période d'effacement horizontal ayant un ordre prédéterminé (relation de position prédéterminée) à partir d'une position de départ de chaque trame du signal vidéo De plus, lorsqu'on diffuse un signal dans lequel un signal faisant apparaître des caractères est multiplexé avec le signal vidéo, par exemple,le signal 1 IC qui décrit les caractèresest inséré dans la période dteffacement
horizontal du signal vidéo Pour-l'enregistrement, la re-
production ou la transmission du signal vidéo englobant ce type de signal MIC il est nécessaire d'obtenir un signal ayant une fréquence qui est un multiple de la fréquence de
balayage horizontal On est donc amené à utiliser un cir-
cuit de multiplication de la fréquence de balayage.
Un circuit habituel de multiplication de la fréquence
de balayage horizontal est constitué de la manière suivante.
Un signal de synchronisation composite est envoyé à un premier vibrateur monostable o le signal de synchronisation composite est transformé en une série d'impulsions ayant une largeur d'impulsion correspondant à la distance entre
l'augmentation (ou diminution) du signal de synchronisa-
tion horizontale dans le signal de synchronisation compo-
site et une position se situant approximativement à 3 H/4 (H désignant une période de balayage horizontal) A partir de cette augmentation (ou diminution) du signal de synch- ronisation horizontal et ayant une fréquence de répétition égale à la fréquence de balayage horizontal Cette série d'impulsions, une fois obtenue, est envoyée à un deuxième multivibrateur monostable à partir duquel on obtient une autre série d'impulsions ayant une fréquence de balayage
horizontal f H Cette série d'impulsions provenant du deu-
xième multivibrateur monostable ne répond pas à une impul-
sion d'égalisation ou à un signal de synchronisation ver-
ticale dans le signal de synchronisation composite d'en-
trée et ne répond qu'au signal de synchronisation hori-
zontale La série d'impulsions de fréquence f H mentionnée ci-dessus est envoyée à une boucle de verrouillage de phase (BVP) Ce BVP comprend un oscillateur commandé par tension (OCT), qui oscille à une fréquence Nf H (N étant un nombre entier), un diviseur de fréquence, qui divise la fréquence d'une oscillation de sortie de l'OCT dans le rapport 1/N,
et un comparateur de phases, qui compare les phases de sor-
tie du deuxième multivibrateur monostable et d'une sortie du diviseur de fréquence et envoie un signal d'erreur de
sortie à l'OCT pour le réglage de la fréquence d'oscilla-
tion de l'OCT Un signal ayant une fréquence Nf, qui vaut N fois la fréquence de balayage horizontal f H, est alors
fourni par l'OCT.
Cependant, le multivibrateur monostable comprend gné-
ralement un condensateur et une résistance variable dans
le temps pour l'ajustement précis de sa constante de temps.
De ce fait, si le circuit classique décrit ci-dessus dans son ensemble est réalisé sous la forme d'un circuit intégré, ce condensateur et cette résistance variable doivent être montés à l'extérieur du circuit intégré Il en résulte une
augmentation du nombre de fiches dans le circuit intégré.
Le circuit de multiplication de la fréquence de balayage horizontal habituel présente donc l'inconvénient de ne pas pouvoir être convenablement réalisé sous la forme d'un circuit intégré De plus, la nécessité de régler avec précision la constante de temps au cours de la fabrication
entraîne une diminution de la productivité.
Ce sont les raisons pour lesquelles, dans une demande de brevet en France NO 82 047 01 déposée le 19 mars 1982 sous le titre "Dispositif multiplicateur de la fréquence
de balayage horizontal", la Demanderesse a proposé un dis-
positif multiplicateur de la fréquence de balayage hori-
zontal qui éliminait les inconvénients du circuit habituel
indiqués ci-dessus.
Cependant, si le signal de synchronisation composite est un signal qui est reproduit à partir d'un support d'enregistrement tel qu'une bande magnétique ou un disque vidéo, une partie du signal reproduit peut se perdre par
suite d'une atténuation ou par suite d'un phénomène analo-
gue Dans ce cas, le fonctionnement du circuit de multipli-
cation de la fréquence de balayage horizontal devient ins-
table et une difficulté supplémentaire résulte du fait que le signal de fréquence multiplié ne peut pas être émis
d'une manière positive.
Le but de l'invention est donc, d'une manière générale, de permettre la réalisation d'un circuit de multiplication de la fréquence de balayage horizontal qui soit nouveau et efficace et dans lequel les problèmes indiquées ci-dessus
soient supprimés.
L'invention a également pour objet, d'une manière plus spécifique, la réalisation d'un circuit de multiplication
de la fréquence de balayage horizontal qui ne soit cons-
titué que par une bascule, un compteur, une boucle à ver-
rouillage de phase, un circuit d'addition logique et un circuit de mise en place des valeurs comptées et qui
synchronise la phase d'un signal de synchronisation hori-
zontal dans un signal de synchronisation composite de
manière à obtenir un signal dont la fréquence soit un mul-
tiple de la fréquence de balayage horizontal Dans le cir-
cuit suivant la présente invention, le circuit de multi- plication de la fréquence de balayage horizontal peut être facilement fabriqué sous la forme d'un circuit intégré, car il n'y a pas de multiplicateur monostable comme dans le circuit habituel De plus, la productivité est élevée, car il n'est pas nécessaire que le réglage précis de la constante de temps du multivibrateur monostable s'effectue au cours de la fabrication De plus, mêie si une partie du signal de synchronisation composite se perd, par exemple par atténuation, il est possible de compenser pratiquement cette atténuation et d'obtenir, d'une manière stable et positive, un signal de fréquence multiplié ne présentant
pas d'atténuation.
D'autres objets et particularités de la présente inven-
tion sont mis en évidence dans la description détaillée ci-
dessous, faite en se référant aux dessins joints.
La fig 1 est un schéma synoptique représentant un
mode de réalisation d'un circuit de multiplication de fré-
quence de balayage suivant la présente invention.
Les fig 2 A et 2 B sont des graphiques indiquant respec-
tivement les formes d'onde des signaux d'entrée et de sor-
tie d'une bascule dans le dispositif représenté par le
schéma synoptique de la fig 1.
La fig 3 est un diagramme représentant un exemple de
circuit compris dans le schéma synoptique de la fig 1.
La fig 4 est un schéma synoptique représentant un mode de réalisation d'un circuit de détection de la période de
balayage horizontal incorporé dans un circuit de multipli-
cation de la fréquence de balayage horizontal suivant la
présente invention.
Les fig 5 (A) à 5 (F) sont des graphiques indiquant t 66 t 19
respectivement les formes d'onde expliquant le fonctionne-
ment du dispositif représenté par le schéma synoptique
de la fig 4.
La fig 1 est relative à un dispositif dans lequel un signal a représenté par la fig 2 A est appliqué à une borne d'entrée 10 et envoyé à une borne de sortie d'une porte OU 11 Ce signal de synchronisation composite a est un signal de synchronisation composite séparé d'un signal vidéo composite qui est reproduit à partir d'un support
d'enregistrement constitué par exemple par une bande magné-
tique Comme l'indique la fig 2 A, le signal de synchroni-
sation composite a comprend un signal de synchronisation horizontale HS, une impulsion d'égalisation EQ et un signal de synchronisation verticale VS La fig 2 A représente une période d'effacement vertical et une partie du signal de synchronisation composite a au voisinage de la période
d'effacement vertical.
Un signal de sortie, fourni par un circuit 21 de mise en place de valeurs comptées qui sera décrit ultérieurement, est envoyé à l'autre borne d'entrée de la porte OU Il et on obtient une somme logique de ce signal de sortie et du signal de synchronisation composite a Un signal de sortie provenant de la porte OU Il est envoyé à une borne de mise en place S d'une bascule 12 de mise en place et de remise à l'état initial (R S) et à une borne de remise à l'état initial R d'un compteur 20 La bascule 12 est positionnée
par une augmentation du signal de synchronisation horizon-
tale dans la signal de synchronisation composite appliqué à sa borne de positionnement S. Une valeur de sortie Q de la bascule 12 est envoyée
à la borne R de remise à l'état initial d'un compteur 13.
Lorsque la bascule 12 est remise à son état initial, le niveau de la valeur de sortie Q de la bascule 12 est élevé
et le compteur 13 cesse son opération de comptage La va-
leur comptée dans le compteur 13 est alors zéro Dans ces t 6619 conditions, le compteur i 3 commence une opération de
comptage à partir de zéro lorsque le signal de synchronisa-
tion horizontale est envoyé à la borne d'entrée 10 Un
signal de fréquence Nf H (N étant un nombre entier supé-
rieur à un, f H étant la fréquence de balayage horizontal
et N étant par exemple égal à 455 dans le mode de réalisa-
tion décrit), obtenu à partir d'un oscillateur commandé
par tension (OCT) 17 dans une boucle à verrouillage de pha-
se (BVP) 14, est envoyé à une borne d'entrée d'horloge (BER)
du compteur 13.
Le compteur 13 compte les signaux de fréquence Nf.
appliqués à la borne d'entrée d'horloge BEH et délivre, au bout d'un temps de comptage de Tl secondes, une valeur de sortie comptée Cette valeur de sortie comptée fournie par le compteur 13 est envoyée à la borne R de remise à l'état
initial de la bascule 12 de manière à remettre cette bas-
cule à sa position initiale Lorsque la bascule 12 est
remise à son état initial, le compteur 13 est ramené égale-
ment à son état initial par la sortie Z de la bascule 12 et le compteur 13 cesse son opération de comptage La dur 4 e de comptage Tl du compteur 13 est réglée sur la valeur comprise dans un domaine défini par les relations H/2 <TI CH (H désignant une période de balayage horizontal),
de sorte qu'il nty a aucun effet dû à l'impulsion d'égali-
sation EQ ou au signal de synchronisation verticale SV.
La bascule 12 est réglée et remise à son état initia-
le dans des conditions déjà indiquées pour produire, à partir de sa sortie Q, un signal b représenté à la fig 2 B. Ce signal b est une série d'impulsions ayant une largeur dlimpulsions Tl et une fréquence de répétition égale à la fréquence de balayage horizontal f H Ce signal b est en synchronisme de phase avec le signal de synchronisation horizontale SH et est constitué par une série d'impulsions sans rapport avec l'impulsion d'égalisation EQ ou le signal
de synchronisation verticale (SV).
t 6619 Le signal de série d'impulsions b de la bascule 12 est envoyé à un comparateur de phases 15 monté dans la boucle à verrouillage de phase 14 Dans ces conditions,
les phases du signal b et un signal de sortie d'un divi-
seur de fréquence 18 divisant dans le rapport 1/N sont comparées par le comparateur de phases 15 Le signal de sortie de l'OCT 17, de fréquence Nf, est divisé dans le rapport 1/N par le diviseur de fréquence 18 et envoyé au
comparateur de phases 15 sous la forme d'un signal de fré-
quence f * Un signal d'erreur de sortie provenant du com-
parateur de phases 15 est envoyé à l'OCT 17 par l'intermé-
diaire d'un filtre passe-bas 16 de manière à régler la fréquence d'oscillations de l'OCT 17 Dans ces conditions, un signal de sortie, qui est en synchronisme de phase avec le signal de synchronisation horizontale SH dans le signal de synchronisation composite d'entrée a et ayant une fréquence Nf H qui est égale à N fois la fréquence de
balayage horizontal f H, est obtenu à une borne de sortie 19.
Pour qu'il ne soit pas affecté par le signal de syn-
chronisation verticale SV, par l'impulsion d'égalisation EQ et par le bruit mélangé dans un intervalle dans lequel on n'obtient pas le signal de synchronisation horizontale
SH, il est souhaitable que le temps de comptage TI du comp-
teur 13 soit réglé autant que possible sur une valeur pro-
che de 1 H Cependant, d'autre part, si le signal de synchro-
nisation composite d'entrée a est un signal séparé d'un
signal vidéo reproduit à partir d'un support d'enregistre-
ment constitué par exemple par une bande magnétique et un disque, le signal de synchronisation composite a comprend une composante d'instabilité Dans ces conditions, si l'on sait d'avance que le signal de synchronisation horizontale
déviera par exemple de A t à cause de la composante d'ins-
tabilité, il est souhaitable de placer le temps de comptage TI à une valeur légèrement inférieure à H t Compte tenu de ce fait, il est souhaitable de régler le temps de t 661 comptage Tl à une valeur comprise dans un domaine défini par H/2 <Tl <H et autant que possible à proximité de la
valeur 1 H sans être affectée par la composante d'instabilité.
D'autre part, le signal de sortie de fréquence Nfà obtenu à partir de l'OCT 17 dans le BVP 14 est également
envoyé à une borne d'entrée d'horloge BEH du compteur 20.
Le compteur 20 est remis à son état initial par le signal de sortie de la porte OU 11 et compte le signal de sortie de l'OCT 17 Une valeur comptée par le compteur 20 est
envoyée au circuit 21 de réglage des valeurs comptées.
Le niveau de sortie du circuit 21 de réglage des va-
leurs comptées est relativement bas par rapport à la porte OU 11 La valeur de sortie du circuit 21 de réglage des valeurs comptées est à un haut niveau lorsqu'elle reçoit la valeur de sortie du compteur 20 quand le compteur 20 compte pendant un intervalle dépassant un temps de comptage T 2 déterminé à l'avance (pour lequel H <T 2 < 2 H) après
avoir été ramené à l'état initial.
Un mode de réalisation du circuit de réglage des va-
leurs comptées est représenté par la fig 3 Le compteur reçoit le signal provenant de l'OCT 17 jusqu'à sa borne d'entrée d'horloge BEH par l'intermédiaire d'une borne d'entrée 31 et reçoit également le signal de sortie de la porte O Ull envoyé à sa borne de remise à l'état initial R par l'intermédiaire d'une borne 32 Les valeurs de sortie obtenues par des bornes de sortie correspondant à chacun des chiffres du compteur 20 sont envoyées directement ou
par des inverseurs 33 a à 33 d à une porte ET à entrées mul-
tiples 34 que constitue le circuit 21 de réglage des va-
leurs comptées Si, après le comptage pendant un inter-
valle correspondant au temps de comptage T 2 prédéterminé ci-dessus, les valeurs de sortie du compteur 20 sont, par exemple, " 110100101 ", les inverseurs 33 a à 33 d sont couplés avec les bornes de sortie du compteur 20 qui produit parmi ces valeurs de sortie des valeurs de sortie "o" Dans ces t Sf 6619 conditions, lorsque le compteur 20 continue à cpmpter pendant le temps de comptage T 2 prédéterminé et que les valeurs de sortie ont les valeurs spécifiques ci-dessus, les valeurs de sortie " 1 " sont envoyées à la porte ET 34 telles qu'elles sont alors que les valeurs calculées " O " sont inversées par les inverseurs 33 a à 33 d et envoyées ensuite à la porte ET 34 Dans ces conditions, toutes les valeurs de sortie envoyées à la porte ET 34 sont 1 " La valeur d'au moins une entrée à la porte ET 34 est donc " 0 " Jusqu'à ce point et le niveau de sortie de la porte ET 34 est " O " ou bas; cependant, lorsque le niveau des entrées à la porte ET 34 devient partout égal à"l", le niveau de sortie de la porte ET 34 devient " 1 " Cette valeur élevée à la sortie de la porte ET 34 est envoyée à la porte OU 11
par l'intermédiaire de la borne 35.
Dans ces conditions, dans le cas normal o il n'y a pas d'atténuation du signal de synchronisation composite d'entrée a obtenu par ltintermédiaire de la borne d'entrée , le compteur 20 est remis à son état initial à chaque
période de balayage H par l'augmentation du signal de syn-
chronisation horizontale du signal a qui a traversé la porte OU 11 et aucun des temps de comptage du compteur 20 ne dépassera le temps de comptage T 2 prédéterminé C'est la raison pour laquelle la valeur de sortie du compteur 20 ne dépasse pas une valeur comptée prédéterminée et que le niveau de sortie du circuit 21 de réglage des valeurs
comptées reste bas.
Cependant, lorsqu'il y a une atténuation du signal de synchronisation composite d'entrée a et qu'un signal de
synchronisation horizontaleal représenté par une ligne bri-
sée à la fig 2 , qui devrait initialement exister, manque en raison de cette atténuation, le compteur 20 continue à
compter car le compteur 20 n'est pas remis à son état ini-
tial par le signal de synchronisation horizontale al qui devrait exister initialement De plus, la bascule 12 n'est
-2526619
pas réglée Il en résulte que la valeur b de sortie Q de la bascule 12 reste à un bas niveau, comme l'indique la ligne brisée de la fig 2 B, après que la bascule ait été remise à son état initial par le compteur 13 Lorsque le compteur 20 continue à compter et que le temps de comptage atteint le temps de comptage T 2 prédéterminé tandis que
la valeur comptée atteint la valeur prédéterminée, la va-
leur de sortie du circuit 21 de détermination des valeurs comptées passe du bas niveau au haut niveau Cette valeur
de haut niveau du circuit 21 de réglage'des valeurs comp-
tées est appliquée à la borne S de réglage de la bascule
12 par l'intermédiaire de la porte OU Il de manière à re-
mettre à l'état initial la bascule 12 et, en mime temps, à la borne R de remise à l'état initial de compteur 20 de
manière à remettre à son état initial le compteur 20.
Dans ces conditions, mime si le signal de synchronisa-
tion horizontale al du signal de synchronisation composite d'entrée & représenté à la fig 2 A manque par suite d'une atténuation-de signal, la bascule 12 est réglée à la fin du temps de comptage T 2 prédéterminé et le signal b de la sortie Q de la bascule 12 augmente comme on le voit, par
la valeur bl, à la fig 2 B Le point bl o cette augmenta-
tion se produit est on décalage de phase par rapport à l'augmentation originelle indiquée par une ligne en traits
pleins à la fig 2 B, c'est-à-dire par rapport à l'augmen-
tation qui correspond au cas o le signal de synchronisa-
tion horizontale al manque par suite de l'atténuation du signal Cependant, même s'il y a un décalage de phase de cette amplitude, le BVP 14 reste synchronisé et produit
d'une manière positive le signal ayant la fréquence multi-
ple Nf H Donc, mime s'il y a atténuation du signal de syn-
chronisation horizontale, il n'en résulte aucun effet d à cette atténuation et on peut obtenir d'une manière stable
un signal ayant une fréquence multipliée.
La description suivante est relative à l'utilisation
du circuit de multiplication de fréquence de balayage qui fait l'objet de la présente invention Le circuit suivant l'invention peut servir à différents usages, par exemple à la réalisation d'une synchronisation> Jlorsqu'un signal de salve de couleur et analogue doit être inséré dans une position prédéterminée, même s'il y a de l'instabilité,
lorsqu'une source de signaux est synchronisée avec un si-
gnal vidéo de sortie reproduit à partir d'un support d'en-
registrement de manière à insérer un signal de caractère ou analogue ou que l'on code le signal vidéo de sortie
reproduit dans un signal vidéo couleur convenant à un cer-
tain système de télévision Cependant, comme illustration
d'un mode de réalisation correspondant à ce genre d'utili-
sation, la description ci-dessous en se référant à la
fig 4, est relative au cas o le circuit suivant la pré-
sente invention est utilisé comme circuit de détection de
la période de balayage horizontal.
A la fig 4, le circuit 40 de multiplication de la fréquence de balayage horizontal a essentiellement la même structure que le circuit de multiplication de la fréquence
de balayage horizontal représenté à la fig 1 et ses par-
ties qui correspondent aux parties déjà représentées à la fig 1 sont désignées par les mêmes références et ne sont
pas reprises dans la description Dans le BVP 14 du cir-
cuit de multiplication 40, une connexion en série constituée par un diviseur de fréquence 41 divisant dans le rapport M/N et par un diviseur de fréquence 42 divisant dans le rapport 1/M remplace le diviseur de fréquence 18 divisant dans le rapport 1/N représenté à la fig 1 La fréquence de sortie Nf H de l'OCT 17 est diviséedans le rapport M/N par le diviseur de fréquence 41 et transformée en un signal ayant une fréquence Mf H (M étant un nombre naturel tel que
2 M <N) La fréquence de sortie Mf H du diviseur de fré-
quence 41 est envoyée ensuite au diviseur de fréquence 42 divisant dans le rapport 1/M et divisée en fréquence dans t 6619
le rapport 1/M et transformée en un signal ayant une fré-
quence f* Ce signal de sortie du diviseur de fréquence 42, de fréquence *, est envoyé au comparateur de phases La valeur de sortie du diviseur de fréquence 41 est également envoyée à un circuit d'intégration 43 et à un circuit de retard 44 La valeur de sortie du diviseur de fréquence 42 est envoyée également à une borne d'entrée de
la porte ET 47.
Le signal de synchronisation composite d'entrée appli-
qué à la borne d'entrée 10 est envoyé à la porte OU 11,
au circuit d'intégration 43 et au circuit retard 44 du cir-
cuit 40 de multiplication de la fréquence de balayage hori-
zontal Ce signal de synchronisation composite d'entrée obtenu à la borne d'entrée 10 est le même que le signal de synchronisation composite a représenté à la fig 2 A, mais, d'une manière plus précise, le signal de synchronisation
composite est un signal de synchronisation composite R re-
présenté à la fig 5 (A) peur une trame impaire et un signal de synchronisation composite _q représenté à la fig 5 (D) pour une trame paire Dans les fig 5 (A) et 5 (D), les chiffres inscrits au-dessus des formes d'onde indiquent
respectivement les nombres de lignes de balayage d'un si-
gnal de télévision ayant 525 lignes de balayage.
Le circuit d'intégration 43 sépare une impulsion de synchronisation verticale des signaux de synchronisation
composite d'entrée p et _ et émet des signaux de synchro-
nisation verticale r et S représentés aux fig 5 (B) et XE) Ces signaux de synchronisation verticale r et a sont envoyés à la borne d'entrée des données D d'une bascule 45
par l'intermédiaire d'une porte OU 46.
Le circuit retard 44 reçoit une série d'impulsions ayant une fréquence de répétition f H qui est introduite en un point séparé par un intervalle prédéterminé t du début de chaque période de balayage horizontal des signaux de synchronisation composite d'entrée ú et À, cette série d'impulsions étant envoyée à une borne d'entrée d'horloge de la bascule 45 Les signaux u et v représentés aux fig. (C) et 5 (P) sont obtenus à la sortie Q de la bascule 45. La sortie Q de la bascule 45 est appliquétà l'autre borne d'entrée de la porte ET 47 Une somme logique de cette
valeur de sortie Q de la bascule 47 et du signal de fré-
quence de balayage horizontal f 11 qui est en synchronisa-
tion de phase avec le signal de synchr nisation horizontale dans les signaux de synchronisation composite d'entrée y et g est obtenu à la porte ET 47 et ensuite envoyé à la
borne d'entrée d'horloge BEH d'un caopteur 48 et qui la caopte.
De plus, la valeur de sortie Q de la bascule 45 est envoyée à la borne d'entrée des données D de la bascule 45 par l'intermédiaire de la porte OU 46 Une valeur de sortie Q de la bascule 45 est envoyée à une borne R de remise à
l'état initial du compteur 48.
Le compteur 48 effectue le comptage exprimé en trames
et commence à compter les signaux pour la période de bala-
yage horizontal obtenu de la porte ET 47, à partir du point correspondant au moment o les signaux d'entrée u et y sont au niveau "l" Lorsque la valeur comptée dans le compteur
48 devient, par exemple, égale à " 13 " 1 Jun circuit de détec-
tion 49 dont le mode de construction est analogue à celui du circuit de réglage 21 des valeurs comptées représenté
aux fig 1 et 3 décèle que la valeur comptée dans le comp-
teur 48 est " 13 " et émet un signal de détection de période de balayage horizontal Ce signal de détection de période
de balayage horizontal est obtenu à une borne de sortie 50.
De plus, lorsque la valeur comptée dans le compteur 48 de-
vient par exemple égale à " 18 ", le circuit de détection 49 décèle que la valeur comptée est " 18 " et envoie un signal de détection à la borne R de remise à l'état initial de la bascule 45 de manière à remettre à son état initial
cette bascule 45 Le compteur 48 est remis à son état ini-
tial par la valeur de sortie Q de la bascule 45 lorsque la
bascule 45 est remise à sa valeur de départ.
Aux fig 5 (C) et 5 (F) les chiffres inscrits dans
des cercles indiquent les valeurs comptées dans le comp-
teur 48 Du fait que le signal de détection de la période de balayage horizontal émis lorsque la valeur comptée dans le compteur 48 est la mame valeur " 13 " pour les trames
impaires et paires, il est possible de distinguer les nom-
bres de lignes de balayage " 17 " et " 280 ", c'est-à-dire une période de balayage horizontal (indiquée par des hachures
aux fig 5 (A) et 5 (D) d'un point o le signal de synchro-
nisation horizontale huit est obtenu après l'impulsion
d'égalisation suivant ltimpulsion de synchronisation ver-
ticale à la fois sur les trames impaires et sur les trames paires. En utilisant le circuit 40 de multiplication de frx-
quence de balayage suivant l'inventionil est donc possi-
ble d'obtenir un signal de détection de la période de bala-
yage horizontal permettant d'en déduire différentes infor-
mations complémentaires, comme par exemple un signal audio, un signal de caractères, une image fixe et un ni Wlal de détection de la position d'un support d'enregistrement,
qui sont multiplexées dans des périodes de balayage hori-
zontal prédéterminées (intervalles correspondant aux nom-
bres de lignes de balayage " 17 " et " 280 " des exemples ci-
dessus) Ala fois sur des trames paires et impaires dans la période d'effacement vertical du signal de télévision existant. La présente invention n'est évidemment pas limitée aux
modes de réalisation décrits et on peut réaliser de nom-
breuses variations et modifications sans sortir du cadre
de l'invention.

Claims (5)

REVENDICATIONS
1 Circuit de multiplication de la fréquence de ba-
layage horizontal comprenant une bascule ( 12) recevant un signal de synchronisation horizontaled'entrée ayant une fréquence de balayage horizontal f d'un signal de télé- vision, qui est positionné par ce signal de synchronisation horizontale d'entrée, une boucle à verrouillage de phase ( 14) comprenant un oscillateur commandé par tension ( 17) pour l'émission d'un signal ayant une fréquence Nf 1 H qui est égale à N fois la fréquence de balayage horizontal f H, N
étant un nombre entier supérieur à un, un diviseur de fré-
quence ( 18) pour la division de fréquence d'une fréquence de signal de sortie de l'oscillateur commandé par tension,
et un comparateur de phases ( 15) recevant un signal de sor-
tie de la bascule et un signal de sortie du diviseur de
fréquence pour comparer les phases de ces signaux et appli-
quer un signal d'erreur de sortie à l'oscillateur commandé par tension de manière à régler la fréquence d'oscillation
de cet oscillateur commandé par tension, la boucle à ver-
rouillage de phase délivrant le signal ayant la fréquence Nf par l'intermédiaire de son oscillateur commandé par tension, et un premier compteur ( 13) alimenté et remis à
son état initial par l'autre signal de sortie de la bas-
cule et recevant le signal de sortie de leoncillateur com-
mandé par tension dans la boucle à verrouillage de phase sous la forme d'un signal d'horloge de manière à délivrer une valeur de sortie comptée chaque fois que le signal
d'horloge est compté au bout d'un temps de comptage TI pré-
déterminé et envoyant cette valeur de sortie comptée à la bascule pour ramener cette bascule à la valeur initiale,
caractérisé en ce qu'il comprend en plus un deuxième comp-
teur ( 20) recevant le signal de synchronisation horizontale
d'entrée et remis à l'état initial par le signal de syn-
chronisation horizontal d'entrée et recevant également le signal de sortie de l'oscillateur commandé par tension dans la boucle à verrouillage de phase en tant que signal
d'horloge pour le comptage de ce signal d'horloge, un dis-
positif de réglage ( 21) des valeurs comptées produisant une valeur de haut niveau correspondant à la valeur de sortie du deuxième compteur lorsque ce deuxième compteur compte pendant un temps de comptage T 2 prédéterminé, T 2
étant Ti, et une porte OU ( 11) recevant le signal de syn-
chronisation horizontale d'entrée et un signal de sortie du dispositif de réglage des valeurs comptées de manière
à obtenir une somme logique de ces signaux, la porte OU -
envoyant sa valeur de sortie à la bascule de manière à
régler la bascule et envoyant sa valeur de sortie au deu-
xième compteur pour remettre ce deuxième compteur à l'état initial.
2 Circuit de multiplication de la fréquence de ba-
layage horizontal selon la revendication 1, caractérisé en ce que le temps de comptage TI est choisi de manière à satisfaire à la relation H/2 <TI< H, H désignant une période de balayage horizontal, et en ce que le temps de comptage T 2 est choisi de manière à satisfaire à la relation
H 4 T 2 42 H.
3 Circuit de multiplication de la fréquence de ba-
layage horizontal selon la revendication 1, caractérisé en
ce que le dispositif de positionnement des valeurs comp-
tées comprend un dispositif d'inversion ( 33 a 33 d) couplé à des sorties du deuxième compteur correspondant à des chiffres dont les niveaux de sortie désignés par " O " 1 sont
obtenus parmi des sorties du deuxième compteur correspon-
dant à des chiffres dont les niveaux de sortie désignés par " 1 " et " O " sont obtenus lorsque le deuxième compteur compte pendant un temps de comptage T 2 prédéterminé, et une porte ET ( 34) à entrée multiple recevant les valeurs de sortie de chacun des chiffres du deuxième compteur, directement
ou indirectement par l'intermédiaire du dispositif d'inver-
sion, les niveaux des entrées de la porte ET devenant tous " 1 " et cette porte ET produisant ces valeurs de sortie de haut niveau lorsque le deuxième compteur compte pendant
un temps de comptage T 2 prédéterminé.
4 Circuit de multiplication de fréquence de bala-
yage horizontal selon la revendication 1 appliqué à un circuit de détection des périodes de balayage horizontal, caractérisé en ce que ce circuit de multiplication de la
fréquence de balayage horizontal comprend en plus un dis-
positif ( 10) délivrant un signal de synchronisation compo-
site comprenant le signal de synchronisation horizontale d'entrée et un signal de synchronisation verticale dans des trames paires et impaires du signal de télévision, la porte OU recevant ce signal de synchronisation composite en tant que signal de synchronisation horizontale, en ce que le diviseur de fréquence de la boucle à verrouillage de phase comprend un premier diviseur de fréquence ( 41)
ayant un rapport de division de fréquence de M/N et rece-
vant la valeur de sortie de l'oscillateur commandé par
tension pour produire un signal de sortie ayant une fré-
quence Mf H, M étant un nombre naturel satisfaisant à la relation 2 _M 4 N, et un deuxième diviseur de fréquence ( 42)
ayant un rapport de division de fréquence de l/M et rece-
vant une valeur de sortie du premier diviseur de fréquence pour appliquer un signal de sortie ayant une fréquence f H
au comparateur de phases, et en ce que le circuit de détec-
tion de la période de balayage horizontal comprend un cir-
cuit 4 'intégration ( 43), qui reçoit le signal de synchro-
nisation composite et le signal de sortie du premier divi-
seur de fréquence de manière à obtenir le signal de syn-
chronisation verticale dans le signal de synchronisation composite et un circuit à retard ( 44), qui reçoit le signal
de synchronisation composite et le signal de sortie du pre-
mier diviseur de fréquence pour délivrer une impulsion d'échelonnement dans le temps retardée par un intervalle correspondant à la somme d'un intervalle qui est le 1/4
de la période de balayage horizontal depuis le début cor-
respondant du signal de synchronisation horizontale dans le signal de synchronisation composite et un temps de retard nécessaire pour que le circuit d'intégration puisse détecter le signal de synchronisation, une autre bascule ( 45) pour l'échantillonnage du signal de synchronisation verticale obtenue du circuit d'intégration avec l'impulsion d'échelonnement dans le temps fournie par le circuit de retard et retenant une valeur d'échantillonnage, une porte
ET ( 47) permettant d'obtenir une somme logique d'une va-
leur de sortie de l'autre bascule et du signal de sortie
du deuxième diviseur de fréquence, et un troisième comp-
teur ( 48) recevant une valeur de sortie de la porte ET pour compter les valeurs de sortie de cette porte ET, et un circuit de détection ( 49) fournissant une valeur de sortie de détection dans des périodes de balayage horizontal prédéterminées correspondant respectivement aux trames
paires et impaires lorsqu'une valeur comptée dans le troi-
sième compteur prend une valeur prédéterminée.
5 Circuit de multiplication de la fréquence de ba-
layage horizontal selon la revendication 1, caractérisé
en ce que le signal de synchronisation horizontal est fu.
signal de synchronisation horizontal dans un S 4 gnal de
synchronisation composite séparé d'un signal vidéo compo-
site qui est reproduit à partir d'un support d'enregistre-
ment et comprend une composante d'instabilité, le temps de comptage Tl du premier compteur étant choisi de manière à avoir une valeur proche de 1 H sans être pour autant que possible affecté par cette composante d'instabilité du
signal de synchronisation composite.
FR8307515A 1982-05-06 1983-05-05 Circuit de multiplication de la frequence de balayage Expired FR2526619B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57075784A JPS58191573A (ja) 1982-05-06 1982-05-06 水平走査周波数逓倍回路

Publications (2)

Publication Number Publication Date
FR2526619A1 true FR2526619A1 (fr) 1983-11-10
FR2526619B1 FR2526619B1 (fr) 1989-01-13

Family

ID=13586180

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8307515A Expired FR2526619B1 (fr) 1982-05-06 1983-05-05 Circuit de multiplication de la frequence de balayage

Country Status (7)

Country Link
US (1) US4520394A (fr)
JP (1) JPS58191573A (fr)
KR (1) KR860000089B1 (fr)
DE (1) DE3316192C2 (fr)
FR (1) FR2526619B1 (fr)
GB (1) GB2120479B (fr)
NL (1) NL8301573A (fr)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2556903B1 (fr) * 1983-12-15 1986-04-11 Telediffusion Fse Procede et circuits de regeneration d'instants significatifs d'un signal periodique
JPH0644818B2 (ja) * 1984-04-13 1994-06-08 日本電信電話株式会社 表示装置
JPS60237778A (ja) * 1984-05-10 1985-11-26 Mitsubishi Electric Corp 磁気記録再生装置
JPS61206995U (fr) * 1985-06-17 1986-12-27
JPS6229272A (ja) * 1985-07-29 1987-02-07 Fuji Photo Film Co Ltd 自動周波数引込回路
US4709268A (en) * 1985-07-29 1987-11-24 Fuji Photo Film Co., Ltd. Automatic frequency pulling circuit
JPH0636562B2 (ja) * 1985-07-29 1994-05-11 富士写真フイルム株式会社 自動周波数引込回路
FR2608873B1 (fr) * 1986-12-23 1989-03-24 Radiotechnique Compelec Dispositif de reception de donnees numeriques comportant un circuit de reconnaissance de debut de paquet
DE3700507A1 (de) * 1987-01-09 1988-08-04 Thomson Brandt Gmbh Verfahren zur uebertragung eines signals
JPH0793709B2 (ja) * 1987-09-30 1995-10-09 株式会社日立製作所 テレビジョン受像機
JP2635667B2 (ja) * 1988-03-31 1997-07-30 株式会社東芝 自動周波数制御回路
US4905085A (en) * 1988-09-29 1990-02-27 E. I. Du Pont De Nemours And Company Synchronous sampling system
JPH02108480U (fr) * 1989-02-15 1990-08-29
US5223931A (en) * 1990-03-26 1993-06-29 Thomson Consumer Electronics, Inc. Synchronized scanning at horizontal frequency
US5329367A (en) * 1990-03-26 1994-07-12 Thomson Consumer Electronics, Inc. Horizontal blanking
JPH04183074A (ja) * 1990-11-16 1992-06-30 Matsushita Electric Ind Co Ltd 水平同期検出装置
JPH05207327A (ja) * 1992-01-27 1993-08-13 Mitsubishi Electric Corp 水平同期回路
JPH0832833A (ja) * 1994-07-13 1996-02-02 Rohm Co Ltd ビデオシステムパルス生成回路
US6310922B1 (en) * 1995-12-12 2001-10-30 Thomson Consumer Electronics, Inc. Method and apparatus for generating variable rate synchronization signals
US5815694A (en) * 1995-12-21 1998-09-29 International Business Machines Corporation Apparatus and method to change a processor clock frequency
TW486909B (en) * 2000-11-06 2002-05-11 Benq Corp Signal converting apparatus

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2456742A1 (de) * 1973-12-20 1975-06-26 Hasler Ag Verfahren zur erzeugung des n-fachen einer normalfrequenz
FR2391615A1 (fr) * 1977-05-16 1978-12-15 Matsushita Electric Ind Co Ltd Circuit de reconnaissance de ligne pour signal de television
JPS5435666A (en) * 1977-08-25 1979-03-15 Fujitsu Ltd Timing extraction system
GB2064273A (en) * 1979-11-23 1981-06-10 Marconi Co Ltd Data Transmission; Clock Pulse Recovery
FR2502435A1 (fr) * 1981-03-20 1982-09-24 Victor Company Of Japan Dispositif multiplicateur de la frequence de balayage horizontal
US4363003A (en) * 1979-12-29 1982-12-07 Clarion Co., Ltd. Phase locked loop for use with discontinuous input signals

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3532810A (en) * 1967-09-07 1970-10-06 Rca Corp Digital logic circuit for deriving synchronizing signals from a composite signal
JPS5577279A (en) * 1978-12-06 1980-06-10 Sony Corp Forming circuit for control signal

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2456742A1 (de) * 1973-12-20 1975-06-26 Hasler Ag Verfahren zur erzeugung des n-fachen einer normalfrequenz
FR2391615A1 (fr) * 1977-05-16 1978-12-15 Matsushita Electric Ind Co Ltd Circuit de reconnaissance de ligne pour signal de television
JPS5435666A (en) * 1977-08-25 1979-03-15 Fujitsu Ltd Timing extraction system
GB2064273A (en) * 1979-11-23 1981-06-10 Marconi Co Ltd Data Transmission; Clock Pulse Recovery
US4363003A (en) * 1979-12-29 1982-12-07 Clarion Co., Ltd. Phase locked loop for use with discontinuous input signals
FR2502435A1 (fr) * 1981-03-20 1982-09-24 Victor Company Of Japan Dispositif multiplicateur de la frequence de balayage horizontal

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENTS ABSTRACTS OF JAPAN, vol. 3, no. 56 (E-110), 15 mai 1979, page 147E110; & JP-A-54 35 666 (FUJITSU K.K.) 15-03-1979 *

Also Published As

Publication number Publication date
DE3316192C2 (de) 1985-04-11
GB2120479A (en) 1983-11-30
DE3316192A1 (de) 1983-11-17
JPS6337550B2 (fr) 1988-07-26
GB2120479B (en) 1986-01-08
US4520394A (en) 1985-05-28
KR860000089B1 (ko) 1986-02-18
FR2526619B1 (fr) 1989-01-13
JPS58191573A (ja) 1983-11-08
NL8301573A (nl) 1983-12-01
GB8312266D0 (en) 1983-06-08
KR840005000A (ko) 1984-10-31

Similar Documents

Publication Publication Date Title
FR2526619A1 (fr) Circuit de multiplication de la frequence de balayage
FR2482815A1 (fr) Dispositif de codage et de decodage de signaux d&#39;image et de son
FR2543391A1 (fr) Circuit generateur d&#39;impulsions d&#39;horloge pour un appareil de reproduction d&#39;un signal video en couleurs
FR2524746A1 (fr) Systeme de synchronisation pour un dispositif video
FR2482813A1 (fr) Dispositif de codage et de signaux d&#39;image et de son
FR2604043A1 (fr) Dispositif de recalage d&#39;un ou plusieurs trains de donnees binaires de debits identiques ou sous-multiples sur un signal de reference d&#39;horloge synchrone
FR2482814A1 (fr) Procede et dispositif pour coder et decoder des signaux video par inversion repetitive de la polarite de ces signaux
FR2509105A1 (fr) Procede et dispositif pour faire fonctionner un microprocesseur en synchronisme avec un signal video
EP0564377B1 (fr) Boucle à verrouillage de fréquence
EP0033172B1 (fr) Circuit de correction des écarts de phase entre les signaux de commande de balayage et les signaux de synchronisation dans un récepteur de télévision
FR2502435A1 (fr) Dispositif multiplicateur de la frequence de balayage horizontal
FR2577087A1 (fr) Dispositif de distribution d&#39;horloge tripliquee, chaque signal d&#39;horloge comportant un signal de synchronisation
EP0037299B1 (fr) Dispositif de synchronisation d&#39;informations numériques transmises par paquets
EP0029780B1 (fr) Equipement d&#39;essai de téléviseur récepteur de vidéographie
FR2490041A1 (fr) Circuit pour engendrer un signal periodique variant en dent de scie
FR2548503A1 (fr) Systeme de transmission et de reception de composantes de signaux video
FR2536232A1 (fr) Systeme de commande de synchronisation verticale pour un recepteur de television
CH625377A5 (fr)
FR2515902A1 (fr) Dispositif numerique de synchronisation d&#39;horloge et son application aux reseaux de connexion
FR2502436A1 (fr) Circuit pour la synchronisation de trame d&#39;un dispositif de television
EP0526359B1 (fr) Procédé et dispositif de synchronisation d&#39;un signal
EP0132196B1 (fr) Synthétiseur de fréquence pour téléviseur
EP0230828B1 (fr) Procédé et circuits de fourniture d&#39;un signal de balayage vertical pour un téléviseur associé à un magnétoscope
EP0821488A1 (fr) Dispositif de sélection de fréquence muni d&#39;un détecteur de verrouillage
FR2647620A1 (fr) Regenerateur de sous-porteuse verrouillee en phase

Legal Events

Date Code Title Description
ST Notification of lapse
ST Notification of lapse