ES2201659T3 - Tarjeta inteligente. - Google Patents

Tarjeta inteligente.

Info

Publication number
ES2201659T3
ES2201659T3 ES99900924T ES99900924T ES2201659T3 ES 2201659 T3 ES2201659 T3 ES 2201659T3 ES 99900924 T ES99900924 T ES 99900924T ES 99900924 T ES99900924 T ES 99900924T ES 2201659 T3 ES2201659 T3 ES 2201659T3
Authority
ES
Spain
Prior art keywords
circuit
code
reception
memory
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
ES99900924T
Other languages
English (en)
Inventor
Pascal Cooreman
Stephane Rayon
Bertrand Gomez
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gemplus SA
Original Assignee
Gemplus Card International SA
Gemplus SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gemplus Card International SA, Gemplus SA filed Critical Gemplus Card International SA
Application granted granted Critical
Publication of ES2201659T3 publication Critical patent/ES2201659T3/es
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/10Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
    • G07F7/1008Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/08Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers from or to individual record carriers, e.g. punched card, memory card, integrated circuit [IC] card or smart card
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0008General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/341Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/0806Details of the card
    • G07F7/0833Card having specific functional components
    • G07F7/084Additional components relating to data transfer and storing, e.g. error detection, self-diagnosis
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1063Control signal output circuits, e.g. status or busy flags, feedback command signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/109Control signal input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/06Address interface arrangements, e.g. address buffers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Business, Economics & Management (AREA)
  • Artificial Intelligence (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Accounting & Taxation (AREA)
  • Strategic Management (AREA)
  • General Business, Economics & Management (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Credit Cards Or The Like (AREA)
  • Storage Device Security (AREA)
  • Communication Control (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

Tarjeta inteligente (40) de contactos (16) que comprende una memoria (10) apta para cooperar con un terminal (18) por mediación de circuitos de acceso que incluyen un circuito de direccionamiento (12) y un circuito de control (14), caracterizado porque los circuitos de acceso a la memoria (10) comprenden por otra parte: - un circuito de recepción y análisis (22) de las señales eléctricas aplicadas a los contactos (16) de la tarjeta inteligente (40) por el terminal (18), dicho circuito de recepción y de análisis facilita mensajes y códigos; - un circuito de interpretación y distribución (24) de códigos facilitados por el circuito de recepción y de análisis (22) según que se trate de un código de dirección de la memoria, de un código de datos o de un código de mando o de instrucción; - un registro de dirección (26) que registra el código de dirección facilitado por el circuito de interpretación y distribución para ponerlo a disposición del circuito de direccionamiento (12); - por lo menos unregistro de datos que registra el código de mando de la operación que debe realizarse en la memoria, o el código del dato que en ella debe registrarse eventualmente para poner dichos códigos a disposición del circuito de control (14), con el fin de efectuar la operación indicada por el código de mando; - por lo menos un registro de salida (32) que registra el código leído en la memoria (10) o el código de estado de ejecución del mando, facilitado por el circuito de control (14), y - un circuito de transmisión (34) a los contactos de los códigos facilitados por el registro de salida (32) y los mensajes facilitados por el circuito de recepción y de análisis para transmitirlos al terminal (18).

Description

Tarjeta inteligente.
El invento concierne las tarjetas inteligentes, es decir, las tarjetas que comprenden esencialmente una memoria y sus circuitos de direccionamiento para el registro y la lectura de datos o informaciones.
La memoria de esas tarjetas se registra y/o se lee con un terminal, como por ejemplo un lector de tarjeta, que comunica con la memoria mediante señales eléctricas aplicadas por mediación de contactos. Las señales eléctricas son elaboradas por el terminal según protocolos normativos particulares, que tienen la particularidad de ser de tipo sincrónico con direccionamiento indirecto.
Con estos protocolos, el desarrollo de la transacción es el siguiente:
-
una puesta a cero de la tarjeta, principalmente del contador de dirección de la memoria, ya sea durante la puesta bajo tensión, ya sea mediante una señal de puesta a cero en un husillo previsto para este fin;
-
un posicionamiento del contador de dirección de la memoria en la buena dirección mediante la aplicación de un número de impulsos determinado en un husillo correspondiente a los impulsos del reloj;
-
un mando de registro o de lectura en la memoria mediante una combinación de señales aplicadas en un husillo Entrada/Salida y en otro husillo que puede ser el husillo de puesta a cero, el husillo del reloj o cualquier otro husillo.
Por ejemplo, el documento FR 2635598 describe una tarjeta cuya memoria se registra y/o se lee con ayuda de un terminal, como por ejemplo un lector de tarjeta, que comunica con la memoria mediante señales eléctricas aplicadas por mediación de contactos de un circuito de direccionamiento. La tarjeta de circuito integrado comprende un elemento de mando, por ejemplo una unidad central de tratamiento (CPU), una memoria de datos, una memoria de programa y una parte contacto destinada a garantizar el contacto eléctrico con el lector registrador de la tarjeta.
Los inconvenientes de este tipo de tarjeta inteligente que funcionan según un modo operativo, tal como se ha descrito anteriormente, se resumen a continuación.
La comunicación entre un lector y una tarjeta, en particular, para una transacción financiera, es sensible a los ruidos eléctricos (reducción de tensión, contactos eléctricos defectuosos, parásitos...), no se garantiza la exactitud de los mensajes intercambiados.
Eso implica, principalmente, que debe repetirse la comunicación una o varias veces para cerciorarse de que la transacción se ha realizado correctamente.
-
La repetición de los mensajes aumenta el tiempo necesario para una transacción.
-
Además es posible obtener transacciones erróneas a raíz de estos ruidos eléctricos.
-
El direccionamiento de la memoria se efectúa por mediación de un contador de impulsos que cuenta la serie de impulsos que se le aplican, y el código visualizado por el contador al final de esta serie constituye el código de dirección de la memoria. Este direccionamiento, denominado indirecto, implica una cierta duración debida al recuento de los impulsos y constituye una fuente de error, por ejemplo si por distintas razones no se ha tomado en cuenta un impulso.
-
No se efectúa ningún control de la integridad del dato o del mando recibido, de dónde resulta una falta de seguridad.
-
El protocolo de transacción es del tipo sincrónico, lo que implica un sincronismo riguroso entre el terminal y la tarjeta inteligente, sincronismo que resulta a veces difícil de obtener y mantener en el transcurso de la transacción a raíz de las perturbaciones exteriores.
-
No se efectúa ningún acuse de recibo durante la recepción del dato o del mando recibido.
-
Tampoco se realiza ninguna verificación de la buena ejecución del mando.
Un objetivo del presente invento consiste, así pues, en realizar una tarjeta inteligente que no presente los inconvenientes anteriormente mencionados.
Este objetivo se alcanza cuando se modifican las señales aplicadas a la tarjeta inteligente, y los circuitos de acceso a la memoria de la tarjeta, de manera que:
-
la comunicación entre el terminal y la tarjeta inteligente se efectúe según un protocolo de comunicación asincrónica;
-
el direccionamiento de la memoria se efectúe por direccionamiento directo;
-
se verifique la información que es recibida por la tarjeta y relativa a una dirección, un mando o un dato;
-
la tarjeta inteligente efectúa un acuse de recibo al terminal de la información recibida y de su integridad;
-
la tarjeta inteligente transmite al terminal una información de la buena ejecución del mando.
El invento concierne una tarjeta inteligente de contactos que comprende una memoria en condiciones para cooperar con un terminal por mediación de circuitos de acceso que comprenden un circuito de direccionamiento y un circuito de control, caracterizado porque los circuitos de acceso de dicha memoria comprenden además:
-
un circuito de recepción y de análisis de las señales eléctricas aplicadas a los contactos de la tarjeta inteligente por el terminal, dicho circuito de recepción y de análisis facilita mensajes y códigos;
-
un circuito de interpretación y distribución de los códigos facilitados por el circuito de análisis según que se trate de un código de dirección de la memoria, de un código de dato o de un código de mando;
-
un registro de dirección que registra el código; de dirección facilitado por el circuito de interpretación y de distribución para ponerlo a disposición del circuito de direccionamiento;
-
por lo menos un registro de datos que registra el código de mando de la operación que debe realizarse en la memoria, o el código del dato que en ella debe registrarse eventualmente para poner dichos códigos a disposición del circuito de control con vistas a efectuar la operación indicada por el código de mando,
-
por lo menos un registro de salida que registra el código leído en la memoria o el código de estado de ejecución del mando, facilitado por el circuito de control, y
-
un circuito de transmisión a los contactos de los códigos facilitados por el registro de salida y los mensajes facilitados por el circuito de recepción y análisis para transmitirlos al terminal.
La tarjeta según el invento tiene la ventaja, mediante algunas adaptaciones suplementarias menores, además de las funciones cableadas mencionadas anteriormente, de ser totalmente compatible con lectores del parque existente. En particular, resulta muy venttajoso poder utilizar los lectores de tarjeta de microprocesador, lo que es imposible actualmente con las tarjetas inteligentes actuales.
El invento se comprenderá mejor cuando se lea la siguiente descripción de un ejemplo particular de realización, dicha descripción se hace en relación con el dibujo adjunto en el cual la única figura es un esquema funcional de una tarjeta inteligente según el invento
Una tarjeta inteligente 40 comprende de manera conocida:
-
una memoria 10 del tipo que permite la lectura y el registro de datos en forma de cifras binarias en células elementales,
-
un circuito de direccionamiento 12 de la memoria 10 para seleccionar uno o varios grupos de células elementales que corresponden cada uno a un dato que debe leerse o registrarse,
-
un circuito de control 14 de la memoria 10 y del circuito de direccionamiento 12 para registrar o leer las células de la memoria 10 de una dirección indicada en el circuito de direccionamiento 12, y
-
una pluralidad de contactos 16 colocados en uno de los lados de la tarjeta para realizar las conexiones eléctricas entre un terminal 18 y la tarjeta inteligente.
Según el invento, la tarjeta inteligente comprende, además de los elementos anteriormente indicados, un dispositivo 20 que realiza la conexión entre, por una parte la pluralidad de los contactos 16 y, por otra parte, el circuito de direccionamiento 12 y el circuito de control 14.
Este dispositivo 20 comprende:
-
un circuito de recepción y análisis 22 de las señales eléctricas recibidas en los contactos 16 para analizar las señales eléctricas y facilitar por una parte mensajes al terminal 18 y, por otra parte, códigos representativos de datos, de direcciones de células de la memoria y de mandos o instrucciones a efectuar,
-
un circuito de interpretación y distribución 24 de los códigos facilitados por el circuito de recepción y de análisis 22,
-
un registro de dirección 26 para registrar el código de dirección transmitido por el terminal y ponerlo a disposición del circuito de direccionamiento 12,
-
por lo menos un registro de datos 28 para registrar el código de dato o el código de instrucción transmitido por el terminal y ponerlo a disposición del circuito de control 14,
-
por lo menos un registro de salida 32 para registrar el código leído en la memoria 10 o el estado de ejecución de la instrucción, y
-
un circuito de transmisión 34 del código contenido en el registro de salida 32 hacia el terminal por mediación de los contactos 16.
La conexión entre el terminal 18 y la tarjeta 40 se efectúa por la pluralidad de contactos 16, aplicando en estos contactos señales eléctricas sometidas a las normativas de los protocolos de comunicación denominados asincrónicos. Estos protocolos pueden ser de diferentes tipos conocidos y, en particular, los conocidos bajo la denominación RS232 en lo que se refiere a una conexión serie corrientemente utilizada entre un ordenador considerado personal y sus periféricos o las denominaciones V22, V23, etc ... en lo que se refiere a la conexión por módem.
El protocolo elegido es aplicado por el terminal y debe ser comprendido por la tarjeta inteligente a nivel del circuito de recepción y de análisis 22.
Este último circuito 22 realiza la recepción de las señales eléctricas recibidas del terminal y efectúa el análisis para controlar su integridad.
Para este fin, el terminal está previsto para añadir una información redundante en las señales transmitidas, información que el circuito de recepción y de análisis 22 es capaz de verificar su presencia y valor. Puede tratarse de la presencia de un bit de paridad o de un código cíclico redundante. Cabe mencionar que numerosos protocolos de comunicación prevén tal redundancia para comprobar la integridad de la información transmitida.
En el caso de que no se lograse esta verificación la instrucción no se ejecuta.
Además de la ausencia de ejecución del mando, el circuito de recepción y análisis 22 está previsto para facilitar al terminal un acuse de recibo, como por ejemplo un código que indique que la tarjeta recibió debidamente la información y que su integridad es correcta. En caso contrario, facilita un código de error. Tales acuses de recibo están previstos en algunos protocolos de comunicación.
Según el invento, el direccionamiento de la memoria 10 se efectúa directamente por un código de dirección que es recibido y analizado por el circuito de recepción y de análisis 22.
Dicho direccionamiento directo puede realizarse aplicando un protocolo conocido bajo la abreviatura I2C, protocolo utilizado para el control de los periféricos de ordenadores.
Este código de dirección es detectado por el circuito de interpretación y distribución 24 que lo transmite al registro de dirección 26.
El circuito de interpretación y distribución 24 detecta asimismo los códigos de datos e instrucción y los transmite a uno o varios registros 28, los códigos contenidos en el registro 28 se ponen a disposición del circuito de control 14.
Cuando se ha efectuado la instrucción, el circuito de control 14 está previsto para generar un código de estado que indica la ejecución de la instrucción o un código de error que indica que no se realizó la instrucción. Este código se transmite al terminal 18 por mediación del registro de salida 32 que recibe el código del circuito de control 14 y del circuito de transmisión 34.
Cuando la instrucción consiste en una lectura, el código leído en la memoria se transmite al terminal por medio del registro de salida 32 y del circuito de emisión 34.
Evidentemente, el registro de salida 32 puede estar en forma de dos registros, uno para los códigos de estado, y el otro para los datos leídos en la memoria 10.
En la tarjeta inteligente que viene de describirse, el desarrollo de una transacción con un terminal es el siguiente:
-
el terminal genera una instrucción según un programa de aplicación adaptado a la tarjeta inteligente según el invento, esta instrucción comprende por lo menos un código de instrucción, un código de dirección y un código de datos, el conjunto constituye un mensaje,
-
el terminal elabora una información de redundancia, tal como por ejemplo una cifra de paridad o un código cíclico redundante y lo introduce en el mensaje constituido por los códigos a transmitir,
-
el terminal transmite estos códigos a la tarjeta inteligente en modo asincrónico por medio de los contactos 16,
-
el circuito de recepción y de análisis 22 valida el mensaje recibido por la tarjeta inteligente,
-
el circuito de recepción y análisis 22 transmite un acuse de recibo del mensaje al terminal por mediación del circuito de transmisión indicando por un código la buena o la mala recepción del mensaje,
-
el circuito de control 14 realiza la
\hbox{instrucción, y}
-
el circuito de control 14 transmite al terminal un mensaje por el que se certifica la ejecución o no de la instrucción por mediación del registro de salida 32 y del circuito de transmisión 34.

Claims (7)

1. Tarjeta inteligente (40) de contactos (16) que comprende una memoria (10) apta para cooperar con un terminal (18) por mediación de circuitos de acceso que incluyen un circuito de direccionamiento (12) y un circuito de control (14), caracterizado porque los circuitos de acceso a la memoria (10) comprenden por otra parte:
-
un circuito de recepción y análisis (22) de las señales eléctricas aplicadas a los contactos (16) de la tarjeta inteligente (40) por el terminal (18), dicho circuito de recepción y de análisis facilita mensajes y códigos;
-
un circuito de interpretación y distribución (24) de códigos facilitados por el circuito de recepción y de análisis (22) según que se trate de un código de dirección de la memoria, de un código de datos o de un código de mando o de instrucción;
-
un registro de dirección (26) que registra el código de dirección facilitado por el circuito de interpretación y distribución para ponerlo a disposición del circuito de direccionamiento (12);
-
por lo menos un registro de datos que registra el código de mando de la operación que debe realizarse en la memoria, o el código del dato que en ella debe registrarse eventualmente para poner dichos códigos a disposición del circuito de control (14), con el fin de efectuar la operación indicada por el código de mando;
-
por lo menos un registro de salida (32) que registra el código leído en la memoria (10) o el código de estado de ejecución del mando, facilitado por el circuito de control (14), y
-
un circuito de transmisión (34) a los contactos de los códigos facilitados por el registro de salida (32) y los mensajes facilitados por el circuito de recepción y de análisis para transmitirlos al terminal (18).
2. Tarjeta inteligente según la reivindicación 1, caracterizada porque el circuito de recepción y de análisis; (22) está en condiciones de intercambiar datos según un protocolo de comunicación asincrónica.
3. Tarjeta inteligente según la reivindicación 1, caracterizada porque el circuito de recepción y de análisis (22) está en condiciones de intercambiar datos con control de integridad del mensaje correspondiente a las señales eléctricas transmitidas.
4. Tarjeta inteligente según la reivindicación 1, caracterizada porque el circuito de recepción y de análisis (22) está en condiciones de detectar y comprender señales eléctricas transmitidas por el terminal (18) según un protocolo de comunicación asincrónica con control de integridad del mensaje correspondiente a las señales eléctricas transmitidas.
5. Tarjeta inteligente según una de las reivindicaciones precedentes, caracterizada porque el circuito de transmisión (34) está en condiciones de transmitir los mensajes facilitados por el circuito de recepción y de análisis (22) y los códigos facilitados por el registro de salida (32) en forma detectable y comprensible por el terminal (18) según el protocolo de comunicación asincrónico.
6. Tarjeta inteligente según una de las reivindicaciones precedentes, caracterizada porque el circuito de recepción y análisis (22) está en condiciones de generar una señal que indica la recepción correcta y completa de las señales transmitidas por el terminal, dicha señal se aplica a un circuito de transmisión (34).
7. Tarjeta inteligente según una de las reivindicaciones precedentes, caracterizada porque dicho circuito de control está en condiciones de generar un código de estado indicando la ejecución o no de la
instrucción.
ES99900924T 1998-01-27 1999-01-15 Tarjeta inteligente. Expired - Lifetime ES2201659T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9800859 1998-01-27
FR9800859A FR2774196B1 (fr) 1998-01-27 1998-01-27 Carte a memoire asynchrone

Publications (1)

Publication Number Publication Date
ES2201659T3 true ES2201659T3 (es) 2004-03-16

Family

ID=9522216

Family Applications (1)

Application Number Title Priority Date Filing Date
ES99900924T Expired - Lifetime ES2201659T3 (es) 1998-01-27 1999-01-15 Tarjeta inteligente.

Country Status (14)

Country Link
US (1) US6585164B1 (es)
EP (1) EP1051693B1 (es)
JP (1) JP4167395B2 (es)
KR (1) KR20010034402A (es)
CN (1) CN1149517C (es)
AR (1) AR014504A1 (es)
AU (1) AU757905B2 (es)
BR (1) BR9907284B1 (es)
CA (1) CA2319768A1 (es)
DE (1) DE69908303T2 (es)
ES (1) ES2201659T3 (es)
FR (1) FR2774196B1 (es)
WO (1) WO1999038130A1 (es)
ZA (1) ZA99572B (es)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2800487B1 (fr) 1999-10-29 2001-11-30 Schlumberger Systems & Service Procede d'authentification du resultat d'une commande dans un jeton
DE10336121B4 (de) * 2003-08-06 2006-10-26 Infineon Technologies Ag Serielle asynchrone Schnittstelle mit SLIP-Kodierung/Dekodierung und CRC-Prüfung im Sende- und Empfangspfad
CN102880842B (zh) * 2012-08-16 2015-09-23 飞天诚信科技股份有限公司 一种增强非接触卡与读卡器通讯稳定性的方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3731736A1 (de) * 1986-09-27 1988-04-07 Toshiba Kawasaki Kk Verarbeitungssystem fuer tragbare elektronische vorrichtung
JP3028815B2 (ja) * 1988-08-19 2000-04-04 株式会社東芝 携帯可能電子装置の伝送方法と携帯可能電子装置
JP2854680B2 (ja) * 1990-06-15 1999-02-03 株式会社東芝 Icメモリカード
JPH05250523A (ja) * 1992-03-06 1993-09-28 Toshiba Corp 処理方式
GB2269247A (en) * 1992-07-28 1994-02-02 Rhythm Watch Co Interfacing an IC memory card to a central processing unit of a computer
US5442704A (en) * 1994-01-14 1995-08-15 Bull Nh Information Systems Inc. Secure memory card with programmed controlled security access control
KR0139494B1 (ko) * 1994-09-30 1998-07-01 김광호 스마트카드의 데이타 통신장치 및 방법
FR2734937B1 (fr) * 1995-05-30 1997-07-25 Syseca Systeme a cartes a puce intelligentes
FR2734927B1 (fr) * 1995-05-30 1997-07-04 Syseca Lecteur pour carte a puce intelligente
FR2740240B1 (fr) * 1995-10-20 1997-11-21 Gemplus Card Int Lecteur de carte a puce

Also Published As

Publication number Publication date
BR9907284A (pt) 2000-10-24
AR014504A1 (es) 2001-02-28
ZA99572B (en) 1999-10-05
CN1289430A (zh) 2001-03-28
US6585164B1 (en) 2003-07-01
CA2319768A1 (fr) 1999-07-29
AU757905B2 (en) 2003-03-13
AU2058299A (en) 1999-08-09
EP1051693B1 (fr) 2003-05-28
DE69908303T2 (de) 2004-04-29
BR9907284B1 (pt) 2012-02-07
FR2774196B1 (fr) 2000-03-17
JP4167395B2 (ja) 2008-10-15
DE69908303D1 (de) 2003-07-03
KR20010034402A (ko) 2001-04-25
EP1051693A1 (fr) 2000-11-15
FR2774196A1 (fr) 1999-07-30
CN1149517C (zh) 2004-05-12
WO1999038130A1 (fr) 1999-07-29
JP2002501268A (ja) 2002-01-15

Similar Documents

Publication Publication Date Title
KR900008767B1 (ko) 휴대할 수 있는 전자장치
KR940006883A (ko) 게임 단말기
ES2201659T3 (es) Tarjeta inteligente.
KR910002558B1 (ko) 휴대할 수 있는 전자장치
JPS62259195A (ja) Icカ−ドのリ−ダ・ライタ
JP4334140B2 (ja) 配線式通信回路を有するマイクロプロセッサカード
MXPA00006901A (es) Tarjeta de memoria asincronica
EP0231452B2 (en) Microprocessor systems for electronic postage arrangements
JPH04344993A (ja) 非接触型icカード
JPH0575199B2 (es)
US6300791B1 (en) Signature generator circuit
JPS59173810A (ja) 制御システム
EP0155018A1 (en) Arrangement of supervising the functions of a memory device
SU955209A1 (ru) Запоминающее устройство с самоконтролем
JPS58207191A (ja) 論理情報読取装置
KR930007047B1 (ko) 휴대가능한 전자장치
SU1647581A2 (ru) Двухканальное устройство дл сопр жени двух электронно-вычислительных машин
JPH03171277A (ja) Icカードリーダライタ装置
JP2000194609A (ja) 3線式インタ―フェイス回路
SU991451A2 (ru) Фотоэлектрическое считывающее устройство
SU1264174A1 (ru) Устройство дл обслуживани запросов
JPH0542518Y2 (es)
JP2010225025A (ja) Rfidカード、rfidカード用リーダ、rfidシステム
GB1408303A (en) Device for controllingdocuments provided with identification numbers
JPS6373437A (ja) パリテイ回路検査方式