KR20010034402A - 비동기 메모리 카드 - Google Patents

비동기 메모리 카드 Download PDF

Info

Publication number
KR20010034402A
KR20010034402A KR1020007008165A KR20007008165A KR20010034402A KR 20010034402 A KR20010034402 A KR 20010034402A KR 1020007008165 A KR1020007008165 A KR 1020007008165A KR 20007008165 A KR20007008165 A KR 20007008165A KR 20010034402 A KR20010034402 A KR 20010034402A
Authority
KR
South Korea
Prior art keywords
circuit
terminal
codes
memory
code
Prior art date
Application number
KR1020007008165A
Other languages
English (en)
Inventor
빠스칼 꼬오르망
스떼판 레이옹
베르뜨랑 고메
Original Assignee
졍쁠뤼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 졍쁠뤼 filed Critical 졍쁠뤼
Publication of KR20010034402A publication Critical patent/KR20010034402A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/08Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers from or to individual record carriers, e.g. punched card, memory card, integrated circuit [IC] card or smart card
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/10Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
    • G07F7/1008Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0008General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/341Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/0806Details of the card
    • G07F7/0833Card having specific functional components
    • G07F7/084Additional components relating to data transfer and storing, e.g. error detection, self-diagnosis
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1063Control signal output circuits, e.g. status or busy flags, feedback command signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/109Control signal input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/06Address interface arrangements, e.g. address buffers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Business, Economics & Management (AREA)
  • Strategic Management (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Accounting & Taxation (AREA)
  • Artificial Intelligence (AREA)
  • General Business, Economics & Management (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Credit Cards Or The Like (AREA)
  • Storage Device Security (AREA)
  • Communication Control (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 발명은 주로 메모리(10)와 그 억세스 회로들(12, 14)을 포함하고, 접점에 맞추어진 스마트 카드에 관한 것이다.
본 발명은 송신된 코드들의 완전성 체크를 하는 비동기 통신 프로토콜에 따라 단말기(18)에 의해 공급된 전기 신호를 통해 메모리(10)를 기록 또는 판독하도록 하기 위해 메모리 억세스 회로가 변경되었다는 점에 있다. 접점(16) 상에 수신된 신호들은 회로(22)에 의해 분석되고, 그리고나서 전환 회로(24)에 의해 어드레스(26) 및 데이터(28) 레지스터로 전환된다. 회로(22) 및 제어 회로(14)는 메시지들과 코드들을 송신 회로(34)를 거쳐 단말기(18)로 송신한다.

Description

비동기 메모리 카드{ASYNCHRONOUS MEMORY CARD}
이러한 카드의 메모리는 카드 판독 장치(card reader)와 같은 단말기(terminal)를 사용하여 기록되고 그리고/또는 판독되며, 접점(contact)을 통하여 인가되는 전기 신호로 메모리와 통신한다. 이 전기 신호는 특정 표준 프로토콜의 주요 특징이 그것들이 간접적인 어드레싱 동기 프로토콜(indirect addressing synchronous protocol)이라는 사실에 있는 특정 표준 프로토콜에 따르는 단말기에 의해 준비된다.
그러한 프로토콜에 있어서, 트랜잭션 순서는 다음과 같다:
전원 인가(power-up) 또는 전용 핀(pin)에 리셋 신호(reset signal)를 통해 카드, 특히 메모리 어드레스 카운터를 리셋하는 단계;
클럭 펄스에 해당하는 핀 상으로 결정된 다수의 펄스를 인가함으로써 정확한 어드레스에 메모리 어드레스 카운터를 위치시키는 단계;
입력/출력 핀 또는 리셋 핀, 클럭 핀 또는 어떤 다른 핀이 될 수 있는 다른 핀 상에 인가되는 신호의 조합으로 메모리에 명령을 기록 또는 판독하는 단계.
이러한 동작 모드에 따른 이러한 스마트 카드 기능의 단점은 다음과 같이 요약될 수 있다.
특히 재정적 트랜잭션에 대한, 판독 장치와 카드 사이에 통신이 전기 노이즈(전압 강하, 불량한 전기 연결, 비논리적인 펄스 등)에 민감하여, 교환되는 메시지의 정확성이 보장되지 않는다.
이것은 트랜잭션이 정확히 완료되었음을 확실히 하기 위해서 특히 통신을 한 번 또는 여러번 반복해야 하는 것을 의미한다.
-메시지를 반복하는 것은 트랜잭션에 필요한 시간을 연장시킨다.
-게다가, 불량한 트랜잭션으로 더욱 상기 전기 노이즈를 심하게 할 수 있다.
-메모리 어드레싱은 상기 카운터에 인가되는 일련의 펄스를 세는 펄스 카운터를 거쳐 수행되고 상기 일련의 펄스 끝에 카운터에 의해 디스플레이되는 코드는 메모리의 어드레스 코드를 구성한다. 이 소위 간접적인 어드레싱은 더욱이 펄스 카운트를 위해 약간의 또다른 지연을 요구하여, 예를 들어, 주어진 펄스가 다양한 이유로 고려되지 않는다면 오류의 원인이 될 수 있다.
-수신되는 데이터나 명령 어느 것도 완전성(integrity)에 대해 체크되지 않고, 그러므로 보안의 특정 부족에 대해서도 체크되지 않는다.
-트랜잭션 프로토콜은 동기 타입으로, 단말기와 스마트 카드 사이에 외부의 장애로 인해 트랜잭션 동안에 때때로 획득하고 지속하기 어려운 엄격한 동기화를 의미한다.
-수신된 데이터나 명령을 수신할 때 수신에 대한 어떤 확인도 제공되지 않는다.
-명령의 정확한 동작이 체크되지 않는다.
본 발명은 스마트 카드, 즉 필수적으로 데이터 또는 정보 기록과 판독에 대한 어드레싱 회로(addressing circuit) 뿐만 아니라 메모리를 포함하는 카드에 관한 것이다.
본 발명의 목적은 그러므로 앞서 언급한 단점을 나타내지 않는 스마트 카드를 제공하기 위한 것이다.
이 목적은 카드 메모리로의 억세스 회로 뿐만 아니라 스마트 카드에 인가되는 신호를 변형함으로써 만족된다. 그래서:
-단말기와 스마트 카드 사이의 통신이 비동기 통신 프로토콜을 사용하여 수행된다.
-메모리 어드레싱은 직접 어드레싱된다.
-카드에 의해 수신되고 어드레스와 관련된 정보, 명령이나 데이터가 체크될 수 있다;
-스마트 카드는 단말기로 수신에 관한 확인을 복귀시켜서, 정보가 완전히 수신되었는지를 확인한다.
-스마트 카드는 단말기로 명령이 완전히 수행되었는지를 나타내는 정보를 전송한다.
본 발명은 어드레싱 회로와 제어 회로를 포함하는 억세스 회로로 단말기과 함께 동작할 수 있는 메모리를 포함하는 접촉 스마트 카드에 관한 것으로 상기 메모리로의 억세스 회로가 다음을 더 포함한다.
-단말기에 의해 스마트 카드의 접점에 인가되는 전기 신호를 수신 및 분석하는 반면, 상기 수신 및 분석 회로는 메시지와 코드를 제공하는 회로;
-메모리 어드레스 코드인지 데이터 코드인지 제어 코드인지에 따라 분석 회로에 의해 공급된 코드를 번역 및 전환하기 위한 회로;
-번역 및 전환 회로에 의해 공급된 어드레스 코드를 기록하여 어드레싱 회로에서 유용하게 하는 어드레스 레지스터;
-메모리에 대해 행해질 동작의 제어 코드나, 아마 거기에 기록될 데이터 코드를 기록하여, 상기 코드들이 제어 코드에 의해 표시된 동작을 수행할 목적으로 제어 회로에 유용하도록 하기 위한 적어도 하나의 데이터 레지스터,
-메모리에서 판독된 코드와 제어 회로에 의해 제공되는 제어의 실행 상태 코드를 기록하는 적어도 하나의 출력 레지스터,
-접점, 출력 레지스터에 의해 공급된 코드 및 단말기에 전송하기 위해 수신 및 분석 회로에 의해 제공되는 코드에 전송하기 위한 회로.
본 발명에 따른 카드는 몇 가지 작은 개선 후에, 위에서 설명한 배선의 기능에 부가하여, 현존하는 재고(stock)의 판독기와 완전한 호환성이 있는 이점이 있다. 상세하게는, 특히 본 스마트 카드로는 일반적으로 불가능한 마이크로 프로세서 카드 판독기를 사용할 수 있는 이점이 있다.
설명은 한 가지 특징에서 본 발명에 따른 스마트 카드의 블럭 다이어그램인 첨부된 도면을 참조하여 보면, 본 발명은 특정한 실시예에 관한 다음의 설명을 읽을 때 더 잘 이해가 될 것이다.
스마트 카드(40)는 이미 알려진 바대로,
-기초 셀에서 2진수 형식으로 데이터를 판독하고 기록하는 것을 가능하게 하는 타입의 메모리(10),
-판독되거나 기록되는 데이터에 해당하는 각 기초 셀의 하나 또는 여러 그룹을 선택하기 위한 메모리(10)의 어드레싱 회로(12),
-어드레싱 회로(12)에 특정된 어드레스로 메모리(10)의 셀을 기록하거나 판독하기 위한 메모리(10)와 어드레싱 회로(12)의 제어 회로(14), 및
-단말기(18)과 스마트 카드 사이에 전기 연결을 확립하기 위해서 카드의 한면에 배열된 다수의 접점(16)을 포함한다.
본 발명에 따르면, 스마트 카드는 위에서 나타낸 구성요소 외에도, 한편 다수의 접점(16)과 또 한편으로 어드레싱 회로(12)와 제어 회로(14) 사이의 연결을 확립하는 장치(20)을 포함한다.
이 장치(20)는
-전기 신호를 분석하고, 한편으로는 단말기(18)에 메시지와, 다른 한 편으로 데이터, 메모리 셀 어드레스 및 실행될 명령이나 지시를 나타내는 코드를 공급하기 위한 접점(16)상에 수신된 전기 신호에 대한 수신 및 분석 회로(22),
-수신 및 분석 회로(22)에 의해 공급된 코드에 대한 번역 및 전환 회로(24),
-단말기에 의해 전송된 어드레스 코드를 기록하고 그것을 어드레싱 회로(12)에 유용하게 하기 위한 어드레스 레지스터(26),
-단말기에 의해 전송되는 데이터 코드 또는 명령 코드를 기록하고 그것을 제어회로(14)에 유용하게 하기 위한 적어도 하나의 데이터 레지스터(28),
-메모리(10)에 판독된 코드 또는 명령의 실행 상태를 기록하기 위한 적어도 하나의 출력 레지스터(32), 및
-출력 레지스터(32)에 포함된 코드를 접점(16)을 통하여 단말기(18)로 전송하는 전송 회로(34)
를 포함한다.
단말기(18)와 카드(40) 사이의 연결은 소위 비동기적 통신 프로토콜에 따른 표준화된 전기 신호를 상기 접점에 인가하는 다수의 접점(16)을 사용한다. 이러한 프로토콜은 다른 기존의 유형들과, 퍼스널 컴퓨터와 그 주변기기들 사이에서 공통적으로 사용되는 일련의 연결에 대해서는 지정 RS232, 모뎀 연결에 대해서는 지정 V22, V23 등 하에서 특히 알려진 유형들이 될 수 있다.
선택된 프로토콜은 단말기에 의해 구현되고 수신 및 분석 회로(22)에서 스마트 카드로써 이해됨에 틀림없다.
후자의 회로(22)는 단말기로부터 전기 신호를 수신하고 그것들의 완전성을 점검하기 위해 분석한다.
이런 목적으로, 단말기는 수신 및 분석 회로(22)가 활용 가능성 및 가치에 대해 체크할 수 있는 정보인, 송신된 신호내의 여분의 정보를 부가하도록 설정된다. 이것은 패러티 비트나 용장 순환 코드의 존재일 수도 있다. 많은 통신 프로토콜들이 송신된 정보의 완전성을 체크하기 위해 이와 같은 리던던시(Redundancy)를 제공한다는 것에 유의한다.
이 증명이 쓸모없을 경우, 그 명령은 실행되지 않는다.
이 명령의 비실행에 부가하여, 수신 및 분석 회로(22)는 단말기에 카드가 실제로 정보를 수신하였음과 그 완전성이 바른지를 나타내는 코드 등의 수신의 확인을 공급하도록 설계된다. 이것이 상기 경우가 아니라면 에러 코드를 전송한다. 수신의 이런 확인이 몇몇 통신 프로토콜에서 제공된다.
본 발명에 의하면, 메모리(10)는 수신 및 분석 회로(22)에 의해 수신되고 분석된 어드레스 코드에 의해 직접 어드레싱된다.
이와 같은 직접적인 어드레싱은 컴퓨터 주변 기기를 운행하는데 사용되는 프로토콜인, 약어로 I2C하에 알려져 있는 프로토콜을 구현함으로써 행해질 수 있다.
이 어드레스 코드는 이것을 어드레스 레지스터(26)로 송신하는 해석 및 전환 회로(24)에 의해 검출된다.
이 해석 및 전환 회로(24)는 또한 데이터 및 명령 코드들을 검출하여 하나 또는 몇몇 레지스터(28)로 전송하는 반면, 레지스터(28)에 포함된 코드들은 제어 회로(14)에 유용하도록 되어 있다.
일단 명령이 실행되었으면, 제어 회로(14)는 명령이 실행되었음을 나타내는 상태 코드나 명령이 실행되지 않았음을 나타내는 에러 코드를 생성하도록 설정된다. 이 코드는 제어 회로(14) 및 송신 회로(34)로부터의 코드를 수신하는 출력 레지스터(32)를 거쳐 단말기(18)로 송신된다.
판독시에 명령이 존재하면, 메모리에서 판독된 코드는 출력 레지스터(32)와 송신 회로(34)를 통해 단말기로 송신된다.
명백하게, 출력 레지스터(32)는, 상태 코드에 대한 하나와, 메모리(10)에서 판독된 데이터에 대한 다른 하나의, 2개의 레지스터 형태로 될 수 있다.
이미 설명하였던 스마트 카드에서는, 트랜잭션이 다음과 같이 단말기에 의해 행해진다.
- 단말기는 본 발명에 의한 스마트 카드에 적합한 응용 프로그램에 따른 명령을 생성하고, 이에 의해 이 명령은 적어도 하나의 명령 코드, 하나의 어드레스 코드 및 하나의 데이터 코드를 포함하는 반면, 어셈블리는 메시지를 구성한다.
- 단말기는 패러티 값이나 용장 순환 코드 등의 리던던시 정보를 준비하고 상기 정보를 송신될 코드로 구성된 메시지로 받아들인다.
- 단말기는 이 코드들을 접점(16)을 거쳐 비동기 모드로 스마트 카드로 송신한다.
- 수신 및 분석 회로(22)는 스마트 카드에 의해 수신된 메시지를 확인한다.
- 수신 및 분석 회로(22)는 상기 메시지가 바르게 수신되었는지를 코드에 의해 나타내는 동시에 상기 메시지의 수신 확인을 송신 회로를 거쳐 단말기로 송신한다.
- 제어 회로(14)는 명령을 행한다.
- 제어 회로(14)는 명령이 사실상 실행되었는지 아닌지를 확인하는 메시지를 출력 레지스터(32) 및 송신 회로(34)를 거쳐 단말기로 송신한다.

Claims (7)

  1. 어드레싱 회로(12)와 제어 회로(14)를 포함하는 억세스 회로들을 거쳐 단말기(18)와 함께 작동가능한 메모리(10)를 포함하여 구성되는 접점(16)이 갖추어진 스마트 카드(40)에 있어서, 메모리(10)로의 억세스 회로들은 또한
    단말기(18)에 의해 스마트 카드(40)의 접점(16)에 인가된 전기 신호들을 수신하고 분석하는 반면, 메시지들과 코드들을 제공하는 회로(22);
    메모리 어드레스 코드인지, 데이터 코드인지 제어 코드인지에 따라 분석 회로(22)에 의해 공급된 코드들을 해석하고 전환하는 회로(24);
    해석 및 전환 회로에 의해 공급된 어드레스 코드를 기록하여 어드레싱 회로(12)에 활용가능하도록 하는 어드레스 레지스터(26);
    메모리에 대해 행해질 동작의 제어 코드나 아마도 거기에 기록될 데이터 코드를 기록하여, 제어 코드에 의해 지시된 동작을 실행하기 위해 상기 코드들이 제어 회로(14)에 활용가능하도록 하는 적어도 하나의 데이터 레지스터;
    메모리(10)에서 판독된 코드나 제어 회로(14)에 의해 공급된 제어의 실행 상태 코드를 기록하는 적어도 하나의 출력 레지스터(32); 및
    출력 레지스터(32)에 의해 공급된 코드들과 수신 및 분석 회로에 의해 공급된 메시지들을 접점들에 송신하여 이들을 단말기(18)로 송신하도록 하는 회로(34)
    를 포함하여 구성되는 것을 특징으로 하는 스마트 카드.
  2. 제1항에 있어서,
    수신 및 분석 회로(22)는 비동기 통신 프로토콜에 따라 데이터를 교환할 수 있는 것을 특징으로 하는 스마트 카드.
  3. 제1항에 있어서,
    수신 및 분석 회로(22)는 송신된 전기 신호에 대응하는 메시지의 완전성 체크에 의해 데이터를 교환할 수 있는 것을 특징으로 하는 스마트 카드.
  4. 제1항에 있어서,
    수신 및 분석 회로(22)는 상기 송신된 전기 신호에 대응하는 메시지의 완전성 체크에 의해 비동기 통신 프로토콜에 따라 단말기(18)에 의해 송신된 전기 신호들을 검출 및 이해할 수 있는 것을 특징으로 하는 스마트 카드.
  5. 상기 청구항들 중 한 항에 있어서,
    송신회로(34)는 수신 및 분석 회로(22)에 의해 공급된 메시지들과 출력 레지스터(32)에 의해 공급된 코드들을 비동기 통신 프로토콜에 따라 단말기(18)에 의해 검출가능하고 이해가능한 형태로 송신할 수 있는 것을 특징으로 하는 스마트 카드.
  6. 상기 청구항들 중 한 항에 있어서,
    수신 및 분석 회로(22)는 상기 단말기에 의해 송신된 신호들의 바르고 완전한 수신을 나타내는 신호를 생성할 수 있는 반면, 상기 신호는 송신 회로(34)에 인가되는 것을 특징으로 하는 스마트 카드.
  7. 상기 청구항들 중 한 항에 있어서,
    제어 회로는 명령이 행해졌는지를 나타내는 상태 코드를 생성할 수 있는 것을 특징으로 하는 스마트 카드.
KR1020007008165A 1998-01-27 1999-01-15 비동기 메모리 카드 KR20010034402A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
FR9800859A FR2774196B1 (fr) 1998-01-27 1998-01-27 Carte a memoire asynchrone
FR98/00859 1998-01-27
PCT/FR1999/000062 WO1999038130A1 (fr) 1998-01-27 1999-01-15 Carte a memoire asynchrone

Publications (1)

Publication Number Publication Date
KR20010034402A true KR20010034402A (ko) 2001-04-25

Family

ID=9522216

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020007008165A KR20010034402A (ko) 1998-01-27 1999-01-15 비동기 메모리 카드

Country Status (14)

Country Link
US (1) US6585164B1 (ko)
EP (1) EP1051693B1 (ko)
JP (1) JP4167395B2 (ko)
KR (1) KR20010034402A (ko)
CN (1) CN1149517C (ko)
AR (1) AR014504A1 (ko)
AU (1) AU757905B2 (ko)
BR (1) BR9907284B1 (ko)
CA (1) CA2319768A1 (ko)
DE (1) DE69908303T2 (ko)
ES (1) ES2201659T3 (ko)
FR (1) FR2774196B1 (ko)
WO (1) WO1999038130A1 (ko)
ZA (1) ZA99572B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2800487B1 (fr) * 1999-10-29 2001-11-30 Schlumberger Systems & Service Procede d'authentification du resultat d'une commande dans un jeton
DE10336121B4 (de) * 2003-08-06 2006-10-26 Infineon Technologies Ag Serielle asynchrone Schnittstelle mit SLIP-Kodierung/Dekodierung und CRC-Prüfung im Sende- und Empfangspfad
CN102880842B (zh) * 2012-08-16 2015-09-23 飞天诚信科技股份有限公司 一种增强非接触卡与读卡器通讯稳定性的方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3731736A1 (de) * 1986-09-27 1988-04-07 Toshiba Kawasaki Kk Verarbeitungssystem fuer tragbare elektronische vorrichtung
JP3028815B2 (ja) * 1988-08-19 2000-04-04 株式会社東芝 携帯可能電子装置の伝送方法と携帯可能電子装置
JP2854680B2 (ja) * 1990-06-15 1999-02-03 株式会社東芝 Icメモリカード
JPH05250523A (ja) * 1992-03-06 1993-09-28 Toshiba Corp 処理方式
GB2269247A (en) * 1992-07-28 1994-02-02 Rhythm Watch Co Interfacing an IC memory card to a central processing unit of a computer
US5442704A (en) * 1994-01-14 1995-08-15 Bull Nh Information Systems Inc. Secure memory card with programmed controlled security access control
KR0139494B1 (ko) * 1994-09-30 1998-07-01 김광호 스마트카드의 데이타 통신장치 및 방법
FR2734937B1 (fr) * 1995-05-30 1997-07-25 Syseca Systeme a cartes a puce intelligentes
FR2734927B1 (fr) * 1995-05-30 1997-07-04 Syseca Lecteur pour carte a puce intelligente
FR2740240B1 (fr) * 1995-10-20 1997-11-21 Gemplus Card Int Lecteur de carte a puce

Also Published As

Publication number Publication date
JP2002501268A (ja) 2002-01-15
DE69908303T2 (de) 2004-04-29
BR9907284A (pt) 2000-10-24
ES2201659T3 (es) 2004-03-16
EP1051693B1 (fr) 2003-05-28
AU2058299A (en) 1999-08-09
ZA99572B (en) 1999-10-05
FR2774196B1 (fr) 2000-03-17
CA2319768A1 (fr) 1999-07-29
US6585164B1 (en) 2003-07-01
BR9907284B1 (pt) 2012-02-07
AR014504A1 (es) 2001-02-28
JP4167395B2 (ja) 2008-10-15
FR2774196A1 (fr) 1999-07-30
CN1149517C (zh) 2004-05-12
CN1289430A (zh) 2001-03-28
WO1999038130A1 (fr) 1999-07-29
DE69908303D1 (de) 2003-07-03
AU757905B2 (en) 2003-03-13
EP1051693A1 (fr) 2000-11-15

Similar Documents

Publication Publication Date Title
US3866175A (en) Data communication system between a central computer and a plurality of data terminals
EP0403117B1 (en) Feature board with automatic adjustment to slot position
CA1257004A (en) Parity integrity check logic
US6641045B1 (en) Portable electronic device with self-diagnostic function
US5327018A (en) Interface circuit for chip cards
JP2837645B2 (ja) メモリカードまたはチップカードの読み取り機システム
CN101095119B (zh) 用于分析具有测试接口的嵌入式系统的装置和方法
US20070294436A1 (en) Apparatus and method for scanning slave addresses of smbus slave devices
KR20010034402A (ko) 비동기 메모리 카드
CN100476778C (zh) 主模块、功能模块和电子器件以及标识数据设定方法
US20080250180A1 (en) USB peripheral device with dynamic modification class and operation method of the same
US5168562A (en) Method and apparatus for determining the allowable data path width of a device in a computer system to avoid interference with other devices
JP4334140B2 (ja) 配線式通信回路を有するマイクロプロセッサカード
CN100541468C (zh) 系统管理总线从属装置的从属地址扫描装置及其方法
CN217159744U (zh) CANoe报文分析系统
CN113656250B (zh) 一种下位机板卡状态监控技术的实现方法
MXPA00006901A (en) Asynchronous memory card
JP4111294B2 (ja) Icカードリーダーシステム、及びicカードリーダーシステムのキーボードコントローラ内のファームウエア運転方法
CN114842904A (zh) 一种nvmemi测试装置及其测试方法
KR880001219B1 (ko) 컴퓨터 오동작 방지 인터페이스 회로
JP2000181743A (ja) 電子回路解析装置及びその解析方法並びに記憶媒体
JPH038037A (ja) Icメモリカード
JPH10312342A (ja) アダプタの試験システムおよびアダプタのパリティ機能試験方法
KR19980057147A (ko) 정보카드 입/출력 겸용 키보드장치 및 그 제어방법
JPS5872255A (ja) 汎用タイプライタシステム

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid