ES2045388T3 - Iniciacion de la sincronizacion en un dispositivo para obtener una se¦al de reloj. - Google Patents
Iniciacion de la sincronizacion en un dispositivo para obtener una se¦al de reloj.Info
- Publication number
- ES2045388T3 ES2045388T3 ES89201869T ES89201869T ES2045388T3 ES 2045388 T3 ES2045388 T3 ES 2045388T3 ES 89201869 T ES89201869 T ES 89201869T ES 89201869 T ES89201869 T ES 89201869T ES 2045388 T3 ES2045388 T3 ES 2045388T3
- Authority
- ES
- Spain
- Prior art keywords
- signal
- switching means
- code
- word
- detector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N11/00—Colour television systems
- H04N11/06—Transmission systems characterised by the manner in which the individual colour picture signal components are combined
- H04N11/08—Transmission systems characterised by the manner in which the individual colour picture signal components are combined using sequential signals only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
- H04N7/083—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical and the horizontal blanking interval, e.g. MAC data signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/932—Regeneration of analogue synchronisation signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Television Signal Processing For Recording (AREA)
- Synchronizing For Television (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
SE PROPONE UN DISPOSITIVO PARA DERIVAR UNA SEÑAL DE RELOJ DE UNA SEÑAL ELECTRICA CONSTITUIDA POR BLOQUES CONSECUTIVOS DE SEÑALES (BI), CONSTANDO UN BLOQUE DE SEÑAL DE UNA PRIMERA SECCION DE BLOQUE (EBDI) QUE CONTIENE UNA PRIMERA SEÑAL Y UNA SEGUNDA SECCION DE BLOQUE (TBDI) QUE CONTIENE UNA SEGUNDA SEÑAL. LA TERMINAL DE ENTRADA (1) ESTA ACOPLADA A DOS CIRCUITOS PARALELOS A TRAVES DE UN CONMUTADOR (3), UNO DE LOS CUALES INCLUYE UN FILTRO DE PASO ALTO (8). LOS CIRCUITOS TIENEN SUS SALIDAS ACOPLADAS A LAS ENTRADAS DE UN CIRCUITO DE BLOQUEO DE FASE (5) Y UN DETECTOR DE PALABRA CLAVE (6). LA SALIDA (13) DEL DETECTOR DE PALABRA CLAVE (6) ESTA ACOPLADA A UN GENERADOR DE SEÑAL DE CNTROL (15). EL GENERADOR DE SEÑAL DE CONTROL (15) GENERA SEÑALES DE CONTROL QUE SON APLICADAS A UNA ENTRADA DE SEÑAL DE CONTROL (9) DEL CONMUTADOR. DURANTE EL FUNCIONAMIENTO NORMAL, EL CONMUTADOR (3) DEFINE UNA VENTANA TEMPORAL PARA LA SEÑAL ELECTRICA, DE FORMA QUE SOLO LAS PRIMERAS SECCIONES DEL BLOQUE SON APLICADAS AL DETECTOR DE PALABRA CLAVE (6) Y EL CIRCUITO DE BLOQUEO DE FASE (5) PARA DERIVAR LA SEÑAL DE RELOJ DE LA INFORMACION DE SEÑAL EN ESTAS PRIMERAS SECCIONES DE BLOQUE. EL CONMUTADOR ESTA ENTONCES EN LA POSICION II Y EN LA POSICION III, ALTERNATIVAMENTE. LA COMPUERTA DE TIEMPO SE ABRE EN EL INSTANTE CORRECTO EN QUE EL DETECTOR DE PALABRA CLAVE DETECTA UNA PALABRA CLAVE UNICA, INCLUIDA EN CAD ENEAVA SECCION DEL PRIMER BLOQUE. CON EL FIN DE GARANTIZAR QUE EL DISPOSITIVO ESTE ACTIVADO, Y LA TEMPORIZACION NO ES AUN OPERATIVA, POR EJEMPLO, LA INFORMACION PARA ABRIR LAS VENTANAS TEMPORALES EN LOS INSTANTES CORRECTOS NO ESTA AUN DISPONIBLE, LA TEMPORIZACION DEL DISPOSITIVO SE ACTIVA LO ANTES POSIBLE, LA FUNCION DE LA VENTANA TEMPORAL SE ANULA EN EL INSTANTE EN EL QUE EL DISPOSITIVO SE ACTIVA. EL CONMUTADOR (3) SE COLOCA ENTONCES ENLA POSICION I. LA SEÑAL COMPLETA ES APLICDA A LAS ENTRADAS DEL CIRCUITO DE BLOQUEO DE FASE (5) Y EL DETECTOR (6) A TRAVES DEL FILTRO DE PASO ALTO (8). CUANDO EL DETECTOR (6)DETECTA UNA PALABRA CLAVE, LA TEMPORIZACION DEL DISPOSITIVO SE ACTIVA Y SE PASA A FUNCIONAMIENTO NORMAL INMEDIATAMENTE. EL CONMUTADOR (3) SE COLOCA ENTONCES ALTERNATIVAMENTE EN LAS POSICIONES II Y III.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL8801844A NL8801844A (nl) | 1988-07-21 | 1988-07-21 | Opstarten van de timing in een inrichting voor het afleiden van een kloksignaal. |
Publications (1)
Publication Number | Publication Date |
---|---|
ES2045388T3 true ES2045388T3 (es) | 1994-01-16 |
Family
ID=19852658
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
ES89201869T Expired - Lifetime ES2045388T3 (es) | 1988-07-21 | 1989-07-17 | Iniciacion de la sincronizacion en un dispositivo para obtener una se¦al de reloj. |
Country Status (8)
Country | Link |
---|---|
US (1) | US4975928A (es) |
EP (1) | EP0351915B1 (es) |
JP (1) | JP2585802B2 (es) |
KR (1) | KR0144458B1 (es) |
AT (1) | ATE95368T1 (es) |
DE (1) | DE68909530T2 (es) |
ES (1) | ES2045388T3 (es) |
NL (1) | NL8801844A (es) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5235620A (en) * | 1988-10-27 | 1993-08-10 | Canon Kabushiki Kaisha | Information signal demodulating apparatus |
JP2548989B2 (ja) * | 1989-09-20 | 1996-10-30 | 日本ビクター株式会社 | デジタル記録再生装置 |
IT1399415B1 (it) | 2010-04-12 | 2013-04-16 | Oscam Spa | Impianto per la piegatura di barre metalliche con caricamento automatico delle barre, e metodo di caricamento utilizzato in tale impianto. |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5665530A (en) * | 1979-10-31 | 1981-06-03 | Sony Corp | Pll circuit |
ZA873823B (en) * | 1986-06-03 | 1988-01-27 | Scientific Atlanta | Improving immunity to channel distortions of mac signal |
JPH0666705B2 (ja) * | 1987-01-12 | 1994-08-24 | 日本電気株式会社 | 間欠受信回路 |
DE3783271T2 (de) * | 1987-03-19 | 1993-04-29 | France Telecom | Verfahren und vorrichtung zum modulieren von fernsehsignalen nach der d2-mac-paket-norm. |
-
1988
- 1988-07-21 NL NL8801844A patent/NL8801844A/nl not_active Application Discontinuation
-
1989
- 1989-06-07 US US07/362,531 patent/US4975928A/en not_active Expired - Fee Related
- 1989-07-05 KR KR1019890009519A patent/KR0144458B1/ko not_active IP Right Cessation
- 1989-07-14 JP JP1180684A patent/JP2585802B2/ja not_active Expired - Lifetime
- 1989-07-17 EP EP89201869A patent/EP0351915B1/en not_active Expired - Lifetime
- 1989-07-17 ES ES89201869T patent/ES2045388T3/es not_active Expired - Lifetime
- 1989-07-17 AT AT89201869T patent/ATE95368T1/de not_active IP Right Cessation
- 1989-07-17 DE DE89201869T patent/DE68909530T2/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR900002642A (ko) | 1990-02-28 |
JPH0273789A (ja) | 1990-03-13 |
JP2585802B2 (ja) | 1997-02-26 |
NL8801844A (nl) | 1990-02-16 |
EP0351915A1 (en) | 1990-01-24 |
EP0351915B1 (en) | 1993-09-29 |
DE68909530D1 (de) | 1993-11-04 |
DE68909530T2 (de) | 1994-03-24 |
KR0144458B1 (ko) | 1998-07-15 |
US4975928A (en) | 1990-12-04 |
ATE95368T1 (de) | 1993-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR840004282A (ko) | 동기회로 | |
US4017803A (en) | Data recovery system resistant to frequency deviations | |
ES2045388T3 (es) | Iniciacion de la sincronizacion en un dispositivo para obtener una se¦al de reloj. | |
GB1264023A (en) | Frame synchronisation system | |
GB1317878A (en) | Frame synchronization system | |
SU1511843A1 (ru) | Устройство дл обнаружени отказов в шаговом электроприводе | |
SU866769A1 (ru) | Устройство синхронизации | |
US4996503A (en) | Phase modulator circuit for encoding two binary digits per cycle of sine wave carrier | |
SU1663775A1 (ru) | Устройство дл выделени маркера кадровой синхронизации | |
SU792603A1 (ru) | Видеорегенератор дл систем св зи с импульсно-кодовой модул цией | |
SU660290A1 (ru) | Устройство дл синхронихации импульсных последовательснотей | |
SU879813A1 (ru) | Устройство приема фазоманипулированных псевдослучайных сигналов | |
JPS57166789A (en) | Digital signal receiver | |
SU788416A1 (ru) | Устройство синфазного приема импульсных сигналов | |
SU1210218A1 (ru) | Матричный коммутатор | |
SU919073A2 (ru) | Цифровой частотный детектор | |
SU851760A2 (ru) | Селектор импульсов по длительности | |
SU1265986A1 (ru) | Устройство формировани кода фазы сигнала с линейной частотной модул цией | |
SU1457160A1 (ru) | Управл емый делитель частоты | |
SU1456897A1 (ru) | Устройство дл преобразовани сдвига фаз в двоичный код | |
SU1547049A1 (ru) | Устройство синхронизации импульсов | |
SU976503A1 (ru) | Перестраиваемый делитель частоты | |
GR3007226T3 (es) | ||
SU1580339A1 (ru) | Устройство дл ввода информации | |
SU985929A1 (ru) | Импульсный частотно-фазовый детектор |