JPH0666705B2 - 間欠受信回路 - Google Patents

間欠受信回路

Info

Publication number
JPH0666705B2
JPH0666705B2 JP62005508A JP550887A JPH0666705B2 JP H0666705 B2 JPH0666705 B2 JP H0666705B2 JP 62005508 A JP62005508 A JP 62005508A JP 550887 A JP550887 A JP 550887A JP H0666705 B2 JPH0666705 B2 JP H0666705B2
Authority
JP
Japan
Prior art keywords
signal
circuit
switching
shift register
flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62005508A
Other languages
English (en)
Other versions
JPS63276925A (ja
Inventor
修 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62005508A priority Critical patent/JPH0666705B2/ja
Priority to US07/142,942 priority patent/US4785468A/en
Publication of JPS63276925A publication Critical patent/JPS63276925A/ja
Publication of JPH0666705B2 publication Critical patent/JPH0666705B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0261Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
    • H04W52/0287Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment
    • H04W52/029Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level changing the clock frequency of a controller in the equipment reducing the clock frequency of the controller
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • H04L27/2331Demodulator circuits; Receiver circuits using non-coherent demodulation wherein the received signal is demodulated using one or more delayed versions of itself
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/233Demodulator circuits; Receiver circuits using non-coherent demodulation
    • H04L27/2338Demodulator circuits; Receiver circuits using non-coherent demodulation using sampling
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Manipulation Of Pulses (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Circuits Of Receivers In General (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は間欠受信回路に関し、特に電源用の電池の消費
電力を低減する等のために特定の時間間隔で受信動作を
行う間欠受信回路に関する。
〔従来の技術〕
従来、この種の間欠受信回路は、第2図に示すように、
複数のフリップフロップ下を有するシフトレジスタ1a
と、第1のゲート回路2と、デコーダ回路4とで構成さ
れ、時間用クロック信号Gを分周して特定の時間間隔
で所定のパルス幅の時間パルスVを発生する時間信号
発生部100aと、複数のフリップフロップFを有するシフ
トレジスタ1bと第2のゲート回路3とで構成され、受信
信号Vを検波し検波信号Vを出力する遅延検波部20
0aと、時間パルスVを入力して待機モードと受信モー
ドとを切換えるための切換信号Vを出力する制御部5
と、切換信号Vにより時間信号発生部100a及び遅延検
波部200aへの電源の供給を切換える電源切換回路8aとを
備え、通常、数10秒から数分の時間間隔で約10ms程度遅
延検波部200aが受信信号Vに対する検波動作を行う構
成となっていた。
この受信信号Vには、データ1ビットに対し、論理値
“1"及び“0"の周波数比が1対1.5でそれぞれ1波長及
び1.5波長の信号、即ちMSK(Minimum Shift Keying)
信号が使用され、受信信号Vはシフトレジスタ1bによ
り1ビット分遅延され第2のゲート回路3に入力される
ようになっている。
第3図は第2図に示された制御部5から出力される切換
信号Vの波形図である。
この切換信号Vのパルス幅T1の期間が受信モードであ
り、遅延検波部200aに電源が供給されて遅延、検波動作
が行われ、期間T2が待機モードであり、時間信号発生部
100aに電源が供給されて分周動作等が行われ、これらは
交互に行なわれる。
第4図は受信モードのときの各部の信号の波形図であ
る。
電波等で送られて来た信号RFは矩形波の受信信号V
して遅延検波部200aに入力され、シフトレジスタ1bと第
2のゲート回路3とへ分岐される。
シフトレジスタ1bに入力された信号はシステムクロック
信号Cにより1ビット分遅延され、信号Vとして第
2のゲート回路3に入力される。そして第2のゲート回
路3でこれら信号V,Vの排他的論理和がとられ、検
波信号Vとして出力される。
この後、低域フィルタを通過して信号Vとなり波形整
形されてデータDTが得られる。
〔発明が解決しようとする問題点〕
上述した従来の間欠受信回路は、時間信号発生部100aと
遅延検波部200aとが交互に動作するにもかかわらず、そ
れぞれ別々にシフトレジスタを有する構成となっている
ので、一方のシフトレジスタが動作しているときには他
方のシフトレジスタは停止しており、回路が冗長で使用
効率が悪く、高集積化が妨げられるという欠点があっ
た。
本発明の目的は、冗長な回路を除去し、集積度の向上を
はかることができる間欠受信回路を提供することにあ
る。
〔問題点を解決するための手段〕
本発明の間欠受信回路は、複数のフリップフロップを有
し、クロック信号により入力信号を順次シフトするシフ
トレジスタと、前記複数のフリップフロップのうちの特
定のフリップフロップの出力信号を入力し帰環信号を出
力する第1のゲート回路と、前記シフトレジスタの特定
のフリップフロップの出力信号と受信信号との排他的論
理和をとる第2のゲート回路と、前記複数のフリップフ
ロップのうちの特定のフリップフロップの出力信号を入
力し所定の時間間隔で所定のパルス幅のパルスを出力す
るデコーダ回路と、このデコーダ回路の出力パルスを入
力し待機モードと受信モードとを切換えるための切換信
号を出力する制御部と、前記シフトレジスタの入力信号
を、前記切換信号が待機モード側のとき前記帰環信号に
切換え、受信モード側のとき前記受信信号に切換える第
1の切換回路と、前記クロック信号を、前記切換信号が
待機モード側のとき時間用クロック信号に切換え、受信
モード側のときシステムクロック信号に切換える第2の
切換回路と、前記切換信号が待機モード側のときに前記
シフトレジスタ、第1のゲート回路及びデコーダ回路に
電源を供給し、受信モード側のときに前記シフトレジス
タ及び第2のゲート回路に電源を供給する電源切換回路
とを備え、前記切換信号が待機モード側のとき、前記シ
フトレジスタ、第1のゲート回路及びデコーダ回路を含
む時間信号発生部を構成して前記デコーダ回路から時間
パルスを出力し、受信モード側のとき、前記シフトレジ
スタ及び第2のゲート回路を含む遅延検波部を構成して
前記第2のゲート回路から検波信号を出力する構成を有
している。
〔実施例〕
次に、本発明の実施例について図面を参照して説明す
る。
第1図は本発明の一実施例を示すブロック図である。
シフトレジスタ1は、複数のフリップフロップF1〜F9
有し、クロック信号CKに従って入力信号を順次シフトす
る。
第1のゲート回路2は排他的論理和ゲートで構成され、
フリップフロップF6の反転出力信号とフリップフロップ
F7の出力信号とを入力して帰環信号Vを出力する。
第2のゲート回路3は排他的論理和ゲートで構成され、
シフトレジスタ1の最終段のフリップフロップF9の出力
信号と受信信号Vとを入力して検波信号Vを出力す
る。
デコーダ回路4はゲート回路41〜43で構成され、フリッ
プフロップF1〜F6へ出力信号とフリップフロップF7の反
転出力信号とを入力して時間パルスVを出力する。
制御部5は、時間パルスVを入力し、待機モードと受
信モードとを切換えるための切換信号Vを出力する。
第1の切換回路6は、切換信号Vが待機モード側のと
き、シフトレジスタ1の入力信号を帰環信号Vに切換
え、受信モード側のとき受信信号Vに切換える。
第2の切換回路7は、切換信号Vが待機モード側のと
き、シフトレジスタ1のクロック信号CKを時間用クロッ
ク信号Cに切換え、受信モード側のときシステムクロ
ック信号Cに切換える。
電源切換回路8は、切換信号Vが待機モード側のとき
にシフトレジスタ1と第1のゲート回路2とデコーダ回
路4とを含む各回路に電源を供給し、受信モード側のと
きにシフトレジスタ1と第2のゲート回路3とを含む各
回路に電源を供給する。
従って、切換信号Vが待機モード側のときには、シフ
トレジスタ1と第1のゲート回路2とデコーダ回路4と
を含む各回路に電源が供給され、シフトレジスタ1と第
1のゲート回路とにより分周回路を形成し、デコーダ回
路4から時間パルスVを出力する時間信号発生部100
を構成する。
また、切換信号Vが受信モード側のときには、シフト
レジスタ1と第2のゲート回路3とを含む回路に電源が
供給され、第2のゲート回路3から検波信号Vを出力
する遅延検波部200を構成する。
即ち、切換信号Vにより時間信号発生部100と遅延検
波部200とは交互に動作し、これら時間信号発生部100及
び遅延検波部200を構成するシフトレジスタ1は互いに
共用される構成となっている。
〔発明の効果〕
以上説明したように本発明は、交互に動作する時間信号
発生部と遅延検波部とを構成するシフトレジスタが互い
に共用される構成となっているので、冗長な回路が除去
され、集積度を上げることができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
従来の間欠受信回路の一例を示すブロック図、第3図は
第2図に示された間欠受信回路の切換信号の波形図、第
4図は第2図に示された間欠受信回路の受信モードにお
ける各部の信号の波形図である。 1,1a,1b……シフトレジスタ、2,3……ゲート回路、4…
…デコーダ回路、5……制御部、6,7……切換回路、8,8
a……電源切換回路、41〜43……ゲート回路、100,100a
……時間信号発生部、200,200a……遅延検波部、F,F1
F9……フリップフロップ。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】複数のフリップフロップを有し、クロック
    信号により入力信号を順次シフトするシフトレジスタ
    と、前記複数のフリップフロップのうちの特定のフリッ
    プフロップの出力信号を入力し帰還信号を出力する第1
    のゲート回路と、前記シフトレジスタの特定のフリップ
    フロップの出力信号と受信信号との排他的論理和をとる
    第2のゲート回路と、前記複数のフリップフロップのう
    ちの特定のフリップフロップの出力信号を入力し所定の
    時間間隔で所定のパルス幅のパルスを出力するデコーダ
    回路と、このデコーダ回路の出力パルスを入力し待機モ
    ードと受信モードとを切換えるための切換信号を出力す
    る制御部と、前記シフトレジスタの入力信号を、前記切
    換信号が待機モード側のとき前記帰還信号に切換え、受
    信モード側のとき前記受信信号に切換える第1の切換回
    路と、前記クロック信号を、前記切換信号が待機モード
    側のとき時間用クロック信号に切換え、受信モード側の
    ときシステムクロック信号に切換える第2の切換回路
    と、前記切換信号が待機モード側のときに前記シフトレ
    ジスタ、第1のゲート回路及びデコーダ回路に電源を供
    給し、受信モード側のときに前記シフトレジスタ及び第
    2のゲート回路に電源を供給する電源切換回路とを備
    え、前記切換信号が待機モード側のとき、前記シフトレ
    ジスタ、第1のゲート回路及びデコーダ回路を含む時間
    信号発生部を構成して前記デコーダ回路から時間パルス
    を出力し、受信モード側のとき、前記シフトレジスタ及
    び第2のゲート回路を含む遅延検波部を構成して前記第
    2のゲート回路から検波信号を出力することを特徴とす
    る間欠受信回路。
JP62005508A 1987-01-12 1987-01-12 間欠受信回路 Expired - Lifetime JPH0666705B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP62005508A JPH0666705B2 (ja) 1987-01-12 1987-01-12 間欠受信回路
US07/142,942 US4785468A (en) 1987-01-12 1988-01-12 Intermittent receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62005508A JPH0666705B2 (ja) 1987-01-12 1987-01-12 間欠受信回路

Publications (2)

Publication Number Publication Date
JPS63276925A JPS63276925A (ja) 1988-11-15
JPH0666705B2 true JPH0666705B2 (ja) 1994-08-24

Family

ID=11613135

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62005508A Expired - Lifetime JPH0666705B2 (ja) 1987-01-12 1987-01-12 間欠受信回路

Country Status (2)

Country Link
US (1) US4785468A (ja)
JP (1) JPH0666705B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0795731B2 (ja) * 1987-10-30 1995-10-11 株式会社ケンウッド データ受信装置の最適クロック形成装置
NL8801844A (nl) * 1988-07-21 1990-02-16 Philips Nv Opstarten van de timing in een inrichting voor het afleiden van een kloksignaal.
US5224152A (en) * 1990-08-27 1993-06-29 Audiovox Corporation Power saving arrangement and method in portable cellular telephone system
JP2640995B2 (ja) * 1991-04-02 1997-08-13 松下電器産業株式会社 個別選択呼出受信器
US5590396A (en) * 1994-04-20 1996-12-31 Ericsson Inc. Method and apparatus for a deep-sleep mode in a digital cellular communication system
KR0147150B1 (ko) * 1995-06-29 1998-09-15 김주용 디코더를 이용한 순환 리던던시 체크 오류 검출 및 정정 장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3996581A (en) * 1975-05-22 1976-12-07 Sanders Associates, Inc. Hard copy tone address paging system
US4181893A (en) * 1975-06-26 1980-01-01 Motorola, Inc. Battery saver for a tone coded signalling system
JPS5652440U (ja) * 1979-09-29 1981-05-09
JPS58182332A (ja) * 1982-04-19 1983-10-25 Nec Corp 選択呼出し受信機のバツテリ・セ−ビング装置

Also Published As

Publication number Publication date
US4785468A (en) 1988-11-15
JPS63276925A (ja) 1988-11-15

Similar Documents

Publication Publication Date Title
US6107841A (en) Synchronous clock switching circuit for multiple asynchronous clock source
JPH07114348B2 (ja) 論理回路
JP2001320280A (ja) 並列−直列変換回路
CA2201695A1 (en) Phase detector for high speed clock recovery from random binary signals
JPH07319578A (ja) 位相制御クロック信号生成方法および装置
US5625311A (en) System clock generating circuit having a power saving mode capable of maintaining a satisfactory processing speed
JPH0666705B2 (ja) 間欠受信回路
JPH075949A (ja) 2重化クロック切替えの方法と装置
JP2001312328A (ja) クロック信号生成回路
US5587675A (en) Multiclock controller
JPH0583089A (ja) 発振回路
JPH06132807A (ja) 出力バッファ能力制御回路
JP2682520B2 (ja) エッジ検出回路
US5770952A (en) Timer that provides both surveying and counting functions
JP2616395B2 (ja) バイポーラクロック擾乱検出回路
SU1432724A2 (ru) Фазовый дискриминатор
JPH0626344B2 (ja) 間欠送信回路
JPH06163827A (ja) 半導体集積回路
KR0178298B1 (ko) 클럭 더블링 발진기
JPH05297976A (ja) クロック切替回路
JPS62169560A (ja) 二重化クロツク信号発生装置
SU1626382A1 (ru) Устройство цифровой фазовой автоподстройки частоты
JPH08122408A (ja) 半導体試験装置の波形整形回路
JPH066344A (ja) フレーム同期回路
JPH0540183A (ja) リアルタイムクロツク