EP1094379B1 - Spannungsgenerator - Google Patents
Spannungsgenerator Download PDFInfo
- Publication number
- EP1094379B1 EP1094379B1 EP00121869A EP00121869A EP1094379B1 EP 1094379 B1 EP1094379 B1 EP 1094379B1 EP 00121869 A EP00121869 A EP 00121869A EP 00121869 A EP00121869 A EP 00121869A EP 1094379 B1 EP1094379 B1 EP 1094379B1
- Authority
- EP
- European Patent Office
- Prior art keywords
- voltage
- vintgen
- reference voltage
- voltage generator
- deactivation signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000009849 deactivation Effects 0.000 claims description 34
- 230000000063 preceeding effect Effects 0.000 claims 2
- 230000000694 effects Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
- G05F1/465—Internal voltage generators for integrated circuits, e.g. step down generators
Definitions
- the present invention relates to a device according to the preamble of claim 1, i. a voltage generator which generates a second voltage using a reference voltage from a first voltage and which is deactivatable using a deactivation signal.
- Such voltage generators are used, for example, in integrated circuits to generate a regulated internal voltage from an unregulated external voltage.
- a regulated internal voltage may be necessary for the signal propagation times to be independent of the external voltage; the generation of such an internal voltage is preferably carried out using a temperature and process independent reference voltage.
- a voltage regulator which comprises a first input for supplying an external supply voltage and a second input for supplying a control signal which switches the voltage regulator to the "on" state or the “off” state, and an output to output an internal supply voltage.
- the voltage regulator is designed as a buck regulator, so that a level of the internal supply voltage is lower than a level of the external supply voltage.
- a voltage generator which uses a reference voltage from a first (external) voltage, a second one generates (internal) voltage, and which can be deactivated using a deactivation signal is in FIG. 2 shown.
- the voltage generator is denoted by the reference VintGEN, the first (external) voltage by the reference Vext, the reference voltage by the reference Vref, the second (internal) voltage by the reference Vint, and the deactivation signal by the reference DISABLE;
- the reference voltage Vref is provided by a reference voltage generator provided outside the voltage generator VintGEN VrefGEN generated.
- the voltage generator VintGEN contains a differential amplifier D and transistors T1 and T2.
- the (second) voltage Vint generated by the voltage generator VintGEN is the voltage switched through by the first transistor T1.
- This transistor T1 is acted upon at its input terminal to the first voltage Vext and controlled by the output voltage of the differential amplifier D.
- the differential amplifier D compares the reference voltage Vref and the second voltage Vint generated by the voltage generator VintGEN and outputs a signal corresponding to the difference.
- the deactivation signal DISABLE can be used to separate the voltage generator VintGEN from the supply voltage (in the example considered: the differential amplifier D of the same) (in the example considered Vext - ground potential GROUND), if necessary.
- the deactivation signal DISABLE controls the second transistor T2.
- the transistor T2 is provided in a conduction path, via which the differential amplifier D is connected to ground potential GROUND of the supply voltage; a blocking of the transistor T2 by the deactivation signal DISABLE causes a disconnection of the connection to ground and thus an inhibition of the supply voltage supply to the voltage generator.
- the voltage Vint generated by the voltage generator VintGEN is supplied to the components requiring this voltage via a Vint network. Voltage losses occur when the voltage Vint is distributed over the Vint network.
- integrated circuits often provide several voltage generators VintGEN.
- the multiple voltage generators are preferably connected in parallel and more or less evenly over the integrated Circuit distributed. Such an arrangement is schematically shown in FIG FIG. 3 shown.
- the present invention is therefore based on the object, the voltage generator according to the preamble of claim 1 such that one or more voltage generators of this type can be integrated with minimal effort in integrated circuits.
- the deactivation signal is supplied to the voltage generator via a line via which the reference voltage is also supplied to it.
- the voltage generator described in greater detail below is a voltage generator which generates a second voltage from a first voltage using a reference voltage and which can be deactivated using a deactivation signal.
- the internal structure of the considered voltage generator corresponds to the structure of the in the FIG. 2 shown and initially described with reference thereto voltage generator. That is, the voltage generator in turn includes a differential amplifier D and transistors T1 and T2, which, as in the FIG. 2 are interconnected.
- the first voltage is a voltage applied externally to the integrated circuit including the voltage generator, and / or that the second voltage is a voltage required internally (within the integrated circuit concerned)
- any desired first voltage can be converted into any second voltage.
- the presently considered voltage generator is characterized by the fact that the deactivation signal is supplied to the voltage generator via a line via which the reference voltage is also supplied to it.
- FIG. 1 An arrangement with a plurality of voltage generators connected in parallel of the type considered here is shown in FIG. 1 shown.
- FIG. 1 corresponds in many ways to the arrangement according to FIG. 3 ; Corresponding elements are denoted by the same reference numerals.
- the voltage generators VintGEN 1, VintGEN 2, VintGEN 3 and VintGEN 4 are supplied via a common line COM.
- This common line COM is supplied with the reference voltage Vref generated by the reference voltage generator VrefGEN and can, if required, be drawn via a transistor T3 which is triggered by the deactivation signal DISABLE to a potential which differs from the reference voltage (in the example under consideration: to ground potential).
- the deactivation signal DISABLE is used in addition to the deactivation of the reference voltage generator VrefGEN.
- the voltage generators VintGEN 1, VintGEN 2, VintGEN 3 and VintGEN 4 are deactivated by a high level deactivation signal DISABLE.
- the reference voltage generator VrefGEN When and as long as the deactivation signal DISABLE has a low level, the reference voltage generator VrefGEN remains in operation and disables the transistor T3, whereby the reference voltage Vref generated by the reference voltage generator VrefGEN is transmitted via the common reference voltage / deactivation signal line COM.
- the disable signal DISABLE When the disable signal DISABLE is high, it disables the reference voltage generator VrefGEN and causes the transistor T3 to turn on, pulling the common reference voltage / disable signal line COM to ground potential.
- the common reference voltage / deactivation signal line COM is connected both to the reference voltage input terminal (the non-inverting input of the differential amplifier D) and to the deactivation signal input terminal (the control terminal of the transistor T2) of the voltage generators VintGEN 1, VintGEN 2, VintGEN 3 and VintGEN 4 connected.
- the external voltage Vext is properly converted into the internal voltage Vint; which also applied to the transistor T2 reference voltage causes the transistor T2 turns on and the respective voltage generators VintGEN 1, VintGEN 2, VintGEN 3 and VintGEN 4 are properly connected to the supply voltage.
- the transistor T2 turns off, interrupting the power supply of the respective voltage generators VintGEN 1, VintGEN 2, VintGEN 3 and VintGEN 4 (the connection of the differential amplifiers D to ground).
- the voltage generators VintGEN 1, VintGEN 2, VintGEN 3 and VintGEN 4 are deactivated in this state and at the same time put into a high-impedance state.
- a common reference voltage / deactivation signal line COM allows the voltage generators VintGEN 1, VintGEN 2, VintGEN 3 and VintGEN 4 to be operated and deactivated in the same way as is the case when separate reference voltage sources are used. and deactivation signal lines are provided.
- Voltage generators of the type described above can thus be integrated with unlimited effort into integrated circuits with unrestricted functionality.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Control Of Electrical Variables (AREA)
- Logic Circuits (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Description
- Die vorliegende Erfindung betrifft einen Vorrichtung gemäß dem Oberbegriff des Patentanspruchs 1, d.h. einen Spannungsgenerator, welcher unter Verwendung einer Referenzspannung aus einer ersten Spannung eine zweite Spannung erzeugt, und welcher unter Verwendung eines Deaktivierungssignals deaktivierbar ist.
- Solche Spannungsgeneratoren werden beispielsweise in integrierten Schaltungen verwendet, um aus einer ungeregelten externen Spannung eine geregelte interne Spannung zu erzeugen. Eine geregelte interne Spannung kann zum Beispiel notwendig sein, damit die Signallaufzeiten unabhängig von der externen Spannung sind; die Erzeugung einer solchen internen Spannung erfolgt vorzugsweise unter Verwendung einer temperatur- und prozeßunabhängigen Referenzspannung.
- Beispielsweise für Testzwecke kann es erforderlich sein, den Spannungsgenerator zu deaktivieren und/oder in einen hochohmigen Zustand zu versetzen.
- In dem Dokument
EP-A-0 843 247 wird ein Spannungsregler beschrieben, der einen ersten Eingang zur Zuführung einer externen Versorgungsspannung und einen zweiten Eingang zur Zuführung eines Steuersignals, welches den Spannungsregler in den Zustand "on" oder den Zustand "off" schaltet, sowie einen Ausgang zur Abgabe einer internen Versorgungsspannung umfasst. Der Spannungsregler ist als Abwärtsregler ausgeführt, so dass eine Höhe der internen Versorgungsspannung niedriger als eine Höhe der externen Versorgungsspannung ist. - Ein Spannungsgenerator, welcher unter Verwendung einer Referenzspannung aus einer ersten (externen) Spannung eine zweite (interne) Spannung erzeugt, und welcher unter Verwendung eines Deaktivierungssignals deaktivierbar ist, ist in
Figur 2 dargestellt. - Dabei sind der Spannungsgenerator mit dem Bezugszeichen VintGEN, die erste (externe) Spannung mit dem Bezugszeichen Vext, die Referenzspannung mit dem Bezugszeichen Vref, die zweite (interne) Spannung mit dem Bezugszeichen Vint, und das Deaktivierungssignal mit dem Bezugszeichen DISABLE bezeichnet; die Referenzspannung Vref wird von einem außerhalb des Spannungsgenerators VintGEN vorgesehenen Referenzspannungsgenerator VrefGEN erzeugt. Der Spannungsgenerator VintGEN enthält einen Differenzverstärker D und Transistoren T1 und T2.
- Die vom Spannungsgenerator VintGEN erzeugte (zweite) Spannung Vint ist die vom ersten Transistor T1 durchgeschaltete Spannung. Dieser Transistor T1 wird an seinem Eingangsanschluß mit der ersten Spannung Vext beaufschlagt und durch die Ausgangsspannung des Differenzverstärkers D gesteuert. Der Differenzverstärker D vergleicht die Referenzspannung Vref und die vom Spannungsgenerator VintGEN erzeugte zweite Spannung Vint und gibt ein der Differenz entsprechendes Signal aus.
- Durch das Deaktivierungssignal DISABLE kann der Spannungsgenerator VintGEN bei Bedarf von der ihn (im betrachteten Beispiel: den Differenzverstärker D desselben) versorgenden Versorgungsspannung (im betrachteten Beispiel Vext - Massepotential GROUND) getrennt werden. Im betrachteten Beispiel wird durch das Deaktivierungssignal DISABLE der zweite Transistor T2 gesteuert. Der Transistor T2 ist in einem Leitungspfad vorgesehen, über welchen der Differenzverstärker D mit Massepotential GROUND der Versorgungsspannung verbunden ist; ein Sperren des Transistors T2 durch das Deaktivierungssignal DISABLE bewirkt ein Auftrennen der Verbindung mit Masse und damit eine Unterbindung der Versorgungsspannungszufuhr zum Spannungsgenerator.
- Die vom Spannungsgenerator VintGEN erzeugte Spannung Vint wird über ein Vint-Netz den diese Spannung benötigenden Komponenten zugeführt. Bei der Verteilung der Spannung Vint über das Vint-Netz treten Spannungsverluste auf. Um dies zu vermeiden, werden in integrierten Schaltungen häufig mehrere Spannungsgeneratoren VintGEN vorgesehen. Die mehreren Spannungsgeneratoren sind dabei vorzugsweise parallel geschaltet und mehr oder weniger gleichmäßig über die integrierte Schaltung verteilt. Eine solche Anordnung ist schematisch in
Figur 3 dargestellt. - Wie aus der
Figur 3 unschwer zu erkennen ist, ist die praktische Realisierung einer solchen Anordnung mit einem nicht unerheblichen Aufwand verbunden. Problematisch ist insbesondere, daß viele lange (sich über die gesamte integrierte Schaltung erstreckende) Leitungen vorgesehen werden müssen. - Der vorliegenden Erfindung liegt daher die Aufgabe zugrunde, den Spannungsgenerator gemäß dem Oberbegriff des Patentanspruchs 1 derart weiterzubilden, daß sich ein oder mehrere Spannungsgeneratoren dieser Art mit minimalem Aufwand in integrierte Schaltungen integrieren lassen.
- Diese Aufgabe wird erfindungsgemäß durch das im kennzeichnenden Teil des Patentanspruchs 1 beanspruchte Merkmal gelöst.
- Demnach ist vorgesehen, daß dem Spannungsgenerator das Deaktivierungssignal über eine Leitung zugeführt wird, über welche ihm auch die Referenzspannung zugeführt wird.
- Dadurch läßt sich die Anzahl der Leitungen, die vorgesehen werden müssen, um dem Spannungsgenerator die zu dessen Betrieb und dessen Steuerung erforderlichen Spannungen und Signale zuzuführen, reduzieren.
- Daß dem Spannungsgenerator die Referenzspannung und das Deaktivierungssignal über ein- und dieselbe Leitung zugeführt werden, hat keine negativen Auswirkungen, weil keine Notwendigkeit zur gleichzeitigen (überlagerten) Übertragung besteht.
- Wie beansprucht ausgebildete Spannungsgeneratoren lassen sich damit mit minimalem Aufwand in integrierte Schaltungen integrieren.
- Vorteilhafte Weiterbildungen der Erfindung sind den Unteransprüchen, der nachfolgenden Beschreibung und den Figuren entnehmbar.
- Die Erfindung wird nachfolgend anhand von Ausführungsbeispielen unter Bezugnahme auf die Figuren näher erläutert. Es zeigen
- Figur 1
- eine Anordnung, bei welcher mehrere Spannungsgenera- toren der nachfolgend näher beschriebenen Art paral- lel geschaltet sind,
- Figur 2
- einen herkömmlichen Spannungsgenerator, welcher unter Verwendung einer Referenzspannung aus einer ersten Spannung eine zweite Spannung erzeugt, und welcher unter Verwendung eines Deaktivierungssignals deakti- vierbar ist, und
- Figur 3
- eine Anordnung, bei welcher mehrere Spannungsgenera- toren gemäß
Figur 2 parallel geschaltet sind. - Der nachfolgend näher beschriebene Spannungsgenerator ist ein Spannungsgenerator, welcher unter Verwendung einer Referenzspannung aus einer ersten Spannung eine zweite Spannung erzeugt, und welcher unter Verwendung eines Deaktivierungssignals deaktivierbar ist.
- Der innere Aufbau des betrachteten Spannungsgenerators entspricht dem Aufbau des in der
Figur 2 gezeigten und eingangs unter Bezugnahme darauf beschriebenen Spannungsgenerators. D.h., der Spannungsgenerator enthält wiederum einen Differenzverstärker D und Transistoren T1 und T2, die wie in derFigur 2 verschaltet sind. - Es sei jedoch darauf hingewiesen, daß hierauf keine Einschränkung besteht. Sowohl die Umsetzung der ersten Spannung (der externen Spannung Vext) in die zweite Spannung (in die interne Spannung Vint) unter Verwendung einer Referenzspannung als auch die Deaktivierung des Spannungsgenerators können auch unter Verwendung anderer Schaltungen und/oder anderer Prinzipien erfolgen.
- Es besteht ferner keine Einschränkung darauf, daß die erste Spannung eine Spannung ist, die von außen an die den Spannungsgenerator enthaltende integrierte Schaltung angelegt wird, und/oder daß die zweite Spannung eine Spannung ist, die intern (innerhalb der betreffenden integrierten Schaltung) benötigt wird. Grundsätzlich kann eine beliebige erste Spannung in eine beliebige zweite Spannung umgesetzt werden.
- Der vorliegend betrachtete Spannungsgenerator zeichnet sich dadurch aus, daß dem Spannungsgenerator das Deaktivierungssignal über eine Leitung zugeführt wird, über welche ihm auch die Referenzspannung zugeführt wird.
- Dadurch ist es nicht mehr nötig, dem Spannungsgenerator die Referenzspannung und das Deaktivierungssignal auf separaten Leitungen zuzuführen.
- Dies wirkt sich insbesondere dann, wenn mehrere Spannungsgeneratoren parallel geschaltet werden müssen, als sehr vorteilhaft aus; dadurch läßt sich nämlich die Anzahl der Leitungen zu den jeweiligen Spannungsgeneratoren reduzieren.
- Eine Anordnung mit mehreren parallel geschalteten Spannungsgeneratoren der vorliegend betrachteten Art ist in
Figur 1 dargestellt. - Die Anordnung gemäß
Figur 1 entspricht in vielen Punkten der Anordnung gemäßFigur 3 ; einander entsprechende Elemente sind mit den selben Bezugszeichen bezeichnet. - Bei der in der
Figur 1 gezeigten Anordnung sind wie bei der Anordnung gemäßFigur 3 vier Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 parallel geschaltet. - Insoweit herrscht Übereinstimmung mit der Anordnung gemäß
Figur 3 . - Im Gegensatz zur Anordnung gemäß
Figur 3 werden den Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 jedoch die Referenzspannung Vref und das Deaktivierungssignal DISABLE über eine gemeinsame Leitung COM zugeführt. - Diese gemeinsame Leitung COM wird mit der vom Referenzspannungsgenerator VrefGEN erzeugten Referenzspannung Vref beaufschlagt und kann bei Bedarf über einen vom Deaktivierungssignal DISABLE angesteuerten Transistor T3 auf ein sich von der Referenzspannung unterscheidendes Potential (im betrachteten Beispiel: auf Massepotential) gezogen werden.
- Im betrachteten Beispiel wird das Deaktivierungssignal DISABLE zusätzlich zur Deaktivierung des Referenzspannungsgenerators VrefGEN verwendet.
- Bei der betrachteten Anordnung werden die Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 durch ein einen hohen Pegel aufweisendes Deaktivierungssignal DISABLE deaktiviert.
- Wenn und so lange das Deaktivierungssignal DISABLE niedrigen Pegel aufweist, bleibt der Referenzspannungsgenerator VrefGEN in Betrieb und sperrt der Transistor T3, wodurch über die gemeinsame Referenzspannungs-/Deaktivierungssignal-Leitung COM die vom Referenzspannungsgenerator VrefGEN erzeugte Referenzspannung Vref übertragen wird.
- Wenn das Deaktivierungssignal DISABLE hohen Pegel aufweist, setzt es den Referenzspannungsgenerator VrefGEN außer Betrieb und bewirkt ein Durchschalten des Transistors T3, wodurch die gemeinsame Referenzspannungs-/Deaktivierungssignal-Leitung COM auf Massepotential gezogen wird.
- Die gemeinsame Referenzspannungs-/Deaktivierungssignal-Leitung COM ist sowohl mit dem Referenzspannungs-Eingangsanschluß (dem nicht invertierenden Eingang des Differenzverstärkers D) als auch mit dem Deaktivierungssignal-Eingangsanschluß (dem Steueranschluß des Transistors T2) der Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 verbunden.
- Wenn und so lange die Referenzspannung Vref über die gemeinsame Referenzspannungs-/Deaktivierungssignal-Leitung COM übertragen wird, wird die externe Spannung Vext bestimmungsgemäß in die interne Spannung Vint umgesetzt; die auch am Transistor T2 anliegende Referenzspannung bewirkt, daß der Transistor T2 durchschaltet und die jeweiligen Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 ordnungsgemäß mit der Versorgungsspannung verbunden sind.
- Wenn die gemeinsame Referenzspannungs-/Deaktivierungssignal-Leitung COM auf Massepotential liegt, sperrt der Transistor T2, wodurch die Spannungsversorgung der jeweiligen Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 (die Verbindung der Differenzverstärker D mit Masse) unterbrochen wird. Die Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 sind in diesem Zustand deaktiviert und zugleich in einen hochohmigen Zustand versetzt.
- Das Vorsehen einer gemeinsamen Referenzspannungs-/Deaktivierungssignal-Leitung COM läßt die Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 genauso betreiben und deaktivieren wie es der Fall ist, wenn separate Referenzspannungs- und Deaktivierungssignal-Leitungen vorgesehen sind.
- Allerdings ist die Anzahl der Leitungen, über welche die Spannungsgeneratoren VintGEN 1, VintGEN 2, VintGEN 3 und VintGEN 4 mit dem Referenzspannungsgenerator VrefGEN und der Deaktivierungssignal-Quelle zu verbinden sind, reduziert.
- Spannungsgeneratoren der vorstehend beschriebenen Art lassen sich damit bei uneingeschränkter Funktionalität mit minimalem Aufwand in integrierte Schaltungen integrieren.
-
- COM
- gemeinsame Referenzspannungs-/Deaktivierungssignal- Leitung
- D
- Differenzverstärker
- DISABLE
- Deaktivierungssignal
- Tx
- Transistoren
- Vext
- externe Spannung
- Vint
- interne Spannung
- VintGEN
- Spannungsgenerator
- Vref
- Referenzspannung
- VrefGEN
- Referenzspannungsgenerator
Claims (7)
- Integrierte Schaltung mit einem internen Spannungsgenerator (VintGen), mit einem internen Spannungsreferenzgenerator (VrefGen) zur Verwendung einer Spannungsreferenz (Vref), mit einem Spannungseingang (Vext) und mit einem Deaktivierungssignaleingang (DISABLE);
welche unter Verwendung der Referenzspannung (Vref) aus einer ersten Spannung (Vext) eine zweite Spannung (Vint) erzeugt, und welche unter Verwendung eines Deaktivierungssignals deaktivierbar ist,
dadurch gekennzeichnet,
dass dem Spannungsgenerator (VintGen) das Deaktivierungssignal (DISABLE) über eine Leitung (COM) zugeführt wird, über welche ihm auch die Referenzspannugn (Vref) zugeführt wird. - Integrierte Schaltung nach Anspruch 1,
dadurch gekennzeichnet,
dass das Deaktivierungssignal (DISABLE) dazu verwendet wird, den Spannungsgenerator (VintGen) in einen hochohmigen Zustand zu versetzen. - Integrierte Schaltung nach Anspruch 1 oder 2,
dadurch gekennzeichnet,
dass das Deaktivierungssignal (DISABLE) dazu verwendet wird, die Zufuhr einer vom Spannungsgenerator (VintGen) benötigten Versorgungsspannung (Vref) zum Spannungsgenerator (VintGen) zu unterbinden. - Integrierte Schaltung nach einem der vorhergehenden Ansprüche,
dadurch gekennzeichnet,
dass zur Deaktivierung des Spannungsgenerators (VintGen) die Leitung (COM), über welche dem Spannungsgenerator auch die Referenzspannung (Vref) zugeführt wird, mit dem Deaktivierungssignal (DISABLE) beaufschlagt wird. - Integrierte Schaltung nach Anspruch 4,
dadurch gekennzeichnet,
dass die Beaufschlagung der Leitung (COM) mit dem Deaktivierungssignal (DISABLE) darin besteht, dass die Leitung auf ein sich von der Referenzspannung (Vref) unterscheidendes Potential gebracht wird. - Integrierte Schaltung nach einem der vorhergehenden Ansprüche,
dadurch gekennzeichnet,
dass zur Deaktivierung des Spannungsgenerators (VintGen) der die Referenzspannung (Vref) erzeugende Referenzspannungsgenerator (VrefGen) deaktiviert wird. - Integrierte Schaltung nach einem der Ansprüche 1 bis 5,
dadurch gekennzeichnet,
dass zur Deaktivierung des Spannungsgenerators (VintGen) der die Referenzspannung (Vref) erzeugende Referenzspannungsgenerator (VrefGen) in einen Zustand versetzt wird, in welchem er das Deaktivierungssignal (DISABLE) ausgibt.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19950541 | 1999-10-20 | ||
DE19950541A DE19950541A1 (de) | 1999-10-20 | 1999-10-20 | Spannungsgenerator |
Publications (2)
Publication Number | Publication Date |
---|---|
EP1094379A1 EP1094379A1 (de) | 2001-04-25 |
EP1094379B1 true EP1094379B1 (de) | 2010-12-01 |
Family
ID=7926290
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP00121869A Expired - Lifetime EP1094379B1 (de) | 1999-10-20 | 2000-10-06 | Spannungsgenerator |
Country Status (6)
Country | Link |
---|---|
US (1) | US6285176B1 (de) |
EP (1) | EP1094379B1 (de) |
JP (1) | JP4426081B2 (de) |
KR (1) | KR100676552B1 (de) |
DE (2) | DE19950541A1 (de) |
TW (1) | TW500996B (de) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10056293A1 (de) | 2000-11-14 | 2002-06-06 | Infineon Technologies Ag | Schaltungsanordnung zur Erzeugung einer steuerbaren Ausgangsspannung |
US6873509B2 (en) * | 2002-05-13 | 2005-03-29 | Infineon Technologies Ag | Use of an on-die temperature sensing scheme for thermal protection of DRAMS |
US6809914B2 (en) | 2002-05-13 | 2004-10-26 | Infineon Technologies Ag | Use of DQ pins on a ram memory chip for a temperature sensing protocol |
US6711091B1 (en) | 2002-09-27 | 2004-03-23 | Infineon Technologies Ag | Indication of the system operation frequency to a DRAM during power-up |
US6985400B2 (en) * | 2002-09-30 | 2006-01-10 | Infineon Technologies Ag | On-die detection of the system operation frequency in a DRAM to adjust DRAM operations |
WO2005114667A2 (en) * | 2004-05-14 | 2005-12-01 | Zmos Technology, Inc. | Internal voltage generator scheme and power management method |
KR100795014B1 (ko) * | 2006-09-13 | 2008-01-16 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 내부전압 발생기 |
KR20100055035A (ko) * | 2008-11-17 | 2010-05-26 | 주식회사 하이닉스반도체 | 내부전압 생성을 위한 집적회로 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60124715A (ja) * | 1983-12-12 | 1985-07-03 | Mitsubishi Electric Corp | 電源制御回路 |
JP2778199B2 (ja) * | 1990-04-27 | 1998-07-23 | 日本電気株式会社 | 内部降圧回路 |
JPH0447591A (ja) * | 1990-06-14 | 1992-02-17 | Mitsubishi Electric Corp | 半導体集積回路装置 |
KR950012018B1 (ko) * | 1992-05-21 | 1995-10-13 | 삼성전자주식회사 | 반도체장치의 내부전원 발생회로 |
US5434498A (en) * | 1992-12-14 | 1995-07-18 | United Memories, Inc. | Fuse programmable voltage converter with a secondary tuning path |
US5483152A (en) * | 1993-01-12 | 1996-01-09 | United Memories, Inc. | Wide range power supply for integrated circuits |
JPH0757472A (ja) * | 1993-08-13 | 1995-03-03 | Nec Corp | 半導体集積回路装置 |
KR970010284B1 (en) * | 1993-12-18 | 1997-06-23 | Samsung Electronics Co Ltd | Internal voltage generator of semiconductor integrated circuit |
US5552740A (en) * | 1994-02-08 | 1996-09-03 | Micron Technology, Inc. | N-channel voltage regulator |
JP3234153B2 (ja) * | 1996-04-19 | 2001-12-04 | 株式会社東芝 | 半導体装置 |
JP3080015B2 (ja) * | 1996-11-19 | 2000-08-21 | 日本電気株式会社 | レギュレータ内蔵半導体集積回路 |
US6114843A (en) * | 1998-08-18 | 2000-09-05 | Xilinx, Inc. | Voltage down converter for multiple voltage levels |
-
1999
- 1999-10-20 DE DE19950541A patent/DE19950541A1/de not_active Withdrawn
-
2000
- 2000-10-06 EP EP00121869A patent/EP1094379B1/de not_active Expired - Lifetime
- 2000-10-06 DE DE50016040T patent/DE50016040D1/de not_active Expired - Lifetime
- 2000-10-13 KR KR1020000060289A patent/KR100676552B1/ko not_active IP Right Cessation
- 2000-10-18 JP JP2000318183A patent/JP4426081B2/ja not_active Expired - Fee Related
- 2000-10-19 TW TW089121910A patent/TW500996B/zh not_active IP Right Cessation
- 2000-10-20 US US09/693,778 patent/US6285176B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP4426081B2 (ja) | 2010-03-03 |
EP1094379A1 (de) | 2001-04-25 |
DE50016040D1 (de) | 2011-01-13 |
US6285176B1 (en) | 2001-09-04 |
KR20010051019A (ko) | 2001-06-25 |
TW500996B (en) | 2002-09-01 |
DE19950541A1 (de) | 2001-06-07 |
JP2001166839A (ja) | 2001-06-22 |
KR100676552B1 (ko) | 2007-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3880071T2 (de) | Geschwindigkeitsveraenderliches, frequenzkonstantes leistungssystem mit erhoehungswandlerhilfsausgang. | |
DE19922354C2 (de) | LVDS-Treiber für Backplane-Anwendungen | |
DE69737965T2 (de) | Unterbrechungsfreie Stromversorgung | |
DE10302128B3 (de) | Pufferverstärkeranordnung | |
DE102010003403B4 (de) | LDO mit verteilter Ausgangseinrichtung | |
DE102008048876B4 (de) | Schaltungsanordnung und Verfahren zum Überwachen einer Versorgungsspannung | |
DE4118828A1 (de) | Erweiterungsmodus-nullstrom-schaltwandler | |
EP1094379B1 (de) | Spannungsgenerator | |
DE102006017048B4 (de) | Verfahren und Vorrichtung zur Bereitstellung einer geregelten Spannung an einem Spannungsausgang | |
DE102019206995A1 (de) | Aktives filter mit adaptiver verstärkung für hochfrequenz-dc-dc-wandlerohne teiler | |
DE19613642B4 (de) | Halbleitereinrichtung zum Verkleinern von Wirkungen eines Rauschens auf eine interne Schaltung | |
EP0342693B1 (de) | Gleichspannungsversorgungssystem mit mehreren Gleichspannungsquellen | |
EP0057351B1 (de) | Schaltung zum Angleichen der Signalverzögerungszeiten von miteinander verbundenen Halbleiterschaltungen | |
DE19633971C2 (de) | Stromversorgung zum Betrieb einer integrierten Schaltung | |
DE69532061T2 (de) | Verstärkerschaltung und Verfahren | |
DE102017213676B4 (de) | Modularer und konfigurierbarer Leistungswandler | |
DE102006004267A1 (de) | Bordnetz für ein Fahrzeug | |
DE112019003896T5 (de) | LDO-Spannungsreglerschaltung mit zwei Eingängen | |
DE112012004895B4 (de) | Digitaler Spannungsanhebungs-Stromkreis | |
DE102018217445A1 (de) | Zweistufige Batterieladevorrichtung | |
DE2411871B1 (de) | Schaltungsanordnung zur erdfreien Übertragung von Signalen über Trennstellen in Femmeldeanlagen | |
DE4242989C1 (de) | Spannungsregler | |
DE102006054547B4 (de) | Chip mit einer Schaltungsanordnung zur Spannungsregelung | |
DE102017213194A1 (de) | Wandlervorrichtung zum Wandeln einer elektrischen Gleichspannung, Verfahren und Steuereinrichtung zum Steuern einer Wandlervorrichtung zum Wandeln einer elektrischen Gleichspannung | |
DE112019007276T5 (de) | Leistungsversorgungseinheit (PSU) mit Rückleistungseinspeisung (RPF) und zugehöriges Verwendungsverfahren |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
AK | Designated contracting states |
Kind code of ref document: A1 Designated state(s): DE FR GB IE IT |
|
AX | Request for extension of the european patent |
Free format text: AL;LT;LV;MK;RO;SI |
|
RIN1 | Information on inventor provided before grant (corrected) |
Inventor name: PARTSCH, TORSTEN Inventor name: HEYNE, PATRICK Inventor name: MARX, THILO Inventor name: HEIN, THOMAS |
|
17P | Request for examination filed |
Effective date: 20011024 |
|
AKX | Designation fees paid |
Free format text: DE FR GB IE IT |
|
17Q | First examination report despatched |
Effective date: 20050203 |
|
GRAP | Despatch of communication of intention to grant a patent |
Free format text: ORIGINAL CODE: EPIDOSNIGR1 |
|
RAP1 | Party data changed (applicant data changed or rights of an application transferred) |
Owner name: INFINEON TECHNOLOGIES AG |
|
GRAS | Grant fee paid |
Free format text: ORIGINAL CODE: EPIDOSNIGR3 |
|
GRAA | (expected) grant |
Free format text: ORIGINAL CODE: 0009210 |
|
AK | Designated contracting states |
Kind code of ref document: B1 Designated state(s): DE FR GB IE IT |
|
REG | Reference to a national code |
Ref country code: GB Ref legal event code: FG4D Free format text: NOT ENGLISH |
|
REG | Reference to a national code |
Ref country code: IE Ref legal event code: FG4D |
|
REF | Corresponds to: |
Ref document number: 50016040 Country of ref document: DE Date of ref document: 20110113 Kind code of ref document: P |
|
RAP2 | Party data changed (patent owner data changed or rights of a patent transferred) |
Owner name: QIMONDA AG |
|
REG | Reference to a national code |
Ref country code: IE Ref legal event code: FD4D |
|
REG | Reference to a national code |
Ref country code: DE Ref legal event code: R081 Ref document number: 50016040 Country of ref document: DE Owner name: QIMONDA AG, DE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 85579 NEUBIBERG, DE Effective date: 20110513 Ref country code: DE Ref legal event code: R081 Ref document number: 50016040 Country of ref document: DE Owner name: INFINEON TECHNOLOGIES AG, DE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 85579 NEUBIBERG, DE Effective date: 20110513 Ref country code: DE Ref legal event code: R081 Ref document number: 50016040 Country of ref document: DE Owner name: POLARIS INNOVATIONS LTD., IE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 85579 NEUBIBERG, DE Effective date: 20110513 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: IE Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT Effective date: 20101201 |
|
PLBE | No opposition filed within time limit |
Free format text: ORIGINAL CODE: 0009261 |
|
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT |
|
26N | No opposition filed |
Effective date: 20110902 |
|
REG | Reference to a national code |
Ref country code: DE Ref legal event code: R097 Ref document number: 50016040 Country of ref document: DE Effective date: 20110902 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: IT Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT Effective date: 20101201 |
|
PGFP | Annual fee paid to national office [announced via postgrant information from national office to epo] |
Ref country code: FR Payment date: 20141022 Year of fee payment: 15 Ref country code: DE Payment date: 20141022 Year of fee payment: 15 Ref country code: GB Payment date: 20141021 Year of fee payment: 15 |
|
REG | Reference to a national code |
Ref country code: DE Ref legal event code: R081 Ref document number: 50016040 Country of ref document: DE Owner name: INFINEON TECHNOLOGIES AG, DE Free format text: FORMER OWNER: QIMONDA AG, 81739 MUENCHEN, DE Ref country code: DE Ref legal event code: R081 Ref document number: 50016040 Country of ref document: DE Owner name: POLARIS INNOVATIONS LTD., IE Free format text: FORMER OWNER: QIMONDA AG, 81739 MUENCHEN, DE |
|
REG | Reference to a national code |
Ref country code: DE Ref legal event code: R081 Ref document number: 50016040 Country of ref document: DE Owner name: POLARIS INNOVATIONS LTD., IE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 85579 NEUBIBERG, DE |
|
REG | Reference to a national code |
Ref country code: FR Ref legal event code: TP Owner name: INFINEON TECHNOLOGIES AG, DE Effective date: 20160212 |
|
REG | Reference to a national code |
Ref country code: DE Ref legal event code: R119 Ref document number: 50016040 Country of ref document: DE |
|
GBPC | Gb: european patent ceased through non-payment of renewal fee |
Effective date: 20151006 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: GB Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20151006 Ref country code: DE Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20160503 |
|
REG | Reference to a national code |
Ref country code: FR Ref legal event code: ST Effective date: 20160630 |
|
PG25 | Lapsed in a contracting state [announced via postgrant information from national office to epo] |
Ref country code: FR Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES Effective date: 20151102 |