DE69415747T2 - Fernsehformatumwandlungsanlage für Fernsehen mit hoher Auflösung - Google Patents

Fernsehformatumwandlungsanlage für Fernsehen mit hoher Auflösung

Info

Publication number
DE69415747T2
DE69415747T2 DE69415747T DE69415747T DE69415747T2 DE 69415747 T2 DE69415747 T2 DE 69415747T2 DE 69415747 T DE69415747 T DE 69415747T DE 69415747 T DE69415747 T DE 69415747T DE 69415747 T2 DE69415747 T2 DE 69415747T2
Authority
DE
Germany
Prior art keywords
video signal
output
multiplier
video
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69415747T
Other languages
English (en)
Other versions
DE69415747D1 (de
Inventor
Dong Ho Seoul Lee
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
Gold Star Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gold Star Co Ltd filed Critical Gold Star Co Ltd
Application granted granted Critical
Publication of DE69415747D1 publication Critical patent/DE69415747D1/de
Publication of DE69415747T2 publication Critical patent/DE69415747T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/124Quantisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/40Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using video transcoding, i.e. partial or full decoding of a coded input stream followed by re-encoding of the decoded output stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
    • H04N19/45Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder performing compensation of the inverse transform mismatch, e.g. Inverse Discrete Cosine Transform [IDCT] mismatch
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0127Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level by changing the field or frame frequency of the incoming video signal, e.g. frame rate converter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • H04N7/014Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes involving the use of motion vectors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Discrete Mathematics (AREA)
  • Television Systems (AREA)

Description

    HINTERGRUND DER ERFINDUNG
  • Die vorliegende Erfindung betrifft allgemein die Umwandlung eines Videoformats mit einem Hochdefinitionsfernseh- (nachstehend als HDTV bezeichnet) Signal und insbesondere eine Videoformat-Umwandlungsvorrichtung für ein HDTV-Fernsehen, bei dem das Videoformat des HDTV-Signals in ein Anzeigeformat eines verschachtelten Abtast-Typs mit 1050 vertikalen Abtastzeilen umgewandelt wird.
  • Grundlegend kann das HDTV-Signal in verschiedene Videoformate mit keinerlei Beschränkung auf ein einzelnes Videoformat codiert und decodiert werden. Das HDTV-Signal kann nämlich in sechs Videoformate, ein verschachteltes Abtastformat mit 1050 vertikalen Abtastzeilen und einer Feld- oder Bildrate von 60 Hz, progressive Abtastformate mit 1050 vertikalen Abtastzeilen und Bildraten von 24 Hz und 30 Hz und progressive Abtastformate mit 787,5 vertikalen Abtastzeilen und Bildraten von 24 Hz, 30 Hz und 60 Hz codiert und decodiert werden.
  • Bei der Codierung und Decodierung des HDTV-Signals werden die Videoformate mit den Bildraten 24 Hz und 30 Hz für einen Filmmodus verwendet, da sie eine Übertragung eines Spielfilms effizienter machen.
  • Obwohl die übertragenen Videoformate zahlreiche Formate sind, wie voranstehend erwähnt, ist eine Anzeigeformat in Abhängigkeit von einer Charakteristik eines Bildschirms auf einen einzelnen Typ beschränkt. Dies erfordert eine Videoformat-Umwandlungsvorrichtung, die irgendein Videoformat des HDTV-Signals in Abhängigkeit von der Charakteristik des Bildschirms (Monitors) in das Anzeigeformat umwandeln kann.
  • Die EP-A-0 414 596 offenbart eine Einrichtung, bei der eine Bildfrequenz und die Anzahl von Zeilen an entsprechende Ausgangsformate während eines Lesevorgangs unter Verwendung eines Speichers ausgegeben werden. Somit wird die Umwandlung der Bildfrequenz in Abhängigkeit davon durchgeführt, wie die Rahmenfrequenz in dem Speicher gelesen wird. Insbesondere ist die hier offenbarte Einrichtung eine Einrichtung zur Umwandlung einer Bildfrequenz und der Anzahl von Zeilen für einen Hochdefinitionsfernsehempfänger, der Eingangsvideosignale, die verschiedenen Standards entsprechen, empfangen und ein Ausgang eines Hochdefinitions-Signals bei einer gewünschten Bildfrequenz und mit der gewünschten Anzahl von Zeilen bereitstellen kann. Diese Einrichtung verwendet einen Bandpaß-Reduktionsdecoder, der die 625/2 : 1/50 Hz Hochdefinitions-Eingangsvideosignale verarbeitet und umfaßt einen Speicher, einen Decoder und eine Verarbeitungsschaltung. Der Speicher speichert die Eingangssignale. Dieser Speicher wird bei der am Ausgang gewünschten Bildfrequenz gelesen. Der Decoder ist ein Bandpaß-Reduktionsdecoder, der mit dem Speicher verbunden ist und separat an seinen Ausgängen gerade bzw. ungerade Rahmen (Bilder) eines dekomprimierten Hochdefinitions-Videosignalausgangs bei der gewünschten Bildfrequenz bereitstellt. Die Videoverarbeitungsschaltung ist mit den Ausgängen des Bandpaß-Reduktionsdecoders verbunden und liefert ein Anzeigevideosignal bei der gewünschten Bildfrequenz und bei der Anzahl von Zeilen.
  • ZUSAMMENFASSUNG DER ERFINDUNG
  • Es ist eine Aufgabe der vorliegenden Erfindung, eine Videoformat-Umwandlungsvorrichtung für ein HDTV-Fernsehen bereitzustellen, bei der verschiedene Videoformate eines HDTV-Signals in ein Anzeigeformats eines verschachtelten Abtasttyps mit 1050 vertikalen Abtastzeilen, die in einem Monitor angezeigt werden sollen, umgewandelt werden.
  • Gemäß der vorliegenden Erfindung wird diese Aufgabe durch Bereitstellen einer Videoformat-Umwandlungsvorrichtung gemäß Anspruch 1 erzielt.
  • Weitere Verbesserung der vorliegenden Erfindung sind in den Unteransprüchen zum Anspruch 1 angegeben.
  • Bevorzugte Ausführungsformen der vorliegenden Erfindung werden nachstehend mit näheren Einzelheiten beschrieben.
  • KURZBESCHREIBUNG DER ZEICHNUNGEN
  • Die folgenden und andere Aufgaben, Merkmale und Vorteile der vorliegenden Erfindung ergeben sich näher aus der folgenden ausführlichen Beschreibung im Zusammenhang mit den beiliegenden Zeichnungen. In den Zeichnungen zeigen:
  • Fig. 1 ein Blockschaltbild einer Videoformat-Umwandlungsvorrichtung für ein HDTV-Fernsehen gemäß der vorliegenden Erfindung;
  • Fig. 2 eine Tabelle, die einen Betrieb einer Wähl-Steuereinrichtung in Fig. 1 darstellt;
  • Fig. 3 ein ausführliches Blockschaltbild einer Decodierschaltung in Fig. 1;
  • Fig. 4 eine Ansicht, die Einheitskonstruktionen eines Makroblocks, eines Streifens und eines Rahmens (Bilds) darstellt;
  • Fig. 5 ein ausführliches Blockschaltbild einer Bildraten-Umwandlungsschaltung in Fig. 1;
  • Fig. 6A bis 6H Wellenformdiagramme von Signalen von Komponenten der Bildraten-Umwandlungsschaltung in Fig. 5;
  • Fig. 7 ein ausführliches Blockschaltbild einer Ausführungsform eines vertikalen Dezimators in Fig. 1;
  • Fig. 8A bis 8G Wellenformdiagramme von Signalen von Komponenten des vertikalen Dezimators in Fig. 7;
  • Fig. 9 ein ausführliches Blockschaltbild einer alternativen Ausführungsform des vertikalen Dezimators in Fig. 1;
  • Fig. 10A bis 10J Wellenformdiagramme von Signalen von Komponenten des vertikalen Dezimators in Fig. 9;
  • Fig. 11 ein ausführliches Blockschaltbild einer Ausführungsform eines horizontalen Dezimators in Fig. 1;
  • Fig. 12 ein ausführliches Blockschaltbild einer alternativen Ausführungsform des horizontalen Dezimators in Fig. 1;
  • Fig. 13A bis 13J Wellenformdiagramme von Signalen von Komponenten des horizontalen Dezimators in Fig. 12; und
  • Fig. 14 ein ausführliches Blockschaltbild eines Wandlers für ein verschachteltes Abtastformat in Fig. 1.
  • AUSFÜHRLICHE BESCHREIBUNG DER BEVORZUGTEN AUSFÜHRUNGSFORMEN
  • Fig. 1 zeigt ein Blockschaltbild einer
  • Videoformat-Umwandlungsvorrichtung für ein HDTV-Fernsehen gemäß der vorliegenden Erfindung. Wie in dieser Zeichnung dargestellt umfaßt die Videoformat-Umwandlungsvorrichtung eine Decodierschaltung 1, eine Bildraten-Umwandlungsschaltung 2, eine Dezimierungsschaltung 3, eine Umwandlungs/Wähl-Schaltung 4 für ein verschachteltes Abtastformat und eine Wähl-Steuereinrichtung 5.
  • Die Decodierschaltung 1 ist dafür ausgelegt, um einen komprimierten und codierten Bitstrom, der von einem Encoder übertragen wird, in ein bedeutsames Videosignal zu decodieren.
  • Die Bildraten-Umwandlungsschaltung 2 ist dafür ausgelegt, um eine Bildrate des Videosignals von der Decodierschaltung 1 unter der Steuerung der Wähl-Steuereinrichtung 5 in 30 Hz umzuwandeln.
  • Die Dezimierungsschaltung 3 ist dafür ausgelegt, die Anzahl von vertikalen und horizontalen Tastzeilen eines gewählten Signals des Videosignals von der Decodierschaltung 1 und eines Ausgangsvideosignals von der Bildraten-Umwandlungsschaltung 2 unter der Steuerung der Wähl-Steuereinrichtung 5 umzuwandeln. Diesbezüglich umfaßt die Dezimierungsschaltung 3 einen Schalter 31, einen vertikalen Dezimator 32 und einen horizontalen Dezimator 33.
  • Der Schalter 31 dient dazu, eines der Videosignale von der Decodierschaltung und der Bildraten-Umwandlungsschaltung 2 unter der Steuerung der Wähl-Steuereinrichtung 5 zu wählen und das gewählte Videosignal an den vertikalen Dezimator 32 auszugeben.
  • Der vertikale Dezimator 32 dient dazu, die Anzahl der vertikalen Abtastzeilen pro Bild (Rahmen) eines Ausgangsvideosignals von dem Schalter 31 unter der Steuerung der Wähl-Steuereinrichtung t in 1050 umzuwandeln.
  • Der horizontale Dezimator 33 dient dazu, die Anzahl von Pixeln pro Zeile eines Ausgangsvideosignals von dem vertikalen Dezimator 32 unter der Steuereinrichtung der Wähl-Steuereinrichtung 5 in ein Vidoeformat mit 1050 Zeilen umzuwandeln.
  • Die Umwandlungs/Wähl-Schaltung 4 für eine verschachteltes Abtastformat ist dafür ausgelegt, um ein Abtastformat eines gewählten Signals der Videosignale von der Decodierschaltung 1 und der Bildraten-Umwandlungsschaltung 2 und eines Ausgangsvideosignals von dem horizontalen Dezimator 33 der Dezimierungsschaltung 3 unter der Steuerung der Wähl-Steuereinrichtung 5 in ein verschachteltes Abtastformat umzuwandeln und ein gewähltes Signal des umgewandelten Videosignals mit dem verschachtelten Abtastformat oder das Ausgangsvideosignal von der Decodierschaltung 1 unter der Steuerung der Wähl-Steuereinrichtung 5 auszugeben. Diesbezüglich umfaßt die Umwandlungs/Wähl-Schaltung 4 für das verschachtelte Abtastformat einen Schalter 41, einen Umwandler 42 für ein verschachteltes Abtastformat und einen Schalter 43.
  • Der Schalter 41 dient dazu, eines der Videosignale von der Decodierschaltung 1, der Bildraten-Umwandlungsschaltung 2 und dem horizontalen Dezimator 33 unter der Steuerung der Wähl-Steuereinrichtung 5 zu wählen und das gewählte Videosignal an den Umwandler 42 für das verschachtelte Abtastformat auszugeben.
  • Der Umwandler 42 für das verschachtelte Abtastformat dient dazu, das Abtastformat eines Ausgangsvideosignals von dem Schalter 41 unter der Steuerung der Wähl-Steuereinrichtung 5 in das verschachtelte Abtastformat umzuwandeln.
  • Der Schalter 43 dient dazu, das Videosignal von der Decodierschaltung 1 oder ein Ausgangsvideosignal von dem Umwandler 42 für das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung 4 zu wählen.
  • Die Wähl-Steuereinrichtung 5 ist dafür ausgelegt, um die Bildraten-Umwandlungsschaltung 2, den Schalter 31 und die vertikalen und horizontalen Dezimatoren 32 und 33 in der Dezimierungsschaltung 3 und den Umwandler 42 für das verschachtelte Abtastformat und die Schalter 41 und 43 in der Umwandlungs/Wähl-Schaltung 4 für das verschachtelte Abtastformat in Abhängigkeit von einem Abtastformat des von dem Codierer übertragenen Videosignals im Ansprechen auf eine Videoformat-Information von der Decodierschaltung 1 zu steuern.
  • Das heißt, die Wähl-Steuereinrichtung 5 dient dazu, die Bildraten-Umwandlungsschaltung 2, die Dezimierungsschaltung 3 und die Umwandlungs/Wähl-Schaltung 4 für das verschachtelte Abtastformat unter Verwendung eines Programmnamens und einer Formatinformation, die an das von dem Codierer übertragene Videosignal angehängt sind, in solcher Weise zu steuern, daß irgendein Abtastformat des übertragenen Videosignals in ein Anzeigeformat eines verschachtelten Abtasttyps mit 1050 vertikalen Abtastzeilen umgewandelt werden kann.
  • Fig. 2 ist eine Tabelle, die den Betrieb der Wähl-Steuereinrichtung 5 zeigt. Wie in dieser Zeichnung dargestellt, steuert die Wähl-Steuereinrichtung 5 die Bildraten-Umwandlungsschaltung 2, die Dezimierungsschaltung 3 und die Umwandlungs/Wähl-Schaltung 4 für das verschachtelte Abtastformat im Ansprechen auf die Videoformatinformation von der Decodierschaltung 1 jeweils bezüglich der Fälle, bei denen das Abtastformat des übertragenen Videosignals ein verschachtelter Abtasttyp mit 1050 vertikalen Abtastzeilen und einer Bildrate von 30 Hz, ein progressiver Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 30 Hz, ein progressiver Abtasttyp mit den 1050 vertikalen Abtastzeilen und einer Bildrate von 24 Hz, ein progressiver Abtasttyp mit 787,5 vertikalen Abtastzeilen und der Bildrate von 60 Hz, ein progressiver Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 30 Hz und ein progressiver Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 24 Hz ist.
  • Genauer gesagt steuert die Wähl-Steuereinrichtung 5 für den Fall, daß das Abtastformat des übertragenen Videosignals der verschachtelte Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist, den Schalter 43, so daß das Videosignal von der Decodierschaltung 1 gewählt wird.
  • Für den Fall, daß das Abtastformat des übertragenen Videosignals der progressive Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist, steuert die Wähl-Steuereinrichtung 5 den Schalter 41, so daß das Videosignal von der Decodierschaltung 1 gewählt wird, den Wandler 42 für das verschachtelte Abtastformat so, daß das Videosignal von dem Schalter 41 verarbeitet wird, bzw. den Schalter 43, so daß das Videosignal von dem Wandler 42 für das verschachtelte Abtastformat gewählt wird.
  • Für den Fall, daß das Abtastformat des übertragenen Videosignals der progressive Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 24 Hz ist, steuert die Wähl-Steuereinrichtung 5 die Bildraten-Umwandlungsschaltung 2, um das Videosignal von der Decodierschaltung 1 zu verarbeiten, den Schalter 41, so daß das Videosignal von der Bildraten-Umwandlungsschaltung 2 gewählt wird, den Wandler 42 für das verschachtelte Abtastformat, so daß das Videosignal von dem Schalter 41 verarbeitet wird, bzw. den Schalter 43, so daß das Videosignal von dem Wandler 42 für das verschachtelte Abtastformat gewählt wird.
  • Für den Fall, daß das Abtastformat des übertragenen Videosignals der progressive Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 60 Hz ist, steuert die Wähl-Steuereinrichtung 5 die Bildraten-Umwandlungsschaltung 2 zum Verarbeiten des Videosignals von der Decodierschaltung 1, den Schalter 31 zum Wählen des Videosignals von der Bildraten-Umwandlungsschaltung 2, die vertikalen und horizontalen Dezimatoren 32 und 33 zum Verarbeiten des Videosignals von dem Schalter 31, den Schalter 41 zum Wählen des Videosignals von dem horizontalen Dezimator 33, den Wandler 42 für das verschachtelte Abtastformatat zum Verarbeiten des Videosignals von dem Schalter 41 bzw. den Schalter 43 zum Wählen des Videosignals von dem Wandler 42 für das verschachtelte Abtastformat.
  • Für den Fall, daß das Abtastformat des übertragenen Videosignals der progressive Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist, steuert die Wähl-Steuereinrichtung 5 den Schalter 31 zum Wählen des Videosignals von der Decodierschaltung 1, die vertikalen und horizontalen Dezimatoren 32 und 33 zum Verarbeiten des Videosignals von dem Schalter 31, den Schalter 41 zum Wählen des Videosignals von dem horizontalen Dezimator 33, den Wandler 42 für das verschachtelte Abtastformat zum Verarbeiten des Videosignals von dem Schalter 41 bzw. den Schalter 43 zum Wählen des Videosignals von dem Wandler 42 für das verschachtelte Abtastformat.
  • Für den Fall, daß das Abtastformat des übertragenen Videosignals der progressive Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 24 Hz ist, steuert die Wähl-Steuereinrichtung 5 die Bildraten-Umwandlungsschaltung 2 zum Verarbeiten des Videosignals von der Decodierschaltung 1, den Schalter 31 zum Wählen des Videosignals von der Bildraten-Umwandlungsschaltung 2, die vertikalen und horizontalen Dezimatoren 32 und 33 zum Verarbeiten des Videosignals von dem Schalter 31, den Schalter 41 zum Wählen des Videosignals von dem horizontalen Dezimator 33, den Wandler 42 für der verschachtelte Abtastformat zum Verarbeiten des Videosignals von dem Schalter 41 bzw. den Schalter 43 zum Wählen des Videosignals von dem Wandler 42 für das verschachtelte Abtastformat.
  • Der Betrieb der Videoformat-Umwandlungsvorrichtung mit dem voranstehend erwähnten Aufbau gemäß der Erfindung wird nachstehend mit näheren Einzelheiten unter Bezugnahme auf Fig. 1 beschrieben.
  • Der komprimierte oder codierte Bitstrom, der von dem Encoder übertragen wird, wird in das Videosignal und Videoinformation durch die Decodierschaltung 1 decodiert. Die Formatumwandlung des Videosignals von der Decodierschaltung 1 wird in Abhängigkeit von der Videoformatinformation davon wie folgt ausgeführt:
  • Zunächst wird für den Fall, daß die Videoformatinformation von der Decodierschaltung 1 anzeigt, daß das Abtastformat des dort hingesendeten Videosignals der verschachtelte Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist, das Videosignal von der Decodierschaltung 1 direkt von dem Schalter 43 gewählt und dann an einen Monitor (Bildschirm) unter der Steuerung der Wähl-Steuereinrichtung 5 ausgegeben, da das Abtastformat des übertragenen Videosignals das gleiche wie das Anzeigeformat ist.
  • Zweitens wird für den Fall, daß die Videoformatinformation von der Decodierschaltung anzeigt, daß das Abtastformat des dort hingesendeten Videosignals der progressive Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist, das Videosignal von der Decodierschaltung 1 von dem Schalter 41 gewählt, und das Abtastformat davon wird von dem Wandler 42 für das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung 5 in das verschachtelte Abtastformat umgewandelt, weil das Anzeigeformat der verschachtelte Abtasttyp ist. Dann wird das Videosignal von dem Wandler 42 für das verschachtelte Abtastformat von dem Schalter 43 gewählt und an den Monitor unter der Steuerung der Wähl-Steuereinrichtung 5 ausgegeben.
  • Als drittes wird für den Fall, daß die Videoformatinformation von der Decodierschaltung anzeigt, daß das Abtastformat des dort hingesendeten Videosignals der progressive Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 24 Hz ist, die Bildrate des Videosignals von der Decodierschaltung 1 durch die Bildraten-Umwandlungsschaltung 2 unter der Steuerung der Wähl-Steuereinrichtung 5 in 30 Hz umgewandelt, weil das Anzeigeformat der verschachtelte Abtasttyp mit der Bildrate von 30 Hz ist. Dann wird das Videosignal von der Bildraten-Umwandlungsschaltung 2 von dem Schalter 41 gewählt, und das Abtastformat davon wird von dem Wandler 42 für das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung 5 in das verschachtelte Abtastformat umgewandelt. Infolgedessen wird das Videosignal von dem Wandler 42 für das verschachtelte Abtastformat von dem Schalter 43 gewählt und unter der Steuerung der Wähl-Steuereinrichtung 5 an den Monitor ausgegeben.
  • Viertens wird für den Fall, daß die Videoformatinformation von der Decodierschaltung 1 anzeigt, daß das Abtastformat des dort hingesendeten Videosignals der progressive Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 60 Hz ist, die Bildrate des Videosignals von der Decodierschaltung 1 von der Bildraten-Umwandlungsschaltung 2 unter der Steuerung der Wähl-Steuereinrichtung 5 in 30 Hz umgewandelt, weil das Anzeigeformat des verschachtelten Abtasttyps mit den 1050 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist. Dann wird das Videosignal von der Bildraten-Umwandlungsschaltung 2 von dem Schalter 31 gewählt und in dasjenige mit den 1050 vertikalen Abtastzeilen durch die vertikalen und horizontalen Dezimatoren 32 und 33 unter der Steuerung der Wähl-Steuereinrichtung 5 umgewandelt. Das Videosignal von dem horizontalen Dezimator 33 wird von dem Schalter 41 gewählt, und das Abtastformat davon wird von dem Wandler 42 für das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung 5 in das verschachtelte Abtastformat umgewandelt. Infolgedessen wird das Videosignal von dem Wandler 42 für das verschachtelte Abtastformat von dem Schalter 43 gewählt und an den Monitor unter der Steuerung der Wähl-Steuereinrichtung 5 ausgegeben.
  • Fünftens wird für den Fall, daß die Videoformatinformation von der Decodierschaltung 1 anzeigt, daß das Abtastformat des dort hingesendeten Videosignals der progressive Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist, das Videosignal von der Decodierschaltung 1 von dem Schalter 31 gewählt und in dasjenige mit den 1050 vertikalen Abtastzeilen von den vertikalen und horizontalen Dezimatoren 32 und 33 unter der Steuerung der Wähl-Steuereinrichtung 5 umgewandelt, weil das Anzeigeformat der verschachtelte Abtasttyp mit den 1050 vertikalen Abtastzeilen ist. Dann wird das Videosignal von dem horizontalen Dezimator 33 von dem Schalter 41 gewählt, und das Abtastformat davon wird von dem Wandler 42 für das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung 5 in das verschachtelte Abtastformat umgewandelt. Infolgedessen wird das Videosignal von dem Wandler 42 für das verschachtelte Abtastformat von dem Schalter 43 gewählt und unter der Steuerung der Wähl-Steuereinrichtung 5 an den Monitor ausgegeben.
  • Sechstens wird für den Fall, daß die Videoformatinformation von der Decodierschaltung 1 anzeigt, daß das Abtastformat des dort hingesendeten Videosignals der progressive Abtasttyp mit den 787,5 vertikalen Abtastzeilen und der Bildrate von 24 Hz ist, die Bildrate des Videosignals von der Decodierschaltung 1 von der Bildraten-Umwandlungsschaltung 2 unter der Steuerung der Wähl-Steuereinrichtung 5 in 30 Hz umgewandelt, weil das Anzeigeformat der verschachtelte Abtasttyp mit den 1050 vertikalen Abtastzeilen und der Bildrate von 30 Hz ist.
  • Dann wird das Videosignal von Bildraten-Umwandlungsschaltung 2 von dem Schalter gewählt und in dasjenige mit den 1050 vertikalen Abtastzeilen von den vertikalen und horizontalen Dezimatoren 32 und 33 unter der Steuerung der Wähl-Steuereinrichtung 5 umgewandelt. Das Videosignal von dem horizontalen Dezimator 33 wird von dem Schalter 41 gewählt, und das Abtastformat davon wird von dem Wandler 42 für das verschachtelte Abtastformat in das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung 5 umgewandelt. Infolgedessen wird das Videosignal von dem Wandler 42 für das verschachtelte Abtastformat von dem Schalter 43 gewählt und unter der Steuerung der Wähl-Steuereinrichtung 5 an die Monitor ausgegeben.
  • Fig. 3 zeigt ein ausführliches Blockschaltbild der Decodierschaltung 1. Wie in dieser Figur dargestellt umfaßt die Decodierschaltung 1 eine Schaltung 11 mit einem variablen Längendecoder (VLD)/Demultiplexer, einen inversen Quantisierer 12, eine inverse diskrete Cosinus-Transformations(IDCT)-Einheit 13, einen Bewegungskompensator 14, einen Addierer 151 einen Bildspeicher 16 und einen Streifen-Puffer 17.
  • Die VLD/Demultiplexer-Schaltung 11 ist dafür ausgelegt, das von dem Codierer übertragene codierte Signal mit variabler Länge zu decodieren und zu demultiplexieren, um die Videoformatinformation, quantisierte Koeffizienten, einen Bewegungsvektor und einen Steuerparameter aus dem codierten Signal herauszutrennen.
  • Der inverse Quantisierer 12 ist dafür ausgelegt, um Koeffizienten von der VLD/Demultiplexer-Schaltung 11 im Ansprechen auf den Steuerparameter davon invers zu quantisieren. Die IDCT-Einheit 13 dient dazu, auf die invers quantisierten Koeffizienten von dem inversen Quantisierer 12 eine inverse diskrete Cosinustransformation anzuwenden, um auf Grundlage einer Videobewegungsabschätzung ein versetztes Bilddifferenz-(DFD)-Signal zu ermitteln.
  • Der Bewegungs-Kompensator 14 ist dafür ausgelegt, eine Bewegung eines Videosignals, das in dem Bildspeicher 16 gespeichert ist, unter Verwendung des Bewegungsvektors von der VLD/Demultiplexer-Schaltung 11 zu kompensieren. Der Addierer 15 dient dazu, das DFD-Signal von der IDCT-Einheit 13 und das Bewegungs-kompensierte Videosignal von dem Bewegungs-Kompensator 14 zu addieren und das sich ergebende Videosignal an den Bildspeicher 16 und den Streifen-Puffer 17 in der Einheit eines Makroblocks auszugeben.
  • Der Bildspeicher 16 ist dafür vorgesehen, um das Videosignal von dem Addierer 15 in der Einheit eines Bilds zu speichern und das gespeicherte Videosignal an den Bewegungs-Kompensator 14 auszugeben. Der Streifen-Puffer 17 dient dazu, das Videosignal von dem Addierer 15 in der Einheit eines Streifens zu speichern und das gespeicherte Videosignal in der Einheit einer Zeile (Linie) auszugeben.
  • Im Betrieb wird das von dem Codierer übertragene Signal von der VLD/Demultiplexer-Schaltung 11 einer Decodierung mit variabler Länge und einer Demultiplexierung in der Einheit eines Makroblocks ausgesetzt. Als Ergebnis der Decodierung mit variabler Länge und der Demultiplexierung werden die Videoformatinformation, die quantisierten Koeffizienten, der Bewegungs-Vektor und die Steuerparameter aus dem codierten Signal extrahiert. Die Videoformatinformation von der VLD/Demultiplexer-Schaltung 11 wird an die Wähl-Steuereinrichtung 5 angelegt, und der Bewegungsvektor davon wird an den Bewegungs-Kompensator 14 angelegt. Ferner werden die quantisierten Koeffizienten und der Steuerparameter für die VLD/Demultiplexer-Schaltung 11 an den inversen Quantisierer 12 angelegt.
  • Der inverse Quantisierer 12 führt eine inverse Quantisierung der quantisierten Koeffizienten von der VLD/Demultiplexer-Schaltung 11 im Ansprechen auf den Steuerparameter davon aus. Die inverse diskrete Cosinustransformation wird in bezug auf die invers quantisierten Koeffizienten von dem inversen Quantisierer 12 von der IDCT-Einheit 13 ausgeführt.
  • Unter Verwendung des Bewegungsvektors von der VLD/Demultiplexer-Schaltung 11 kompensiert der Bewegungs-Kompensator 14 die Bewegung des in dem Bildspeicher 16 gespeicherten Videosignals und gibt das hinsichtlich der Bewegung kompensierte Videosignal an den Addierer 15 aus, der auch das DFD-Signal von der IDCT-Einheit 13 empfängt. Der Addierer 15 addiert das DFD-Signal von der IDCT-Einheit 13 und das hinsichtlich der Bewegung kompensierte Videosignal von dem Bewegungs-Kompensator 14 und gibt das sich ergebende Videosignal an den Bildspeicher 16 und den Streifen-Puffer 17 in der Einheit eines Makroblocks aus.
  • Das Videosignal von dem Addierer 15 wird in der Einheit eines Rahmens (Bilds) in dem Bildspeicher 16 gespeichert. Das Videosignal von dem Addierer 15 wird ebenfalls in der Einheit eines Streifens in dem Streifen-Puffer 17 gespeichert, der das gespeicherte Videosignal in der Einheit einer Zeile (Linie) ausgibt.
  • Grundlegende Einheiten für den Decodierprozeß sind in einen Makroblock 18, einen Streifen 19 und ein Bild(Rahmen) 20 klassifiziert, wie in Fig. 4 gezeigt. Der Makroblock 18 ist eine Übertragungseinheit des Videosignals und besteht aus m · n Pixeln. Ferner ist der Makroblock 18 eine Verarbeitungseinheit für die VLD-Demultiplexer-Schaltung 11, den inversen Quantisierer 12, die IDCT-Einheit 13, den Bewegungs-Kompensator 14 und den Addierer 15. Der Streifen 19 besteht aus M (der Anzahl von horizontalen Abtastzeilen) · n Pixeln. Das heißt, der Streifen 19 besteht aus M/m Makroblöcken und n Zeilen. Der Rahmen 20 besteht aus N (der Anzahl von vertikalen Abtastzeilen)/n Streifen.
  • Fig. 5 zeigt ein ausführliches Blockschaltbild der Bildraten-Umwandlungsschaltung 2. Wie in dieser Zeichnung dargestellt umfaßt die Bildraten-Umwandlungsschaltung 2 einen 60 Hz Bildraten-Wandler 211, einen 24 Hz Bildraten-Wandler 212 und einen Multiplexer 213.
  • Der 60 Hz Bildraten-Wandler 211 ist dafür ausgelegt, die Bildrate des Videosignals von der Decodierschaltung 1 unter der Steuerung der Wähl-Steuereinrichtung 5 in 30 Hz umzuwandeln, wenn sie 60 Hz ist. Diesbezüglich ist der 60 Hz Bildraten-Wandler 211 mit einem Silo-(zuerst-herein-zuerst-heraus oder FIFO)-Speicher 2111 und einer FIFO-Speicher-Steuereinrichtung 2112 versehen.
  • Unter der Steuerung der FIFO-Speicher-Steuereinrichtung 2112 führt der FIFO-Speicher 2111 einen Schreiboperation bezüglich des Videosignals mit der 60 Hz Bildrate von der Decodierschaltung 1 aus, wobei einer von zwei Rahmen bei einer Periode von zwei Rahmentakten übersprungen wird, und er führt einen Lesebetrieb bezüglich des gespeicherten Videosignals bei einer Periode von zweimal derjenigen der Schreiboperation aus, um ein Videosignal mit der 30 Hz Bildrate an dem Multiplexer 213 auszugeben.
  • Die FIFO-Speicher-Steuereinrichtung 2112 steuert die Lese- und Schreiboperationen des FIFO-Speichers 2111 unter der Steuerung der Wähl-Steuereinrichtung 5, um das Videosignal mit der 30 Hz Bildrate auszugeben.
  • Der 24 Hz Bildraten-Wandler 212 ist dafür ausgelegt, die Bildrate des Videosignals von der Decodierschaltung 1 unter der Steuerung der Wähl-Steuereinrichtung 5 in 30 Hz umzuwandeln, wenn sie 24 Hz ist. Diesbezüglich ist der 24 Hz Bildraten-Wandler 212 mit einem FIFO-Speicher 2121, einem Bildspeicher 2122, einer FIFO/Bildspeicher-Steuereinrichtung 2123 und einem Multiplexer 2124 versehen.
  • Unter der Steuerung der FIFO/Bildspeicher-Steuereinrichtung 2123 führt der FIFO-Speicher 2121 Schreib- und Leseoperationen bezüglich eines ersten von vier Bildern des Videosignals mit der 24 Hz-Bildrate von der Decodierschaltung 1 bei einer Periode von 5 Bild- oder Rahmentakten aus. Das gelesene Bild von dem FIFO-Speicher 2121 wird an dem Multiplexer 2124 angelegt.
  • Der Rahmenspeicher 2122 führt Schreib- und Leseoperationen bezüglich sämtlicher vier Bilder des Videosignals mit der 24 Hz Bildrate von der Decodierschaltung 1 in der Einheit eines Bilds bei der Periode der fünf Bildtakte unter der Steuerung der FIFO-Bildspeicher-Steuereinrichtung 2123 aus. Die gelesenen Bilder von dem Bildspeicher 2122 werden an den Multiplexer 2124 angelegt.
  • Die FIFO/Bildspeicher-Steuereinrichtung 2123 steuert die Lese- und Schreiboperationen des FIFO-Speichers 2121 und des Bildspeichers 2122 unter der Steuerung der Wähl-Steuereinrichtung 5.
  • Der Multiplexer 2124 wählt alternierend das Bild von dem FIFO-Speicher 2121 und die Bilder von dem Bildspeicher 2122, um ein Videosignal mit der 30 Hz Bildrate an den Multiplexer 213 auszugeben.
  • Der Multiplexer 213 ist dafür ausgelegt, um entweder das Videosignal von dem FIFO-Speicher 2111 des 60 Hz Bildraten-Wandlers 211 oder das Videosignal von dem Multiplexer 2124 mit dem 24 Hz Bildraten-Wandler 212 unter der Steuerung der Wähl-Steuereinrichtung 5 auszugeben.
  • Der Betrieb der Bildraten-Umwandlungsschaltung 2 mit der voranstehend erwähnten Konstruktion gemäß der Erfindung wird nachstehend mit näheren Einzelheiten unter Bezugnahme auf die Fig. 6A bis 6H beschrieben, die Wellenformdiagramme der Signale von den Komponenten der Bildraten-Umwandlungsschaltung 2 in Fig. 5 sind.
  • Für den Fall, das die Bildrate des Videosignals von der Decodierschaltung 1 wie in Fig. 6B gezeigt 60 Hz ist, so muß diese bei einem Verhältnis von 2 : 1 in 30 Hz umgewandelt werden. Diesbezüglich betreibt die Wähl-Steuereinrichtung 5 die FIFO-Speicher-Steuereinrichtung 2112, um den 60 Hz Bildraten-Wandler 211 zu aktivieren, während sie den Betrieb der FIFO-Bildraten-Steuereinrichtung 2123 stoppt, um den 24 Hz Bildraten-wandler 212 zu deaktivieren.
  • Auf einen Betrieb hin durch die Steuerung der Wähl-Steuereinrichtung 5 gibt die FIFO-Speicher-Steuereinrichtung 2112 ein Schreibsteuersignal wie in Fig. 6D gezeigt zum Steuern der Schreiboperation des FIFO-Speichers 2111 aus. Im Ansprechen auf das Schreibsteuersignal von der FIFO-Speicher-Steuereinrichtung 2112 führt der FIFO-Speicher 2111 die Schreiboperation in bezug auf das Videosignal mit der 60 Hz Bildrate von der Decodierschaltung 1 während eines Bildtaktintervalls bei der Periode von zwei der Bildtakte aus, wie in Fig. 6A gezeigt. Das heißt, der FIFO-Speicher 2111 führt die Schreiboperation bezüglich des Videosignals mit der 60 Hz Bildrate von der Decodierschaltung 1 wie in Fig. 6B gezeigt aus, wobei eines der zwei Bilder bei der Periode der zwei Bildtakte im Ansprechen auf das Schreibsteuersignal von der FIFO-Speicher-Steuereinrichtung 2112 übersprungen wird. Dann gibt die FIFO-Speicher-Steuereinrichtung 2112 ein Lesesteuersignal zum Steuern des Lesebetriebs des FIFO-Speichers 2111 aus. Im Ansprechen auf das Lesesteuersignal von der FIFO-Speicher-Steuereinrichtung 2112 führt der FIFO-Speicher 2111 die Leseoperation in bezug auf das gespeicherte Videosignal bei der Periode von zweimal derjenigen der Schreiboperation aus. Infolgedessen gibt der FIFO-Speicher 2111 das Videosignal mit der 30 Hz Bildrate aus, wie in Fig. 6C gezeigt.
  • Das Videosignal von dem FIFO-Speicher 2111, wie in Fig. 6C gezeigt, wird von dem Multiplexer 213 gewählt und dann an den Schalter 31 oder 41 unter der Steuerung der Wähl-Steuereinrichtung 5 angelegt.
  • Für den Fall, daß andererseits die Bildrate des Videosignals von der Decodierschaltung 1, wie in Fig. 6B gezeigt, 24 Hz ist, so muß diese bei einem Verhältnis von 4 : 5 in 30 Hz umgewandelt werden. Diesbezüglich betreibt die Wähl-Steuereinrichtung 5 die FIFO-Bildspeicher-Steuereinrichtung 2123, um den 24 Hz Bildraten-Wandler 212 zu aktivieren, während sie den Betrieb der FIFO-Speicher-Steuereinrichtung 2112 stoppt, um den 60 Hz Bildraten-Wandler 211 zu deaktivieren.
  • Aufgrund eines Betriebs unter der Steuerung der Wähl-Steuereinrichtung 5 hin gibt die FIFO/Bildspeicher-Steuereinrichtung 2123 ein Schreibsteuersignal zum Steuern des Schreibbetriebs des FIFO-Speichers 2121 aus. Im Ansprechen auf das Schreibsteuersignal von der FIFO/Bildspeicher-Steuereinrichtung 2123 führt der FIFO/Speicher 2121 die Schreiboperation in bezug auf das erste der vier Bilder des Videosignals mit der 24 Hz Bildrate von der Decodierschaltung 1 bei der Periode der fünf Bildtakte aus. Das heißt, der FIFO-Speicher 2121 führt die Schreiboperation in bezug auf das Videosignal mit der 24 Hz Bildrate von der Decodierschaltung 1 während eines ersten Bildtaktintervalls bei der Periode von fünf der Bildtakte, wie in Fig. 6E gezeigt, im Ansprechen auf das Schreibsteuersignal von der FIFO/Bildspeicher-Steuereinrichtung 2123 aus. Dann gibt die FIFO/Bildspeicher-Steuereinrichtung 2123 ein Lesesteuersignal aus, wie in Fig. 6F gezeigt, um die Leseoperation des FIFO-Speichers 2121 zu steuern. Im Ansprechen auf das Lesesteuersignal von der FIFO/Bildspeicher-Steuereinrichtung 2123, führt der FIFO-Speicher 2121 die Leseoperation in bezug auf das gespeicherte Bild während des ersten Bildtaktintervalls bei der Periode von fünf der Bildtakte aus, wie in Fig. 6E gezeigt.
  • Ferner gibt die FIFO/Bildspeicher-Steuereinrichtung 2123 ein Schreibsteuersignal an den Bildspeicher 2122 aus, wodurch der Bildspeicher 2122 veranlaßt wird, sämtliche vier Bilder des Videosignals mit der 24 Hz Bildrate von der Decodierschaltung 1 bei der Periode der fünf Bildtakte zu speichern. Dann gibt die FIFO/Bildspeicher-Steuereinrichtung 2123 ein Lesesteuersignal, wie in Fig. 6G gezeigt, an den Bildspeicher 2122 aus, wodurch der Bildspeicher 2122 veranlaßt wird, die Leseoperation in bezug auf sämtliche gespeicherten vier Bilder während eines Vierbild-Taktintervalls bei der Periode der fünf Bildtakte, wie in Fig. 6F gezeigt, auszuführen, nachdem das erste Bild aus dem FIFO-Speicher 2121 gelesen ist.
  • Das Bild von dem FIFO-Speicher 2121 und die Bilder von dem Bildspeicher 2122 werden sequentiell von dem Multiplexer 2124 gewählt, der somit das Videosignal bei der 30 Hz Bildrate ausgibt, wie in Fig. 6H gezeigt.
  • Mit anderen Worten wird bei der Periode der fünf Bildtakte das erste der vier Bilder des Videosignals von der Decodierschaltung 1 in dem FIFO-Speicher 2121 gespeichert, und gleichzeitig werden sämtliche vier Bilder in dem Bildspeicher 2122 gespeichert. Das erste Bild wird aus dem FIFO-Speicher 2121 gelesen und sämtliche vier Bilder werden dann aus dem Bildspeicher 2122 gelesen. Somit werden das Bild von dem FIFO-Speicher 2121 und die Bilder von dem Bildspeicher 2122 sequentiell von dem Multiplexer 2124 gewählt. Infolgedessen wird das Videosignal mit 30 Hz Bildrate, wie in Fig. 6H gezeigt, von dem Multiplexer 2124 ausgegeben.
  • Das Videosignal von dem Multiplexer 2124, wie in Fig. 6H gezeigt, wird von dem Multiplexer 213 gewählt und dann unter der Steuerung der Wähl-Steuereinrichtung 5 an den Schalter 31 oder 41 angelegt.
  • Fig. 7 zeigt ein ausführliches Blockschaltbild einer Ausführungsform des vertikalen Dezimators 32. Wie in dieser Zeichnung dargestellt, umfaßt der vertikale Dezimator 32 eine Filterschaltung 315, FIFO-Speicher 311 und 312, eine FIFO-Speicher-Steuereinrichtung 313 und einen Multiplexer 314. Mit dieser Konstruktion arbeitet der vertikale Dezimator 32 zum Umwandeln der Anzahl der vertikalen Abtastzeilen pro Rahmen des Ausgangsvideosignals von dem Schalter 31 in 1050 unter der Steuerung der Wähl-Steuereinrichtung 5, wenn sie 787,5 ist. Alternativ kann eine Zeile von aufeinanderfolgenden drei Zeilen des Eingangsvideosignals wiederholt werden, anstelle daß die Filterschaltung 315 verwendet wird, um die Konstruktion einfach zu machen.
  • Die Filterschaltung 315 umfaßt eine Vielzahl von in Reihe geschalteten Zeilenverzögerungselemente 3161-316(n-1), die der Anzahl von Filteranzapfungen angepaßt sind, eine Vielzahl von Multiplizierern 3171-317n, die jeweils ein entsprechendes Videosignal von dem Schalter 31 und Ausgangssignale von den Zeilenverzögerungselementen 3161-316(n-1) mit einem entsprechenden Filterkoeffizienten K1-Kn multiplizieren, und einen Addierer 318 zum Addieren von Ausgangssignalen von den Multiplizierern 3171-317n und zum Ausgeben des sich ergebenden Videosignals an den FIFO-Speicher 312. Mit dieser Konstruktion entfernt die Filterschaltung 315 eine Hochfrequenzkomponente aus dem Videosignal von dem Schalter 31.
  • Der FIFO-Speicher 312 dient dazu, Schreib/Lese-Operationen in bezug auf eine erste Zeile der aufeinanderfolgenden drei Zeilen des Videosignals von dem Addierer 318 der Filterschaltung 315 unter der Steuerung der FIFO-Speicher-Steuereinrichtung 313 auszuführen. Der FIFO-Speicher 311 dient dazu, Schreib/Lese-Operationen in bezug auf das Videosignal von dem letzten Zeilenverzögerungselement 316(n-1) der Filterschaltung 315 in der Einheit einer Zeile unter der Steuerung der FIFO-Speicher-Steuereinrichtung 313 auszuführen.
  • Die FIFO-Speicher-Steuereinrichtung 313 ist dafür ausgelegt, die Schreib- und Leseoperationen der FIFO-Speicher 312 und 311 unter der Steuerung der Wähl-Steuereinrichtung 5 zu steuern. Der Multiplexer 314 wählt alternierend Ausgangsleitungen von den FIFO-Speichern 311 und 312.
  • Der Betrieb der Ausführungsform eines vertikalen Dezimators 32 mit voranstehend erwähnten Konstruktion gemäß der vorliegenden Erfindung wird nachstehend mit näheren Einzelheiten unter Bezugnahme auf die Fig. 8A bis 8G beschrieben, die Wellenformdiagramme der Signale von den Komponenten des vertikalen Dezimators in Fig. 7 sind.
  • Für den Fall, daß die Anzahl der vertikalen Abtastzeilen pro Bild des Ausgangsvideosignals von dem Schalter 31 787,5 ist, muß dieses bei einem Verhältnis von 3 : 4 in 1058 umgewandelt werden. Diesbezüglich betreibt die Wähl-Steuereinrichtung 5 die FIFO-Speicher-Steuereinrichtung 313.
  • Der vertikale Dezimator 32 empfängt das Videosignal von dem Schalter 31 im Ansprechen auf Zeileneingangstakte, wie in Fig. 8A gezeigt, und gibt das empfangene Videosignal in der Einheit einer Zeile im Ansprechen auf Zeilenausgangstakte, wie in Fig. 8B gezeigt, aus.
  • Genauer gesagt wird das Videosignal von dem Schalter 31 durch die Zeilenverzögerungselemente 3161-316(n-1), die Multiplizierer 3171-317n und den Addierer 318 der Filterschaltung 315 an den FIFO-Speicher 312 angelegt. In diesem Fall gibt die FIFO-Speicher-Steuereinrichtung 313 ein Schreibsteuersignal aus, wie in Fig. 8D gezeigt, um die Schreiboperation des FIFO-Speichers 312 zu steuern. Im Ansprechen auf das Schreibsteuersignal von der FIFO-Speicher-Steuereinrichtung 313 führt der FIFO-Speicher 312 die Schreiboperation in bezug auf das Videosignal von dem Addierer 318 während eines ersten Zeilentaktintervalls bei einer Periode von drei der Zeileneingangstakte, wie in Fig. 8A gezeigt, aus. Das heißt, der FIFO-Speicher 312 speichert nur die erste der aufeinanderfolgenden drei Zeilen des Videosignals von dem Addierer 318 der Filterschaltung 315 im Ansprechen auf das Schreibsteuersignal von der FIFO-Speicher-Steuereinrichtung 313.
  • Ferner wird das Videosignal von dem Schalter 31 synchron mit den Zeileneingangstakten, wie in Fig. 8A gezeigt, von den Zeilenverzögerungselementen 3161-316(n-1) der Filterschaltung 135 verzögert und dann in der Einheit einer Zeile, wie in Fig. 8C gezeigt, an den FIFO-Speicher 311 angelegt. Das heißt, das Videosignal von dem Schalter 31 wird von dem Zeilenverzögerungselement 3161-316(n-1) verzögert und dann in der Einheit einer Zeile unter der Steuerung der FIFO-Speicher-Steuereinrichtung 313 in den FIFO-Speicher 311 geschrieben.
  • Dann gibt die FIFO-Speicher-Steuereinrichtung 313 Lesesteuersignale, wie in den Fig. 5E und 8F gezeigt, im Ansprechen auf die Zeilenausgabetakte, wie in Fig. 8B gezeigt, aus, um die Leseoperationen der FIFO-Speicher 312 bzw. 311 zu steuern. Im Ansprechen auf das Lesesteuersignal von der FIFO-Speicher-Steuereinrichtung 313 führt der FIFO-Speicher 312 die Leseoperation für ein erstes Zeilentaktintervall bei einer Periode von vier der Zeilenausgabetakte, wie in Fig. 88 gezeigt, in dem Moment aus, in dem er die Schreiboperation beendet. Dann führt der FIFO-Speicher 311 im Ansprechen auf das Lesesteuersignal von der FIFO-Speicher-Steuereinrichtung 313 die Leseoperation für das übrige Drei-Zeilen-Taktintervall bei der Periode der vier Zeilenausgabetakte aus.
  • Mit anderen Worten ausgedrückt, das Videosignal von dem Schalter 31 wird durch die Filterschaltung 315 geführt und die erste der aufeinanderfolgenden drei Zeilen des durchgelassenen Videosignals wird in dem FIFO-Speicher 312 gespeichert. Ferner wird das Videosignal von dem Schalter 31 durch die Filterschaltung zeilenverzögert, und die verzögerten drei Zeilen des Videosignals werden sequentiell in der Einheit einer Zeile in dem FIFO-Speicher 311 gespeichert. Dann gibt der FIFO-Speicher 312 unter der Steuerung der FIFO-Speicher-Steuereinrichtung 313 die gespeicherte eine Zeile aus, und der FIFO-Speicher 311 gibt dann die gespeicherten drei Zeilen im Ansprechen auf die Zeilenausgabetakte, wie in Fig. 8B gezeigt, aus.
  • Die Ausgangszeilen von den FIFO-Speichern 311 und 312 werden alternierend von dem Multiplexer 314 gewählt, der somit ein Videosignal, wie in Fig. 8G gezeigt, ausgibt.
  • Fig. 9 zeigt ein ausführliches Blockschaltbild einer alternativen Ausführungsform des vertikalen Dezimators 32. Wie in dieser Zeichnung gezeigt, umfaßt der vertikale Dezimator 32 ein Zeilenverzögerungselement 321, eine Berechnungsschaltung 322 für einen Zeilen-gewichteten Mittelwert, FIFO-Speicher 323 und 324, eine FIFO-Speicher-Steuereinrichtung 325 und einen Multiplexer 326. Mit diesem Aufbau führt der vertikale Dezimator 32 eine Zeileninterpolation unter Verwendung von gewichteten Mittelwerten bezüglich der relativen Positionen von ausgegebenen Zeilen in bezug auf benachbarte eingegebene Zeilen aus.
  • Das Leitungsverzögerungselement 321 ist dafür ausgelegt, um das Videosignal von dem Schalter 31 in der Einheit einer Zeile zu verzögern. Der FIFO-Speicher 323 dient dazu, Schreib- und Leseoperationen bezüglich einer ersten von aufeinanderfolgenden drei Zeilen eines Ausgangsvideosignals von dem Zeilenverzögerungselement 321 unter der Steuerung der FIFO-Speicher-Steuereinrichtung 325 auszuführen.
  • Die Berechnungsschaltung 322 für einen Zeilen-gewichteten Mittelwert ist dafür ausgelegt, um gewichtete Mittelwerte der Zeilen der Videosignale von dem Schalter 31 und dem Zeilenverzögerungselement 321 in Abhängigkeit von Gewichtungswerten unter der Steuerung der Wähl-Steuereinrichtung 5 zu berechnen. Diesbezüglich umfaßt die Berechnungsschaltung 322 für den Zeilen-gewichteten Mittelwert einen 1/4-Multiplizierer 3221 zum Multiplizieren des Videosignals von dem Zeilenverzögerungselement 321 mit 1/4, einen 1/2-Multiplizierer 3222 zum Multiplizieren des Videosignals von dem Zeilenverzögerungselement 321 mit 1/2, einen Addierer 3223 zum Addieren von Ausgangssignalen von dem 1/4-Multiplizierer 3221 und dem 1/2-Multiplizierer 3222, einen Multiplexer 3224 zum Wählen eines Ausgangssignals von dem Addierer 3223 und der Ausgangssignale von dem 1/4-Multiplizierer 3221 und dem 1/2-Multiplizierer 3222 unter der Steuerung der Wähl-Steuereinrichtung 5, einen 1/2-Multiplizierer 3226 zum Multiplizieren des Videosignals von dem Schalter 31 mit 1/2, einen 1/4-Multiplizierer 3227 zum Multiplizieren des Videosignals von dem Schalter 31 mit 1/4, einen Addierer 3228 zum Addieren von Ausgangssignalen von dem 1/2-Multiplizierer 3226 und dem 1/4-Multiplizierer 3227, einen Multiplexer 3229 zum Wählen eines Ausgangssignals von dem Addierer 3228 und der Ausgangssignale von dem 1/2-Multiplizierer 3226 und von dem 1/4-Multiplizierer 3227 unter der Steuerung der Wähl-Steuereinrichtung 5 und einen Addierer 3225 zum Addieren von Ausgangssignalen von dem Multiplexern 3224 und 3229.
  • Der FIFO-Speicher 324 ist dafür ausgelegt, um Schreib- und Leseoperationen bezüglich eines Ausgangsvideosignals von dem Addierer 3225 der Berechnungsschaltung 322 für den Zeilen-gewichteten Mittelwert in der Einheit einer Zeile unter der Steuerung der FIFO-Speicher-Steuereinrichtung 325 auszuführen. Die FIFO-Speicher-Steuereinrichtung 325 steuert die Schreib- und Leseoperationen der FIFO-Speicher 323 und 324 unter der Steuerung der Wähl-Steuereinrichtung 5. Der Multiplexer 326 wählt alternierend Ausgangszeilen von den FIFO-Speichern 323 und 324.
  • Wie voranstehend angegeben dient der vertikale Dezimator 32 zum Umwandeln des Videosignals mit den 787,5 vertikalen Abtastzeilen in dasjenige mit den 1050 vertikalen Abtastzeilen. Deshalb muß die Abtastzeilen-Anzahlumwandlung beim Verhältnis von 3 : 4 ausgeführt werden. Beim Prozeß der Abtastzeilen-Anzahlumwandlung ist die erste Ausgabezeile von dem vertikalen Dezimator 32 die gleiche wie die erste Eingangszeile daran und die zweite Ausgangszeile davon ist zwischen den ersten und zweiten Eingangszeilen daran vorhanden. Ferner ist die dritte Ausgabezeile von dem vertikalen Dezimator 32 zwischen den zweiten und dritten Eingangszeilen daran vorhanden und die vierte Ausgangszeile davon ist zwischen den dritten und ersten Eingangszeilen daran vorhanden.
  • Bemerkenswerterweise ist die zweite Ausgangszeile näher zu der zweiten Eingangszeile und nicht zu der ersten Eingangszeile. Im Ergebnis wird für die zweite Ausgangszeile bevorzugt, den gewichteten Mittelwert durch Anwenden eines größeren Gewichtungswerts auf die zweite Eingangszeile zu ermitteln. Auch für die dritte Ausgangszeile wird bevorzugt, den Mittelwert der zweiten und dritten Eingangszeilen zu ermitteln, weil die dritte Ausgangszeile in der Mitte zwischen den dritten und zweiten Eingangszeilen liegt. Ferner wird für die vierte Ausgangszeile bevorzugt, den gewichteten Mittelwert durch Anwenden eines größeren Gewichtungswerts auf die dritte Eingangszeile zu ermitteln, da die vierte Ausgangszeile näher zu der dritten Eingangszeile und nicht zu der ersten Eingangszeile ist. Die Verwendung dieser gewichteten Mittelwerte weist den Effekt einer Minimierungsanzahl von Fehlern bei der Zeileninterpolation auf.
  • Deshalb wird die erste Eingangszeile von dem Schalter 31 von dem Zeilenverzögerungselement 321 verzögert, in dem FIFO-Speicher 323 gespeichert und dann als die erste Ausgangszeile durch den Multiplexer 326 ausgegeben.
  • Ferner wird die erste Eingangszeile von dem Schalter 31 von dem Zeilenverzögerungselement 321 verzögert, von dem 1/4-Multiplizierer 3221 mit 1/4 multipliziert und dann an den Multiplexer 3224 ausgegeben.
  • Die zweite Eingangszeile von dem Schalter 31 wird von dem 1/2-Multiplizierer 3226 bzw. dem 1/4-Multiplizierer 3227 mit 1/2 bzw. 1/4 multipliziert und die multiplizierten Werte werden von dem Addierer 3228 addiert und dann an dem Multiplexer 3229 ausgegeben. Die Ausgänge von dem Multiplexern 3224 und 3229 werden von dem Addierer 3225 addiert, in dem FIFO-Speicher 324 gespeichert und dann als die zweite Ausgangszeile durch den Multiplexer 326 ausgegeben.
  • Ferner wird die zweite Eingangszeile von dem Schalter 31 von dem Zeilenverzögerungselement 321 verzögert, von dem 1/2-Multiplexer 3222 mit 1/2 multipliziert und dann an den Multiplexer 3224 ausgegeben. Die dritte Eingangszeile von dem Schalter 31 wird von dem 1/2-Multiplizierer 3226 mit 1/2 multipliziert und dann an den Multiplexer 3229 ausgegeben. Die Ausgänge von den Multiplexern 3224 und 3229 werden von dem Addierer 3225 addiert, in dem FIFO-Speicher 324 gespeichert und dann als die dritte Ausgangszeile durch den Multiplexer 326 ausgegeben.
  • Ferner wird die dritte Eingangszeile von dem Schalter 31 von dem Zeilenverzögerungselement 321 verzögert, von dem 1/4-Multiplizierer 3221 mit 1/4 multipliziert und dann an den Multiplexer 3224 ausgegeben. Die vierte oder die nächste erste Eingangszeile von dem Schalter 31 wird von dem 1/2-Multiplizierer 3226 bzw. dem 1/4-Multiplizierer 3227 mit 1/2 bzw. 1/4 multipliziert und die multiplizierten Werte werden von dem Addierer 3228 addiert und dann an den Multiplexer 3229 ausgegeben. Die Ausgänge von dem Multiplexern 3224 und 3229 werden von dem Addierer 3225 addiert, in dem FIFO-Speicher 324 gespeichert und dann als die vierte Ausgangszeile durch den Multiplexer 326 ausgegeben.
  • Der Betrieb der alternativen Ausführungsform des vertikal Dezimator 32 mit dem voranstehend erwähnten Aufbau gemäß der vorliegenden Erfindung wird nachstehend mit näheren Einzelheiten unter Bezugnahme auf die Fig. 10A bis 10J beschrieben, die Wellenformdiagramme der Signale von den Komponenten des vertikalen Dezimators 32 in Fig. 9 sind.
  • Für den Fall, daß die Anzahl der vertikalen Abtastzeilen pro Bild des Ausgangsvideosignals von dem Schalter 31 787,5 ist, muß dieses bei einem Verhältnis von 3 : 4 in 1050 umgewandelt werden. Diesbezüglich empfängt der vertikale Dezimator 32 das Videosignal von dem Schalter 31 im Ansprechen auf Zeileneingabetakte, wie in Fig. 10A gezeigt, und gibt das empfangene Videosignal in der Einheit einer Zeile im Ansprechen auf Zeilenausgabetakte, wie in Fig. 10F gezeigt, aus. Hierbei ist das Verhältnis der Zeileneingabetakte zu den Zeilenausgabetakten 3 : 4.
  • Das Videosignal von dem Schalter 31, wie in Fig. 10B gezeigt, wird von dem Zeilenverzögerungselement 321 verzögert und dann von dem 1/4-Multiplizierer 3221, dem 1/2-Multiplizierer 3222 bzw. dem Addierer 3223 mit Gewichtungswerten 0,25, 0,5 und 0,75 multipliziert. Die gewichteten Werte von dem 1/4-Multiplizierer 3221, dem 1/2-Multiplizierer 3222 und dem Addierer 3223 werden sequentiell durch den Multiplexer 3224 ausgegeben, wie in Fig. 10D gezeigt.
  • Ferner wird das Videosignal von dem Schalter 31, wie in Fig. 10B gezeigt, von dem Addierer 3228, dem 1/2-Multiplizierer 3226 bzw. dem 1/4-Multiplizierer 3227 mit Gewichtungswerten 0,75, 0,5 und 0,25 multipliziert. Die Gewichtungswerte von dem Addierer 3228, dem 1/2-Multiplizierer 3226 und dem 1/4-Multiplizierer 3227 werden sequentiell durch den Multiplexer 3229 ausgegeben, wie in Fig. 10C gezeigt.
  • Die Ausgänge von dem Multiplexern 3224 und 3229, wie in den Fig. 10D und 10C gezeigt, werden sequentiell von dem Addierer 3225 addiert, wie in Fig. 10E gezeigt. Weil der Addierer 3225 die Additionsoperation in solcher Weise ausführt, daß die Summe der Gewichtungswerte "1" wird, werden die Ausgänge von dem 1/4-Multiplizierer 3221, dem 1/2-Multiplizierer 3222 und dem Addierer 3223 sequentiell von dem Multiplexer 3224 gewählt und die Ausgänge von dem Addierer 3228, dem 1/2-Multiplizierer 3226 und dem 1/4-Multiplizierer 3227 werden sequentiell von dem Multiplexer 3229 gewählt.
  • Mit anderen Worten, der Ausgang von dem 1/4-Multiplizierer 3221 und der Ausgang von dem Addierer 3228 werden von dem Addierer 3225 addiert. Ferner werden die Ausgänge von dem 1/2-Multiplizierern 3222 und 3226 von dem Addierer 3225 addiert. Ferner werden der Ausgang von dem Addierer 3223 und der Ausgang von dem 1/4-Multiplizierer 3227 von dem Addierer 3225 addiert.
  • Die FIFO-Speicher-Steuereinrichtung 325 gibt ein Schreibsteuersignal, wie in Fig. 100 gezeigt, aus, um die Schreiboperation des FIFO-Speichers 323 zu steuern. Im Ansprechen auf das Schreibsteuersignal von der FIFO-Speicher-Steuereinrichtung 325 führt der FIFO-Speicher 323 die Schreiboperation während eines ersten Zeilentaktintervalls bei einer Periode von drei der Zeileneingangstakte, wie in Fig. 10A gezeigt, aus. Das heißt, der FIFO-Speicher 323 speichert nur die erste der aufeinanderfolgenden drei Zeilen des Videosignals von dem Zeilenverzögerungselement 321 im Ansprechen auf das Schreibsteuersignal von der FIFO-Speicher-Steuereinrichtung 325. Ferner wird das Videosignal von dem Addierer 3225 der Berechnungsschaltung 322 für den Zeilen-gewichteten Mittelwert, wie in Fig. 10E gezeigt, in dem FIFO-Speicher 324 in der Einheit einer Zeile im Ansprechen auf die Zeileneingabetakte unter der Steuerung der FIFO-Speicher-Steuereinrichtung 325 geschrieben.
  • Dann gibt die FIFO-Speicher-Steuereinrichtung 325 Lesesteuersignale, wie in den Fig. 10H und 10I gezeigt, im Ansprechen auf Zeilenausgabetakte, wie in Fig. 10F gezeigt, aus, um jeweils die Leseopertationen der FIFO-Speicher 323 und 324 zu steuern. Im Ansprechen auf das Lesesteuersignal von der FIFO-Speicher-Steuereinrichtung 325 führt der FIFO-Speicher 323 die Leseoperation für ein erstes Zeilentaktintervall bei einer Periode von vier der Zeilenausgabetakte, wie in Fig. 10F gezeigt, in dem Moment aus, in dem er die Schreiboperation beendet. Dann führt der FIFO-Speicher 324 im Ansprechen auf das Lesesteuersignal von der FIFO-Speicher-Steuereinrichtung 325 die Leseoperation für das übrige Drei-Zeilen-Taktintervall der Periode der Vier-Zeilen-Ausgabetakte aus.
  • Die Ausgangsleitungen von dem FIFO-Speichern 323 und 324 werden alternierend von dem Multiplexer 326 gewählt, der somit ein Videosignal ausgibt, wie in Fig. 10J gezeigt.
  • Fig. 11 zeigt ein ausführliches Blockschaltbild einer Ausführungsform des horizontalen Dezimators 33. Wie in dieser Figur dargestellt umfaßt der horizontale Dezimator 33 eine Filterschaltung 334, einen 1 : 3-Demultiplexer 331, einen Haltespeicher (latch) 332 und einen 4 : 1-Multiplexer 333. Mit dieser Konstruktion wandelt der horizontale Dezimator 33 die Anzahl die horizontalen Abtastzeilen des Videosignals mit den 787,5 vertikalen Abtastzeilen pro Bild in diejenige des Videosignals mit den 1050 vertikalen Abtastzeilen pro Bild unter der Steuerung der Wähl-Steuereinrichtung 5 um. Alternativ kann ein Pixel von aufeinanderfolgenden drei Pixeln des Eingangsvideosignals wiederholt werden, anstelle daß die Filterschaltung 334 verwendet wird, um die Konstruktion einfach zu machen.
  • Die Filterschaltung 334 umfaßt eine Vielzahl von in Reihe geschalteten Haltespeichern 3341-334(n-1), die der Anzahl von Filteranzapfungen angepaßt sind, eine Vielzahl von Multiplizierern 3351-335n, die jeweils ein entsprechendes Videosignal von dem vertikalen Dezimator 32 und Ausgangssignale von den Haltespeichern 3341-334(n-1) mit einem entsprechenden Filterkoeffizienten K1-Kn multiplizieren, und einen Addierer 336 zum Addieren von Ausgangssignalen von den Multiplizierern 3351-335n und zum Ausgeben des sich ergebenden Videosignals an den Haltespeicher 332. Mit dieser Konstruktion entfernt die Filterschaltung eine Hochfrequenzkomponente aus dem Videosignal von dem vertikalen Dezimator 32.
  • Der 1 : 3-Demultiplexer 331 ist dafür ausgelegt, das Videosignal von dem letzten Haltespeicher 334(n-1) der Filterschaltung 334 in Pixel von drei Phasen zu unterteilen. Der Haltespeicher 332 arbeitet, um ein erstes Pixel der aufeinanderfolgenden drei Pixel des Videosignals von dem Addierer 336 der Filterschaltung 334 unter der Steuerung der Wähl-Steuereinrichtung 5 zu verriegeln (halten). Der 4 : 1-Multiplexer 333 wählt alternierend Ausgabepixel von dem 1 : 3-Demultiplexer 331 und dem Haltespeicher 332.
  • Der Betrieb der Ausführungsform des horizontalen Dezimators 33 mit dem voranstehend erwähnten Aufbau gemäß der vorliegenden Erfindung wird nachstehend mit näheren Einzelheiten beschrieben.
  • Die Pixelanzahlumwandlung muß bei einem Verhältnis von 3 : 4 ausgeführt werden, um die Anzahl der horizontalen Abtastzeilen des Videosignals von dem vertikalen Dezimator 32 in diejenige des 1050-Zeilen-Videoformats umzuwandeln.
  • Das Videosignal von dem vertikalen Dezimator 32 wird durch die Filterschaltung 334 gefiltert, und das erste Pixel der aufeinanderfolgenden drei Pixel des gefilterten Videosignals wird in dem Haltespeicher 332 unter der Steuerung der Wähl-Steuereinrichtung 5 verriegelt. Ferner wird das Videosignal von dem vertikalen Dezimator 32 in der Einheit eines Pixels von den Haltespeichern 3341-334(n-1) der Filterschaltung 334 verzögert und in die Pixel der drei Phasen durch den 1 : 3-Demultiplexer 331 unterteilt.
  • Die Pixel der drei Phasen von dem 1 : 3-Demultiplexer 331 und das Pixel einer Phase von dem Haltespeicher 332 werden von dem 4 : 1-Multiplexer 334 multiplexiert, der dann die sich ergebenden Pixel von vier Phasen ausgibt. Das heißt, der horizontale Dezimator 33 wandelt die Anzahl der Pixel pro Zeile in einem Verhältnis von 3 : 4 unter Verwendung des 1 : 3-Demultiplexers 331, des Haltespeichers 332 und des 4 : 1-Multiplexers 333 um.
  • Unter Bezugnahme auf Fig. 12 ist ein ausführliches Blockschaltbild einer alternativen Ausführungsform des horizontalen Dezimators 33 gezeigt. Wie in dieser Figur dargestellt umfaßt der horizontale Dezimator 33 einen Haltespeicher 343, eine Berechnungsschaltung 342 für einen Pixel = gewichteten Mittelwert, einen 1 : 3-Demultiplexer 344 und einen 4 : 1-Multiplexer 345. Mit dieser Konstruktion führt der horizontale Dezimator 33 eine Pixelinterpolation unter Verwendung von gewichteten Mittelwerten bezüglich der relativen Position von Ausgabepixeln bezüglich benachbarter Eingabepixel aus.
  • Der Haltespeicher 343 dient dazu, ein erstes Pixel von aufeinanderfolgenden drei Pixeln des Videosignals von dem vertikalen Dezimator 32 unter der Steuerung der Wähl-Steuereinrichtung 5 zu halten.
  • Die Berechnungsschaltung 342 für einen Pixel-gewichteten Mittelwert ist dafür ausgelegt, um gewichtete Mittelwerte der Pixel des Videosignals von dem vertikalen Dezimator 32 gemäß der Gewichtungswerte unter der Steuerung der Wähl-Steuereinrichtung 5 zu berechnen. Diesbezüglich umfaßt die Berechnungsschaltung 342 für den Pixel-gewichteten Mittelwert einen Haltespeicher 341 zum Halten des Videosignals von dem vertikalen Dezimator 32, einen 1/4-Multiplizierer 3421 zum Multiplizieren eines Ausgangsvideosignals von dem Haltespeicher 341 mit 1/4, einen 1/2-Multiplizierer 3422 zum Multiplizieren des Videosignals von dem Haltespeicher 341 mit 1/2, einen Addierer 3423 zum Addieren von Ausgangssignalen von dem 1/4-Multiplizierer 3421 und dem 1/2-Multiplizierer 3422, einen Multiplexer 3424 zum Wählen eines Ausgangssignals von dem Addierer 3423 und der Ausgangssignale von dem 1/4-Multiplizierer 3421 und dem 1/2-Multiplizierer 3422 unter der Steuerung der Wähl-Steuereinrichtung 5, einen 1/2-Multiplizierer 3426 zum Multiplizieren des Videosignals von dem vertikalen Dezimator 32 mit 1/2, einen 1/4-Multiplizierer 3427 zum Multiplizieren des Videosignals von dem vertikalen Dezimator 32 mit 1/4, einen Addierer 3428 zum Addieren von Ausgangssignalen von dem 1/2-Multiplizierer 3426 und dem 1/4-Multiplizierer 3427, einen Multiplexer 3429 zum Wählen eines Ausgangssignals von dem Addierer 2428 und der Ausgangssignale von dem 1/2-Multiplizierer 3426 und dem 1/4-Multiplizierer 3427 unter der Steuerung der Wähl-Steuereinrichtung 5 und einen Addierer 3425 zum Addieren von Ausgangssignalen von dem Multiplexern 3424 und 3429.
  • Der 1 : 3-Demultiplexer 344 ist dafür ausgelegt, ein Ausgangsvideosignal von der Berechnungsschaltung 342 für den Pixel-gewichteten Mittelwert in Pixel von drei Phasen zu unterteilen. Der 4 : 1-Multiplexer 345 wählt alternierend Ausgangspixel von dem 1 : 3-Demultiplexer 344 und dem Haltespeicher 343.
  • Wie voranstehend angegeben dient der horizontale Dezimator 33 zur Umwandlung der Anzahl der horizontalen Abtastzeilen des Videosignals mit den 787,5 vertikalen Abtastzeilen in dasjenige mit dem 1050 Zeilen-Videoformat. Deshalb muß die Pixelanzahlumwandlung bei einem Verhältnis von 3 : 4 ausgeführt werden. Beim Prozeß der Pixelanzahl-Umwandlung ist das erste Ausgangspixel von dem horizontalen Dezimator 33 das gleiche wie das erste dort eingegebene Pixel und das zweite Ausgangspixel davon ist zwischen den dortigen ersten und zweiten Eingangspixeln vorhanden. Ferner ist das dritte Ausgangspixel von dem horizontalen Dezimator 33 zwischen den dortigen zweiten und dritten Eingangspixeln vorgesehen und das vierte Ausgangspixel davon ist zwischen den dortigen dritten und ersten Eingangspixeln vorgesehen.
  • Bemerkenswerterweise ist das zweite Ausgangspixel näher zu dem zweiten Eingangspixel und nicht zu dem ersten Eingangspixel. Infolgedessen wird für das zweite Ausgangspixel bevorzugt, den gewichteten Mittelwert durch Anwenden eines größeren Gewichtungswerts auf das zweite Eingangspixel zu ermitteln. Ferner wird für das dritte Ausgangspixel bevorzugt, den Mittelwert der zweiten und dritten Eingangspixel zu ermitteln, weil das dritte Ausgangspixel in der Mitte zwischen den zweiten und dritten Eingangspixeln liegt. Ferner wird für das vierte Ausgangspixel bevorzugt, den gewichteten Mittelwert durch Anwenden eines größeren Gewichtungswerts auf den dritten Eingangspixel zu ermitteln, da das vierte Ausgangspixel näher zu dem dritten Eingangspixel als zu dem ersten Eingangspixel ist. Die Verwendung dieser gewichteten Mittelwerte weist den Effekt einer Minimierung der Anzahl von Fehlern in der Pixelinterpolation auf.
  • Deshalb wird das erste Eingangspixel von dem vertikalen Dezimator 32 von dem Haltespeicher 343 gehalten und dann als das erste Ausgangspixel durch den 4 : 1-Multiplexer 345 ausgegeben.
  • Ferner wird das erste Eingangspixel von dem vertikalen Dezimator 32 von dem Haltespeicher 341 gehalten, von dem 1/4-Multiplizierer 3421 mit 1/4 multipliziert und dann an den Multiplexer 3424 ausgegeben. Das zweite Eingangspixel von dem vertikalen Dezimator 32 wird von dem 1/2-Multiplizierer 3426 bzw. dem 1/4-Multiplizierer 3427 mit 1/2 bzw. 1/4 multipliziert und die multiplizierten Werte werden von dem Addierer 3428 addiert und dann den Multiplexer 3429 ausgegeben. Die Ausgänge von dem Multiplexern 3424 und 3429 werden von dem Addierer 3425 addiert, von dem 1 : 3-Demultiplexer 344 demultiplexiert und dann als das zweite Ausgangspixel durch den 4 : 1-Multiplexer 345 ausgegeben.
  • Ferner wird das zweite Eingangspixel von dem vertikalen Dezimator 32 von dem Haltespeicher 341 gehalten, von dem 1/2-Multiplizierer 3422 mit 1/2 multipliziert und dann an den Multiplexer 3424 ausgegeben. Das dritte Eingangspixel von dem vertikalen Dezimator 32 wird von dem 1/2-Multiplizierer 3426 mit 1/2 multipliziert und dann an den Multiplexer 3429 ausgegeben. Die Ausgänge von den Multiplexern 3424 und 3429 werden von dem Addierer 3425 addiert, von dem 1 : 3-Demultiplexer 344 demultiplexiert und dann als das dritte Ausgangspixel durch den 4 : 1-Multiplexer 345 ausgegeben.
  • Ferner wird das dritte Eingangspixel von dem vertikalen Dezimator 32 von dem Haltespeicher 341 gehalten, von dem 1/4-Multiplizierer 3421 mit 1/4 multipliziert und dann an den Multiplexer 3424 ausgegeben. Das vierte oder das nächste erste Eingangspixel von dem vertikalen Dezimator 32 wird von dem 1/2-Multiplizierer 3426 bzw. dem 1/4-Multiplizierer 3427 mit 1/2 bzw. 1/4 multipliziert, und die multiplizierten Werte werden von dem Addierer 3428 addiert und dann an den Multiplexer 3429 ausgegeben. Die Ausgänge von dem Multiplexern 3424 und 3429 werden von dem Addierer 2425 addiert, von dem 1 : 3-Demultiplexer 344 demultiplexiert und dann als das vierte Ausgangspixel durch den 4 : 1-Multiplexer 345 ausgegeben.
  • Die Operation der alternativen Ausführungsform des horizontalen Dezimators 33 mit dem voranstehend erwähnten Aufbau gemäß der vorliegenden Erfindung wird nachstehend mit näheren Einzelheiten unter Bezugnahme auf die Fig. 13A bis 13J beschrieben, die Wellenformdiagramme der Signale von den Komponenten des horizontalen Dezimators 33 in Fig. 12 sind.
  • Der horizontale Dezimator 33 empfängt das Videosignal von dem vertikalen Dezimator 32, wie in Fig. 13B gezeigt, im Ansprechen auf Pixeleingabetakte, wie in Fig. 13A gezeigt, und gibt das empfangene Videosignal in der Einheit eines Pixels im Ansprechen auf Pixelausgabetakte, wie in Fig. 13I gezeigt, aus. Hierbei ist das Verhältnis der Pixeleingabetakte zu den Pixelausgabetakten 3 : 4.
  • Das Videosignal von dem vertikalen Dezimator 32, wie in Fig. 13B gezeigt, wird von dem Haltespeicher 341 gehalten und dann von dem 1/4-Multiplizierer 3421, dem 1/2-Multiplizierer 3422 bzw. dem Addierer 3423 mit Gewichtungswerten 0,25, 0,5 bzw. 0,75 multipliziert. Die gewichteten Werte von dem 1/4-Multiplizierer 3421, dem 1/2-Multiplizierer 3422 und dem Addierer 3423 werden sequentiell durch den Multiplexer 3424 ausgegeben, wie in Fig. 13D gezeigt.
  • Ferner wird das Videosignal von dem vertikalen Dezimator 32, wie in Fig. 13B gezeigt, von dem Addierer 3428, dem 1/2-Multiplizierer 3426 bzw. dem 1/4-Multiplizierer 3427 mit Gewichtungswerten 0,75, 0,5 und 0,25 multipliziert. Die gewichteten Werte vom Addierer 3428, dem 1/2-Multiplizierer 3426 und dem 1/4-Multiplizierer 3427 werden sequentiell durch den Multiplexer 3429 ausgegeben, wie in Fig. 13C gezeigt.
  • Die Ausgänge von dem Multiplexern 3424 und 3429, wie in den Fig. 13D und 13C gezeigt, werden sequentiell von dem Addierer 3425 addiert. Weil der Addierer 3425 die Additionsoperationen in solcher Weise ausführt, daß die Summe der Gewichtungswerte "1" wird, werden die Ausgänge von dem 1/4-Multiplizierer 3421, dem 1/2-Multiplizierer 3422 und dem Addierer 3423 sequentiell von dem Multiplexer 3424 gewählt und die Ausgänge von dem Addierer 3428, dem 1/2-Multiplizierer 3426 und dem 1/4-Multiplizierer 3427 werden sequentiell von dem Multiplexer 3429 gewählt.
  • Mit anderen Worten wird der Ausgang von dem 1/4-Multiplizierer 3421 und der Ausgang von dem Addierer 3428 von dem Addierer 3425 addiert. Ferner werden die Ausgänge von den 1/2-Multiplizierern 3422 und 3426 von dem Addierer 3425 addiert. Ferner wird der Ausgang von dem Addierer 3423 und der Ausgang von dem 1/4-Multiplizierer 3427 von dem Addierer 3425 addiert.
  • Wie in Fig. 13E gezeigt hält der Haltespeicher 343 das erste Pixel der aufeinanderfolgenden drei Pixel des Videosignals von dem vertikalen Dezimator 32 im Ansprechen auf die Pixeleingabetakte, wie in Fig. 13A gezeigt, unter der Steuerung der Wähl-Steuereinrichtung 5. Der 1 : 3-Demultiplexer 344 teilt das Ausgangsvideosignal von der Berechnungsschaltung 342 für den Pixel-gewichteten Mittelwert in die Pixel der drei Phasen auf, wie in den Fig. 13F bis 13H gezeigt. Die Pixel der drei Phasen von dem 1 : 3-Demultiplexer 344, wie in den Fig. 13F bis 13H gezeigt, und das Pixel einer Phase von dem Haltespeicher 343, wie in Fig. 13E gezeigt, werden sequentiell von dem 4 : 1-Multiplexer 345 im Ansprechen auf die Pixelausgabetakte, wie in Fig. 13I gezeigt, gewählt. Infolgedessen gibt der 4 : 1-Multiplexer 345 die sich ergebenden Pixel von vier Phasen aus, wie in Fig. 13 J gezeigt.
  • Unter Bezugnahme auf Fig. 14 ist ein ausführliches Blockschaltbild eines Wandlers 42 für das verschachtelte Abtastformat gezeigt. Wie in dieser Figur dargestellt umfaßt der Wandler 42 für das verschachtelte Abtastformat eine Zeilenadressen-Erzeugungsschaltung 421 und einen Bildspeicher 422.
  • Die Zeilenadressen-Erzeugungsschaltung 421 umfaßt einen Zeilenzähler 4211, einen Multiplizierer 4212 zum Multiplizieren eines Ausgangssignals von dem Zeilenzähler 4211 mit 2, einen Addierer 4213 zum Addieren von 1 zu einem Ausgangssignal von dem Multiplizierer 4212 und einen Multiplexer 4214 zum Wählen des Ausgangssignals von dem Multiplizierer 4212 oder eines Ausgangssignals von dem Addierer 4213 unter der Steuerung der Wähl-Steuereinrichtung 5. Mit dieser Konstruktion erzeugt die Zeilenadressen-Erzeugungsschaltung 421 Zeilenadressen unter der Steuerung der Wähl-Steuereinrichtung 5, um jeden Rahmen (Bild) in gerade und ungerade Felder (bzw. Halbbilder) zu unterteilen.
  • Der Bildspeicher 422 ist dafür ausgelegt, um das Videosignal von dem Schalter 41 in der Einheit eines Bilds zu speichern, und das gespeicherte Videosignal in der Einheit eines Felds zum Ansprechen auf die Zeilenadressen von der Zeilenadressen-Erzeugungsschaltung 421 auszugeben.
  • Im Betrieb wird das Ausgangssignal von dem Zeilenzähler 4211 von dem Multiplizierer 4212 mit 2 multipliziert und dann als eine gerade Adresse an den Multiplexer 4214 angelegt. Die gerade Adresse von dem Multiplizierer 4212 wird ebenfalls von dem Addierer 4213 zu 1 addiert und dann als eine ungerade Adresse an den Multiplexer 4214 angelegt.
  • Die Ausgänge von dem Multiplexer 4212 und dem Addierer 4213 werden von dem Multiplexer 4214 gemäß der entsprechenden Felder unter der Steuerung der Wähl-Steuereinrichtung 5 gewählt und dann als die Zeilenadressen an den Bildspeicher 422 angelegt.
  • Bemerkenswerterweise kann die Multiplikation mit 2 durch Verschieben um ein Bit implementiert werden. Ferner kann die Addition zu 1 durch Fixieren eines niedrigstwertigen Bits auf 1 implementiert werden.
  • Das Videosignal des progressiven Abtasttyps von dem Schalter 41 wird in der Einheit eines Bilds in dem Bildspeicher 422 gespeichert und dann davon ausgegeben, wobei es in gerade und ungerade Zeilen der geraden und ungeraden Felder im Ansprechen auf die Zeilenadressen von der Zeilenadressen-Erzeugungsschaltung 421 aufgeteilt wird. Das heißt, die geraden Zeilen oder das gerade Feld wird von dem Bildspeicher 422 im Ansprechen auf die Ausgabe von dem Multiplexer 4212, der von dem Multiplexer 4214 gewählt wird, gelesen und die ungeraden Zeilen des ungeraden Felds werden von dem Bildspeicher 422 im Ansprechen auf die Ausgabe von dem Addierer 4213, der von dem Multiplexer 4214 gewählt wird, gelesen. Infolgedessen wird das Videosignal des progressiven Abtasttyps in dasjenige des verschachtelten Abtasttyps mit den geraden und ungeraden Feldern umgewandelt.
  • Wie sich aus der vorangehenden Beschreibung entnehmen läßt, kann gemäß der vorliegenden Erfindung jedes Videoformat des HDTV-Signals in das Anzeigeformat des verschachtelten Abtasttyps mit den 1050 vertikalen Abtastzeilen umgewandelt werden, ohne daß eine getrennte Videoformat-Umwandlungsvorrichtung verwendet wird.
  • Obwohl die bevorzugten Ausführungsformen der Erfindung für Illustrationszwecke offenbart worden sind, werden Durchschnittsfachleute erkennen, daß verschiedene Modifikationen, Hinzufügungen und Ersetzungen möglich sind, ohne von dem Grundgedanken der Erfindung, so wie er in den beigefügten Ansprüchen offenbart ist, abzuweichen.

Claims (19)

1. Videoformat-Umwandlungsvorrichtung zum Umwandeln von codierten Signalen mit unterschiedlichen Formaten in Signale eines spezifischen Formats, das für ein Hochdefinitionsfernsehen vorgesehen ist, umfassend:
eine Decodiereinrichtung (1) zum Empfangen und Decodieren eines codierten Signals in ein Videosignal;
eine Bildraten-Umwandlungseinrichtung (2) zum Umwandeln einer Bildrate des Videosignals von der Decodiereinrichtung (1) in 30 Hz;
eine Dezimierungseinrichtung (3) mit
- einer ersten Wähleinrichtung (31) zum Wählen des Videosignals von der Decodiereinrichtung (1) oder eines Ausgangsvideosignals von der Bildraten-Umwandlungseinrichtung (2); und
- einer vertikalen und horizontalen Dezimierungseinrichtung (32, 33) zum Umwandeln der Anzahl von vertikalen und horizontalen Abtastzeilen des Videosignals von der Decodiereinrichtung (1) oder eines Ausgangsvideosignals von der Bildraten-Umwandlungseinrichtung (2), das von der ersten Wähleinrichtung (31) gewählt wird;
eine Umwandlungs/Wähl-Einrichtung (4) für ein verschachteltes Abtastformat, mit
- einer zweiten Wähleinrichtung (41) zum Wählen der Videosignale von der Decodiereinrichtung (1) und der Bildraten-Umwandlungseinrichtung (2) oder eines Ausgangsvideosignals von der Dezimierungseinrichtung (3);
- einer Umwandlungseinrichtung (42) für ein verschachteltes Abtastformat zum Umwandeln eines Abtastformats der Videosignale der Decodiereinrichtung (1) und der Bildratenumwandlungseinrichtung (2) oder eines Ausgangsvideosignals von der Dezimierungseinrichtung (3), die/das von der zweiten Wähleinrichtung (41) gewählt werden/wird, in ein verschachteltes Abtastformat; und
- einer dritten Wähleinrichtung (43) zum Wählen des von der Umwandlungseinrichtung (42) für das verschachtelte Abtastformat in das verschachtelte Abtastformat umgewandelte Videosignal oder des Videosignals von der Decodiereinrichtung (1), und zum jeweiligen Ausgeben des gewählten Videosignals; und
- eine Wähl-Steuereinrichtung (5) zum Steuern der Bildraten-Umwandlungseinrichtung (2), der Dezimierungseinrichtung (3) und der Umwandlungs/Wähl-Einrichtung (4) für das verschachtelte Abtastformat im Ansprechen auf eine Videoformatinformation von der Decodiereinrichtung (1).
2. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 1, dadurch gekennzeichnet, daß die Decodiereinrichtung umfaßt:
eine Decoder/Demultiplexer-Schaltung mit variabler Länge zum Decodieren des gesendeten codierten Signals mit variabler Länge und zum Demultiplexen dieses Signals, um die Videoformatinformation, quantisierte Koeffizienten, einen Bewegungsvektor und einen Steuerparameter aus dem codierten Signal zu trennen;
einen inversen Quantisierer zur inversen Quantisierung der quantisierten Koeffizienten von der Decoder/Demultiplexer-Schaltung mit variabler Länge im Ansprechen auf den Steuerparameter davon;
eine inverse diskrete Cosinustransformationseinheit zum Ausführen einer inversen diskreten Cosinustransformation bezüglich der invers quantisierten Koeffizienten von dem inversen Quantisierer, um auf Grundlage einer Videobewegungsabschätzung ein versetztes Bilddifferenzsignal zu erhalten;
einem Bewegungs-Kompensator zum Kompensieren einer Bewegung eines dort eingegebenen Videosignals unter Verwendung des Bewegungsvektors von der Decoder/Demultiplexer-Schaltung mit variabler Länge;
einen Addierer zum Addieren des versetzten Bilddifferenzsignals von der inversen diskreten Cosinustransformationseinheit und des Bewegungs-kompensierten Videosignals von dem Bewegungs-Kompensator;
einen Bildspeicher zum Speichern eines Ausgangsvideosignals von dem Addierer in der Einheit eines Bilds und zum Ausgeben des gespeicherten Videosignals an den Bewegungs-Kompensator; und
einen Streifenpuffer zum Speichern des Videosignals von dem Addierer in der Einheit eines Streifens und zum Ausgeben des gespeicherten Videosignals in der Einheit einer Zeile.
3. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 1, dadurch gekennzeichnet, daß die Dezimierungseinrichtung umfaßt:
eine Schalteinrichtung zum Wählen der Videosignale von der Decodiereinrichtung oder der Bildraten-Umwandlungseinrichtung unter der Steuerung der Wählsteuereinrichtung;
eine vertikale Dezimierungseinrichtung zum Umwandeln der Anzahl von vertikalen Abtastzeilen pro Bild eines Ausgangsvideosignals von der Schalteinrichtung in 1050 Zeilen unter der Steuerung der Wähl-Steuereinrichtung; und
eine horizontale Dezimierungseinrichtung zum Umwandeln der Anzahl von Pixeln pro Zeile eines Ausgangsvideosignals von der vertikalen Dezimierungseinrichtung in ein Videoformat mit 1050 Zeilen unter der Steuerung der Wähl-Steuereinrichtung.
4. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 1, dadurch gekennzeichnet, daß die Umwandlungs/wähl-Einrichtung für das verschachtelte Abtastformat umfaßt:
eine erste Schalteinrichtung zum Wählen der Videosignale der Decodiereinrichtung, der Bildraten-Umwandlungseinrichtung oder der Dezimierungseinrichtung unter der Steuerung der Wähl-Steuereinrichtung;
eine Umwandlungseinrichtung für ein verschachteltes Abtastformat zum Umwandeln des Abtastformats eines Ausgangsvideosignals von der ersten Schalteinrichtung in das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung; und
eine zweite Schalteinrichtung zum Wählen des Videosignals von der Decodiereinrichtung oder eines Ausgangsvideosignals von der Umwandlungseinrichtung für das verschachtelte Abtastformat unter der Steuerung der Wähl-Steuereinrichtung.
5. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 1, dadurch gekennzeichnet, daß die Bildraten-Umwandlungseinrichtung umfaßt:
eine 60 Hz-Bildraten-Umwandlungseinrichtung zum Umwandeln der Bildrate des Videosignals von der Decodiereinrichtung in 30 Hz unter der Steuerung der Wähl-Steuereinrichtung, wenn es 60 Hz ist;
eine 24 Hz-Bildraten-Umwandlungseinrichtung zum Umwandeln der Bildrate des Videosignals von der Decodiereinrichtung in 30 Hz unter der Steuerung der Wähl-Steuereinrichtung, wenn es 24 Hz ist; und eine Multiplexierungseinrichtung zum Wählen der Ausgangsvideosignale von der 60 Hz-Bildraten-Umwandlungseinrichtung oder der 24 Hz-Bildraten-Umwandlungseinrichtung unter der Steuerung der Wähl-Steuereinrichtung.
6. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 3, dadurch gekennzeichnet, daß die vertikale Dezimierungseinrichtung umfaßt:
einen ersten FIFO-Speicher zum Ausführen von Schreib/Lese-Operationen in bezug auf eine erste von aufeinanderfolgenden drei Zeilen des Videosignals von der Schalteinrichtung;
einen zweiten FIFI-Speicher zum Ausführen von Schreib/Lese-Operationen bezüglich des Videosignals von der Schalteinrichtung in der Einheit einer Zeile;
eine FIFO-Speicher-Steuereinrichtung zum Steuern der Schreibe- und Leseoperationen der ersten und zweiten FIFO-Speicher unter der Steuerung der Wähl-Steuereinrichtung; und
einen Multiplexer zum alternierenden Wählen von Ausgangszeilen von den ersten und zweiten FIFO-Speichern.
7. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 3, dadurch gekennzeichnet, daß die vertikale Dezimierungseinrichtung umfaßt:
ein Zeilenverzögerungselement zum Verzögern des Videosignals von der Schalteinrichtung in der Einheit einer Zeile;
einen ersten FIFO-Speicher zum Ausführen von Schreibe- und Leseoperationen in bezug auf eine erste von aufeinanderfolgenden drei Zeilen eines Ausgangsvideosignals von dem Zeilenverzögerungselement;
eine Berechnungseinrichtung für Zeilen-gewichtete Mittelwerte zum Berechnen von gewichteten Mittelwerten der Zeilen der Videosignale von der Schalteinrichtung und dem Zeilenverzögerungselement in Abhängigkeit von Gewichtungswerten unter der Steuerung der Wähl-Steuereinrichtung;
einen zweiten FIFO-Speicher zum Ausführen von Schreib- und Leseoperationen in bezug auf ein Ausgangsvideosignal von der Berechnungseinrichtung für die Zeilen-gewichteten Mittelwerte in der Einheit einer Zeile;
eine FIFO-Speicher-Einrichtung zum Steuern der Schreib- und Leseoperationen der ersten und zweiten FIFO-Speicher unter der Steuerung der Wähl-Steuereinrichtung; und einen ersten Multiplexer zum alternierenden Wählen von Ausgabezeilen von den ersten und zweiten FIFO-Speichern.
8. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 3, dadurch gekennzeichnet, daß die horizontale Dezimierungseinrichtung umfaßt:
einen 1 : 3-Demultiplexer zum Aufteilen des Videosignals von der vertikalen Dezimierungseinrichtung in Pixel von drei Phasen;
einen ersten Haltespeicher zum Halten eines ersten von aufeinanderfolgenden drei Pixeln des Videosignals von der vertikalen Dezimierungseinrichtung unter der Steuerung der Wähl-Steuereinrichtung; und
einen 4 : 1-Multiplexer zum alternierenden Wählen von Ausgabepixeln von dem 1 : 3-Demultiplexer und dem ersten Haltespeicher.
9. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 3, dadurch gekennzeichnet, daß die horizontale Dezimierungseinrichtung umfaßt:
einen ersten Haltespeicher zum Halten eines ersten von aufeinanderfolgenden drei Pixeln des Videosignals von der vertikalen Dezimierungseinrichtung unter der Steuerung der Wähl-Steuereinrichtung;
eine Berechnungseinrichtung für Pixel-gewichtete Mittelwerte zum Berechnen von gewichteten Mittelwerten der Pixel des Videosignals von der vertikalen Dezimierungseinrichtung in Abhängigkeit von Gewichtungswerten unter der Steuerung der Wähl-Steuereinrichtung;
einen 1 : 3-Demultiplexer zum Aufteilen eines Ausgangsvideosignals von der Berechnungseinrichtung für die Pixel-gewichteten Mittelwerte in Pixel von drei Phasen; und
einen 4 : 1-Multiplexer zum alternierenden Wählen von Ausgabepixeln von dem 1 : 3-Demultiplexer und dem ersten Haltespeicher.
10. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 4, dadurch gekennzeichnet, daß die Umwandlungseinrichtung für das verschachtelte Abtastformat umfaßt:
eine Zeilenadressen-Erzeugungseinrichtung zum Erzeugen von Zeilenadressen unter der Steuerung der Wähl-Steuereinrichtung zum Aufteilen jedes Bilds in gerade und ungerade Halbbilder; und
einen Bildspeicher zum Speichern des Videosignals von der ersten Schalteinrichtung in der Einheit eines Bilds und zum Ausgeben des gespeicherten Videosignals in der Einheit eines Halbbilds im Ansprechen auf die Zeilenadressen von der Zeilenadressen-Erzeugungseinrichtung.
11. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 5, dadurch gekennzeichnet, daß die 60 Hz-Bildraten-Umwandlungseinrichtung umfaßt:
einen FIFO-Speicher zum Ausführen einer Schreiboperation in bezug au das Videosignal mit der 60 Hz-Bildrate von der Decodiereinrichtung, wobei bei einer Periode von 2 Bildtakten eines von zwei Bildern übersprungen wird, und einer Leseoperation in bezug auf das gespeicherte Videosignal bei einer Periode, die zweimal so groß wie diejenige der Schreiboperation ist, um ein Videosignal mit der 30 Hz-Bildrate auszugeben; und
eine FIFO-Speicher-Steuereinrichtung zum Steuern der Lese- und Schreiboperationen des FIFO-Speichers unter der Steuerung der Wähl-Steuereinrichtung zum Ausgeben des Videosignals mit der 30 Hz-Bildrate.
12. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 5. dadurch gekennzeichnet, daß die 24 Hz-Bildraten-Umwandlungseinrichtung umfaßt:
einen FIFO-Speicher zum Ausführen von Schreib- und Leseoperationen in bezug auf ein erstes von vier Bildern des Videosignals mit der 24 Hz-Bildrate von der Decodiereinrichtung bei einer Periode von fünf Bildtakten;
einen Bildspeicher zum Ausführen von Schreib- und Leseoperationen in bezug auf sämtliche vier Bilder des Videosignals mit der 24 Hz-Bildrate von der Decodiereinrichtung in der Einheit eines Bilds bei der Periode von fünf Bildtakten;
eine FIFO/Bildspeicher-Steuereinrichtung zum Steuern der Lese- und Schreiboperationen des FIFO-Speichers und des Bildspeichers unter der Steuerung der Wähl-Steuereinrichtung; und
einen Multiplexer zum alternierenden Wählen von Ausgabebildern von dem FIFO-Speicher und dem Bildspeicher.
13. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 6, dadurch gekennzeichnet, daß die vertikale Dezimierungseinrichtung ferner umfaßt:
eine Filtereinrichtung zum Entfernen einer Hochfrequenzkomponente aus dem Videosignal von der Schalteinrichtung und zum Ausgeben des sich ergebenden Videosignals an die ersten und zweiten FIFO-Speicher.
14. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 7, dadurch gekennzeichnet, daß die Berechnungseinrichtung für die Zeilen-gewichteten Mittelwerte umfaßt:
einen ersten 1/4-Multiplizierer zum Multiplizieren des Videosignals von dem Zeilenverzögerungselement mit 1/4;
einen zweiten 1/2-Multiplizierer zum Multiplizieren des Videosignals von dem Zeilenverzögerungselement um 1/2;
einen ersten Addierer von Addieren von Ausgangssignalen von dem 1/4-Multiplizierer und dem 1/2-Multiplizierer;
einen zweiten Multiplexer zum Wählen eines Ausgangssignals von dem ersten Addierer oder der Ausgangssignale von dem ersten 1/4-Multiplizierer und dem ersten 1/2-Multiplizierer unter der Steuerung der Wähl-Steuereinrichtung;
einen zweiten 1/2-Multiplizierer zum Multiplizieren des Videosignals von der Schalteinrichtung mit 1/2;
einen zweiten 1/4-Multiplizierer zum Multiplizieren des Videosignals von der Schalteinrichtung mit 1/4; einen zweiten Addierer zum Addieren von Ausgangssignalen von dem zweiten 1/2-Multiplizierer und dem zweiten 1/4-Multiplizierer;
einen dritten Multiplexer zum Wählen eines Ausgangssignals von dem zweiten Addierer oder der Ausgangssignale von dem zweiten 1/2-Multiplizierer und dem zweiten 1/4-Multiplizierer unter der Steuerung der Wähl-Steuereinrichtung; und
einen dritten Addierer zum Addieren von Ausgangssignalen von den zweiten und dritten Multiplexern.
15. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 8, dadurch gekennzeichnet, daß die horizontale Dezimierungseinrichtung ferner umfaßt:
eine Filtereinrichtung zum Entfernen einer Hochfrequenzkomponente aus dem Videosignal von der vertikalen Dezimierungseinrichtung zum Ausgeben des sich ergebenden Videosignals an den 1 : 3-Multiplexer und den ersten Haltespeicher.
16. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 9, dadurch gekennzeichnet, daß die Berechnungseinrichtung für die Pixel-gewichteten Mittelwerte umfaßt:
einen zweiten Haltespeicher zum Halten des Videosignals von der vertikalen Dezimierungseinrichtung;
einen ersten 1/4-Multiplizierer zum Multiplizieren eines Ausgangsvideosignals von dem zweiten Haltespeicher mit 1/4;
einen ersten 1/2-Multiplizierer zum Multiplizieren des Videosignals von dem zweiten Haltespeicher mit 1/2;
einen ersten Addierer zum Addieren von Ausgangssignalen von dem ersten 1/4-Multiplizierer und dem ersten 1/2-Multiplizierer;
einen ersten Multiplexer zum Wählen eines Ausgangssignals von dem ersten Addierer oder der Ausgangssignale von dem ersten 1/4-Multiplizierer und dem ersten 1/2-Multiplizierer unter der Steuerung der Wähl-Steuereinrichtung;
einen zweiten 1/2-Multiplizierer zum Multiplizieren des Videosignals von der vertikalen Dezimierungseinrichtung mit 1/2;
einen zweiten 1/4-Multiplizierer zum Multiplizieren des Videosignals von der vertikalen Dezimierungseinrichtung mit 1/4;
einen zweiten Addierer zum Addieren von Ausgangssignalen von dem zweiten 1/2-Multiplizierer und dem zweiten 1/4-Multiplizierer;
einen zweiten Multiplexer zum Wählen eines Ausgangssignals von dem zweiten Addierer oder der Ausgangssignale von dem zweiten 1/2-Multiplizierer und dem zweiten 1/4-Multiplizierer unter der Steuerung der Wähl-Steuereinrichtung; und
einen dritten Addierer zum Addieren von Ausgangssignalen von den ersten und zweiten Multiplexern.
17. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 10, dadurch gekennzeichnet, daß die Zeilenadressen-Erzeugungseinrichtung umfaßt:
einen Zeilenzähler;
einen Multiplizierer zum Multiplizieren eines Ausgangssignals von dem Zeilenzähler mit 2;
einen Addierer zum Addieren von 1 zu einem Ausgangssignal von dem Multiplizierer; und
einen Multiplexer zum Wählen des Ausgangssignals von dem Multiplizierer oder eines Ausgangssignals von dem Addierer unter der Steuerung der Wähl-Steuereinrichtung.
18. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 13, dadurch gekennzeichnet, daß die Filtereinrichtung umfaßt:
eine Vielzahl von Zeilenverzögerungselementen, die in Reihe geschaltet sind, wobei die Zeilenverzögerungselemente sequentiell das Videosignal von der Schalteinrichtung in der Einheit einer Zeile verzögern und das sich ergebende Videosignal an den zweiten FIFO-Speicher ausgeben;
eine Vielzahl von Multiplizierern, wobei jeder der Multiplizierer ein entsprechendes Videosignal von der Schalteinrichtung und Ausgangssignale von dem Zeilenverzögerungselementen mit einem entsprechenden Filterkoeffizienten multiplizieren; und
einen Addierer zum Addieren von Ausgangssignalen von den Multiplizierern und zum Ausgeben des sich ergebenden Videosignals an den ersten FIFO-Speicher.
19. Videoformat-Umwandlungsvorrichtung für ein Hochdefinitionsfernsehen nach Anspruch 15, dadurch gekennzeichnet daß die Filtereinrichtung umfaßt:
eine Vielzahl von in Reihe geschalteten Haltespeichern, wobei die Haltespeicher das Videosignal von der vertikalen Dezimierungseinrichtung in der Einheit eines Pixels sequentiell verzögern und das sich ergebende Videosignal an den 1 : 3-Demultiplexer ausgeben;
eine Vielzahl von Multiplizierern, wobei jeder Multiplizierer ein entsprechendes Videosignal von der vertikalen Dezimierungseinrichtung und Ausgangssignale von den Haltespeichern mit einem entsprechenden Filterkoeffizienten multiplizieren; und
einen Addierer zum Addieren von Ausgangssignalen von den Multiplexern und zum Ausgeben des sich ergebenden Videosignals an den ersten Haltespeicher.
DE69415747T 1993-08-18 1994-06-07 Fernsehformatumwandlungsanlage für Fernsehen mit hoher Auflösung Expired - Fee Related DE69415747T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930016036A KR950012664B1 (ko) 1993-08-18 1993-08-18 1050라인 비월주사식 모니터 디스플레이 영상포맷을 갖는 에치디티브이(hdtv)수신장치

Publications (2)

Publication Number Publication Date
DE69415747D1 DE69415747D1 (de) 1999-02-18
DE69415747T2 true DE69415747T2 (de) 1999-06-10

Family

ID=19361511

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69415747T Expired - Fee Related DE69415747T2 (de) 1993-08-18 1994-06-07 Fernsehformatumwandlungsanlage für Fernsehen mit hoher Auflösung

Country Status (4)

Country Link
US (1) US5485216A (de)
EP (1) EP0639923B1 (de)
KR (1) KR950012664B1 (de)
DE (1) DE69415747T2 (de)

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0147209B1 (ko) * 1994-10-20 1998-09-15 이헌조 에이치디티브이의 영상 포맷 변환장치
US5943096A (en) * 1995-03-24 1999-08-24 National Semiconductor Corporation Motion vector based frame insertion process for increasing the frame rate of moving images
US5528301A (en) * 1995-03-31 1996-06-18 Panasonic Technologies, Inc. Universal video format sample size converter
US5530484A (en) * 1995-05-19 1996-06-25 Thomson Multimedia S.A Image scanning format converter suitable for a high definition television system
US5610661A (en) * 1995-05-19 1997-03-11 Thomson Multimedia S.A. Automatic image scanning format converter with seamless switching
JP2770801B2 (ja) * 1995-09-27 1998-07-02 日本電気株式会社 映像表示システム
KR0157566B1 (ko) * 1995-09-30 1998-11-16 김광호 고화질을 위한 보간방법 및 장치
AU7435696A (en) * 1995-10-13 1997-04-30 Apple Computer, Inc. Method and apparatus for video scaling and convolution for displaying computer graphics on a conventional television monitor
KR100192270B1 (ko) * 1996-02-03 1999-06-15 구자홍 에이치디티브이 비데오 디코더 회로
DE19608737C1 (de) * 1996-03-06 1997-06-19 Siemens Ag Anordnung und Verfahren zur Formatwandlung von Bildblöcken von einem ersten Codierungsformat in ein zweites Codierungsformat
US5777679A (en) * 1996-03-15 1998-07-07 International Business Machines Corporation Video decoder including polyphase fir horizontal filter
KR100205009B1 (ko) * 1996-04-17 1999-06-15 윤종용 비디오신호 변환장치 및 그 장치를 구비한 표시장치
JP3617573B2 (ja) * 1996-05-27 2005-02-09 三菱電機株式会社 フォーマット変換回路並びに該フォーマット変換回路を備えたテレビジョン受像機
JP3953561B2 (ja) * 1996-10-15 2007-08-08 株式会社日立製作所 画像信号のフォーマット変換信号処理方法及び回路
EP0840522B1 (de) * 1996-10-28 2008-07-09 Texas Instruments Incorporated Verbesserungen an Bildanzeigesystemen
KR100252988B1 (ko) * 1997-01-27 2000-04-15 구자홍 에이치디 티브이(hdtv)의 영상포멧 변환장치 및 방법
US6151075A (en) * 1997-06-11 2000-11-21 Lg Electronics Inc. Device and method for converting frame rate
JP3564961B2 (ja) * 1997-08-21 2004-09-15 株式会社日立製作所 ディジタル放送受信装置
US6057889A (en) * 1997-09-26 2000-05-02 Sarnoff Corporation Format-responsive video processing system
US6108041A (en) * 1997-10-10 2000-08-22 Faroudja Laboratories, Inc. High-definition television signal processing for transmitting and receiving a television signal in a manner compatible with the present system
US6014182A (en) 1997-10-10 2000-01-11 Faroudja Laboratories, Inc. Film source video detection
JPH11122613A (ja) * 1997-10-16 1999-04-30 Matsushita Electric Ind Co Ltd 映像信号処理装置、及び映像信号処理方法
KR100244225B1 (ko) * 1997-12-10 2000-02-01 구자홍 디티브이의 입력 영상 변환장치
WO1999034597A1 (en) * 1997-12-31 1999-07-08 Sarnoff Corporation Format and frame rate comversion for display of 24 hz source video
KR100309878B1 (ko) * 1998-03-31 2001-11-15 윤종용 디지털 티브이의 입력 포맷 변환장치
KR100311009B1 (ko) * 1998-04-22 2001-11-17 윤종용 공통 포맷을 이용하는 영상 포맷 변환 장치와 그 방법
US6424381B1 (en) * 1998-06-26 2002-07-23 Lsi Logic Corporation Filtering decimation technique in a digital video system
US6587158B1 (en) * 1998-07-23 2003-07-01 Dvdo, Inc. Method and apparatus for reducing on-chip memory in vertical video processing
KR100281885B1 (ko) * 1998-12-28 2001-02-15 윤종용 디지털 신호 수신장치의 클럭 주파수 변환장치
KR100287866B1 (ko) * 1998-12-31 2001-05-02 구자홍 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템
US6353459B1 (en) * 1999-03-31 2002-03-05 Teralogic, Inc. Method and apparatus for down conversion of video data
US7010801B1 (en) * 1999-06-11 2006-03-07 Scientific-Atlanta, Inc. Video on demand system with parameter-controlled bandwidth deallocation
US6986156B1 (en) * 1999-06-11 2006-01-10 Scientific Atlanta, Inc Systems and methods for adaptive scheduling and dynamic bandwidth resource allocation management in a digital broadband delivery system
US7992163B1 (en) * 1999-06-11 2011-08-02 Jerding Dean F Video-on-demand navigational system
US6817028B1 (en) * 1999-06-11 2004-11-09 Scientific-Atlanta, Inc. Reduced screen control system for interactive program guide
US6313813B1 (en) * 1999-10-21 2001-11-06 Sony Corporation Single horizontal scan range CRT monitor
JP3998399B2 (ja) 1999-12-03 2007-10-24 松下電器産業株式会社 映像信号変換装置
US20060059525A1 (en) * 1999-12-13 2006-03-16 Jerding Dean F Media services window configuration system
US7975277B1 (en) 2000-04-03 2011-07-05 Jerding Dean F System for providing alternative services
US7200857B1 (en) * 2000-06-09 2007-04-03 Scientific-Atlanta, Inc. Synchronized video-on-demand supplemental commentary
US8516525B1 (en) 2000-06-09 2013-08-20 Dean F. Jerding Integrated searching system for interactive media guide
US7934232B1 (en) 2000-05-04 2011-04-26 Jerding Dean F Navigation paradigm for access to television services
US8069259B2 (en) 2000-06-09 2011-11-29 Rodriguez Arturo A Managing removal of media titles from a list
US7962370B2 (en) * 2000-06-29 2011-06-14 Rodriguez Arturo A Methods in a media service system for transaction processing
US7340759B1 (en) * 2000-11-10 2008-03-04 Scientific-Atlanta, Inc. Systems and methods for adaptive pricing in a digital broadband delivery system
US8006262B2 (en) * 2001-06-29 2011-08-23 Rodriguez Arturo A Graphic user interfaces for purchasable and recordable media (PRM) downloads
US7526788B2 (en) * 2001-06-29 2009-04-28 Scientific-Atlanta, Inc. Graphic user interface alternate download options for unavailable PRM content
US7496945B2 (en) * 2001-06-29 2009-02-24 Cisco Technology, Inc. Interactive program guide for bidirectional services
US7512964B2 (en) * 2001-06-29 2009-03-31 Cisco Technology System and method for archiving multiple downloaded recordable media content
US7334251B2 (en) * 2002-02-11 2008-02-19 Scientific-Atlanta, Inc. Management of television advertising
US6996544B2 (en) * 2002-02-27 2006-02-07 Imagineer Software, Inc. Multiple party content distribution system and method with rights management features
US7567296B2 (en) * 2002-06-27 2009-07-28 Thomson Licensing Method and system for detecting and performing automatic bank switching for a filter coefficient ram
US7636125B2 (en) * 2002-10-22 2009-12-22 Broadcom Corporation Filter module for a video decoding system
US7158186B2 (en) * 2003-05-27 2007-01-02 Genesis Microchip Inc. Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout
JP2005027068A (ja) * 2003-07-03 2005-01-27 Pioneer Electronic Corp 映像信号変換装置及び方法
JP4382408B2 (ja) * 2003-07-31 2009-12-16 パイオニア株式会社 映像信号変換装置
US20050036555A1 (en) * 2003-08-13 2005-02-17 Lakshmanan Ramakrishnan Automatic direct memory access engine
US8161388B2 (en) 2004-01-21 2012-04-17 Rodriguez Arturo A Interactive discovery of display device characteristics
US7826710B2 (en) 2005-01-13 2010-11-02 Panasonic Corporation Playback device, computer program, playback method
WO2007024966A1 (en) * 2005-08-24 2007-03-01 Thomson Licensing Method for graphical scaling of lcds in mobile television devices
EP1938595A4 (de) * 2005-08-31 2010-04-28 Thomson Licensing Vertikal-abtast-crt-system für mehrere standards
US8189472B2 (en) * 2005-09-07 2012-05-29 Mcdonald James F Optimizing bandwidth utilization to a subscriber premises
JP5188033B2 (ja) * 2006-04-24 2013-04-24 株式会社日立製作所 記録再生装置、送出装置及び伝送システム。
JP2008011389A (ja) * 2006-06-30 2008-01-17 Toshiba Corp 映像信号スケーリング装置
US8269886B2 (en) 2007-01-05 2012-09-18 Marvell World Trade Ltd. Methods and systems for improving low-resolution video
WO2008100640A1 (en) 2007-02-16 2008-08-21 Marvell World Trade Lte. Methods and systems for improving low resolution and low frame rate video
CN105306866A (zh) * 2015-10-27 2016-02-03 青岛海信电器股份有限公司 帧率转换方法及装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0681304B2 (ja) * 1986-02-19 1994-10-12 ソニー株式会社 方式変換装置
US5029002A (en) * 1988-08-31 1991-07-02 Zenith Electronics Corporation High definition television system
JPH02237280A (ja) * 1989-03-10 1990-09-19 Hitachi Ltd 標準/高品位テレビジョン受信装置
JPH0346479A (ja) * 1989-07-14 1991-02-27 Toshiba Corp テレビジョン信号変換装置
FR2651402B1 (fr) * 1989-08-22 1991-10-25 Europ Rech Electr Lab Dispositif de conversion de frequence trame et du nombre de lignes pour un recepteur de television haute definition.
JPH03145884A (ja) * 1989-11-01 1991-06-21 Sony Corp テレビジョン受像機
JP2842913B2 (ja) * 1990-01-24 1999-01-06 株式会社日立製作所 ワイドテレビジョン信号処理回路
JP2861213B2 (ja) * 1990-03-13 1999-02-24 ソニー株式会社 画像表示装置
US5353119A (en) * 1990-11-15 1994-10-04 Sony United Kingdom Limited Format conversion of digital video signals, integration of digital video signals into photographic film material and the like, associated signal processing, and motion compensated interpolation of images
US5134477A (en) * 1990-12-11 1992-07-28 At&T Bell Laboratories Hdtv receiver
US5138659A (en) * 1991-05-02 1992-08-11 General Instrument Corporation Conversion of television signal formats with retention of common control data stream
EP0514819B1 (de) * 1991-05-23 1996-05-01 Hitachi, Ltd. Breitbildschirmfernsehempfänger mit Bildseitenverhältnisumwandlungsfunktion und Verfahren zur Darstellung eines vergrösserten Abschnittes
US5347318A (en) * 1992-06-16 1994-09-13 Canon Kabushiki Kaisha Apparatus for processing video signals having different aspect ratios
KR970006477B1 (ko) * 1992-09-07 1997-04-28 가부시기가이샤 도시바 텔레비젼 신호 처리 장치
JPH06189220A (ja) * 1992-12-22 1994-07-08 Matsushita Electric Ind Co Ltd 放送受信装置

Also Published As

Publication number Publication date
KR950007501A (ko) 1995-03-21
EP0639923B1 (de) 1999-01-07
KR950012664B1 (ko) 1995-10-19
EP0639923A3 (de) 1995-03-22
EP0639923A2 (de) 1995-02-22
US5485216A (en) 1996-01-16
DE69415747D1 (de) 1999-02-18

Similar Documents

Publication Publication Date Title
DE69415747T2 (de) Fernsehformatumwandlungsanlage für Fernsehen mit hoher Auflösung
DE69412834T2 (de) Vorrichtung zur bereitstellung von komprimierten bildsignalen ohne zeilensprung
US5519446A (en) Apparatus and method for converting an HDTV signal to a non-HDTV signal
DE69732014T2 (de) Signalverarbeitungsverfahren und -schaltung zum Umwandeln des Formats eines Bildsignals
DE69129595T2 (de) Systeme und Verfahren zur Kodierung alternierender Halbbilder in Zeilensprungbildsequenzen
DE69601362T2 (de) Bewegungskompensierende filterung
DE69233505T2 (de) Videokodierungssystem
DE69824486T2 (de) Kodier- und Dekodierverfahren für Videosignal mit Zwischenbild mit Konvertierung periodisch ausgewählter Videohalbbilder zu Videobildern mit progressiver Abtastung
DE69423798T2 (de) Vorrichtungungen und Verfahren zur skalierbaren Kodierung und Dekodierung von Videosignalen
US5182645A (en) Apparatus for deriving a compatible low-definition interlaced television signal and other components for reconstructing the original signal from an interlaced high-definition television signal
DE4343211B4 (de) Adaptives Bildkompressionsverfahren und adaptive Bildkompressionsvorrichtung
US5625571A (en) Prediction filter
DE69426584T2 (de) Einrichtung zur Umsetzung der Vollbildfrequenz
DE69415158T2 (de) Verfahren und vorrichtung zur skalierbaren bildsignalkomprimierung
DE69414295T2 (de) Verfahren und Vorrichtung zum Übertragen und Empfangen eines Videosignals
DE69331174T2 (de) Bildverarbeitungsvorrichtung
DE69736620T2 (de) Videodecoder mit einem horizontalen Polyphasen-Fir-Filter
DE68922578T2 (de) Kodierung, Dekodierung und Übertragungssystem für Fernsehbilder.
DE69616746T2 (de) Speicherbedarfverringerung in einem SQTV-Prozessor durch ADPCM-Kompression
DE2617884A1 (de) Normwandler fuer fernsehsignale
DE68909472T2 (de) Einrichtung zur Dekodierung von Signalen, die eine Folge von Bildern darstellen und Übertragungssystem von Fernsehbildern mit hoher Auflösung mit einer solchen Einrichtung.
DE4423226C1 (de) Digitaler Dekoder für Videosignale und Verfahren zur digitalen Dekodierung von Videosignalen
DE69709293T2 (de) Verfahren und Vorrichtung zur Kodierung und Dekodierung von Bewegtbildern
DE3856318T2 (de) Vorhersage-Kodiersystem
US5668602A (en) Real-time television image pixel multiplication methods and apparatus

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee