KR100244225B1 - 디티브이의 입력 영상 변환장치 - Google Patents

디티브이의 입력 영상 변환장치 Download PDF

Info

Publication number
KR100244225B1
KR100244225B1 KR1019970067455A KR19970067455A KR100244225B1 KR 100244225 B1 KR100244225 B1 KR 100244225B1 KR 1019970067455 A KR1019970067455 A KR 1019970067455A KR 19970067455 A KR19970067455 A KR 19970067455A KR 100244225 B1 KR100244225 B1 KR 100244225B1
Authority
KR
South Korea
Prior art keywords
image
signal
output
synchronization
vga
Prior art date
Application number
KR1019970067455A
Other languages
English (en)
Other versions
KR19990048690A (ko
Inventor
한동일
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019970067455A priority Critical patent/KR100244225B1/ko
Priority to US09/198,248 priority patent/US6175387B1/en
Publication of KR19990048690A publication Critical patent/KR19990048690A/ko
Application granted granted Critical
Publication of KR100244225B1 publication Critical patent/KR100244225B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/431Generation of visual interfaces for content selection or interaction; Content or additional data rendering
    • H04N21/4312Generation of visual interfaces for content selection or interaction; Content or additional data rendering involving specific graphical features, e.g. screen layout, special fonts or colors, blinking icons, highlights or animations
    • H04N21/4316Generation of visual interfaces for content selection or interaction; Content or additional data rendering involving specific graphical features, e.g. screen layout, special fonts or colors, blinking icons, highlights or animations for displaying supplemental content in a region of the screen, e.g. an advertisement in a separate window
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/4402Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display
    • H04N21/440218Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display by transcoding between formats or standards, e.g. from MPEG-2 to MPEG-4

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Business, Economics & Management (AREA)
  • Marketing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

서로 다른 영상 포맷신호를 동시 처리하는 입력 영상 변환장치에 관한 것으로 제 1 또는 제 2 영상 포맷을 입력받아 영상을 축소하는 영상 축소부와, 상기 제 2 영상 포맷을 제 1 영상 포맷으로 변환하는 전처리부와, 상기 전처리부에서 출력된 제 1 영상 신호나 변환된 제 2 영상 신호와 상기 영상 축소부에서 축소된 영상을 디스플레이 포맷에 따라 선택 출력하는 선택부와, 상기 제 2 영상 신호의 유효 데이터 구간으로 제 1 영상 포맷의 동기신호를 조정하는 동기 변환 발생부와, 상기 동기 변환 발생부에서 발생된 동기신호에 따라 상기 선택부에서 출력된 영상을 디스플레이하는 디스플레이부로 구성되어 DTV 신호를 디스플레이 할 수 있는 장치에서 기존의 NTSC나 VGA 신호를 같은 포트를 이용하여 인터페이스하여 적은 포트의 신호만을 이용하여 인터페이스할 수 있으며, NTSC와 VGA 신호의 동기신호의 특징이 다르므로 동기신호와 유효한 데이터간의 차이를 보정해주며 그 밖의 영상 처리부는 공유함으로써 현재 입력되는 영상에 대한 정보를 이용하여 두가지의 다른 영상을 처리할 수 있는 장점이 있고 하드웨어 양을 줄일 수 있는 효과가 있다.

Description

디티브이의 입력 영상 변환장치
본 발명은 디지탈 티브이(Digital TV)에 관한 것으로 특히, 서로 다른 영상 포맷신호를 동시 처리하는 입력 영상 변환장치에 관한 것이다.
일반적으로 디지탈 티브이의 입력 영상 변환장치와 NTSC 및 VGA 신호를 각각 인터페이스할 때 인터페이스 되는 신호선 수를 살펴보면 NTSC 신호인 경우 아날로그 신호이면 하나의 아날로그 신호에 휘도 신호(Y), 반송 색신호(C), 수직/수평 동기신호가 모두 포함되어 있으므로 하나의 핀이 필요하나 이 NTSC 신호를 디지탈 신호로 변환하여 인터페이스하면 더 많은 핀이 필요하다.
그리고, VGA 신호인 경우 R(Red), G(Green), B(Blue), 수직/수평 동기신호를 포함하여 인터페이스 하기 위해서는 다섯 개의 핀이 필요하다.
그러므로 NTSC 및 VGA 신호와 동시에 처리해야 할 경우 각각의 신호를 인터페이스시 많은 신호선 수가 필요하며 하드웨어가 복잡하게 되는 문제점이 있다.
또한, VGA 신호와 인터페이스할 경우 동기신호 구간과 유효 데이터의 위치가 서로 다르므로 이에 대한 고려를 하지 않으면 더 많은 메모리를 필요로 하게 된다.
즉, VGA 신호의 경우 도 1(a)과 같은 클럭에 따라 도 1(b)와 같은 수평 동기신호가 출력되는데 이에 비해 VGA 신호를 디지탈화 하고 색좌표 변환시킨 Y, C 신호는 도 1(c)(d)와 같이 출력되어 VGA 신호의 수평 동기신호 발생된 후 일정 기간 후(nvin_h)에 VGA 신호의 Y, C 신호가 발생된다.
그리고, 도 2(a)와 같은 수평 동기신호에 맞추어 도 2(b)와 같은 수직 동기신호를 발생하고 일정 기간 후에 도 2(c)와 같이 VGA 신호의 실제 영상 데이터가 발생되어 VGA 동기신호와 VGA 영상의 시작점이 달라짐에 따른 실제 VGA 영상 신호가 없는 부분도 메모리에 저장하므로 필요 이상의 메모리를 낭비하게 되는 문제점이 발생된다.
종래기술의 문제점을 해결하기 위한 본 발명에 따른 디티브이의 입력 영상 변환장치는 서로 다른 영상 포맷신호를 작은 하드웨어 양으로 동시 처리하여 디스플레이 하는데 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 디티브이의 입력 영상 변환장치의 특징은 제 2 영상의 포맷을 제 1 영상의 포맷으로 변환한 후 제 1 영상 신호 또는 변환된 제 2 영상 신호를 같은 포트로 인터페이스함에 특징이 있다.
또한, 제 1 영상 신호와 제 2 영상 신호를 같은 포트로 인터페이스하기 위해서 제 1 영상 신호의 동기신호와 제 2 영상 신호의 유효 데이터간의 차이를 보정하여 서로 다른 영상 포맷신호를 동시 처리하여 디스플레이 함에 특징이 있다.
도 1은 종래기술에 따른 NTSC 신호의 수평 동기신호에 대한 VGA 신호의 Y, C 신호의 차이를 설명하기 위한 도면
도 2는 종래기술에 따른 NTSC 신호의 수평 동기신호 및 수직 동기신호에 대한 VGA 신호의 실제 데이터의 차이를 설명하기 위한 도면
도 3은 본 발명에 따른 디티브이의 입력 영상 변환장치를 개략적으로 설명하기 위한 블록도
도 4는 본 발명에 따른 디티브이의 입력 영상 변환장치의 실시예에 대한 상세 구성 블록도
도 5는 도 4의 전처리부의 상세 구성을 설명하기 위한 구성 블록도
도 6은 도 4의 동기 발생부의 상세 구성을 설명하기 위한 구성 블록도
도 7은 도 4의 동기 발생부의 동기 변환 이전의 NTSC 수평 동기신호에 대한 VGA 데이터 출력을 보여주는 파형도
도 8은 도 4의 동기 발생부의 동기 변환 이전의 NTSC 수직 동기신호에 대한 VGA 데이터 출력을 보여주는 파형도
도 9은 도 4의 동기 발생부의 동기 변환 후 NTSC 수평 동기신호와 같은 형태의 VGA 데이터 출력을 보여주는 파형도
도 10은 도 4의 동기 발생부의 동기 변환 후 NTSC 수직 동기신호와 같은 형태를 갖는 VGA 데이터 출력을 보여주는 파형도
도면의 주요부분에 대한 부호의 설명
40 : 전처리부 41 : PIP 축소부
42 : 선택부 43 : 동기 변환부
44 : 직병렬 변환부 45, 49, 50 : 버퍼
46 : 메모리 47 : 메모리 인터페이스
48 : 라이트 어드레스 발생부 51 : 리드 어드레스 발생부
52 : 포맷 변환부 53 : PIP 변환부
54 : PIP 먹스
상기 특징을 갖는 본 발명에 따른 디티브이의 입력 영상 변환장치를 개략적으로 나타내면 도 3과 같다.
이를 간단히 살펴보면 영상 축소부는 제 1 또는 변환된 제 2 영상 포맷을 입력받아 영상을 축소하여 선택부로 출력하고, 전처리부는 제 2 영상의 포맷을 제 1 영상의 포맷으로 변환하여 입력 포맷에 따라 선택부로 선택 출력한다. 선택부는 전처리부에서 출력된 제 1 영상 신호나 변환된 제 2 영상 신호 또는 영상 축소부에서 축소된 영상을 디스플레이 포맷에 따라 선택 출력한다.
동기 변환부는 제 1 영상 신호와 제 2 영상 신호를 같은 포트로 인터페이스하기 위해서 제 1 영상 신호의 동기신호와 제 2 영상 신호의 유효 데이터간의 차이를 보정하여 입력 포맷에 따라 동기신호를 발생한다.
직병렬 변환부는 이 발생된 동기신호에 따라 선택부를 통해 출력된 영상 데이터를 병렬로 변환하여 메모리에 고속으로 저장하고, 포맷/PIP 변환부는 이 저장된 영상 데이터를 리드하여 디스플레이 포맷에 따라 포맷 또는 PIP 변환을 수행한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 디티브이의 입력 영상 변환장치의 실시예를 설명한다.
도 4는 본 발명에 따른 디티브이의 입력 영상 변환장치의 실시예에 대한 상세 구성 블록도이고, 도 5는 도 4의 전처리부의 상세 구성을 설명하기 위한 구성 블록도이고, 도 6은 도 4의 동기 발생부의 상세 구성을 설명하기 위한 구성 블록도이다.
먼저, 도 4와 같이 본 발명은 NTSC 또는 VGA 영상 데이터를 입력받아 디지탈 신호로 변환한 후 Y 및 C 신호로 출력하는 전처리부(40)와, 디스플레이 포맷에 대한 정보에 따라 전처리된 영상 데이터의 영상 크기를 축소시키는 PIP 축소부(41)와, 디스플레이 포맷에 대한 정보에 따라 PIP 축소부(41)에서 축소된 영상 또는 전처리부(40)에서 출력된 NTSC나 VGA의 원 영상 데이터를 선택 출력하는 선택부(42)와, 현재 입력 포맷에 따라 입력된 영상 데이터의 실제 데이터 구간에 맞게 입력 동기신호를 변환하여 발생하는 동기 변환부(43)와, 입력 포맷에 따라 선택부(42)에서 선택 출력된 영상 데이터를 4∼8 바이트 단위로 묶어서 동기 변환부(43)에서 발생된 동기신호에 맞게 출력하는 직병렬 변환부(44)와, 직병렬 변환부(44)에서 출력된 영상 데이터를 임시로 저장하는 제 1 버퍼(45)와, 영상 데이터 저장 및 리드시 저장된 영상 데이터를 출력하는 메모리(46)와, 제 1 버퍼(45)에서 입력되는 데이터를 메모리(46)에 쓰거나 읽기 위해 인터페이스 하는 메모리 인터페이스(47)와, 제 1 버퍼(45)에서 입력된 영상 데이터를 메모리 인터페이스(47)를 통해 메모리(46)에 라이트 하기 위한 어드레스를 발생하는 라이트 어드레스 발생부(48)와, 메모리(46)에 저장된 영상 데이터가 메모리 인터페이스(47)를 통해 출력되어 이를 각각 임시 저장하는 제 2 버퍼 및 제 3 버퍼(49,50)와, 디스플레이 포맷에 따라 메모리(46)에 저장된 영상 데이터를 메모리 인터페이스(47)를 통해 리드하여 제 2 버퍼 및 제 3 버퍼(49,50)로 출력하도록 메모리 인터페이스(47)로 어드레스를 발생하는 리드 어드레스 발생부(51)와, 디스플레이 포맷에 따라 제 2 버퍼(49)에서 출력되는 영상 데이터를 주화면 디스플레이에 맞게 포맷 변환을 수행하는 포맷 변환부(52)와, 디스플레이 포맷에 따라 제 3 버퍼(50)에서 출력된 영상 데이터를 PIP 윈도우의 크기로 변경시키는 PIP 변환부(53)와, 디스플레이 포맷에 따라 포맷 변환부(52)에서 출력되는 주화면 영상 데이터 또는 PIP 변환부(53)에서 출력되는 PIP 영상을 선택출력하여 디스플레이 하는 PIP 먹스(54)로 구성된다.
여기서, 상기 전처리부(40)는 도 5와 같이 아날로그 NTSC 영상를 디지탈 신호로 변환하여 디지탈 Y 신호와 C 신호와 동기신호(H, V)를 출력하는 제 1 A/D 변환부(421)와, VGA 영상의 RGB 데이터 및 동기신호(H, V)를 디지탈 신호로 변환된 디지탈 RGB 및 동기신호로 출력하는 제 2 A/D 변환부(422)와, 제 2 A/D 변환부(422)에서 출력된 디지탈 RGB 및 동기신호를 Y 신호와 C 신호로 변환하는 색좌표 변환부(Color Space Converter)(423)와, 제 1 A/D 변환부(421)에서 출력된 NTSC 영상 또는 색좌표 변환부(423)에서 출력된 VGA 영상의 Y 및 C를 입력 포맷에 따라 선택 출력하는 먹스(424)로 구성된다.
그리고, 상기 동기 변환부(43)는 도 6과 같이 입력 신호클럭을 카운트하여 출력하는 카운터(431)와, VGA 영상의 동기신호 라이징후 유효 데이터와의 타이밍 폭 차이에 따라 VGA 영상의 동기신호가 라이징될 시점의 카운트 값을 저장하는 제 1 레지스터(432)와, VGA 영상의 동기신호가 폴링하는 카운트 값을 저장하는 제 2 레지스터(433)와, 입력 포맷이 VGA 영상이면 카운터(431)에서 카운트된 값과 제 1 레지스터(432)에 저장된 값이 일치하면 동기 출력신호를 출력하는 제 1 비교기(434)와, 입력 포맷이 VGA 영상이면 카운터(431)에서 카운트된 값과 제 2 레지스터(433)에 저장된 값이 일치하면 동기 출력신호를 출력하는 제 2 비교기(435)와, 제 1 비교기(434)의 동기 출력신호에 라이징되고 제 2 비교기(435)의 동기 출력신호에 폴링되는 동기신호를 출력하는 동기신호 출력부(436)로 구성된다.
상기와 같이 구성된 본 발명에 따른 디티브이의 입력 영상 변환장치의 동작을 첨부된 도면을 참조하여 설명하면 다음과 같다.
도 7은 도 4의 동기 발생부의 동기 변환 이전의 NTSC 수평 동기신호에 대한 VGA 데이터 출력을 보여주는 파형도이고, 도 8은 도 4의 동기 발생부의 동기 변환 이전의 NTSC 수직 동기신호에 대한 VGA 데이터 출력을 보여주는 파형도이고, 도 9은 도 4의 동기 발생부의 동기 변환 후 NTSC 수평 동기신호와 같은 형태의 VGA 데이터 출력을 보여주는 파형도이고, 도 10은 도 4의 동기 발생부의 동기 변환 후 NTSC 수직 동기신호와 같은 형태를 갖는 VGA 데이터 출력을 보여주는 파형도이다.
즉, 상기와 같이 구성된 디티브이의 입력 영상 변환장치를 통해 도 7과 도 8과 같은 형태를 갖는 VGA 신호를 도 9와 도 10과 같은 NTSC 동기신호 형태를 가지게 한다.
먼저, PIP 축소부(41)는 디스플레이 형태에 대한 정보를 입력받아 NTSC/VGA 영상의 PIP를 요구할 경우 입력되는 NTSC/VGA 영상의 크기를 수직 방향과 수평 방향으로 축소시켜서 선택부(42)로 출력한다.
도 1과 도 9에서와 같이 NTSC 신호와 VGA 신호의 동기신호가 다르므로 동기 변환부(43)는 VGA 영상이 입력되면 실제 영상 데이터 부분에서만 동기신호가 발생하도록 동기신호를 변환해야한다.
즉, 도 6과 같이 제 1, 2 레지스터(432,435)에는 VGA 영상의 동기신호의 라이징 및 폴링 위치와 유효 데이터 영역간의 동기신호의 폭 차이를 저장해놓고, 입력된 포맷이 VGA 영상이면 제 1 비교기(434)는 카운터(431)의 VGA 영상의 동기신호를 카운트하여 VGA 영상의 유효 데이터 영역에서 라이징 동기신호를 출력하도록 동기신호 출력부(436)로 동기 출력신호를 출력한다.
또한, 입력된 포맷이 VGA 영상이면 제 2 비교기(435)는 카운터(431)의 카운트하여 VGA 영상의 유효 데이터의 마지막 부분에서 폴링 동기신호를 출력하도록 동기신호 출력부(436)로 동기 출력신호를 출력한다.
위와 같은 동작을 수평 방향과 수직 방향에 대해서 수행함으로써 VGA 영상과 NTSC 영상의 입력 형태를 같은 하드웨어를 이용하여 처리할 수 있도록 맞출 수 있다.
즉, 도 7(a)와 같은 클럭에 따라 동기 변환부(43)는 NTSC 동기신호 형태처럼동기신호의 폭이 유효 데이터를 나탸내도록 조정하여 도 7(b)와 같은 수평 동기신호를 출력하고, 이 수평 동기신호에 맞게 VGA 영상의 Y, C 신호 유효 영상구간이 도 7(c)(d)와 같이 출력된다.
그리고, 동기 변환부(43)는 NTSC 동기신호 형태처럼 동기신호의 폭을 조정하여 도 8(a) 및 도 8(b)와 같이 수평 동기신호와 수직 동기신호를 발생하고 이 변환된 동기신호의 시작점에서 도8(c)과 같이 VGA 신호의 실제 영상 데이터가 시작된다.
이렇게 동기 타이밍이 변환된 동기신호는 VGA 영상 입력시 PIP 축소부(41)와 직병렬 변환부(44)로 출력되어 이용된다.
전처리부(40)는 도 5와 같이 아날로그 NTSC 영상 데이터를 제 1 A/D 변환부(421)를 통해 디지탈 Y 및 C 신호로 변환하고, 아날로그 VGA 영상을 제 2 A/D 변환부(422)를 통해 디지탈 RGB 신호로 변환한 후 색좌표 변환부(423)를 통해 NTSC 영상의 포맷인 Y 및 C 신호로 변환한다.
먹스(424)는 제 1 A/D 변환부(421)에서 출력된 디지탈 NTSC 영상의 Y 및 C신호와 색좌표 변환부(423)에서 출력된 디지탈 VGA 영상의 Y 및 C신호를 입력받아 입력 포맷에 따라 해당 영상의 Y 및 C를 선택 출력한다.
선택부(42)는 PIP 축소부(41)에서 축소된 NTSC/VGA 영상과 전처리부(40)에서 출력된 NTSC/VGA 영상을 입력받아 디스플레이 포맷에 따라 선택 출력한다.
즉, 선택부(42)는 PIP 형태로 NTSC/VGA 영상을 요구할 경우 PIP 축소부(41)에서 출력된 영상을 선택 출력하고, PIP 형태로 원하지 않을 경우 전처리부(40)에서 출력되는 원래의 NTSC/VGA 영상을 선택 출력한다.
직병렬 변환부(44)는 입력 포맷에 따라 선택부(42)에서 출력된 1 바이트 단위의 영상을 메모리(46)의 접근이 용이하도록 8 바이트나 4 바이트를 하나의 데이터 버스로 구성하여 메모리의 대역폭을 증가시킨다.
제 1 버퍼(45)는 직병렬 변환부(44)에서 출력되는 데이터를 메모리(46)에 쓸 경우 쓰기 전에 임시로 저장해놓고, 메모리(46)의 사용이 가능해지면 쓸 일정 데이터를 메모리 인터페이스(47)를 통해 출력하여 라이트 어드레스 발생부(48)에서 발생된 어드레스에 라이트 한다.
제 2, 3 버퍼(49, 50)는 메모리(46)에 저장된 데이터를 읽을 경우 한 번에 충분한 양의 영상 데이터를 읽어 임시로 저장해 놓고 포맷 변환부(52) 및 PIP변환부(53)로 출력한다.
이때, 리드 어드레스 발생부(51)는 디스플레이 포맷에 따라 제 2, 3 버퍼(49, 50)의 데이터 양이 일정 양 이하로 줄어들 경우 리드 어드레스를 메모리(46)로 출력하여 저장된 데이터를 제 2, 3 버퍼(49, 50)로 출력한다.
디스플레이 포맷에 따라 NTSC나 VGA 영상을 주화면으로 디스플레이될 경우 또는 NTSC 영상은 주화면으로 DTV 영상은 PIP로 디스플레이될 경우 또는 VGA 영상은 주화면으로 DTV 영상은 PIP로 디스플레이될 경우에서 포맷 변환부(52)는 제 2 버퍼(49)에서 출력되는 NTSC나 VGA 영상을 주화면의 크기로 영상의 크기를 변경시켜준다.
또한, DTV 영상을 주화면으로 NTSC 영상은 PIP로 디스플레이될 경우 또는 DTV 영상은 주화면으로 VGA 영상은 PIP로 디스플레이될 경우에서 PIP 변환부(53)는 NTSC나 VGA 영상을 PIP 화면의 크기로 영상의 크기를 변경시켜준다.
PIP 먹스(54)는 마지막으로 포맷 변환부(52)와 PIP 변환부(53)에서 출력된 주화면 영상과 PIP 화면의 영상을 디스플레이 동기 신호에 맞추어 디스플레이 포맷에 따라 선택 출력한다.
즉, PIP 먹스(54)는 디스플레이 형태가 주화면만을 요구할 경우 주화면의 데이터만을 출력시키고, 디스플레이 형태가 PIP 화면을 요구할 경우 주화면의 영상과 PIP 화면의 영상을 원하는 위치에서 섞어서 출력시킨다.
또한, OSD 등에서 PIP 화면만을 요구할 수 있으며 PIP 화면만을 출력시킨다.
본 발명에 따른 디티브이의 입력 영상 변환장치는 미국형 DTV 신호를 디스플레이 할 수 있는 장치에서 기존의 NTSC나 VGA 신호를 같은 포트를 이용하여 인터페이스하여 적은 포트의 신호만을 이용하여 인터페이스할 수 있으며, 적은 포트의 신호만을 이용하여 DTV와 NTSC 영상 혹은 DTV와 VGA 영상신호를 동시에 디스플레이 가능한 효과가 있다.
또한, NTSC와 VGA 신호의 동기신호의 특징이 다르므로 동기신호와 유효한 데이터간의 차이를 보정해주어 두 신호의 입력 형태를 같은 하드웨어를 이용해 처리할 수 있도록 동기신호 형태를 변형시키고, 현재 입력되는 영상에 대한 정보를 이용하여 두가지의 서로 다른 영상을 동일한 하드웨어를 이용하여 처리할 수 있는 장점이 있어 전체 하드웨어 양을 줄일 수 있는 효과가 있다.

Claims (3)

  1. 제 1 또는 제 2 영상 포맷을 입력받아 영상을 축소하는 영상 축소부와,
    상기 제 2 영상 포맷을 제 1 영상 포맷으로 변환하는 전처리부와,
    상기 전처리부에서 출력된 제 1 영상 신호나 변환된 제 2 영상 신호와 상기 영상 축소부에서 축소된 영상을 디스플레이 포맷에 따라 선택 출력하는 선택부와,
    상기 제 2 영상 신호의 동기신호와 같은 형태로 제 1 영상 포맷의 동기신호를 조정하는 동기 변환 발생부와,
    상기 동기 변환 발생부에서 발생된 동기신호에 따라 상기 선택부에서 출력된 영상을 디스플레이하는 디스플레이부로 구성됨을 특징으로 하는 디티브이의 입력 영상 변환장치.
  2. 제 1 항에 있어서, 상기 전처리부는
    아날로그 NTSC 영상을 디지탈 신호로 변환하여 디지탈 휘도 신호와 칼라 신호 및 동기신호를 출력하는 제 1 아날로그/ 디지탈 변환부와,
    아날로그 VGA 영상을 디지탈 신호로 변환하여 디지탈 RGB 및 동기신호를 출력하는 제 2 아날로그/디지탈 변환부와,
    상기 제 2 아날로그/디지탈 변환부에서 출력된 디지탈 RGB 및 동기신호를 휘도 신호 및 칼라 신호로 변환하는 색좌표 변환부와,
    상기 제 1 아날로그/디지탈 변환부에서 출력된 NTSC 영상 또는 색좌표 변환부에서 출력된 VGA 영상 데이터를 입력 포맷에 따라 선택 출력하는 먹스로 구성됨을 특징으로 하는 디티브이의 입력 영상 변환장치.
  3. 제 1 항에 있어서, 상기 동기 변환 발생부는
    상기 입력 동기신호를 기준으로 클럭 개수를 카운트하여 출력하는 카운터와,
    NTSC와 VGA 영상의 동기신호에서 라이징시 유효 데이터의 위치 차이에 따라 VGA 영상의 동기신호가 라이징하는 카운트 값을 저장하는 제 1 레지스터와,
    NTSC와 VGA 영상의 동기신호에서 폴링시유효 데이터의 위치 차이에 따라 VGA 영상의 동기신호가 폴링하는 카운트 값을 저장하는 제 2 레지스터와,
    입력 포맷이 VGA 영상이고 상기 카운터에서 카운트된 값과 제 1 레지스터에 저장된 값이 일치하면 동기 출력신호를 출력하는 제 1 비교기와,
    입력 포맷이 VGA 영상이고 상기 카운터에서 카운트된 값과 제 2 레지스터에 저장된 값이 일치하면 동기 출력신호를 출력하는 제 2 비교기와,
    상기 제 1 비교기의 동기 출력신호에 라이징되고 제 2 비교기의 동기 출력신호에 폴링되는 동기신호를 출력하는 동기신호 출력부로 구성됨을 특징으로 하는 디티브이의 입력 영상 변환장치.
KR1019970067455A 1997-12-10 1997-12-10 디티브이의 입력 영상 변환장치 KR100244225B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019970067455A KR100244225B1 (ko) 1997-12-10 1997-12-10 디티브이의 입력 영상 변환장치
US09/198,248 US6175387B1 (en) 1997-12-10 1998-11-24 Device for converting video received in digital TV

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970067455A KR100244225B1 (ko) 1997-12-10 1997-12-10 디티브이의 입력 영상 변환장치

Publications (2)

Publication Number Publication Date
KR19990048690A KR19990048690A (ko) 1999-07-05
KR100244225B1 true KR100244225B1 (ko) 2000-02-01

Family

ID=19526939

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970067455A KR100244225B1 (ko) 1997-12-10 1997-12-10 디티브이의 입력 영상 변환장치

Country Status (2)

Country Link
US (1) US6175387B1 (ko)
KR (1) KR100244225B1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3546667B2 (ja) * 1997-10-22 2004-07-28 松下電器産業株式会社 色差信号変換回路
KR100244227B1 (ko) * 1997-12-01 2000-02-01 구자홍 에이치디티브이의 디스플레이용 영상 처리장치
US6853355B1 (en) * 1999-04-07 2005-02-08 Ati International Srl Switchable video overlay apparatus and method
JP2001203988A (ja) * 2000-01-21 2001-07-27 Nec Corp 画像復号装置、半導体装置、及び画像復号方法
KR100351816B1 (ko) * 2000-03-24 2002-09-11 엘지전자 주식회사 포맷 변환 장치
JP2001324976A (ja) * 2000-05-16 2001-11-22 Nec Shizuoka Ltd 情報表示システム
KR100386579B1 (ko) * 2000-07-18 2003-06-02 엘지전자 주식회사 멀티 소스용 포맷 변환 장치
FI109166B (fi) * 2000-09-13 2002-05-31 Nokia Corp Menetelmä ja järjestely ruudulla näytettävien toimintojen synkronoimiseksi analogiavastaanoton aikana
KR100374646B1 (ko) * 2001-03-10 2003-03-03 삼성전자주식회사 픽쳐 인 픽쳐 기능과 프레임 속도 변환을 동시에 수행하기위한 영상 처리 장치 및 방법
US6833874B2 (en) * 2001-03-27 2004-12-21 Sony Corporation Ticker tape picture-in-picture system
SE519518C2 (sv) * 2001-06-01 2003-03-11 Kianoush Namvar Signalavkodningssystem
KR100434380B1 (ko) * 2001-12-19 2004-06-04 엘지전자 주식회사 Osd의 컬러 스페이스 변환장치 및 방법
EP1383317A1 (en) * 2002-07-17 2004-01-21 Thomson Licensing S.A. Video apparatus
KR100510499B1 (ko) * 2002-12-04 2005-08-26 삼성전자주식회사 전자파 장해를 저감하는 액정 표시 장치를 구동하는스케일링 장치
KR100568179B1 (ko) * 2003-09-22 2006-04-05 삼성전자주식회사 디스플레이시스템 및 그 동기신호 변환방법
US20080266459A1 (en) * 2007-04-26 2008-10-30 Mark Butterworth Multiple format video display
KR100934227B1 (ko) * 2007-09-21 2009-12-29 한국전자통신연구원 개방형 시리얼 정합 방식을 이용한 메모리 스위칭 컨트롤장치, 그의 동작 방법 및 이에 적용되는 데이터 저장 장치
US8160133B2 (en) 2008-06-03 2012-04-17 At&T Intellectual Property I, Lp Method and apparatus for encoding video streams
TW201410003A (zh) * 2012-08-24 2014-03-01 Hon Hai Prec Ind Co Ltd Vga信號修正系統及方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5208660A (en) * 1989-07-29 1993-05-04 Sharp Kabushiki Kaisha Television display apparatus having picture-in-picture display function and the method of operating the same
KR930015760A (ko) * 1991-12-31 1993-07-24 강진구 텔레비젼모드 자동변환장치
KR950012664B1 (ko) * 1993-08-18 1995-10-19 엘지전자주식회사 1050라인 비월주사식 모니터 디스플레이 영상포맷을 갖는 에치디티브이(hdtv)수신장치
KR100238673B1 (ko) * 1997-05-30 2000-01-15 윤종용 고선명 텔레비젼 수상기의 모니터 출력장치

Also Published As

Publication number Publication date
KR19990048690A (ko) 1999-07-05
US6175387B1 (en) 2001-01-16

Similar Documents

Publication Publication Date Title
KR100244225B1 (ko) 디티브이의 입력 영상 변환장치
US5621428A (en) Automatic alignment of video window on a multimedia screen
US5696527A (en) Multimedia overlay system for graphics and video
US5805173A (en) System and method for capturing and transferring selected portions of a video stream in a computer system
US5640502A (en) Bit-mapped on-screen-display device for a television receiver
US7969793B2 (en) Register configuration control device, register configuration control method, and program for implementing the method
KR100246088B1 (ko) 화소수변환장치
KR19990042902A (ko) 디티브이의 디스플레이용 영상 처리장치 및 그 방법
US4961071A (en) Apparatus for receipt and display of raster scan imagery signals in relocatable windows on a video monitor
KR100311478B1 (ko) 디지털 티브이의 포맷 변환장치
US5644325A (en) Digital to analog converter with improved output level control
JPH05150219A (ja) 補助フレーム記憶メモリなしにrgbおよび同期ビデオ信号を表示する方法および装置
KR20070043564A (ko) 화상 표시 장치 및 그 제어 방법
US5644333A (en) Color key detection scheme for multimedia systems
US5633655A (en) Television image processing apparatus
WO2000000893A2 (en) Memory arrangement based on rate conversion
US20040164988A1 (en) On-screen display unit
CN112188137B (zh) 基于fpga的高帧频逐行图像转换至标清pal隔行图像实现方法
USH996H (en) High resolution page image display system
JP3259627B2 (ja) 走査線変換装置
US20020113891A1 (en) Multi-frequency video encoder for high resolution support
CN115909988A (zh) 一种oled时序转换方法及装置
CN101266772A (zh) 显示控制设备以及显示控制设备的设置方法和程序
KR100314071B1 (ko) 화면 크기 자동 조정 방법
EP0870295A1 (en) Multimedia overlay system for graphics and video

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121026

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20131024

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20141024

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20151023

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee