KR100287866B1 - 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템 - Google Patents

수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템 Download PDF

Info

Publication number
KR100287866B1
KR100287866B1 KR1019980062824A KR19980062824A KR100287866B1 KR 100287866 B1 KR100287866 B1 KR 100287866B1 KR 1019980062824 A KR1019980062824 A KR 1019980062824A KR 19980062824 A KR19980062824 A KR 19980062824A KR 100287866 B1 KR100287866 B1 KR 100287866B1
Authority
KR
South Korea
Prior art keywords
filter
line
data
image data
memory
Prior art date
Application number
KR1019980062824A
Other languages
English (en)
Other versions
KR20000046147A (ko
Inventor
송승철
한동일
안진호
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019980062824A priority Critical patent/KR100287866B1/ko
Priority to US09/475,132 priority patent/US6501508B1/en
Publication of KR20000046147A publication Critical patent/KR20000046147A/ko
Application granted granted Critical
Publication of KR100287866B1 publication Critical patent/KR100287866B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Image Processing (AREA)

Abstract

디지털 티브이(TV)에서 입력 영상의 크기를 출력 포맷에 맞추어 변환하는 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템에 관한 것으로서, 특히 수직 영상 포맷 변환 장치 내의 필터의 중앙값의 위치를 고정하지 않고 임의의 위치에 올 수 있도록 하고 필터의 계수가 대칭을 이루지 않아도 되게 함으로써, 필터를 보다 일반적으로 제어할 수 있게되며 또한, 더욱 다양한 형식으로 포맷 변환을 할 수 있다. 그리고, 필터 뒤에 존재하였던 라인 메모리와 별도의 보간부를 제거할수 있으므로 하드웨어 자원을 절약하게 되고, 두 번의 과정을 거쳐서 수행하였던 보간을 한번의 필터링으로 처리하므로서 보다 빠른 데이터 처리가 가능하게 된다.

Description

수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템
본 발명은 디지털 티브이(TV)에서 입력 영상의 크기를 출력 포맷에 맞추어 변환하는 장치에 관한 것으로서, 특히 영상의 수직 라인에 대해 변환을 하는 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템에 관한 것이다.
통상, 디지털 TV는 다양한 종류 및, 크기의 영상을 입력으로 받기 때문에 이를 디스플레이 장치의 포맷에 맞추어 변환해주는 포맷 변환 장치가 존재하게 된다.
특히, 입력 영상의 포맷이 고화질(High Definition ; HD)급이고 디스플레이 포맷이 표준(Standard Definition ; SD)급이라면 수평, 수직 방향으로의 필터링이 필요하다. 예를 들어, 입력 영상 포맷이 1920pixels×1080lines의 HD급이고, 디스플레이 포맷이 720pixels×480lines의 SD급이라면 입력 영상에 대해 수평, 수직 방향으로 필터링을 해주어야 한다.
도 1은 이러한 포맷 변환 장치가 구비되는 일반적인 디지털 수신 시스템의 구성 블록도로서, 튜너(102)는 안테나(101)를 통해 수신된 다수의 채널들중 한 채널을 선택하여 역다중화기(103)로 출력한다. 상기 역다중화기(103)는 한 채널에 포함된 다수의 프로그램들중 원하는 한 프로그램을 선택하여 패킷화되어 있는 오디오와 비디오 비트스트림으로 분리한다. 분리된 비디오 비트스트림은 비디오 디코더(104)로 출력된다.
상기 비디오 디코더(104)는 입력되는 비디오 비트스트림에서 오버헤드(각종 헤더 정보, 스타트 코드등)를 제거하고, 순수한 데이터 정보를 가변 길이 디코딩(Variable Length Decoding ; VLD)한 후 역양자화 과정, 역 이산 코사인 변환(IDCT), 움직임 벡터를 이용한 움직임 보상 과정을 거쳐 원래 화면의 픽셀 값을 복원하여 포맷 변환부(105)로 출력한다.
상기 포맷 변환부(105)는 입력 영상의 포맷이 디스플레이 장치의 포맷과 다를 때 입력 영상을 디스플레이 포맷에 맞게 변환한 후 디스플레이를 위해 출력한다.
도 2는 상기 포맷 변환부(105)에서 수직 방향으로 영상 포맷 변환을 수행하는 장치의 일반적인 구성 블록도로서, 입력 영상 데이터는 입력 버퍼(201)를 통해 들어와 메모리부(202)의 첫 번째 라인 메모리에 저장된다.
상기 라인 메모리는 입력 영상의 1 라인에 해당하는 데이터를 저장할 수 있는 용량이고 메모리부(202)의 라인 메모리 개수는 뒷단의 필터(206)의 탭수와 같게 된다.
여기서, 상기 메모리부(202)의 라인 메모리는 선입선출(First In First Output ; FIFO)의 구조로서, 데이터를 리드하게 되면 라인 메모리에서 데이터가 출력됨과 동시에 다음번 라인 메모리로 데이터가 입력되는 구조이다.
이러한 방식으로 여러 라인의 영상 데이터에 대한 수직 방향으로의 포맷 변환이 수행된다.
이때, 상기 라인 메모리의 한 어드레스에는 1 바이트 단위로 데이타가 저장되어 있을 수도 있고, 8바이트 단위로 데이터가 저장되어 있을 수도 있다. 만일, 8바이트 단위로 저장되어 있다면 뒷단의 필터(206)에서 필터링할 수 있는 크기인 바이트 단위로 변환해 주는 P2S부(203)가 필요하다.
상기 P2S부(203)의 각 P2S는 각 라인 메모리에서 패러럴하게 8바이트로 출력되는 데이터를 바이트 단위로 변환해주는 역할을 하는 일종의 먹스(MUX)이다. 그러므로, P2S부(203)를 거친 1 바이트의 데이터는 필터(206)로 입력된다.
상기 필터(206)는 하기의 수학식 1과 같이 입력 영상 데이터(I0,I1,...,In)와 필터 계수(C0,C1,...,Cn)를 각각 곱한 후 이를 모두 더한다.
OUT = (I0×C0)+(I1×C1)+,...,+(Icenter×Ccenter)+,...,+(In×Cn)
여기서, n은 홀수이다.
이때, 상기 필터(206)의 계수는 필터 계수 테이블(204)에 미리 저장되어 있다. 따라서, 현재 포맷 변환에 필요로 하는 계수들이 제어부(200)의 제어에 의해 선택되면 버퍼(205)를 통해 필터(206)로 로드된다.
예를 들어, 필터(206)의 탭수가 5개라면 메모리부(202)의 라인 메모리는 5개가 필요하다.
이때, 도 3a와 같은 입력 영상 데이터를 수직 방향으로 1/2 데시메이션한다면 D2,D4,D6,...이 필터(206)의 입력 중앙값(Icenter)이 된다.
그리고, 입력되는 데이터의 라인 쉬프트에 의해 제일 하위에 있는 라인 메모리부터 D0∼D4 라인의 데이터가 도 3b와 같이 순차적으로 저장된 후 필터(206)로 출력된다.
여기서, 상기 필터(206)의 입력 중앙값(Icenter)의 위치와 계수 중앙값(Ccenter)의 위치는 고정되어 있다. 그러므로, 계수의 중앙값은 항상 Ccenter를 통하여 입력되어야 하며 또한, 입력 영상 데이터의 중앙 값도 항상 Icenter를 통하여 입력되어야 한다. 이로 인해, 필터 계수는 Ccenter를 중심으로 항상 대칭을 이루어야 한다.
따라서, 상기 필터(206)의 Icenter로는 입력 데이터의 중앙값 즉, D2가 입력되어 계수 중앙값(Ccenter)인 C2와 곱해진다. 여기서, 필터(206)로 입력되는 계수 값들 중 계수 중앙값(Ccenter)이 가장 크다. 도 3b를 보면, 일 실시예로, 계수의 중앙값(C2)은 0.4, 계수 중앙값(C2)을 중심으로 양쪽 계수값(C1,C3)은 0.2, 가장 바깥쪽에 있는 계수값(C1,C4)은 0.1인 경우를 보이고 있다. 이는 필터 계수가 일종의 가중치 역할을 함을 알 수 있다.
즉, 필터(206)의 출력(OUT)은 D0C0 + D1C1 + D2C2 + D3C3 + D4C4 = 0.1D0 + 0.2D1 + 0.4D2 + 0.2D3 + 0.1D4가 된다.
이때, 상기 메모리부(202)의 라인 메모리에는 다시 도 3c와 같이 제일 하위에 있는 라인 메모리부터 D2∼D6 라인의 데이터가 순차적으로 저장된 후 필터(206)로 출력된다.
마찬가지로, 상기 필터(206)의 Icenter로는 입력 데이터의 중앙값 즉, D4가 입력되어 계수 중앙값(Ccenter)인 C2(=0.4)와 곱해진다.
즉, 필터(206)의 출력(OUT)은 0.1D2 + 0.2D3 + 0.4D4 + 0.2D5 + 0.1D6가 된다.
이와 같은 과정에 의해 입력 버퍼(201)에서 출력되는 영상 데이터의 라인 수는 필터(206)를 거치면서 1/2 줄어든다.
한편, 상기 필터(206)의 출력단에 연결된 라인 메모리(207)는 영상의 라인과 라인 사이에서 출력 영상 데이터를 추출하는 경우와 같이 선간 보간(interpolation)이 필요로 하는 경우에 사용되어진다. 예를 들어, 1080라인을 480라인으로 변환한다고 가정하면, 먼저 필터(206)에서 1/2 다운 필터링에 의해 540라인으로 변환한다. 그리고, 상기 540라인을 다시 480라인으로 변환하는데, 이때 두 라인의 수는 배수가 안되므로 선간 보간을 한다.
이와 같이, 어느 두 라인간 보간을 하는 경우 첫 번째 영상 라인에 대한 필터링 결과를 라인 메모리(207)에 저장하고 있다가 두 번째 영상 라인에 대한 필터링 결과가 상기 필터(206)에서 출력되면 보간부(208)는 상기 라인 메모리(207)에 저장되어 있는 첫 번째 라인의 필터링 결과와 필터(206)의 결과를 보간하여 출력하게 된다.
즉, 필터(206)를 거쳐 필터링된 영상 데이터는 포맷 변환에 따라서 라인 메모리(207)에 저장된 후 영상의 다음 라인 데이터의 필터링된 결과와 보간을 거쳐 출력되거나 보간없이 즉, 라인 메모리(207)를 거치지 않고 바로 바이패스되어 출력된다.
예를 들어, 도 4에서와 같이, 영상의 D3과 D4 라인 사이의 (1)의 위치에서 즉, 두 라인 사이의 1/2 위치에서 출력 데이터(OUT)를 추출하여야 하는 경우 하기의 수학식 2와 같이 영상 데이터 D1∼D5까지 먼저 필터(206)에서 필터링을 하고 그 결과를 라인 메모리(207)에 저장한다.
필터(206)의 출력 데이터(OUT) = D1C0 + D2C1 + D3C2 + D4C3 + D5C4
이 후 하기의 수학식 3과 같이 D2∼D6까지의 영상 데이터에 대해 필터(206)에서 필터링을 하여 보간부(207)로 출력한다.
필터(206)의 출력 데이터(OUT) = D2C0+D3C1+D4C2+D5C3+D6C4
따라서, 상기 보간부(208)는 라인 메모리(207)에 저장된 D1∼D5까지의 필터링 결과와 필터(206)에서 출력되는 D2∼D6까지의 필터링 결과를 입력받아 하기의 수학식 4와 같이 보간한다.
여기서, 상기 라인 메모리(207)에 저장되어 있는 값은 상기 수학식 2의 D1C0+D2C1+D3C2+D4C3+D5C4이다. 그리고, 상기 수학식 2는 D3을 중앙값으로 하여 필터링된 결과이고, 수학식 3은 D4를 중앙값으로 하여 필터링된 결과이다. 또한, C2가 필터 계수의 중앙값이 되고 C2를 중심으로 다른 계수값들은 대칭을 이루게 된다. 그리고, 보간부(208)에서 상기 수학식 2와 수학식 3을 더하여 평균화한 것이 원하는 출력이다.
이때, 원하는 출력 데이터의 위치가 D3과 D4의 정확히 1/2이 아니라 도 4의 (2)처럼 D3에서 D3과 D4 사이 1/4 위치라고 한다면 상기 보간부(208)에서 수학식 2에 '3'의 가중치를 주고 수학식 3에 '1'의 가중치를 준 후 1/4를 곱하여주면 된다.
이를 식으로 나타내면 하기의 수학식 5와 같다.
그러나, 도 2와 같은 종래의 수직영상 포맷 변환 장치는 필터(206)의 입력 중앙값(Icenter)의 위치와 계수 중앙값(Ccenter)의 위치가 고정되어 있다. 그러므로, 계수의 중앙값은 항상 Ccenter를 통하여 입력되어야 하고 또한, 입력 영상 데이터의 중앙도 항상 Icenter를 통하여 입력되어야 하며, 이로 인해 필터 계수가 Ccenter를 중심으로 항상 대칭을 이루어야 한다는 제약이 있다.
이러한 제약으로 인해 다양한 형식으로 포맷 변환이 어렵고 또한, 선간 보간이 요구되는 경우 필터의 출력단에 라인 메모리와 보간부를 따로 두어야 하는 단점이 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 다양한 형식의 포맷 변환을 지원하는 수직 영상 포맷 변환 장치를 제공함에 있다.
본 발명의 다른 목적은 필터의 입력 데이터와 계수의 중앙 위치를 고정하지 않는 수직 영상 포맷 변환 장치를 제공함에 있다.
본 발명의 또다른 목적은 입력 영상의 선간 보간을 필터에서 직접 수행하는 수직 영상 포맷 변환 장치를 제공함에 있다.
본 발명의 또다른 목적은 이러한 수직 영상 포맷 변환 장치를 적용한 디지털 수신 시스템을 제공함에 있다.
도 1은 일반적인 디지털 수신 시스템의 구성 블록도
도 2는 도 1의 포맷 변환부의 상세 블록도
도 3a 내지 3c는 도 2의 필터로 입력되는 영상 데이터와 필터 계수와의 관계를 보인 도면
도 4는 라인과 라인 사이에서 데이터를 추출하는 예를 보인 도면
도 5는 본 발명에 따른 수직 영상 포맷 변환 장치의 구성 블록도
도 6a 내지 6c는 도 5의 필터로 입력되는 영상 데이터와 필터 계수와의 관계를 보인 도면
도면의 주요부분에 대한 부호의 설명
500 : 제어부 501 : 입력 버퍼
502 : 메모리부 503 : P2S부
504 : 필터 계수 테이블 505 : 스위칭부
506 : 버퍼 507 : 필터
상기와 같은 목적을 달성하기 위한 본 발명에 따른 수직 영상 포맷 변환 장치는, 다수개의 라인 메모리로 구성되며, 입력 영상 데이터를 임의의 어느 한 라인 메모리에 저장하는 메모리부와, 상기 메모리부의 각 라인 메모리로부터 출력되는 영상 데이터와 각 영상 데이터 위치로 입력되는 계수를 각각 곱한 후 모두 더하여 출력하는 필터와, 포맷 변환비에 따라 달라지는 필터 계수들을 미리 계산하여 저장하는 필터 계수 테이블과, 포맷 변환비에 따라 상기 필터 계수 테이블에서 선택된 필터 계수의 위치를 상기 필터로 입력되는 영상 데이터의 중앙 위치에 맞추어 이동시키는 스위칭부와, 상기 메모리부의 라인 메모리의 데이터 저장과 상기 스위칭부의 스위칭을 제어하는 제어부를 포함하여 구성되는 것을 특징으로 한다.
상기 제어부는 현재 처리되는 입력 영상 데이터의 중앙이 상기 메모리부의 어느 라인 메모리상에 있는 데이터인지를 알려주는 제어 신호를 생성하며, 상기 스위칭부는 이 제어 신호에 따라 상기 필터로 출력되는 필터 계수의 위치를 이동시키는 것을 특징으로 한다.
상기 필터는 첫 번째와 두 번째 라인 데이터에 대해 한 번의 필터링을 취하여 선간 보간을 동시에 수행하는 것을 특징으로 한다.
본 발명에 따른 수직 영상 포맷 변환 장치를 디지털 수신 시스템에 적용하는 것을 특징으로 한다.
본 발명의 다른 목적, 특징 및 잇점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다.
본 발명은 필터의 입력 데이터와 계수의 중앙 위치를 고정하지 않고 임의의 위치에 올 수 있도록 하며 필터의 계수가 대칭을 이루지 않아도 되게 하는데 있다. 즉, 필터의 입력 계수가 어느 위치에 와도 상관없고 임의의 필터 계수가 임의의 위치에 올 수 있도록 한 것이다. 이렇게 함으로써, 필터를 보다 일반적으로 제어할 수 있게 되며 좀더 다양한 형식으로 포맷 변환이 수월해진다.
또한, 입력 영상의 선간 보간을 수행할 때 필터에서 한번의 필터링으로 보간을 수행할 수 있게 하는데 있다. 즉, 필터의 계수값을 보간에 맞추어 미리 계산하여 필터 계수 테이블에 포함시키고 보간이 요구되는 시점에서 이 계수값을 필터에 로드하여 필터를 통하여 두 라인 데이터의 보간을 동시에 한다. 이렇게 함으로써, 필터 뒤에 존재하였던 라인 메모리와 별도의 보간부를 제거할 수 있다.
이를 실현하기 위한 본 발명에 따른 수직영상 포맷 변환 장치가 도 5에 도시되어 있다.
도 5를 보면, 필터 계수 테이블(504)과 버퍼(506) 사이에 스위칭부(505)가 구비된다. 그리고, 입력 버퍼(501)의 출력단은 메모리부(502)의 라인 메모리들의 각 입력단에 공통으로 연결되며, 입력 버퍼(501)의 출력은 제어부(500)의 제어에 의해 어느 하나의 라인 메모리에 저장된다. 상기 제어부(500)는 라인 메모리의 메모리 라이트 어드레스와 인에이블 신호를 제어함에 의해 입력 버퍼(501)의 출력 데이타를 임의의 어느 한 라인 메모리에 저장할 수 있다.
즉, 입력 영상 데이터와 필터 계수의 임의성을 만족시키기 위해 입력 버퍼(501)의 출력 데이터는 다수개의 라인 메모리들중 어느 하나의 라인 메모리로 갈 수 있으며, 스위칭부(505)는 이러한 입력 영상 데이터의 중앙 위치에 맞추어 필터의 계수를 이동시킨다. 상기 스위칭부(505)는 필터 계수 테이블(504)에서 선택된 필터 계수를 원하는 필터 계수의 위치로 보내주는 역할을 하며 이를 위해 현재 처리되는 입력 영상 데이터의 중앙이 어느 라인 메모리 상에 있는 데이터인지를 알려주는 제어 신호가 필요하게 된다. 이 제어신호는 제어부(500)에서 생성되며 상기 스위칭부(505)는 이 신호에 따라 필터(507)의 계수 위치를 이동시킨다.
이렇게 함으로서, 필터(507)를 보다 일반적으로 제어할 수 있게되고 포맷 변환이 보다 수월해진다.
예를 들어, 도 2와 마찬가지로 필터(507)의 탭수가 5개라면 메모리부(502)의 라인 메모리는 5개가 필요하다. 또한, 도 6a와 같은 입력 데이터를 수직 방향으로 1/2 다운 필터링한다면 D2,D4,D6,...이 필터(507)의 입력 중앙값(Icenter)이 된다.
이때, 입력 버퍼(501)를 통해 입력되는 D0∼D4 라인의 데이터는 제일 상측의 라인 메모리부터 순차적으로 도 6b와 같이 저장된 후 필터(507)로 출력된다.
따라서, 상기 스위칭부(505)는 필터 계수 테이블(504)로부터 필터(507)의 계수를 읽어 와 순차적으로 버퍼(506)를 통해 필터(507)로 출력한다.
이때는, 상기 필터(507)의 Icenter로 입력 데이터의 중앙값 즉, D2가 입력되므로 계수 중앙값(C2)도 Ccenter로 입력되어 D2와 곱해진다.
즉, 필터(507)의 출력(OUT)은 D0C0 + D1C1 + D2C2 + D3C3 + D4C4가 된다.
이때, 상기 메모리부(502)의 라인 메모리에는 다시 도 6c와 같이 D2∼D6 라인의 데이터가 저장된 후 필터(507)로 출력되는데, 입력 데이터의 중앙값(D4)이 제일 하위에 있는 라인 메모리에 저장되어 있다가 그대로 필터(507)로 출력됨을 알 수 있다.
그러므로, 상기 스위칭부(505)는 제어부(500)의 제어에 의해 필터 계수 테이블(504)에서 선택된 필터 계수를 해당 필터 계수의 위치로 보내준다.
즉, 네 번째 계수(C3)는 필터(507)의 제 1 입력 영상 데이터(D5)와, 다섯 번째 계수(C4)는 제 2 입력 영상 데이터(D6)와, 첫 번째 계수(C0)는 제 3 입력 영상 데이터(D2)와, 두 번째 계수(C1)는 제 4 입력 영상 데이터(D3)와, 세 번째 계수 즉, 계수의 중앙값(C2)은 제 5 입력 영상 데이터(D4)와 곱해지도록 스위칭부(505)를 통해 필터(507)로 출력된다. 따라서, 계수의 중앙값(C2)이 필터(507)의 Icenter가 아닌 제일 하위 입력단으로 입력되는 데이터(D4)와 곱해짐을 알 수 있다.
이렇게 함으로써, 상기 필터(507)의 입력 중앙값(Icenter)의 위치와 계수 중앙값(Ccenter)의 위치를 고정하지 않아도 되며, 필터 계수가 Ccenter를 중심으로 대칭을 이루지 않아도 된다. 이때, 필터(507)의 결과는 도 2와 동일하다.
한편, 선간 보간이 필요한 경우에도 한번의 필터링으로 보간을 수행할 수 있게 하여 필터 뒤의 라인 메모리와 보간부를 제거한다.
즉, 첫 번째 라인과 두 번째 라인 데이터에 대해 한번의 필터링을 취하여 선간 보간도 동시에 이루어지게 한다.
예를 들어, 도 4에서와 같이, 영상의 D3과 D4 라인 사이의 (1)의 위치에서 출력 데이터(OUT)를 추출하여야 하는 경우 D2∼D5의 데이터를 이용해 도 4의 (1) 또는 (2) 위치에 대한 출력을 직접 추출하게 된다.
이를 식으로 나타내면 하기의 수학식 6과 같다.
OUT = D2C0 + D3C1 + D4C2 + D5C3 + D6C4(C4=0)
즉, 상기 수학식 6에서 5개의 라인 데이터를 모두 이용하지 않고 4개의 라인 데이터만을 사용하여 데이터를 출력한다. 여기서, 계수값 C0∼C3는 수학식 5의 계수들과는 다르며, C1와 C2의 가운데가 계수의 중앙이 된다.
즉, C1와 C2의 가운데를 중심으로 C0∼C3가 대칭을 이루게된다(C0=C3, C1=C2). 상기 수학식 6에서처럼 D2∼D4의 4개의 영상 라인 데이터만을 사용하는 경우 그에 맞추어 새로운 필터 계수값을 미리 계산하여 필터 계수 테이블(504)에 포함시켜야 하고 상기 수학식 6과 같은 펄터링을 수행할 때 스위칭부(505)를 통해 그 값을 필터(507)로 로드하여야 한다.
여기서, C4가 '0'인 이유는 필터는 5탭으로 고정되어 있기 때문에 다섯 번째 라인 데이터(D6)의 영향을 없애기 위한 것이다.
이때, D2∼D6의 라인 메모리 상의 위치는 어느 경우라도 상관없으며 그 위치에 맞추어 필터의 계수 C0∼C4를 이동시키면 된다.
도 4의 (1)의 위치뿐만 아니라 (2)의 위치에서 출력을 추출하는 경우에도 상기와 마찬가지로 그에 해당하는 새로운 필터 계수 값을 미리 계산하여 필터 계수 테이블(504)에 포함시키고 필터링을 수행할 때에 스위칭부(505)를 통해 그 값을 필터(507)로 로드해주면 된다.
이때, 출력 데이터가 입력 라인의 어느 한쪽으로 치우쳐 있기 때문에 필터 계수 C0∼C3가 대칭을 이루지 않게된다. 이때는 가까운 쪽 라인의 데이터에 가중치를 더 많이 주어 곱하면 된다.
이상에서와 같이 본 발명에 따른 수직영상 포맷변환 장치 및 이를 이용한 디지털 수신 시스템에 의하면, 필터의 중앙값의 위치를 고정하지 않고 임의의 위치에 올 수 있도록 하고 필터의 계수가 대칭을 이루지 않아도 되게 함으로써, 필터를 보다 일반적으로 제어할 수 있게되며 또한, 더욱 다양한 형식으로 포맷 변환을 할 수 있다.
그리고, 필터 뒤에 존재하였던 라인 메모리와 별도의 보간부를 제거할수 있으므로 하드웨어 자원을 절약하게 되고, 두 번의 과정을 거쳐서 수행하였던 보간을 한번의 필터링으로 처리하므로서 보다 빠른 데이터 처리가 가능하게 된다.

Claims (7)

  1. 다수개의 라인 메모리로 구성되며, 입력 영상 데이터를 임의의 어느 한 라인 메모리에 저장하는 메모리부와;
    상기 메모리부의 각 라인 메모리로부터 출력되는 영상 데이터와 각 영상 데이터 위치로 입력되는 계수를 각각 곱한 후 모두 더하여 출력하는 필터와;
    포맷 변환비에 따라 달라지는 필터 계수들을 미리 계산하여 저장하는 필터 계수 테이블과;
    포맷 변환비에 따라 상기 필터 계수 테이블에서 선택된 필터 계수의 위치를 상기 필터로 입력되는 영상 데이터의 중앙 위치에 맞추어 이동시키는 스위칭부와;
    상기 메모리부의 라인 메모리의 데이터 저장과 상기 스위칭부의 스위칭을 제어하는 제어부를 포함하여 구성되는 것을 특징으로 하는 수직영상 포맷변환 장치.
  2. 제 1 항에 있어서, 상기 제어부는
    현재 처리되는 입력 영상 데이터의 중앙이 상기 메모리부의 어느 라인 메모리상에 있는 데이터인지를 알려주는 제어 신호를 생성하며, 상기 스위칭부는 이 제어 신호에 따라 상기 필터로 출력되는 필터 계수의 위치를 이동시키는 것을 특징으로 하는 수직 영상 포맷 변환 장치.
  3. 제 1 항에 있어서, 상기 메모리부의 라인 메모리의 개수는 필터의 탭수에 의해 결정되는 것을 특징으로 하는 수직 영상 포맷 변환 장치.
  4. 제 1 항에 있어서, 상기 필터는
    첫 번째와 두 번째 라인 데이터에 대해 한 번의 필터링을 취하여 선간 보간을 동시에 수행하는 것을 특징으로 하는 수직 영상 포맷 변환 장치.
  5. 제 4 항에 있어서, 상기 필터는
    선간 보간을 수행하는 경우 마지막 영상 라인 데이터의 영향을 제거하는 것을 특징으로 하는 수직 영상 포맷 변환 장치.
  6. 제 5 항에 있어서,
    선간 보간을 수행하는 경우 마지막 영상 라인 데이터에 곱해지는 계수값이 '0'인 것을 특징으로 하는 수직 영상 포맷 변환 장치.
  7. 안테나를 통해 수신된 다수의 채널들중 한 채널을 선택하여 복조하는 튜너와;
    상기 선택된 채널에 포함된 다수의 프로그램들중 원하는 한 프로그램을 선택하여 비디오 비트스트림을 분리하는 역다중화부와;
    상기 역다중화부에서 분리된 비디오 비트스트림을 원래 화면의 픽셀 값으로 복원하는 비디오 디코더와;
    다수개의 라인 메모리로 구성되며, 상기 비디오 디코더에서 디코딩되어 입력되는 영상 데이터를 임의의 어느 한 라인 메모리에 저장하는 메모리부와;
    상기 메모리부의 각 라인 메모리로부터 출력되는 영상 데이터와 각 영상 데이터 위치로 입력되는 계수를 각각 곱한 후 모두 더하여 출력하는 필터와;
    포맷 변환비에 따라 달라지는 필터 계수들을 미리 계산하여 저장하는 필터 계수 테이블과;
    포맷 변환비에 따라 상기 필터 계수 테이블에서 선택된 필터 계수의 위치를 상기 필터로 입력되는 영상 데이터의 중앙 위치에 맞추어 이동시키는 스위칭부와;
    상기 메모리부의 라인 메모리의 데이터 저장과 상기 스위칭부의 스위칭을 제어하는 제어부를 포함하여 구성되는 것을 특징으로 하는 디지털 수신 시스템.
KR1019980062824A 1998-12-31 1998-12-31 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템 KR100287866B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019980062824A KR100287866B1 (ko) 1998-12-31 1998-12-31 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템
US09/475,132 US6501508B1 (en) 1998-12-31 1999-12-30 Video format converter for digital receiving system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980062824A KR100287866B1 (ko) 1998-12-31 1998-12-31 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템

Publications (2)

Publication Number Publication Date
KR20000046147A KR20000046147A (ko) 2000-07-25
KR100287866B1 true KR100287866B1 (ko) 2001-05-02

Family

ID=19569439

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980062824A KR100287866B1 (ko) 1998-12-31 1998-12-31 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템

Country Status (2)

Country Link
US (1) US6501508B1 (ko)
KR (1) KR100287866B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6937291B1 (en) * 2000-08-31 2005-08-30 Intel Corporation Adaptive video scaler
CN1685722A (zh) * 2002-09-23 2005-10-19 皇家飞利浦电子股份有限公司 图像变换的方法和单元
JP4286124B2 (ja) * 2003-12-22 2009-06-24 三洋電機株式会社 画像信号処理装置
KR100719364B1 (ko) * 2005-05-23 2007-05-17 삼성전자주식회사 최소 크기의 출력 메모리를 구비한 비디오 스케일러 및출력 메모리 크기 선택 방법
KR100761834B1 (ko) * 2006-01-13 2007-09-28 삼성전자주식회사 화면의 라인들을 복수개의 메모리에 나누어 저장하는비디오 디코딩 장치, 비디오 디코딩 방법 및 기준화면 저장방법
JP5097973B2 (ja) * 2007-09-06 2012-12-12 株式会社メガチップス データ処理装置
JP4459288B1 (ja) * 2008-12-01 2010-04-28 株式会社東芝 情報処理システム、情報処理装置および情報処理方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950012664B1 (ko) * 1993-08-18 1995-10-19 엘지전자주식회사 1050라인 비월주사식 모니터 디스플레이 영상포맷을 갖는 에치디티브이(hdtv)수신장치
US6256068B1 (en) * 1996-05-08 2001-07-03 Matsushita Electric Industrial Co., Ltd. Image data format conversion apparatus
JP3617573B2 (ja) * 1996-05-27 2005-02-09 三菱電機株式会社 フォーマット変換回路並びに該フォーマット変換回路を備えたテレビジョン受像機
JP3953561B2 (ja) * 1996-10-15 2007-08-08 株式会社日立製作所 画像信号のフォーマット変換信号処理方法及び回路
KR100242976B1 (ko) * 1996-10-16 2000-02-01 윤종용 표시장치의 해상도 변환장치
US6353460B1 (en) * 1997-09-30 2002-03-05 Matsushita Electric Industrial Co., Ltd. Television receiver, video signal processing device, image processing device and image processing method

Also Published As

Publication number Publication date
US6501508B1 (en) 2002-12-31
KR20000046147A (ko) 2000-07-25

Similar Documents

Publication Publication Date Title
US5625571A (en) Prediction filter
US5519446A (en) Apparatus and method for converting an HDTV signal to a non-HDTV signal
US6327000B1 (en) Efficient image scaling for scan rate conversion
EP0901734B1 (en) Mpeg decoder providing multiple standard output signals
US6556193B1 (en) De-interlacing video images using patch-based processing
US5796957A (en) Network system and terminal apparatus
KR100370076B1 (ko) 다운 컨버젼 기능을 갖는 비디오 디코더 및 비디오 신호를디코딩 하는 방법
US6388711B1 (en) Apparatus for converting format for digital television
JPH11509071A (ja) 複合フォーマット走査変換
US20010016010A1 (en) Apparatus for receiving digital moving picture
KR100287866B1 (ko) 수직 영상 포맷 변환 장치 및 이를 이용한 디지털 수신 시스템
KR100323676B1 (ko) 디지털 동영상 수신 장치
US6507673B1 (en) Method and apparatus for video encoding decision
GB2296618A (en) Digital video decoding system requiring reduced memory space
JPH06113265A (ja) 動き補償予測器
JP4686048B2 (ja) 画素演算装置
KR100311009B1 (ko) 공통 포맷을 이용하는 영상 포맷 변환 장치와 그 방법
KR100323688B1 (ko) 디지털 동영상 수신 장치
JP3589913B2 (ja) デジタル信号受信装置、デジタル信号処理装置およびプログラム記録媒体
KR960002047B1 (ko) 525라인 순차주사식 모니터 디스플레이 영상포맷을 갖는 에치디티브이(hdtv) 수신장치 및 에치디티브이 영상포맷 변환방법
JP4582378B2 (ja) 画像ノイズ低減装置及び画像ノイズ低減方法
JP3880580B2 (ja) デジタル信号受信装置、デジタル信号処理装置およびプログラム記録媒体
KR0128885B1 (ko) 반픽셀 움직임 보상장치
WO2001082227A1 (en) Pixel calculating device
JP2000092512A (ja) 映像信号符号化装置、映像信号復号装置および映像信号変換装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130128

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20140124

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20150128

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20160122

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20170113

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee