DE69126934D1 - Verfahren zum Herstellen einer Halbleiteranordnung mit Mehrlagen-Verbindungsleitungen - Google Patents

Verfahren zum Herstellen einer Halbleiteranordnung mit Mehrlagen-Verbindungsleitungen

Info

Publication number
DE69126934D1
DE69126934D1 DE69126934T DE69126934T DE69126934D1 DE 69126934 D1 DE69126934 D1 DE 69126934D1 DE 69126934 T DE69126934 T DE 69126934T DE 69126934 T DE69126934 T DE 69126934T DE 69126934 D1 DE69126934 D1 DE 69126934D1
Authority
DE
Germany
Prior art keywords
producing
connecting lines
semiconductor arrangement
multilayer connecting
multilayer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69126934T
Other languages
English (en)
Other versions
DE69126934T2 (de
Inventor
Takuya Katoh
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of DE69126934D1 publication Critical patent/DE69126934D1/de
Application granted granted Critical
Publication of DE69126934T2 publication Critical patent/DE69126934T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
DE69126934T 1990-09-18 1991-09-18 Verfahren zum Herstellen einer Halbleiteranordnung mit Mehrlagen-Verbindungsleitungen Expired - Fee Related DE69126934T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02248235A JP3074713B2 (ja) 1990-09-18 1990-09-18 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
DE69126934D1 true DE69126934D1 (de) 1997-08-28
DE69126934T2 DE69126934T2 (de) 1998-02-19

Family

ID=17175172

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69126934T Expired - Fee Related DE69126934T2 (de) 1990-09-18 1991-09-18 Verfahren zum Herstellen einer Halbleiteranordnung mit Mehrlagen-Verbindungsleitungen

Country Status (4)

Country Link
US (1) US5141896A (de)
EP (1) EP0476625B1 (de)
JP (1) JP3074713B2 (de)
DE (1) DE69126934T2 (de)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0550910A1 (de) * 1991-12-31 1993-07-14 Texas Instruments Incorporated Verschaltungstechnik auf mehreren Ebenen mit niedrigem RC-Wert für integrierte Schaltungen hoher Leistung
SE500523C2 (sv) * 1992-10-09 1994-07-11 Elsa Elektroniska Systems And Halvledarkomponent med minst en första och en andra komponentelektrod innefattande ett flertal på en halvledarbricka integrerade halvledarelement, som vart och ett innefattar minst en första och en andra elementelektrod på samma sida av halvledarbrickan, varid de första elementelektroderna är förbundna med den första komponentelektroden och de andra elementelektroderna är förbundna med den andra komponentelektroden.
JPH0722583A (ja) * 1992-12-15 1995-01-24 Internatl Business Mach Corp <Ibm> 多層回路装置
DE69535488T2 (de) * 1994-08-31 2008-01-03 Texas Instruments Inc., Dallas Verfahren zur Isolierung von Leitungen unter Verwendung von Materialien mit niedriger dielektrischer Konstante und damit hergestellte Strukturen
KR0185298B1 (ko) * 1995-12-30 1999-04-15 김주용 반도체 소자의 콘택홀 매립용 플러그 형성방법
US6057224A (en) * 1996-03-29 2000-05-02 Vlsi Technology, Inc. Methods for making semiconductor devices having air dielectric interconnect structures
US5767012A (en) * 1996-06-05 1998-06-16 Advanced Micro Devices, Inc. Method of forming a recessed interconnect structure
US5783864A (en) * 1996-06-05 1998-07-21 Advanced Micro Devices, Inc. Multilevel interconnect structure of an integrated circuit having air gaps and pillars separating levels of interconnect
US5814555A (en) 1996-06-05 1998-09-29 Advanced Micro Devices, Inc. Interlevel dielectric with air gaps to lessen capacitive coupling
US6376330B1 (en) 1996-06-05 2002-04-23 Advanced Micro Devices, Inc. Dielectric having an air gap formed between closely spaced interconnect lines
US6054769A (en) * 1997-01-17 2000-04-25 Texas Instruments Incorporated Low capacitance interconnect structures in integrated circuits having an adhesion and protective overlayer for low dielectric materials
US5818111A (en) * 1997-03-21 1998-10-06 Texas Instruments Incorporated Low capacitance interconnect structures in integrated circuits using a stack of low dielectric materials
US5977635A (en) * 1997-09-29 1999-11-02 Siemens Aktiengesellschaft Multi-level conductive structure including low capacitance material
US6858526B2 (en) 1998-07-14 2005-02-22 Micron Technology, Inc. Methods of forming materials between conductive electrical components, and insulating materials
US6333556B1 (en) * 1997-10-09 2001-12-25 Micron Technology, Inc. Insulating materials
US6251470B1 (en) * 1997-10-09 2001-06-26 Micron Technology, Inc. Methods of forming insulating materials, and methods of forming insulating materials around a conductive component
US6160316A (en) * 1998-03-04 2000-12-12 Advanced Micro Devices, Inc. Integrated circuit utilizing an air gap to reduce capacitance between adjacent metal linewidths
US6097092A (en) * 1998-04-22 2000-08-01 International Business Machines Corporation Freestanding multilayer IC wiring structure
US7211496B1 (en) * 1998-04-22 2007-05-01 International Business Machines Corporation Freestanding multiplayer IC wiring structure
TW405215B (en) * 1998-10-26 2000-09-11 Nanya Technology Corp The method of isolating the inner metal lining
DE19857292A1 (de) 1998-12-11 2000-06-15 Targor Gmbh Talkumverstärkte Polypropylen-Formmasse mit hoher Schlagzähigkeit
GB2346009B (en) * 1999-01-13 2002-03-20 Lucent Technologies Inc Define via in dual damascene process
US6350679B1 (en) * 1999-08-03 2002-02-26 Micron Technology, Inc. Methods of providing an interlevel dielectric layer intermediate different elevation conductive metal layers in the fabrication of integrated circuitry
US6730571B1 (en) * 1999-10-14 2004-05-04 Chartered Semiconductor Manufacturing Ltd. Method to form a cross network of air gaps within IMD layer
US6372645B1 (en) 1999-11-15 2002-04-16 Taiwan Semiconductor Manufacturing Company Methods to reduce metal bridges and line shorts in integrated circuits
JP4967084B2 (ja) * 2000-06-02 2012-07-04 Sppテクノロジーズ株式会社 半導体装置及びその製造方法
US6413852B1 (en) * 2000-08-31 2002-07-02 International Business Machines Corporation Method of forming multilevel interconnect structure containing air gaps including utilizing both sacrificial and placeholder material
FR2823375B1 (fr) * 2001-04-09 2004-07-09 St Microelectronics Sa Circuit integre avec poches d'air et procede de fabrication correspondant
CN100354356C (zh) 2002-06-26 2007-12-12 巴塞尔聚烯烃意大利有限公司 抗冲击聚烯烃组合物
EP1517954B1 (de) 2002-06-26 2014-05-28 Basell Poliolefine Italia S.r.l. Schlagfeste polyolefinzusammensetzungen
ATE520737T1 (de) 2003-11-06 2011-09-15 Basell Poliolefine Srl Polypropylenzusammensetzung
JP2005285971A (ja) * 2004-03-29 2005-10-13 Nec Electronics Corp 半導体装置
PL1753813T3 (pl) 2004-06-08 2008-03-31 Basell Poliolefine Italia Srl Kompozycja poliolefinowa mająca wysokie zrównoważenie sztywności, udarności i wydłużenia przy zerwaniu oraz niskiego skurczu termicznego
KR100602131B1 (ko) * 2004-12-30 2006-07-19 동부일렉트로닉스 주식회사 반도체 소자 및 그의 제조방법
DE102005008476B4 (de) 2005-02-24 2006-12-21 Infineon Technologies Ag Leitbahnanordnung sowie zugehöriges Herstellungsverfahren
US7429536B2 (en) * 2005-05-23 2008-09-30 Micron Technology, Inc. Methods for forming arrays of small, closely spaced features
FR2910706B1 (fr) * 2006-12-21 2009-03-20 Commissariat Energie Atomique Element d'interconnexion a base de nanotubes de carbone
RU2010139855A (ru) 2008-02-29 2012-04-10 Базелль Полиолефин Италия С.Р.Л. (It) Полиолефиновые композиции
JP6273465B2 (ja) * 2013-11-29 2018-02-07 パナソニックIpマネジメント株式会社 半導体装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4523372A (en) * 1984-05-07 1985-06-18 Motorola, Inc. Process for fabricating semiconductor device
JPS6424444A (en) * 1987-07-21 1989-01-26 Fujitsu Ltd Manufacture of semiconductor device
US4987101A (en) * 1988-12-16 1991-01-22 International Business Machines Corporation Method for providing improved insulation in VLSI and ULSI circuits
DE69031543T2 (de) * 1989-02-17 1998-04-09 Matsushita Electronics Corp Verfahren zum Herstellen einer Halbleitervorrichtung
DE69031357T2 (de) * 1989-04-21 1998-04-02 Nec Corp Halbleiteranordnung mit Mehrschichtleiter
US4920639A (en) * 1989-08-04 1990-05-01 Microelectronics And Computer Technology Corporation Method of making a multilevel electrical airbridge interconnect

Also Published As

Publication number Publication date
DE69126934T2 (de) 1998-02-19
EP0476625A2 (de) 1992-03-25
JP3074713B2 (ja) 2000-08-07
EP0476625B1 (de) 1997-07-23
JPH04127453A (ja) 1992-04-28
EP0476625A3 (en) 1992-04-22
US5141896A (en) 1992-08-25

Similar Documents

Publication Publication Date Title
DE69126934T2 (de) Verfahren zum Herstellen einer Halbleiteranordnung mit Mehrlagen-Verbindungsleitungen
DE3483280D1 (de) Verfahren zum herstellen einer mehrschicht-halbleiteranordnung.
DE3779672T2 (de) Verfahren zum herstellen einer monokristallinen halbleiterschicht.
DE3583934D1 (de) Verfahren zum herstellen einer halbleiterverbundanordnung.
DE3586732D1 (de) Verfahren zum herstellen einer dreidimentionaler halbleiteranordung.
DE69131586D1 (de) Strahlungsemittierende Halbleiteranordnung und Verfahren zum Herstellen einer derartigen Halbleiteranordnung
DE69334194D1 (de) Verfahren zum Erzeugen einer Halbleitervorrichtung
DE3780369D1 (de) Verfahren zum herstellen einer halbleiterstruktur.
DE69624645T2 (de) Verfahren zum Herstellen einer monolithischen Halbleiteranordnung mit integrierten mikrogefertigten Oberflächenstrukturen
DE3881794D1 (de) Verfahren zum herstellen eines mehrschichtigen geformten gegenstandes.
DE3783405D1 (de) Halbleiteranordnung mit einer duennschicht-verdrahtung und verfahren zum herstellen derselben.
DE69023524D1 (de) Verfahren zum Herstellen einer Multischichtenverbindungsstruktur.
DE69425854T2 (de) Verfahren zum Herstellen einer Substratstruktur mit verbesserter Wärmezerstreuung
DE69205000D1 (de) Verfahren zum herstellen einer zahnärztlichen absaugeinrichtung.
DE68906034D1 (de) Verfahren zum herstellen einer halbleiteranordnung.
DE69226887D1 (de) Halbleiteranordnung und Verfahren zum Herstellen einer derartigen Halbleiteranordnung
DE3877282T2 (de) Verfahren zum herstellen einer halbleiter-vorrichtung.
ATA194691A (de) Verfahren zum herstellen einer mehrschichtholzplatte
DE69205193D1 (de) Verfahren zum Herstellen einer Halbleiteranordnung mit einem Halbleiterkörper mit einer vergrabenen Silicidschicht.
DE69022710D1 (de) Verfahren zum Herstellen einer Halbleitervorrichtung.
DE3482526D1 (de) Verfahren zum herstellen einer halbleiteranordnung.
DE3482432D1 (de) Verfahren zum herstellen einer halbleiteranordnung.
ATA122690A (de) Verfahren zum herstellen einer nockenwelle
DE69121451D1 (de) Verfahren zum Herstellen einer Titansilizidschicht auf einer Halbleiterschicht
DE59104091D1 (de) Verfahren zum herstellen einer schaltung.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee