DE68919781T2 - Videospeicheranordnung. - Google Patents

Videospeicheranordnung.

Info

Publication number
DE68919781T2
DE68919781T2 DE68919781T DE68919781T DE68919781T2 DE 68919781 T2 DE68919781 T2 DE 68919781T2 DE 68919781 T DE68919781 T DE 68919781T DE 68919781 T DE68919781 T DE 68919781T DE 68919781 T2 DE68919781 T2 DE 68919781T2
Authority
DE
Germany
Prior art keywords
data
sams
sam
serial
ram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE68919781T
Other languages
English (en)
Other versions
DE68919781D1 (de
Inventor
Haruki Toda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Publication of DE68919781D1 publication Critical patent/DE68919781D1/de
Application granted granted Critical
Publication of DE68919781T2 publication Critical patent/DE68919781T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/036Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes
    • H01L31/0392Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their crystalline structure or particular orientation of the crystalline planes including thin films deposited on metallic or insulating substrates ; characterised by specific substrate materials or substrate features or by the presence of intermediate layers, e.g. barrier layers, on the substrate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1075Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for multiport memories each having random access ports and serial ports, e.g. video RAM
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Multimedia (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Dram (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Image Input (AREA)
  • Digital Computer Display Output (AREA)

Description

    GEBIET DER ERFINDUNG
  • Die vorliegende Erfindung bezieht sich auf eine Video- Speichervorrichtung, und spezieller auf eine Video- Speichervorrichtung mit sowohl einem Speicher mit willkürlichem Zugriff (RAM) als auch einem Speicher mit seriellem Zugriff (SAM).
  • HINTERGRUND DER ERFINDUNG
  • Herkömmlicherweise ist ein Bildspeicher zum Verarbeiten von anzuzeigenden Bilddaten verwendet worden. Solch ein Bildspeicher wird allgemein dynamischer Speicher mit zwei Ports (Dual Port Dynamic memory) oder Video-RAM genannt. In der folgenden Beschreibung wird ein Bildspeicher VRAM genannt.
  • Als VRAM weit verbreitet ist eine Kombination eines Multibit(Vielfachwortlängen)-RAM und SAM mit derselben Zahl als die Multibitzahl. Die Anordnung eines VRAM mit einem RAM von 128 k x 8 Bits (Kapazität: 128 k Wortlänge, 8 Bits) ist in Fig. 7 beispielsweise gezeigt. Speziell sind acht Ebenen von RAMs 2 mit 256 Spalten x 512 Zeilen vorgesehen, und acht SAMs 4 mit 256 Worten x 1 Bit zum Übertragen/Empfangen von Daten zu/von den RAMs. Acht Fingangs/Ausgangsports, d.h. acht RAM-Ports 8 und acht SAM-Ports 8a, sind jeweils für RAMs 2 und SAMs 4 vorgesehen.
  • Ein Beispiel der Anordnung eines Rahmenpufferspeichers, welcher den wie oben konstruierten VRAM verwendet, ist in Fig. 8 gezeigt. Es sei angenommen, daß der in Fig. 8 gezeigte Rahmenpufferspeicher mit einem Bildschirm von 1 k x 1 k = 1 M Pixel verwendet werden soll. Die Schirmbilddaten sind aus mehreren Ebenen konstruiert, welche Farbinformation und ähnliches enthalten. Um die Bildverarbeitung zu beschleunigen, können während eines RAM-Zyklus 4 x 4 = 16 Pixel verarbeitet werden. Speziell entspricht jeder Pixel von 16 Pixel einem VRAM, und jede Ebene entspricht jedem Bit der Multibit. Deshalb ist es möglich, wenn 16 VRAMs verwendet werden, einen Acht-Ebenen-Rahmenpufferspeicher für 16 x 128 k Pixel zu realisieren. In einigen Fällen werden mehr als acht Ebenen erforderlich. In solch einem Fall kann ein Pixel von 16 Pixel verschiedenen VRAMs entsprechen. Der Einfachheit halber wird nur eine einzelne Ebene in der folgenden Beschreibung betrachtet. Ein Schirmbild wird aus 16 VRAMs gebildet. In Fig. 8 ist jedem Pixel eine spezielle Bezugsziffer zugeordnet. Pixeldaten werden in der Reihenfolge von der Bildoberseite zu jeder Abtastzeile einer Bildröhre transferiert. In diesem Fall werden die Daten seriell von einem SAM des VRAM ausgegeben. Wenn man die erste Abtastzeile betrachtet, haben vier VRAMs entsprechend den Pixeln 1, 2, 3 und 4 die Daten dieser Zeile. In der folgenden Beschreibung wird jedem der VRAMs entsprechend jedem anderer Pixel dieselbe Bezugsziffer wie die der entsprechenden Pixel zugewiesen.
  • Fig. 9 zeigt die Datenübertragung eines jeden VRAM zur Bildröhre. Ein in Fig. 9 gezeigter Schalter 10 wählt einen Parallel/Seriellwandler 12 oder 13. In den Parallel/Seriellwandlern 12 und 13 werden Daten mit der Pixelanzeigegeschwindigkeit auf der Bildröhre verschoben. Bis zu dem Zeitpunkt, daß alle Sätze der ersten Vier-Pixel-Daten auf der obersten Abtastzeile von dem Parallel/Seriellwandler 12 zur Bildröhre transferiert worden sind, werden die Daten im SAM 4 der VRAMs 1 bis 4 zum Parallel/Seriellwandler 13 transferiert. Wenn keine weiteren Daten in dem Parallel/Seriellwandler 12 vorhanden sind, wird der Schalter 10 betätigt, um die Daten diesesmal von dem Parallel/Seriellwandler 13 zu transferieren. Die obigen Operationen werden wiederholt, bis alle Daten auf der ersten Abtastzeile des Bildschirms von den Parallel/Seriellwandlern 12 und 13 abwechselnd transferiert worden sind. Bei der zweiten Abtastzeile werden anstelle der Daten von den VRAMs 1 bis 4 die Daten von den VRAMs 5 bis 8 transferiert. Wie oben beschrieben, werden die Parallel/Seriellwandler 12 und 13 abwechselnd verwendet7 um kontinuierlich Daten zur Bildröhre zu transferieren.
  • Aus US 4 689 741 ist eine Speichervorrichtung bekannt, welche einen RAM (Speicher mit willkürlichem Zugriff) umfaßt, der aus einer Vielzahl von Speicherzellen konstruiert ist, die in einer Matrix mit einer Vielzahl von Zeilen und Spalten angeordnet sind, wobei eine der Speicherzellen mittels Bezeichnung durch Zeilen- und Spaltenadressen ausgewählt wird. Ferner schließt die Vorrichtung ein mit Spaltenleitungen der Speicherzellenmatrix gekoppeltes Schieberegister ein. Die Vorrichtung hat einen seriellen Dateneingabeport, der nur als Eingabeport arbeitet, und einen seriellen Datenausgabeport, der nur als Ausgabeport arbeitet.
  • Aus EP 0 246 767 A2 ist ein Halbleiterspeicher bekannt, der eine Vielzahl von Speicherzellen einschließt, die in einer Matrix mit einer Vielzahl von Zeilen und Spalten angeordnet sind. Die Vorrichtung sieht einen einzelnen seriellen Dateneingabeport und einen gesplitteten seriellen Datenausgabeport vor. Der Oberbegriff des Anspruchs 1 basiert auf diesem Multi-Seriellen-Eingabe/Ausgabeportspeicher.
  • EP 0 276 870 A2 offenbart einen Zwei-Port-Videospeicher mit einem Eingabedatenport und einem Ausgabedatenport. Der Eingabedatenport ist mit einer Speicherzellenanordnung über einen Seriell-nach-Parallelwandler verbunden. Die Speicherzellenanordnung ist mit dem Ausgangsport über einen Parallel-nach-Seriellwandler verbunden.
  • Wie sich aus dem oben beschriebenen Datenübertragungsverfahren ergibt, unter der Annahme, daß die Transferzykluszeit, die von der Bildschirmpixelanzeigegeschwindigkeit bestimmt wird, t ist, ist es erforderlich, eine serielle Zykluszeit des SAM in dem VRAM auf 4 τ zu setzen.
  • Die Anzahl von Pixeln sei nun größer, um ein feineres Schirmbild zu erhalten. Fig. 10 zeigt die Schirmgröße von 2 k x 2 k = 4 M Pixel. Um die Bildverarbeitungsgeschwindigkeit, wie etwa die Bildschirmdatenaustauschgeschwindigkeit, nicht zu verändern, muß die während eines RAM-Zyklus zu verarbeitende Pixelzahl vergrößert werden durch Multiplizierung mit einem Faktor entsprechend einer Vergrößerung der Pixelanzahl auf dem Bildschirm. Deshalb wird die zu einer Zeit zu verarbeitende Anzahl von Pixeln 8 x 8 = 64. Um die Bildschirmanzeigegeschwindigkeit nicht zu ändern, unabhängig von einem Anwachsen der Pixelzahl, ist es erforderlich, die Pixeltransferzykluszeit auf eine Zeit dividiert durch den Faktor zu verändern, d.h. τ/4. In dem Fall, daß die Daten in den in Fig. 10 gezeigten VRAMs 1 bis 8 über Acht-Pixel- Parallel/Seriellwandler, wie etwa in Fig. 9 gezeigt, transferiert werden, wird die serielle Zyklus zeit des VRAMs 8 x τ/4 = τ2. Diese serielle Zykluszeit ist die Hälfte der 4τ, die für einen 1 M großen Bildschirm erforderlich ist. Der Minimalwert der seriellen Zykluszeit beträgt 30 ns für VRAMs, die gegenwärtig erhältlich sind. Wenn eine serielle Zykluszeit von 15 ns erforderlich ist wegen eines Anwachsens der Pixel um das Vierfache für eine Verbesserung der Bildqualität, ist es unter dem Gesichtspunkt gegenwärtiger Schaltkreistechnologie schwierig, einen VRAM zu realisieren, welcher eine serielle Zykluszeit von 15 ns erfüllt. Um die Verwendung von gegenwärtig erhältlichen VRAMs beim Realisieren eines feineren Schirmbildes zu erlauben, war eine Maßnahme, dieses Problem zu lösen, lange ein Wunsch.
  • ZUSAMMENFASSUNG DER ERFINDUNG
  • Die vorliegende Erfindung wurde im Hinblick auf die obigen Probleme gemacht und hat als Aufgabe, eine Video- Speichervorrichtung vorzusehen, welche in der Lage ist, Bilddaten mit hoher Geschwindigkeit zu verarbeiten, ohne eine serielle Zykluszeit des SAMs in dem VRAM zu verkürzen und ohne die für die Schirmbildanzeige erforderliche Zeit zu vergrößern.
  • Gemäß der vorliegenden Erfindung wird dieses Problem von einer Video-Speichervorrichtung gemäß Anspruch 1 gelöst.
  • Gemäß einer Video-Speichervorrichtung nach dieser Erfindung sind eine Vielzahl von SAMs mit einem RAM für jedes Bit der Eingabe/Ausgabedaten des RAM verbunden, welche die Eingabe/Ausgabe von Daten für eine Vielzahl von Bits erlauben. Die Daten für eine Vielzahl von Pixel können deshalb während eines seriellen Zyklus für die Datenanzeige auf einem Bildschirm übertragen werden.
  • Gemäß einem anderen Videospeicher dieser Erfindung ist eine bestimmte Spalte des RAM mit einem einzelnen SAM verbunden, so daß nur dieser spezielle, mit der Spalte verbundene SAM für die Dateneingabe/Ausgabe verwendet wird.
  • Gemäß einer anderen Video-Speichervorrichtung dieser Erfindung ist eine bestimmte Spalte vielfach verbunden mit einer Vielzahl von SAMs, so daß die Daten über irgendeinen der Vielzahl von SAMs eingegeben/ausgegeben werden können.
  • KURZBESCHREIBUNG DER ZEICHNUNGEN
  • Fig. 1 erläutert ein Ausführungsbeispiel einer Video- Speichervorrichtung gemäß der vorliegenden Erfindung;
  • Fig. 2 und 3
  • zeigen Beispiele eines Datentransfers zwischen RAMs und SAMs des ersten, in Fig. 1 gezeigten Ausführungsbeispiels;
  • Fig. 4 erläutert eine Pixelzuordnung zu einem VRAM für die Bilddatenebene mit einer Schirmgröße von 4 M Pixeln;
  • Fig. 5 erläutert die Parallel/Seriellwandlung für die in Fig. 4 gezeigten Bilddaten;
  • Fig. 6 erläutert ein anderes Ausführungsbeispiel einer Video-Speichervorrichtung gemäß der vorliegenden Erfindung;
  • Fig. 7 erläutert eine Video-Speichervorrichtung als technischer Hintergrund;
  • Fig. 8 erläutert eine Pixelzuordnung zu einem VRAM für eine Bilddatenebene mit einer Schirmgröße von 1 M Pixeln;
  • Fig. 9 erläutert die Parallel/Seriellwandlung für Bilddaten; und
  • Fig. 10 erläutert eine Pixelzuordnung zu einem VRAM für eine Bilddatenebene mit einer Schirmgröße von 4 M Pixeln gemäß dem technischen Hintergrund.
  • BESCHREIBUNG DER BEVORZUGTEN AUSFÜHRUNGSBEISPIELE
  • Die bevorzugten Ausführungsbeispiele der vorliegenden Erfindung werden unter Bezugnahme auf die begleitenden Zeichnungen beschrieben.
  • Fig. 1 zeigt ein Ausführungsbeispiel einer Video- Speichervorrichtung gemäß der vorliegenden Erfindung, worin die Speichervorrichtung einen Speicher mit willkürlichem Zugriff (RAM) von 128 k x 8 Bits als Beispiel hat. In der Video-Speichervorrichtung dieses Ausführungsbeispiels ist jeder von 8 RAMs mit 256 Spalten x 512 Zeilen (128 k) mit zwei Speichern mit seriellem Zugriff (SAM) 4A und 4B versehen. RAM 2 ist mit einem Eingabe/Ausgabeport (RAM-Port) 8 versehen, und jeder SAM 4A, 4B ist mit einem Eingabe/Ausgabeport (SAM-Port) 8A, 8B jeweils versehen.
  • SAM 4A, 4B hat entweder 256 Worte x 2 oder 128 Worte x 2, abhängig von der Datentransferverbindung zum RAM 2. Speziell verwendet der technische Hintergrund die Anordnung von RAM 2 mit 128 k x 8 Bit, und SAM 4 von 256 x 8 Bit, während dieses Ausführungsbeispiel die Anordnung von RAM 2 mit 128 k x 8 Bit zeigt, und die SAMs 4A und 4B in Verbindung entweder mit 256 x 16 Bits oder 128 x 16 Bits.
  • Der Unterschied zwischen 256 x 2 und 128 x 2 des Datentransfers von entweder dem SAM 4A oder 4B wird beschrieben.
  • Der 128 x 2 Datentransfer (Übertragung) ist in Fig. 2 dargestellt. 256 Spalten des RAM 2 werden in zwei Sätze unterteilt, wobei jeder 128 Spalten jeder übernächsten Spalte hat. Die Spalten werden abwechselnd mit SAM 4A und SAM 4B verbunden. Im Fall eines in Fig. 2 gezeigten 128 x 2 Datentransfers können die Daten in RAM 2 während eines Transferzyklus zu SAM 4A und 4B übertragen werden.
  • Datentransfer zwischen RAM 2 und SAM 4A und 4B wird in der folgenden Weise durchgeführt. Beispielsweise werden die Daten in einer mit (A + B) in Fig. 2 bezeichneten Zeile abwechselnd für jede übernächste Spalte an die SAMs 4A und 4B übertragen, während die Daten von den SAMs 4A und 4B abwechselnd für jede übernächste Spalte zum RAM 2 übertragen werden.
  • Der 256 x 2 Datentransfer ist in Fig. 3 dargestellt. Alle 256 Spalten des RAMs 2 sind mit beiden SAMs 4A und 4B verbunden. Wenn der Datentransfer zu den SAMs 4A und 4B während eines Transferzyklus durchgeführt wird, werden dieselben Daten zu den SAMs 4A und 4B übertragen. Um verschiedene Daten zu den SAMs 4A und 4B zu übertragen, ist es erforderlich, ein Transfergatter zwischen RAM 2 und SAM 4A und zwischen RAM 2 und SAM 4B vorzusehen und den Übertragungszyklus zweimal auszuführen. Beispielsweise werden die Daten an der mit A in Fig. 3 bezeichneten Zeile während des ersten Transferzyklus zu SAM 4A übertragen, und die Daten an der mit B in Fig. 3 bezeichneten Zeile werden während des zweiten Transferzyklus zu SAM 4B übertragen. Dieselben Daten in Zeile A in RAM 2 können deshalb zu SAM 4A übertragen werden, und dieselben Daten in Zeile B in RAM 2 an SAM 4B.
  • Es besteht ein Unterschied in der praktischen Anwendung zwischen den zwei Typen von Datentransfer zwischen RAM 2 und SAMs 4A und 4B. In beiden Fällen kann jedoch eine Hochgeschwindigkeitsbildanzeige auf einem Schirm realisiert werden, ohne eine kürzere serielle Zykluszeit für die SAMs 4A und 4B zu verwenden. Es sei angenommen, daß eine Ebene aus 8 x 8 = 64 VRAMs für die Schirmgröße von 4 M Pixeln, so wie in Fig. 10 gezeigt, konstruiert ist. In gleicher Weise, wie zuvor beschrieben, werden die Daten auf der ersten Abtastzeile auf dem Bildschirm von den VRAMs 1 bis 8 erhalten. In diesem Ausführungsbeispiel, wie in Fig. 1 gezeigt gibt es zwei Ausgänge in einer VRAM-Ebene. Deshalb gibt während einer SAM-seriellen Zykluszeit jeder VRAM zwei Pixeldaten aus, so daß die in Fig. 9 gezeigte Parallel/Seriellwandlung für 8 x 2 = 16 Pixel durchgeführt wird. Demgemäß wird die serielle Zykluszeit der SAMs (16 x τ/4 =) 4τ, welche dieselbe ist wie für die Schirmbildgröße von 1 M Pixeln.
  • Das Ausführungsbeispiel wird detaillierter beschrieben unter Betrachtung des Unterschiedes zwischen dem 128 x 2 und 256 x 2 Datentransfer. Um Bilddaten mit hoher Geschwindigkeit zu verarbeiten, ist es erforderlich, daß die 8 x 8 = 64 VRAMs zugeordneten Pixel für eine Schirmbildebene kollektiv innerhalb eines einzelnen, vorbestimmten Gebietes angeordnet sind. Der Grund dafür ist, daß das Gebiet von 64 Pixeln gleichzeitig während eines RAM-Zyklus verarbeitet werden kann, um eine effiziente Verarbeitung eines lokalen Schirmbildes zu erlauben. In dem Fall, daß zwei Pixeldaten von SAMs 4A und 4B ausgegeben werden, decken 64 VRAMs das Gebiet von 64 x 2 = 128 Pixel ab. In diesem Fall sollten die von den SAMs 4A und 4B ausgegebenen Pixeldaten nicht in demselben Gebiet enthalten sein. Wenn die Pixelgebiete der SAMs 4A und 4B in demselben Gebiet enthalten sind, bedeutet das, daß zwei Pixeldaten derselben SAMs 4A oder 4B in demselben 64 Pixelgebiet vorhanden sind. Die Daten von nur einem VRAM können während eines RAM-Zyklus verarbeitet werden, so daß wenn zwei Pixeldaten, die zu demselben VRAM gehören, in demselben 64 Pixelgebiet vorhanden sind, zwei RAM-Zyklen zum Verarbeiten des 64 Pixelgebietes erforderlich sind, um dadurch die Verarbeitungsgeschwindigkeit zu reduzieren. Die Zuordnung von 64 VRAMs und SAMs 4A und 4B auf der Ebene wird deshalb wie in Fig. 4 gezeigt vorgenommen. Die Parallel/Seriellwandlung für eine erste Zeile auf dem Schirm wird mit einem Parallel/Seriellwandler 14 durchgeführt, der mit den SAMs 4A und 4B verbunden ist, wie in Fig. 5 gezeigt.
  • Der Unterschied zwischen den Konstruktionen (Anordnungen) 128 x 2 und 256 x 2 der SAMs 4A und 4B resultiert in einem Unterschied der Schirmbildverarbeitung. Beim aufeinanderfolgenden Verarbeiten von Bildern an den in Fig. 4 gezeigten Gebieten A und B sind zwei Zyklen erforderlich zum Ändern der Zeilenadresse des RAM 2, weil A und B zu verschiedenen Zeilen in dem Fall gehören, daß die Konstruktion 156 x 2 ist, gezeigt in Fig. 3. Abwechselnd ist es in dem Fall der in Fig. 2 gezeigten Konstruktion von 128 x 2 ausreichend, daß nur die Spaltenadresse geändert wird, weil die Gebiete A und B dieselben Zeilenadressen haben, was die Verwendung eines RAM-Pagemodus erlaubt und eine Hochgeschwindigkeitsverarbeitung realisiert. Wie im Stand der Technik wohl bekannt ist, kann im Pagemodus auf eine Spalte in einer selben Zeile mit einer Zugriffszeit zugegriffen werden, die ungefähr eine Hälfte der Zykluszeit ist, wenn auf die Spalte durch Andern der Zeilenadresse zugegriffen wird.
  • Unter dem Gesichtspunkt der Bilddatenverarbeitungsgeschwindigkeit ist die Konstruktion von 128 x 2 vorteilhaft.
  • Die in Fig. 3 gezeigte Konstruktion von 256 x 2 weist ebenfalls einen Vorteil in der praktischen Anwendung auf, der sich aus der Tatsache ergibt, daß zwei SAMs 4A und 4B mit derselben Spalte gekoppelt sind. Ein Beispiel dafür ist ein gesplittetes Pufferverfahren, in welchem die serielle Eingabe/Ausgabe asynchron mit dem seriellen Zyklus übertragen werden kann, wenn Daten zwischen RAM und SAM übertragen werden. Speziell werden die SAMs in zwei Gruppen unterteilt, wobei auf die eine Gruppe während der ersten Hälfte der seriellen Zugriffszeit zugegriffen wird, und auf die andere Gruppe während der letzteren Hälfte zugegriffen wird. Während die eine Gruppe serielle Daten eingibt/ausgibt, überträgt/empfängt die andere Gruppe Daten zum/vom RAM. Die Anordnung einer Video-Speichervorrichtung, die auf das gesplittete Pufferverfahren anwendbar ist, wobei sämtliche SAMs in zwei Gruppen unterteilt sind, ist in Fig. 5 als Blockdiagramm gezeigt. Wie in Fig. 6 gezeigt, sind die SAMs konstruiert aus SAMs 4AU, 4AL, 4BU und 4BL. Die SAMS 4AU und 4AL sind angeordnet, unabhängig von den SAMs 4BU und 4BL steuerbar zu sein. Das heißt, die Eingabe/Ausgabebetriebsart ändern für SAMs 4AU und 4AL kann unabhängig von der Eingabe/Ausgabebetriebsart für die SAMs 4BU nd 4BL durchgeführt werden. Ein Splitselektor 6A ist mit den SAMs 4AU und 4AL verbunden, um selektiv einen von diesen mit einem Eingabe/Ausgabeport 8A zu verbinden. Ein anderer Splitselektor 6B ist mit den SAMs 4BU und 4BL verbunden, um selektiv einen von diesen mit einem Eingabe/Ausgabeport 8B zu verbinden. In der in Fig. 3 gezeigten Anordnung von 256 x 2 ist es möglich, den VRAM als FIFO (First In First Out) Speicher zu verwenden, durch Setzen des SAM 4A in einen Eingabemodus und des SAM 4B in einen Ausgabemodus, um dadurch fortwährend serielle Daten von dem SAM 4A an RAM 2 einzugeben, und serielle Daten von dem RAM 2 an den SAM 4B auszugeben. Wenn zusätzlich verschiedene Signale unabhängig über verschiedene Eingangsanschlüsse zu den SAMs 4A und 4B geliefert werden, um dadurch unabhängig den seriellen Zyklus der SAMs 4A und 4B zu steuern, können die SAMs 4A und 4B asynchron miteinander arbeiten. Deshalb kann der VRAM dieser Anordnung als Puffer für einen Datentransfer zwischen Systemen mit verschiedenen Datentransfergeschwindigkeiten verwendet werden. Wie oben beschrieben, kann der VRAM dieses Ausführungsbeispiels verschiedene andere Funktionen haben.
  • Die Anzahl von Datentransferzyklen, die für die Schirmbildanzeige vom RAM zum SAM im VRAM erforderlich sind, ist dieselbe für sowohl die Anordnung von 256 x 2, gezeigt in Fig. 3, als auch die in Fig. 2 gezeigte Anordnung von 128 x 2, weil die Datentransferkapazität während eines Transferzyklus dieselbe ist. Die Zeitabläufe des Transferzyklus sind jedoch für die beiden Datentransferoperationen verschieden. In dem in Fig. 2 gezeigten 256 x 2 sollten, weil es nötig ist, Daten zu den SAMs 4A und 4B zu übertragen, die Daten während eines Paares von zwei Zyklen zu den SAMs 4A und 4B übertragen werden. Andererseits werden in dem in Fig. 2 gezeigten 128 x 2 die Daten während eines Transferzyklus zu den SAMs 4A und 4B übertragen, so daß die Daten separat während der Zeiten transferiert werden, wobei jede eine Hälfte des Intervalles zwischen dem Paar von zwei Zyklen für den 256 x 2 hat.
  • Bezugszeichen in den Ansprüchen dienen dem besseren Verständnis und schränken den Umfang nicht ein.

Claims (6)

1. Video-Speichervorrichtung mit einem Speicher mit wahlfreiem Zugriff RAM (2), der aus einer Vielzahl von Speicherzellen konstruiert ist, die in einer Matrix mit einer Vielzahl von Zeilen und Spalten angeordnet sind, wobei eine der Speicherzellen durch Bezeichnung mittels Zeilen- und Spaltenadressen gewählt wird, und Ein-Bit- Daten zwischen der gewählten Speicherzelle und einem RAM-Port (8) übertragen werden, wobei die Ein-Bit-Daten in den RAM-Port eingegeben oder von diesem ausgegeben werden; und einer Vielzahl von Speichern mit seriellem Zugriff SAM (4A, 4B), von denen jeder aus einer Vielzahl von SAM-Einheiten (14) als Register vom Multiwortlängentyp gebildet ist, dadurch gekennzeichnet, daß die Anzahl von SAM-Einheiten eines jeden SAM der Anzahl von Spalten des RAMs entspricht, daß jede der SAM-Einheiten fest mit einer entsprechenden Spalte des RAM (2) in einer Eins- zu-Eins-Beziehung verbunden ist, daß jede der SAM- Einheiten (12, 14) Daten an eine Speicherzelle überträgt oder von dieser empfängt, die zu der entsprechenden Spalte gehört, und daß jeder der SAMs (4A, 4B) einen SAM-Port (8A, 8B) zum seriellen Eingeben/Ausgeben von Multibit-seriellen Daten aufweist, und seriell Multibit- serielle Daten über jeden der SAM-Ports (8A, 8B) eingibt/ausgibt, wodurch die Multibit-seriellen Daten über die Vielzahl von SAM-Ports (8A, 8B) der Vielzahl von SAMs (4A, 4B) eingegeben/ausgegeben werden.
2. Video-Speichervorrichtung gemäß Anspruch 1, dadurch gekennzeichnet, daß jede der Vielzahl von Spalten mit einer Vielzahl der SAMs (4A, 4B) verbunden ist.
3. Video-Speichervorrichtung nach Anspruch 1, dadurch gekennzeichnet, daß jeder der SAMs (4A, 4B) in erste und zweite Gruppen unterteilt ist, von denen jede eine Vielzahl der SAM-Einheiten umfaßt, wobei auf die erste Gruppe während der ersten Hälfte einer seriellen Zugriffszeit der SAMs zugegriffen wird, und auf die zweite Gruppe während der zweiten Hälfte der seriellen Zugriffszeit zugegriffen wird, und während eine der ersten und zweiten Gruppen seriell Daten an dem RAM (2) überträgt oder von diesem empfängt.
4. Video-Speichervorrichtung nach Anspruch 1 oder 3, dadurch gekennzeichnet, daß jede der Vielzahl von SAMs (4A, 4B) in die Lage versetzt ist, in einen von seriellen Eingabe- und Ausgabemoden unabhängig voneinander gesetzt zu werden.
5. Video-Speichervorrichtung nach Anspruch 3 oder 4, dadurch gekennzeichnet, daß die ersten und zweiten Gruppen abwechselnd über Splitselektoren (6A, 6B) mit den SAM-Ports (8A, 8B) für die serielle Dateneingabe/Ausgabe verbunden werden.
6. Video-Speichervorrichtung nach Anspruch 1, dadurch gekennzeichnet, daß die Vielzahl von SAMs (4A, 4B) in die Lage versetzt wird, unabhängig voneinander mit einer seriellen Zykluszeit gesetzt zu werden, und jeder der SAMs in die Lage versetzt ist, asynchron mit einer seriellen Zykluszeit gesetzt zu werden.
DE68919781T 1988-09-21 1989-09-20 Videospeicheranordnung. Expired - Fee Related DE68919781T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63237396A JP3028963B2 (ja) 1988-09-21 1988-09-21 ビデオメモリ装置

Publications (2)

Publication Number Publication Date
DE68919781D1 DE68919781D1 (de) 1995-01-19
DE68919781T2 true DE68919781T2 (de) 1995-05-18

Family

ID=17014774

Family Applications (1)

Application Number Title Priority Date Filing Date
DE68919781T Expired - Fee Related DE68919781T2 (de) 1988-09-21 1989-09-20 Videospeicheranordnung.

Country Status (5)

Country Link
US (1) US5065369A (de)
EP (1) EP0360243B1 (de)
JP (1) JP3028963B2 (de)
KR (1) KR920010558B1 (de)
DE (1) DE68919781T2 (de)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5257237A (en) * 1989-05-16 1993-10-26 International Business Machines Corporation SAM data selection on dual-ported DRAM devices
IE63461B1 (en) * 1989-09-11 1995-04-19 Jeremy Owen Jones Improvements in and relating to stable memory circuits
JPH0821233B2 (ja) * 1990-03-13 1996-03-04 株式会社東芝 画像メモリおよび画像メモリからデータを読み出す方法
FR2667688B1 (fr) * 1990-10-05 1994-04-29 Commissariat Energie Atomique Circuit d'acquisition ultrarapide.
JP2928654B2 (ja) * 1991-04-10 1999-08-03 株式会社東芝 マルチポートdram
JP3158286B2 (ja) * 1991-04-30 2001-04-23 ソニー株式会社 マルチポートメモリ
EP0513451B1 (de) * 1991-05-16 1997-07-23 International Business Machines Corporation Speicheranordnung
JPH05101646A (ja) * 1991-10-07 1993-04-23 Mitsubishi Electric Corp デユアルポートメモリ
US5268682A (en) * 1991-10-07 1993-12-07 Industrial Technology Research Institute Resolution independent raster display system
US5315388A (en) * 1991-11-19 1994-05-24 General Instrument Corporation Multiple serial access memory for use in feedback systems such as motion compensated television
US5381376A (en) * 1991-11-22 1995-01-10 Samsung Electronics Co., Ltd. Video RAM having block selection function during serial write transfer operation
JPH0775015B2 (ja) * 1991-12-19 1995-08-09 インターナショナル・ビジネス・マシーンズ・コーポレイション データ通信及び処理システム並びにデータ通信処理方法
US5321425A (en) * 1992-02-19 1994-06-14 Industrial Technology Research Institute Resolution independent screen refresh strategy
US5621866A (en) * 1992-07-24 1997-04-15 Fujitsu Limited Image processing apparatus having improved frame buffer with Z buffer and SAM port
US5528602A (en) * 1992-12-30 1996-06-18 International Business Machines Corporation Method for determining computer subsystem property
US5490112A (en) * 1993-02-05 1996-02-06 Micron Technology, Inc. Multi-port memory device with multiple sets of columns
US5450355A (en) * 1993-02-05 1995-09-12 Micron Semiconductor, Inc. Multi-port memory device
US5394172A (en) * 1993-03-11 1995-02-28 Micron Semiconductor, Inc. VRAM having isolated array sections for providing write functions that will not affect other array sections
JPH0736778A (ja) * 1993-07-21 1995-02-07 Toshiba Corp 画像メモリ
US5625379A (en) * 1993-07-29 1997-04-29 Cirrus Logic, Inc. Video processing apparatus systems and methods
JPH07160572A (ja) * 1993-12-10 1995-06-23 Toshiba Corp 画像メモリシステム
IT1277474B1 (it) * 1995-08-10 1997-11-10 Sirti Spa Connettore multifibra con ferula cilindrica
WO2008029452A1 (fr) * 2006-09-05 2008-03-13 Hitachi Plasma Display Limited Procédé de formation de séparation et appareil à cette fin
JP4931139B2 (ja) * 2007-07-04 2012-05-16 積水ハウス株式会社 かぶり厚検査具

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60115088A (ja) * 1983-11-28 1985-06-21 Nec Corp 半導体メモリ
US4689741A (en) * 1983-12-30 1987-08-25 Texas Instruments Incorporated Video system having a dual-port memory with inhibited random access during transfer cycles
JPS62256300A (ja) * 1986-04-28 1987-11-07 Sony Corp 映像記憶装置
CA1293565C (en) * 1986-04-28 1991-12-24 Norio Ebihara Semiconductor memory
JPS634493A (ja) * 1986-06-24 1988-01-09 Mitsubishi Electric Corp デユアルポ−トメモリ
JPS63112897A (ja) * 1986-10-28 1988-05-17 Mitsubishi Electric Corp 半導体記憶装置
US4789960A (en) * 1987-01-30 1988-12-06 Rca Licensing Corporation Dual port video memory system having semi-synchronous data input and data output
JPH0760595B2 (ja) * 1988-01-12 1995-06-28 日本電気株式会社 半導体メモリ
US4891794A (en) * 1988-06-20 1990-01-02 Micron Technology, Inc. Three port random access memory
US4984214A (en) * 1989-12-05 1991-01-08 International Business Machines Corporation Multiplexed serial register architecture for VRAM

Also Published As

Publication number Publication date
JPH0284689A (ja) 1990-03-26
KR920010558B1 (ko) 1992-12-05
EP0360243A2 (de) 1990-03-28
KR900005630A (ko) 1990-04-14
EP0360243B1 (de) 1994-12-07
JP3028963B2 (ja) 2000-04-04
DE68919781D1 (de) 1995-01-19
US5065369A (en) 1991-11-12
EP0360243A3 (de) 1992-04-08

Similar Documents

Publication Publication Date Title
DE68919781T2 (de) Videospeicheranordnung.
DE3687358T2 (de) Bildpufferspeicher mit variablem zugriff.
DE3804938C2 (de) Bildverarbeitungseinrichtung
DE3687359T2 (de) Rasterpufferspeicher.
DE3587750T2 (de) Peripheriegerät für Bildspeicher.
DE3853489T2 (de) Grafik-Anzeigesystem.
DE3786125T2 (de) Raster-Bildschirm-Steuerung mit veränderlicher räumlicher Auflösung und variabler Datentiefe der Bildelemente.
DE3782756T2 (de) Direktzugriffspeichereinrichtung.
DE69016697T2 (de) Video-Direktzugriffsspeicher.
DE3636394C2 (de) Einrichtung und Verfahren zur Speicherorganisation
DE3788747T2 (de) Halbleiterspeicher.
DE2651543C3 (de) Digitales Rasteranzeigesystem
DE2905990C2 (de)
DE10101073B4 (de) Bildaufbereitungsvorrichtung mit niedrigeren Speicherkapazitätsanforderungen und Verfahren dafür
DE2525155A1 (de) Verfahren und anordnung zur rasterpunktdarstellung von codierter - liniensegmente darstellende - information in computergesteuerten datensichtgeraeten, insbesondere in kathodenstrahlbildschirmstationen
DE4022149C2 (de)
DE3787616T2 (de) Halbleiterspeicheranordnung.
DE68925569T2 (de) Dynamischer Video-RAM-Speicher
DE2510542A1 (de) Digitale bildwiedergabevorrichtung mit mehreren bildschirmen
DE68927245T2 (de) Bildverarbeitungssystem
EP0038002A2 (de) Anordnung zum Darstellen von Zeichen an einem Bildschirm einer Anzeigeeinheit
DE4217010C2 (de) Verfahren zum Ausgeben von Bildpunktdaten aus einem Videospeicher und Bildschirm-Refresh-Steuereinrichtung für eine Displayvorrichtung
DE3885294T2 (de) Parallele pipeline-bildverarbeitungseinheit mit einem 2x2-fenster.
DE4230327A1 (de) Multi-port speicher und digitales interpoliergeraet
DE69111682T2 (de) Videospeichermatrix mit einer Direktzugriffsanschlussstelle und einer seriellen Anschlussstelle.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8320 Willingness to grant licences declared (paragraph 23)
8339 Ceased/non-payment of the annual fee