DE60015894T2 - Sigma-Delta-Analog-Digital-Wandler - Google Patents
Sigma-Delta-Analog-Digital-Wandler Download PDFInfo
- Publication number
- DE60015894T2 DE60015894T2 DE60015894T DE60015894T DE60015894T2 DE 60015894 T2 DE60015894 T2 DE 60015894T2 DE 60015894 T DE60015894 T DE 60015894T DE 60015894 T DE60015894 T DE 60015894T DE 60015894 T2 DE60015894 T2 DE 60015894T2
- Authority
- DE
- Germany
- Prior art keywords
- signal
- analog
- digital
- converter
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/322—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M3/324—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
- H03M3/346—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by suppressing active signals at predetermined times, e.g. muting, using non-overlapping clock phases
- H03M3/348—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement by suppressing active signals at predetermined times, e.g. muting, using non-overlapping clock phases using return-to-zero signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/39—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
- H03M3/412—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution
- H03M3/422—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only
- H03M3/43—Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution having one quantiser only the quantiser being a single bit one
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
- Die vorliegende Erfindung bezieht sich auf einen Sigma-Delta-Analog-Digital-Wandler zum Umwandeln eines analogen Eingangssignals in ein digitales Ausgangssignal, wobei dieser Wandler in einer Signalverarbeitungsschleife die nachfolgenden Elemente umfasst:
- – Mittel zum Liefern eines Differenzsignals in Reaktion auf das analoge Eingangssignal und eines analogen Rückkopplungssignals,
- – Mittel zum Filtern des Differenzsignals und zum Liefern eines gefilterten Differenzsignals,
- – Mittel zum Abtasten und Quantisieren des gefilterten Differenzsignals mit einem Ausgang zum Liefern des digitalen Ausgangssignals,
- – einen Digital-Analog-Wandler zum Umwandeln des digitalen Ausgangssignals in das analoge Rückkopplungssignal, und
- – einen Zurück-zu-Null-Schalter in der Signalverarbeitungsschleife.
- Ein derartiger Sigma-Delta-Analog-Digital-Wandler ist bekannt, beispielsweise aus der Europäischen Patentanmeldung Nr. 0 495 328. Dieser bekannte Sigma-Delta-Analog-Digital-Wandler hat einen Zurück-zu-Null-Schalter in dem Rückkopplungszweig zum Reduzieren der Nichtlinearität, verursacht durch den Digital-Analog-Wandler in dem Rückkopplungszweig. Die ansteigende und die abfallende Flanke des von dem Digital-Analog-Wandler erzeugten Ausgangssignals haben eine Nicht-Null Anstiegs- und Abfallzeit. In dem Fall, wo der Eingangscode des Digital-Analog-Wandlers sich nicht ändert, bleibt das Ausgangssignal des Digital-Analog-Wandlers während der Taktperiode konstant. In dem Fall, wo der Eingangscode sich ändert, ändert das Ausgangssignal des Digital-Analog-Wandlers von dem einen auf den anderen Pegel. Durch die Nicht-Null-Anstiegszeit oder Abfallzeit ist der reine Signalinhalt in dieser Taktperiode anders als der in einer Taktperiode, ohne Änderung des Eingangscodes. Der reine Signalinhalt je Taktperiode ist auf diese Weise abhängig von dem Code, was ein nicht linearer Effekt ist, was Intersymbolinterferenz und folglich Verzerrung verursacht. Der Zurück-zu-Null-Schalter in dem Rückkopplungszweig reduziert diesen Effekt dadurch, dass die Ausgangssignalteile des Digital-Analog-Wandlers während der Übergänge von dem einen Pegel auf den anderen Pegel ausgeschlossen werden. Dieser Zurück-zu-Null-Schalter ändert auch das Frequenzspektrum des analogen Rückkopplungssignals, was zu einer Änderung in der NF-Verstärkung und folglich zu einem Verstärkungsfehler führt.
- Es ist nun u. a. eine Aufgabe der vorliegenden Erfindung, einen Sigma-Delta-Analog-Digital-Wandler mit einer besseren Verstärkungsgenauigkeit zu schaffen. Dazu weist der Sigma-Delta-Analog-Digital-Wandler der eingangs beschriebenen Art das Kennzeichen auf, dass der Zurück-zu-Null-Schalter zwischen einem Ausgang der Mittel zum Liefern des Differenzsignals, und einem Eingang der Mittel zum Filtern des Differenzsignals vorgesehen ist.
- Dadurch, dass der Zurück-zu-Null-Schalter vor den Mitteln zum Filtern vorgesehen wird die offene Schleifenverstärkung durch die Zurück-zu-Null-Aktion reduziert, aber die geschlossene Schleifenverstärkung wird kaum beeinträchtigt, solange die restliche offene Schleifenverstärkung groß genug ist, was in der Praxis der Fall ist. Auf diese Weise wird die Verstärkungsgenauigkeit wieder hergestellt.
- Bei einer bevorzugten Ausführungsform werden das analoge Eingangssignal und das analoge Rückkopplungssignal mit Hilfe von Spannung-Strom-Wandlern in Ströme umgewandelt. Auf diese Weise wird das Differenzsignal dadurch erhalten, dass die Ausgänge der Spannung-Strom-Wandler einfach miteinander verbunden werden. Der Digital-Analog-Wandler kann unterschiedliche Ausgänge haben und die Spannung-Strom-Wandler können verschiedene Eingänge und Ausgänge haben um die Leistung des Sigma-Delta-Analog-Digital-Wandlers zu verbessern.
- Ausführungsbeispiele der Erfindung sind in der Zeichnung dargestellt und werden im vorliegenden Fall näher beschrieben. Es zeigen:
-
1A ein Schaltbild eines herkömmlichen diskrete-Zeit-Sigma-Delta-Analog-Digital-Wandlers, wobei sich in der Rückkopplungsschleife ein Digital-Analog-Wandler mit geschaltetem Kondensator befindet, -
1B ein Schaltbild eines herkömmlichen Sigma-Delta-Analog-Digital-Wandlers mit einem kontinuierlichen Zeitschleifenfilter und einem in der Rückkopplungsschleife vorgesehenen Digital-Analog-Wandler mit geschaltetem Strom, -
2 ein Schaltbild einer Implementierung des Sigma-Delta-Analog-Digital-Wandlers nach1B , wobei unterschiedliche Eingangs/Ausgangstranskonduktoren, -
3 Signale, welche die Wirkung des Sigma-Delta-Analog-Digital-Wandlers nach2 illustrieren, -
4 ein Schaltbild des Sigma-Delta-Analog-Digital-Wandlers nach3 , wobei sich in dem Rückkopplungszweig ein Zurück-zu-Null-Schalter befindet, -
5 Signale, welche die Wirkung des Sigma-Delta-Analog-Digital-Wandlers nach4 illustrieren, -
6 ein Schaltbild einer Ausführungsform eines Sigma-Delta-Analog-Digital-Wandlers nach der vorliegenden Erfindung von dem in2 dargestellten Typ mit einem Zurück-zu-Null-Schalter vor dem Schleifenfilter, und -
7 ein Schaltbild einer allgemeinen Ausführungsform eines Sigma-Delta-Analog-Digital-Wandlers nach der vorliegenden Erfindung mit einem Zurück-zu-Null-Schalter vor dem Schleifenfilter. - Gleiche Bezugszeichen werden in der Zeichnung und in der Beschreibung von Ausführungsformen für dieselben oder die gleichen Elemente benutzt.
- Sigma-Delta-Analog-Digital-Wandler können grob in zwei Klassen aufgeteilt werden. Die erste Klasse, dargestellt in
1A , hat an dem Eingang einen Sampler2 und ist meistens eine geschaltete Kondensatorschaltung. Der Modulator arbeitet in der diskreten Zeitdomäne mit einem diskreten Zeitschleifenfilter4 , das einen Quantisierer6 speist. Das Datenausgangssignal D des Quantisierers6 wird über einen Digital-Analog-Wandler (DAC)8 mit einem geschalteten Kondensator zurückgeführt und von dem abgetasteten analogen Eingangssignal Vin in einem Subtrahierer10 subtrahiert. Der Quantisierer6 und der Digital-Analog-Wandler8 können eine 1-Bit oder Mehrbit-Auflösung haben. - Die zweite Klasse, dargestellt in
1B , hat ein kontinuierliche-Zeit-Schleifenfilter4 und einen Digital-Analog-Wandler8 mit geschaltetem Strom in der Rückkopplungsschleife. Der Sampler2 ist zu dem Ausgang des Filters4 verlagert worden. In einem Digital-Analog-Wandler mit geschaltetem Strom ist der Ausgangsstrom während der Taktperiode mehr oder weniger konstant. In einem Digital-Analog-Wandler mit geschaltetem Kondensator ist der Ausgangsstrom während der Taktperiode nicht konstant. Er ist meistens hoch am Anfang der Taktperiode und vernachlässigbar niedrig an dem Ende der Taktperiode. Die gesamte während der Taktperiode gelieferte Ladung kann der eines Digital-Analog-Wandlers mit geschaltetem Strom entsprechen. In dieser zweiten Klasse können der Quantisierer6 und der Digital-Analog-Wandler8 auch eine 1-Bit oder eine Mehrbit-Auflösung haben. - Ein Sigma-Delta-Analog-Digital-Wandler der zweiten Klasse nach
1B kann unter Verwendung von Transkonduktoren mit differenziellem Eingang und Ausgang, wie in2 dargestellt, implementiert werden. Die analoge Eingangsspannung Vin wird mit Hilfe eines ersten Spannung-Strom-Wandlers12 in einem differenziellen Strom iin umgewandelt und das Ausgangssignal VDAC von dem Digital-Analog-Wandler8 wird mit Hilfe eines zweiten Spannung-Strom-Wandlers14 in einen differenziellen Strom umgewandelt. Die Ausgangsströme werden an den Knotenpunkten16 und18 addiert und dem kontinuierliche-Zeit-Schleifenfilter4 zugeführt. Der Digital-Analog-Wandler8 ist beispielsweise ein 1-Bit-Wandler, der eine Ausgangsspannung VDAC = c.Vref liefert, worin c der Ausgangscode (+1 oder –1) des Datensignals D ist und Vref eine Bezugsspannung ist, meistens eine Spannung. Proportional zu einer Bandabstand-Bezugsspannung. In einem Mehrbit-System kann der Ausgangscode c mehr als zwei Werte annehmen. So ist beispielsweise in einem 3-Bit-System der Ausgangscode c einer der Werte –1, –5/7, –3/7, –1/7, +1/7, +3/7, +5/7, +1. Der differenzielle Ausgangsstrom uDAC entspricht gm·VDAC = gm·c·Vref, wobei gm die Transkonduktanz des zweiten Spannung-Strom-Wandlers14 ist. Die Taktperiode T = l/fs, wobei fs die Abtastfrequenz ist. Die reine Ladung q, die folglich je Taktperiode fließt ist:
q = I·T = c·g·VrefT, wobei I der Wert des Ausgangsstroms IDAC ist. - Das zu lösende Problem ist die Nicht-Linearität des Rückkopplungs-Digital-Analog-Wandlers
8 . Die ansteigenden und abfallenden Flanken haben eine Nicht-Null-Anstiegs- und -Abfallzeit. Wenn der Eingangscode D sich nicht ändert, bleibt der differenzielle Ausgangsstrom iDAC konstant, wie in3 dargestellt. Nach einer einzigen Taktperiode ist durch die Knotenpunkte16 und18 eine reine Ladung q gleich gm·VrefT geströmt, entweder in einer positiven oder in einer negativen Richtung. Wenn der Eingangscode D sich ändert, beispielsweise von +1 zu –1, schaltet der differenzielle Ausgangsstrom iDAC von gm·Vref zu –gm·Vref. Durch die Nicht-Null-Anstiegszeit oder -Abfallzeit weicht die in einer Taktperiode transportierte reine Ladung von gm·VrefT ab. Die reine Ladung je Taktperiode ist auf diese Weise abhängig von dem Code, was ein linearer Effekt ist, der Intersymbolinterferenz (ISI) und folglich Verzerrung verursacht. - Eine bekannte Lösung um diesen nicht-linearen Effekt zu umgehen ist, ein Zurück-zu-Null-Schema zu implementieren. Wie in
4 dargestellt. Ein Zurück-zu-Null- Schalter20 schaltet den Ausgangsstrom iDAC des zweiten Spannung-Strom-Wandlers14 für einen Teil der Taktperiode T nach Null, wie in5 dargestellt. Diese Zurück-zu-Null-Umschaltung in dem Rückkopplungszweig findet synchron zu der Abtastfrequenz statt. Dadurch ändert das Frequenzspektrum des Rückkopplungsstroms iDAC, insbesondere für hohe Frequenzen, aber der NF-Anteil des Spektrums entspricht nur einer Änderung der Verstärkung. Es werden keine neuen niedrigen Frequenzen eingeführt, so dass Aliasing kein Problem ist. Das Schema vermeidet folglich ISI auf Kosten einer Änderung in der NF-Verstärkung. Folglich wird ein Verstärkungsgenauigkeitsproblem eingeführt. -
6 ist ein Schaltbild einer Ausführungsform eines Sigma-Delta-Analog-Digital-Wandlers nach der vorliegenden Erfindung. Der Zurück-zu-Null-Schalter20 ist von dem Ausgang des zweiten Spannung-Strom-Wandlers14 zu dem Eingang des Schleifenfilters4 verlagert worden. Diese Topologie schließt den Verstärkungsfehler dadurch aus, dass der Zurück-zu-Null-Schalter20 aus dem Rückkopplungszweig zu dem Fehlersignalzweig verlagert wird. Auf diese Weise wird die offene-Schleife-Verstärkung durch die Zurück-zu-Null-Aktion reduziert wird, aber die geschlossene-Schleife-Verstärkung wird kaum beeinträchtigt, solange die restliche offene-Schleife-Verstärkung groß genug ist, die dies in der Praxis der Fall ist. Die neue Topologie stellt deswegen die Verstärkungsgenauigkeit wieder her. - Die Leistung des Sigma-Delta-Analog-Digital-Wandlers nach der vorliegenden Erfindung kann mit dem geschalteten-Kondensator-Sigma-Delta-Analog-Digital-Wandler nach
1B verglichen werden, der auch eine gute Verstärkungsgenauigkeit zeigt, falls gut entworfen. Die Leistung gegenüber dem Energieverbrauch ist besser. Dies ist wegen der höheren Leistungsaufnahme in den operationellen Transkonduktanzverstärkern in dem Schleifenfilter des geschalteten-Kondensator-Sigma-Delta-Analog-Digital-Wandlers, der imstande sein muss, genügend Genauigkeit innerhalb einer Taktperiode zu schaffen. - Die hier beschriebenen Ausführungsformen der vorliegenden Erfindung sollen illustrativ und nicht begrenzend betrachtet werden. Für den Fachmann können im Rahmen der vorliegenden Erfindung, wie in den beiliegenden Ansprüchen definiert, mehrere Abwandlungen von diesen Ausführungsformen gemacht werden.
7 zeigt ein Schaltbild einer allgemeinen Ausführungsform eines Sigma-Delta-Analog-Digital-Wandlers nach der vorliegenden Erfindung mit einem Zurück-zu-Null-Schalter20 vor dem Schleifenfilter4 . - Der Zurück-zu-Null-Schalter
20 befindet sich zwischen einem Ausgang22 des Subtrahierers10 und einem Eingang24 des Schleifenfilters4 . Der Quantisierer6 hat einen Ausgang26 zum Liefern des Datensignals D. Der Quantisierer6 kann ein 1-Bit- oder ein Mehr-Bit-Quantisierer sein und auf gleiche Weise kann der Digital-Analog-Wandler8 ein 1-Bit- oder ein Mehr-Bit-Digital-Analog-Wandler sein. Der Subtrahierer10 kann mit unsymmetrischen oder differenziellen analogen Eingangs- und Rückkopplungssignalen arbeiten und die Signale selber können Spannungen oder Ströme sein.
Claims (3)
- Sigma-Delta-Analog-Digital-Wandler zum Umwandeln eines analogen Eingangssignals in ein digitales Ausgangssignal, wobei dieser Wandler in einer Signalverarbeitungsschleife die nachfolgenden Elemente umfasst: – Mittel (
10 ) zum Liefern eines Differenzsignals in Reaktion auf das analoge Eingangssignal und eines analogen Rückkopplungssignals, – Mittel (4 ) zum Filtern des Differenzsignals und zum Liefern eines gefilterten Differenzsignals, – Mittel (6 ) zum Abtasten und Quantisieren des gefilterten Differenzsignals mit einem Ausgang (26 ) zum Liefern des digitalen Ausgangssignals, – einen Digital-Analog-Wandler (8 ) zum Umwandeln des digitalen Ausgangssignals in das analoge Rückkopplungssignal, und – einen Zurück-zu-Null-Schalter (20 ) in der Signalverarbeitungsschleife, dadurch gekennzeichnet, dass der Zurück-zu-Null-Schalter (20 ) zwischen einem Ausgang (22 ) der Mittel (10 ) zum Liefern des Differenzsignals, und einem Eingang (24 ) der Mittel (4 ) zum Filtern des Differenzsignals vorgesehen ist. - Sigma-Delta-Analog-Digital-Wandler nach Anspruch 1, wobei die Mittel (
10 ) zum Liefern eines Differenzsignals in Reaktion auf das analoge Eingangssignal und eines analogen Rückkopplungssignals einen ersten Spannung-Stromwandler (12 ) aufweisen zum Umwandeln des analogen Eingangssignals in einen ersten Ausgangsstrom, und einen zweiten Spannung-Stromwandler (14 ) zum Umwandeln des analogen Rückkopplungssignals in einen zweiten Ausgangsstrom. - Signal-Delta-Analog-Digital-Wandler nach Anspruch 2, wobei der erste (
12 ) und der zweite (14 ) Spannung-Stromwandler differenzielle Eingänge und Ausgänge haben und wobei der Digital-Analog-Wandler (8 ) differenzielle Ausgänge hat zum Speisen der differenziellen Eingänge des zweiten Spannung-Stromwandlers (14 ).
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP99201263 | 1999-04-21 | ||
EP99201263 | 1999-04-21 | ||
PCT/EP2000/003274 WO2000065723A1 (en) | 1999-04-21 | 2000-04-12 | Sigma-delta analog-to-digital converter |
Publications (2)
Publication Number | Publication Date |
---|---|
DE60015894D1 DE60015894D1 (de) | 2004-12-23 |
DE60015894T2 true DE60015894T2 (de) | 2005-12-22 |
Family
ID=8240131
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE60015894T Expired - Lifetime DE60015894T2 (de) | 1999-04-21 | 2000-04-12 | Sigma-Delta-Analog-Digital-Wandler |
Country Status (5)
Country | Link |
---|---|
US (1) | US6369730B1 (de) |
EP (1) | EP1088397B1 (de) |
JP (1) | JP2002543656A (de) |
DE (1) | DE60015894T2 (de) |
WO (1) | WO2000065723A1 (de) |
Families Citing this family (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6639946B2 (en) * | 2000-12-01 | 2003-10-28 | International Business Machines Corporation | Sigma delta modulator with SAW filter |
US6577258B2 (en) * | 2001-10-01 | 2003-06-10 | Nokia Corporation | Adaptive sigma-delta data converter for mobile terminals |
WO2003055195A2 (en) | 2001-12-18 | 2003-07-03 | Globespan Virata Incorporated | System and method for rate enhanced shdsl |
EP1472791B1 (de) * | 2002-01-30 | 2006-09-06 | Koninklijke Philips Electronics N.V. | Elektronische schaltung mit einem sigma-delta analog-digital-wandler |
US7142597B2 (en) * | 2002-09-26 | 2006-11-28 | Freescale Semiconductor, Inc. | Full bridge integral noise shaping for quantization of pulse width modulation signals |
AU2003301612A1 (en) * | 2002-10-25 | 2004-05-13 | The Trustees Of Columbia University In The City Of New York | Time encoding and decoding of a signal |
US6836228B1 (en) | 2002-11-20 | 2004-12-28 | Xicor, Inc. | Analog-to-digital converter with switched integrator |
DE102004009611B4 (de) * | 2004-02-27 | 2010-01-14 | Infineon Technologies Ag | Zeitkontinuierlicher Sigma-Delta-Analog-Digital-Wandler |
WO2007019498A2 (en) * | 2005-08-08 | 2007-02-15 | University Of Florida Research Foundation, Inc. | Device and methods for biphasis pulse signal coding |
ATE485633T1 (de) | 2006-03-20 | 2010-11-15 | Dialog Semiconductor Gmbh | Sigma-delta-modulator |
EP1843464B1 (de) * | 2006-04-04 | 2012-10-17 | Dialog Semiconductor GmbH | Spannung-Strom Umsetzer |
WO2008151137A2 (en) * | 2007-06-01 | 2008-12-11 | The Trustees Of Columbia University In The City Of New York | Real-time time encoding and decoding machines |
WO2009006405A1 (en) | 2007-06-28 | 2009-01-08 | The Trustees Of Columbia University In The City Of New York | Multi-input multi-output time encoding and decoding machines |
US7746256B2 (en) * | 2007-10-05 | 2010-06-29 | Infineon Technologies Ag | Analog to digital conversion using irregular sampling |
US7859442B2 (en) * | 2007-10-05 | 2010-12-28 | Jorg Daniels | Asynchronous sigma delta analog to digital converter using a time to digital converter |
US7535393B1 (en) * | 2007-10-24 | 2009-05-19 | Infineon Technologies Ag | Sampling error reduction in PWM-MASH converters |
US7659842B2 (en) * | 2007-10-24 | 2010-02-09 | Infineon Technologies Ag | Quantization error reduction in PWM full-MASH converters |
US8553827B2 (en) * | 2009-10-20 | 2013-10-08 | Qualcomm Incorporated | ADC-based mixed-mode digital phase-locked loop |
WO2012109407A1 (en) | 2011-02-09 | 2012-08-16 | The Trustees Of Columbia University In The City Of New York | Encoding and decoding machine with recurrent neural networks |
JP5786976B2 (ja) | 2013-06-11 | 2015-09-30 | オンキヨー株式会社 | 信号変調回路 |
JP5846194B2 (ja) * | 2013-12-26 | 2016-01-20 | オンキヨー株式会社 | 信号変調回路 |
JP5846225B2 (ja) * | 2014-01-22 | 2016-01-20 | オンキヨー株式会社 | 信号変調回路 |
US10073812B2 (en) | 2014-04-25 | 2018-09-11 | The University Of North Carolina At Charlotte | Digital discrete-time non-foster circuits and elements |
WO2015164866A1 (en) * | 2014-04-25 | 2015-10-29 | The University Of North Carolina At Charlotte | Digital discrete-time non-foster circuits and elements |
US10581453B1 (en) * | 2018-12-18 | 2020-03-03 | Robert Bosch Gmbh | Precision current-to-digital converter |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3609551A (en) * | 1968-06-28 | 1971-09-28 | Bell Telephone Labor Inc | Discrete-continuous companding for a digital transmission system |
FR2533382B1 (fr) * | 1982-09-21 | 1988-01-22 | Senn Patrice | Codeur de type delta-sigma, a double integration et applications de ce codeur a une voie de transmission de type mic et a la mesure de tensions continues |
GB8331633D0 (en) | 1983-11-26 | 1984-01-04 | Calomax Engineers Ltd | Water boilers |
US4754131A (en) * | 1985-12-31 | 1988-06-28 | American Telephone And Telegraph Company, At&T Bell Laboratories | Devices using avalanche photodiode and capable of detecting a small number of photons |
EP0399738A3 (de) * | 1989-05-26 | 1991-05-08 | Gec-Marconi Limited | Analog-/Digitalwandler |
US5079550A (en) * | 1989-10-27 | 1992-01-07 | Crystal Semiconductor Corporation | Combining continuous time and discrete time signal processing in a delta-sigma modulator |
DE69123366T2 (de) * | 1990-01-31 | 1997-03-27 | Analog Devices Inc., Norwood, Mass. | Digitale Rauschformerschaltung |
NL9001441A (nl) * | 1990-06-22 | 1992-01-16 | Philips Nv | Sigma-delta modulator. |
DE69120924T2 (de) * | 1991-01-15 | 1997-01-30 | Ibm | Sigma-Delta Wandler |
JP3048263B2 (ja) * | 1991-09-02 | 2000-06-05 | 株式会社日立製作所 | アナログ/ディジタル変換器 |
EP0577902B1 (de) * | 1992-07-10 | 1997-12-10 | International Business Machines Corporation | Dezimationsfilter für einen Sigma-Delta-Wandler und A/D-Wandler mit einem solchen Filter |
US5392042A (en) * | 1993-08-05 | 1995-02-21 | Martin Marietta Corporation | Sigma-delta analog-to-digital converter with filtration having controlled pole-zero locations, and apparatus therefor |
US5959562A (en) * | 1997-09-03 | 1999-09-28 | Analog Devices, Inc. | Sigma-delta modulator and method for operating such modulator |
US6087969A (en) * | 1998-04-27 | 2000-07-11 | Motorola, Inc. | Sigma-delta modulator and method for digitizing a signal |
-
2000
- 2000-04-12 DE DE60015894T patent/DE60015894T2/de not_active Expired - Lifetime
- 2000-04-12 JP JP2000614562A patent/JP2002543656A/ja active Pending
- 2000-04-12 EP EP00926885A patent/EP1088397B1/de not_active Expired - Lifetime
- 2000-04-12 WO PCT/EP2000/003274 patent/WO2000065723A1/en active IP Right Grant
- 2000-04-20 US US09/553,602 patent/US6369730B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US6369730B1 (en) | 2002-04-09 |
WO2000065723A1 (en) | 2000-11-02 |
EP1088397B1 (de) | 2004-11-17 |
JP2002543656A (ja) | 2002-12-17 |
EP1088397A1 (de) | 2001-04-04 |
DE60015894D1 (de) | 2004-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE60015894T2 (de) | Sigma-Delta-Analog-Digital-Wandler | |
DE3908314C2 (de) | ||
DE69927084T2 (de) | Sigma-delta Modulator und Modulationsverfahren | |
DE68915700T2 (de) | Verfahren zur Kaskadierung von mehreren Sigma-Delta-Modulatoren und ein Sigma-Delta-Modulatorsystem. | |
DE69107059T2 (de) | Sigma-delta-modulator. | |
EP0396786B1 (de) | Integrierbarer Sigma-Delta-Modulator in Switched-Capacitor-Technik | |
DE60319515T2 (de) | Delta-sigma-modulator | |
DE4218533C2 (de) | Schaltkondensator-Schaltkreis | |
DE102005057768B4 (de) | Zeitkontinuierlicher Delta-Sigma-Analog-Digital-Wandler | |
DE3883081T2 (de) | Analog-Digitalumsetzer mit Delta-Sigmamodulation. | |
DE69818631T2 (de) | Verstärkungsanordnung für digitale signale | |
EP1177634B1 (de) | Sigma-delta-analog/digital-wandleranordnung | |
DE69120924T2 (de) | Sigma-Delta Wandler | |
DE102015219097A1 (de) | Vielseitiger Stromsensor für Schaltregler | |
DE102008025367B4 (de) | Filter mit kapazitiver Vorwärtskopplung | |
EP0080725B1 (de) | Verfahren und Anordnung zur A/D-Wandlung | |
DE112012000529T5 (de) | Direkte Rückkopplung für zeitkontinuierliche überabgetastete Wandler | |
DE3531870A1 (de) | Analog-digital-wandler | |
DE19733397A1 (de) | Rückkopplungs-Bandpaß-Delta-Sigma- Wandlereinrichtung mit stimmbarer Mittenfrequenz | |
EP0461282B1 (de) | Überabtastender Analog-Digital-Umsetzer mit Rauschfilterung in Switched-Capacitor-Technik | |
DE19780640B3 (de) | Niederleistungs-Delta-Sigma-Wandler | |
DE19722434C1 (de) | Vorrichtung zur Digital-Analog-Wandlung mit hoher Linearität | |
DE102005028726B4 (de) | Verfahren und Vorrichtung zur Analog-Digital-Wandlung | |
DE19936677A1 (de) | Sigma-Delta-A/D-Wandler | |
DE19938045C2 (de) | Erweiterter Gleichtakt-Eingangsbereich für einen Delta-Sigma-Modulator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8328 | Change in the person/name/address of the agent |
Representative=s name: EISENFUEHR, SPEISER & PARTNER, 10178 BERLIN |
|
8327 | Change in the person/name/address of the patent owner |
Owner name: NXP B.V., EINDHOVEN, NL |