DE4200470C2 - Bildbearbeitungsvorrichtung in einem digitalen Standbild-Videokamerasystem - Google Patents
Bildbearbeitungsvorrichtung in einem digitalen Standbild-VideokamerasystemInfo
- Publication number
- DE4200470C2 DE4200470C2 DE4200470A DE4200470A DE4200470C2 DE 4200470 C2 DE4200470 C2 DE 4200470C2 DE 4200470 A DE4200470 A DE 4200470A DE 4200470 A DE4200470 A DE 4200470A DE 4200470 C2 DE4200470 C2 DE 4200470C2
- Authority
- DE
- Germany
- Prior art keywords
- image
- signal
- output
- memory card
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/21—Intermediate information storage
- H04N1/2104—Intermediate information storage for one or a few pictures
- H04N1/2112—Intermediate information storage for one or a few pictures using still video cameras
- H04N1/2129—Recording in, or reproducing from, a specific memory area or areas, or recording or reproducing at a specific moment
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
- H03K19/1737—Controllable logic circuits using multiplexers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/21—Intermediate information storage
- H04N1/2104—Intermediate information storage for one or a few pictures
- H04N1/2112—Intermediate information storage for one or a few pictures using still video cameras
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/21—Intermediate information storage
- H04N1/2104—Intermediate information storage for one or a few pictures
- H04N1/2112—Intermediate information storage for one or a few pictures using still video cameras
- H04N1/2137—Intermediate information storage for one or a few pictures using still video cameras with temporary storage before final recording, e.g. in a frame buffer
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/387—Composing, repositioning or otherwise geometrically modifying originals
- H04N1/3872—Repositioning or masking
- H04N1/3873—Repositioning or masking defined only by a limited number of coordinate points or parameters, e.g. corners, centre; for trimming
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/06—Generation of synchronising signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/2624—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects for obtaining an image which is composed of whole input images, e.g. splitscreen
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/2625—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects for obtaining an image which is composed of images from a temporal image sequence, e.g. for a stroboscopic effect
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/265—Mixing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/272—Means for inserting a foreground image in a background image, i.e. inlay, outlay
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
- H04N5/77—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
- H04N5/772—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/937—Regeneration of the television signal or of selected parts thereof by assembling picture element blocks in an intermediate store
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N2101/00—Still video cameras
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S358/00—Facsimile and static presentation processing
- Y10S358/906—Hand-held camera with recorder in a single unit
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Television Signal Processing For Recording (AREA)
- Studio Circuits (AREA)
Description
Die Erfindung bezieht sich auf eine Bildbearbeitungsvorrichtung
der im Oberbegriff des Patentanspruchs genannten Art.
Eine solche, aus der US-PS 4 887 161 bekannte Bildbearbeitungs
vorrichtung umfaßt ein Aufzeichnungssystem zum Speichern eines
digitalen Videosignals in einer Speicherkarte und ein Wiederga
besystem zum Verarbeiten des digitalen Videosignals, das von
der Speicherkarte zu einer Anzeige ausgelesen wird. Weiterhin
ist ein in einem Systemsteuerer enthaltener Adreßgenerator zum
Erzeugen von Bild-Auswahladressen und entsprechender Adressen
von Bildpunktdaten der Speicherkarte vorgesehen, zum Darstellen
des ausgewählten, aus der Speicherkarte ausgelesenen Bildes
über das Wiedergabesystem.
Aus der US-PS 49 54 912 ist eine Bildbearbeitungsvorrichtung
bekannt, die eine Mehrzahl von Bildspeichern und Maskierungs
speichern sowie eine Bildmischvorrichtung umfaßt, mittels der
mehrere, aus den Bildspeichern ausgelesene Bilder zur Erzeugung
eines Mischbildes einander überlagert werden. Dabei umfaßt die
Bildmischvorrichtung eine Mehrzahl von hintereinandergeschalte
ten Mischstufen, von denen jede die Daten eines gespeicherten
Bildes und die von der vorhergehenden Mischstufe ausgegebenen
Mischbilddaten bzw. die Daten eines weiteren gespeicherten Bil
des erhält, um nach Maßgabe eines aus einem Maskierungsspeicher
ausgelesenen Gewichtungsfaktors die beiden empfangenen Signale
zu addieren und anschließend normiert auszugeben. Das am Aus
gang der Bildmischvorrichtung anliegende Signal wird als Misch
bild überlagerter Einzelbilder über ein Wiedergabesystem ausge
geben.
Aus dem Buch "Digitale Bildverarbeitung" von P. Haberäcker,
Carl Hanser Verlag München, Wien, 1985, ISBN 3-466-1442-0,
Seite 203-205, ist ein Verfahren zum Mischen mehrerer logischer
Bilder bekannt, bei dem, durch logische Verknüpfung von einzel
nen Bildpunkten entsprechenden Daten mehrerer Bilder, mehrere
Einzelbilder überlagert und als Mischbild ausgegeben werden.
Dabei sind für jeden darzustellenden Bildpunkt mathematische
Verknüpfungsalgorithmen durchzuführen.
Aufgabe der Erfindung ist es, eine Bildbearbeitungsvorrichtung
der im Oberbegriff des Anspruchs genannten Art so weiterzubil
den, daß durch eine spezielle Wiedergabetechnik mehrere Einzel
bilder auf einfache Weise als Mischbild dargestellt werden kön
nen.
Bei einer Bildbearbeitungsvorrichtung der genannten Art ist
diese Aufgabe durch die im kennzeichnenden Teil des Patentan
spruchs angegebenen Merkmale gelöst.
Die erfindungsgemäße Bildbearbeitungsvorrichtung zeichnet sich
dadurch aus, daß der Adreßgenerator ein sequentielles Auslesen
der in der Speicherkarte gespeicherten, zu mischenden Einzel
bilder vornimmt und dadurch ein, aus einer Überlagerung von
Einzelbildsequenzen entstehendes Mischbild erzeugt, welches
über das Wiedergabesystem ausgegeben wird.
Als besonders vorteilhaft erweist sich hierbei, daß bei der
Bildmischung auf eine Mehrzahl aufwendiger, platzraubender
Mischstufen und zeitaufwendiger Mischalgorithmen verzichtet
werden kann, was einem kompakten, möglichst einfachen Aufbau
einer Standbild-Videokamera zugute kommt.
Die Erfindung wird nachfolgend unter Bezugnahme auf die
Zeichnungen näher erläutert. Es zeigt
Fig. 1 ein Blockschaltbild einer bevorzugten
Ausführungsform eines digitalen
Standbild-Videokamerasystems gemäß der
Erfindung;
Fig. 2 ein detailliertes Schaltbild des Adreßgenerators
in Fig. 1;
Fig. 3 ein detailliertes Schaltbild eines
Bildmischadreßgenerators in Fig. 2;
Fig. 4A ein detailliertes Schaltbild der
Synchronsignalerzeugungseinrichtung und der
Bilddatenadreß-Erzeugungseinrichtung in Fig. 2,
Fig. 4B1 bis 4B5 Signalverläufe der entsprechenden Teile
der Synchronsignalerzeugungseinrichtung in Fig. 4A;
Fig. 5 eine beispielhafte Darstellung einer Adreßliste
in der Speicherkarte in Fig. 1;
Fig. 6A bis 6C ein Beispiel zum Bearbeiten (Editieren)
der Bilder nach Fig. 1 und
Fig. 7A bis 7C ein weiteres Beispiel der Bildbearbeitung
nach Fig. 1.
Eine Videosignal-Eingabeeinrichtung 10 aus einer Linse,
einer Bildaufnahmevorrichtung wandelt
photoelektrisch ein Standbild in ein Videosignal um und
liefert das umgewandelte Signal an einen A/D-Wandler 20.
Der A/D-Wandler 20 wandelt das photoelektrisch
umgewandelte Analogsignal in ein digitales Signal um,
das anschließend an einen Aufnahmepufferspeicher 30
gelangt. Der Aufnahmepufferspeicher 30 speichert das
digitale Videosignal eines Bildrahmens (Einzelbild) mit
Hilfe eines Steuersignals, das von einer ersten
Schnittstelle 100 zugeführt wird, und einer
Synchronsignalerzeugungseinrichtung 300. Während der
Aufzeichnung speichert die Speicherkarte 40 das digitale
Videosignal, das von dem Aufzeichnungspufferspeicher 30
ausgegeben wird, in Übereinstimmung mit einem
Adreßsignal, das von einem Adreßgenerator 80 geliefert
wird, und einem Schreib- und Lese-Steuersignal R/W, das
von einem Systemsteuerer 90 zugeführt wird. Bei der
Wiedergabe wird das Videosignal der zugeordneten Adresse
von der Speicherkarte 40 in Übereinstimmung mit dem
Adreßsignal vom Adreßgenerator 80 und dem Schreib- und
Lese-Steuersignal R/W wiedergegeben und an einen
Wiedergabepufferspeicher 50 ausgegeben. Die dem
Wiedergabepufferspeicher 50 zugeführte Information wird
durch die Steuersignale ausgelesen, die von der
Synchronsignalerzeugungseinrichtung 300 und einer
zweiten Schnittstelle 200 zugeführt werden, und wird an
einen D/A-Wandler 60 ausgegeben. Letzterer wandelt die
von dem Wiedergabepufferspeicher 50 abgegebene
Information in ein Analogsignal um, das einer
Anzeigeeinheit 70 zugeführt wird. Die Anzeigeeinheit 70
erzeugt aus dem analogen Videosignal ein Bild. Der
Systemsteuerer 90 steuert hier die ersten und zweiten
Schnittstellen 100 und 200, die
Synchronsignalerzeugungseinrichtung 300 und den
Adreßgenerator 80. Der eine Ausgang der
Synchronsignalerzeugungseinrichtung 300 ist mit dem
einen Eingang des Adreßgenerators 80 verbunden.
Fig. 2 ist ein detailliertes Blockschaltbild des
Adreßgenerators 80 von Fig. 1, dessen Aufbau
nachfolgend erläutert wird.
Der Adreßgenerator 80 nach Fig. 2 enthält:
einen Bild-Auswahladreßgenerator 81B, der einen Adreßgenerator 81B-1 für einen Bildrahmen, einen Mehrbild-Adreßgenerator 81B-2, einen Bildmischadreßgenerator 81B-3 und einen Multiplexer 81B-4 enthält, und einen Bilddatenadreßgenerator 82B. Die entsprechenden Eingangsanschlüsse des Ein-Rahmen- Adreßgenerators 81B-1, des Mehrbild-Adreßgenerators 81B-2 und des Bildmischadreßgenerators 81B-3 sind mit den entsprechenden Ausgangsanschlüssen des Systemsteuerers 90 verbunden. Die Eingangsanschlüsse des Multiplexers 81B-4 sind mit den entsprechenden Ausgangsanschlüssen des Ein-Rahmen-Adreßgenerators 81B-1, des Mehrbild-Adreßgenerators 81B-2 und des Bildmischadreßgenerators 81B-3 verbunden. Der Wählanschluß des Multiplexers 81B-4 ist mit dem einen Ausgangsanschluß des Systemsteuerers 90 verbunden. Der Ausgangsanschluß des Multiplexers 81B-4 ist mit der Speicherkarte 40 verbunden. Der eine Eingangsanschluß des Bilddatenadreßgenerators 82B ist mit dem anderen Ausgangsanschluß des Systemsteuerers 90 verbunden und der Ausgangsanschluß des Bilddaten-Adreßgenerators 82B ist mit der Speicherkarte 40 verbunden.
einen Bild-Auswahladreßgenerator 81B, der einen Adreßgenerator 81B-1 für einen Bildrahmen, einen Mehrbild-Adreßgenerator 81B-2, einen Bildmischadreßgenerator 81B-3 und einen Multiplexer 81B-4 enthält, und einen Bilddatenadreßgenerator 82B. Die entsprechenden Eingangsanschlüsse des Ein-Rahmen- Adreßgenerators 81B-1, des Mehrbild-Adreßgenerators 81B-2 und des Bildmischadreßgenerators 81B-3 sind mit den entsprechenden Ausgangsanschlüssen des Systemsteuerers 90 verbunden. Die Eingangsanschlüsse des Multiplexers 81B-4 sind mit den entsprechenden Ausgangsanschlüssen des Ein-Rahmen-Adreßgenerators 81B-1, des Mehrbild-Adreßgenerators 81B-2 und des Bildmischadreßgenerators 81B-3 verbunden. Der Wählanschluß des Multiplexers 81B-4 ist mit dem einen Ausgangsanschluß des Systemsteuerers 90 verbunden. Der Ausgangsanschluß des Multiplexers 81B-4 ist mit der Speicherkarte 40 verbunden. Der eine Eingangsanschluß des Bilddatenadreßgenerators 82B ist mit dem anderen Ausgangsanschluß des Systemsteuerers 90 verbunden und der Ausgangsanschluß des Bilddaten-Adreßgenerators 82B ist mit der Speicherkarte 40 verbunden.
Der Eingangsanschluß der
Synchronsignalerzeugungseinrichtung 300 ist mit dem
anderen Ausgangsanschluß des Systemsteuerers 90
verbunden. Der Vertikalsynchronsignalausgang V.SYNC ist
mit dem Eingang des Bilddatenadreßgenerators 82B
verbunden und der Taktsignalausgang CLK der
Synchronsignalerzeugungseinrichtung 300 ist mit den
Eingangsanschlüssen des Bilddatenadreßgenerators 82B,
des Ein-Rahmen-Adreßgenerators 81B-1, des Mehrbild-
Adreßgenerators 81B-2 und des Bildmischadreßgenerators
81B-3 verbunden.
Fig. 3 ist ein detailliertes Blockschaltbild des
Bildmischadreßgenerators 81B-3 von Fig. 2. Der Eingang
einer Verriegelungsschaltung 83 ist mit dem
Informationsausgang für die gewünschten Bilder des
Systemsteuerers 90 verbunden. Der Eingang des ersten
Multiplexers 84 ist mit dem Ausgang der
Verriegelungsschaltung 83 verbunden, und sein Ausgang
ist mit dem Eingang des Multiplexers 81B-4 verbunden.
Der Eingang eines ersten Zählers CNT1 ist mit dem
Taktsignal CLK der Synchronsignalerzeugungsschaltung 300
verbunden. Der Eingang des Steuersignalgenerators 85 ist
mit dem Ausgang des ersten Zählers CNT1 verbunden, und
dessen Ausgang ist mit dem Ausgangssignalsteueranschluß
des ersten Multiplexers 84 verbunden. Der Eingang eines
Mischbildzahldetektors 88 ist mit dem Ausgang des ersten
Zählers CNT1 verbunden und die mischbare Bildzahl wird
ermittelt. Die entsprechenden Eingänge eines zweiten
Multiplexers 87 sind mit dem Steuersignal für die
Mischbildzahlinformation des Systemsteuerers 90 und dem
Ausgangssignal des Mischbildzahldetektors 88 verbunden,
und der Ausgang des zweiten Multiplexers 87 ist mit dem
Löschanschluß CLR des ersten Zählers CNT1 verbunden.
Dementsprechend wird der erste Zähler CNT1 auf der
Grundlage der mischbaren Bildzahl gelöscht.
Fig. 4A ist ein detailliertes Blockschaltbild der
Synchronsignalerzeugungseinrichtung 300 und des
Bilddatenadreßgenerators 82B von Fig. 2 und wird
nachfolgend erläutert.
Die Synchronsignalerzeugungseinrichtung 300 enthält
einen Bezugstaktgenerator 310, eine UND-Schaltung AND1,
von der ein Eingangsanschluß mit dem Ausgang des
Bezugstaktgenerators 310 und der andere Eingang mit dein
Auslesesteuersignalausgangsanschluß des Systemsteuerers
90 verbunden ist, und einen Synchrongenerator 320, von
dem ein Eingang mit dem Ausgang der UND-Schaltung AND1
verbunden ist. Der Bilddatenadreßgenerator 82B enthält
ein erstes Flip-Flop FF1, dessen Takteingangsanschluß
mit dem V.SYNC-Ausgangsanschluß des Synchrongenerators
320 verbunden ist, ein zweites Flip-Flop FF2, dessen
Takteingangsanschluß mit dem nicht-invertierenden
Ausgangsanschluß Q des ersten Flip-Flops FF1 verbunden
ist, einen ersten Inverter IN1, dessen Eingang mit dem
nicht-invertierenden Ausgangsanschluß Q des zweiten
Flip-Flops FF2 verbunden ist, einen zweiten Inverter
IN2, dessen Eingang mit dem Ausgang des ersten Inverters
IN1 verbunden ist, eine Exclusive-NOR-Schaltung X-NOR,
deren einer Eingang mit dem Ausgang des zweiten
Inverters IN2 und dessen anderer Eingang mit den
nicht-invertierenden Ausgangsanschluß Q des zweiten
Flip-Flops FF2 verbunden ist, und einen zweiten Zähler
CNT2, dessen Löscheingangsanschluß CLR mit dem
Ausgangsanschluß von X-NOR und dessen
Takteingangsanschluß CLK mit dem Ausgang des
Bezugstaktgenerators 111 verbunden sind.
Die Fig. 4B1 bis 4B5 zeigen die Signalverläufe an den
entsprechenden Komponenten in Fig. 4A. Fig. 4B1 ist das
V.SYNC-Ausgangssignal vom Synchrongenerator 320. Fig.
4B2 ist das Ausgangssignal am nicht-invertierenden
Ausgangsanschluß Q des ersten Flip-Flops FF1. Fig. 4B3
ist das Ausgangssignal am nicht-invertierenden
Ausgangsanschluß Q des zweiten Flip-Flops FF2. Fig. 4B4
ist das Ausgangssignal am zweiten Inverter IN2 und Fig.
4B5 ist das Ausgangssignal an der
Exclusive-NOR-Schaltung X-NOR.
Fig. 5 zeigt als ein Beispiel die Adreßzuordnungen für
insgesamt 16 Bilder für Adressen in der Speicherkarte 40
von Fig. 1. Die oberen vier Bits A7A6A5A4 sind
Bildauswahl-Adreßbits, und die unteren 16 Bits
A3A2A1A0 sind Bilddatenadreßbits für jedes Bild.
Die Fig. 6A bis 6C stellen die Bildbearbeitung während
der Wiedergabe gemäß Fig. 1 im Falle von Mischbilddaten
eines ersten und fünften Bildes synchron mit V.SYNC dar.
Fig. 6A zeigt einen Zustand des Videosignals, in dem ein
digitales Videosignal aus der Speicherkarte 40 gemäß
einer Adresse ausgelesen wird, die im Adreßgenerator 80
durch eine Adresse erzeugt wird, die, wie in Fig. 5,
zugeordnet ist. Fig. 6B ist eine Karte eines
aufgezeichneten gemischten Zustandes in dem
Wiedergabepufferspeicher 50. Fig. 6C zeigt einen
Zwei-Bild-Mischzustand, der auf einer Anzeigeeinheit 70
dargestellt wird.
Die Fig. 7A bis 7C zeigen ein weiteres Beispiel der
Bildbearbeitung bei der Wiedergabe gemäß Fig. 1 im Falle
der Mischung der ersten, zweiten, dritten und vierten
Bilder. Fig. 7A zeigt einen Zustand, bei dem ein
digitales Videosignal aus der Speicherkarte 40
ausgelesen wird. Fig. 7B zeigt eine Karte des
Wiedergabepufferspeichers 50 in einem gemischten
Zustand. Fig. 7C zeigt einen Zustand, bei dem eine
Mischung von vier Bildern auf einer Anzeigeeinheit 70
dargestellt wird.
Eine Beschreibung des Betriebs der bevorzugten
Ausführungsform einer Bildbearbeitungsvorrichtung
wird nun unter Bezugnahme auf die
begleitenden Zeichnungen gegeben. Zunächst sei Fig. 1
betrachtet. Der Vorgang zum Aufzeichnen eines
Objektbildes, das durch die
Videosignaleingabevorrichtung 10 auf einen vorbestimmten
Bereich der Speicherkarte 40 eingegeben wird, ist
genauso, wie oben beschrieben und wird daher als
Zentrierungsvorgang bei der Wiedergabe erläutert. Bei
dieser Ausführungsform wird angenommen, daß Information
von 16 geteilten Bildern im voraus durch einen
Aufzeichnungsvorgang nach Fig. 5 auf die Speicherkarte
40 aufgezeichnet worden sind. Nachdem die Speicherkarte
40 in die Auslesebetriebsart versetzt worden ist, wenn
ein Steuersignal von einer Tastatureingabeeinrichtung
oder Befehlseinrichtung (nicht dargestellt) eingegeben
worden ist, um das elektronische Kamerasystem in die
Wiedergabebetriebsart zu versetzen, steuert der
Systemsteuerer 90 das Auslesen gewünschter Adreßdaten
aus den in der betreffenden Speicherkarte 40
aufgezeichneten Information, um diese an den
Wiedergabepufferspeicher 50 auszugeben, mit Hilfe des
Adreßgenerators 80. Die gewünschte Adresse wird dann
zunächst in die Befehlseinrichtung (nicht dargestellt)
eingegeben, und dann wird der Adreß-Auswahlbefehl für
den Auslesebefehl für das gewünschte Bild dem
Systemsteuerer 90 zugeführt. Die ausgelesene und in den
Wiedergabepufferspeicher 50 eingegebene Information
wird als eine Ein-Rahmen-Einheit durch die
Synchronsignalerzeugungseinrichtung 300 und die zweite
Schnittstelle 200 durch ein Befehlssignal vom
Systemsteuerer 90 aufgezeichnet, und nach dem Auslesen
und Ausgeben an den D/A-Wandler 60 wird die Information
auf der Bildanzeigeeinheit 70 zur Darstellung gebracht.
Gemäß Fig. 2 enthält der Adreßgenerator 80 einen
Bild-Auswahladreßgenerator 81B, in dem eine
Bildadresse zum Auslesen eines Bildes aus der Mehrzahl
von Bildern erzeugt wird, die auf der Speicherkarte 40
aufgezeichnet sind, und einen Bilddatenadreßgenerator
82B, in dem eine Ausleseadresse für Video- (oder Bild-)
Daten für Bilder erzeugt werden, die durch den
Bild-Auswahladreßgenerator 81B zugeordnet sind.
Weiterhin enthält der Generator 81B, der Adressen für
die Bildauslesung erzeugt, drei Arten von
Bild-Auswahladreßgeneratoren:
einen Ein-Bildrahmen-Adreßgenerator 81B-1, einen Mehrbild-Adreßgenerator 81B-2 und einen Bildmischadreßgenerator 81B-3.
einen Ein-Bildrahmen-Adreßgenerator 81B-1, einen Mehrbild-Adreßgenerator 81B-2 und einen Bildmischadreßgenerator 81B-3.
Der Ein-Bildrahmen-Adreßgenerator 81B-1 und der
Mehrbild-Adreßgenerator 81B-2 werden, wie bei dem
obenbeschriebenen üblichen Adreßgenerator verwendet.
Der Bildmischadreßgenerator 81B-3 ist wie in Fig. 3
aufgebaut, um Adressen für ausgewählte Bilder, die in
gemischter Form durch gegenseitiges Überlagern einer
Vielzahl von Bildern dargestellt werden sollen, zu
erzeugen.
Um dies detaillierter zu erläutern: Der Systemsteuerer
90 gibt das entsprechende Steuersignal an die
Verriegelungsschaltung 83 und den zweiten Multiplexer
87, wenn die Befehlseinrichtung (nicht dargestellt) die
zu mischenden Bilder bezeichnet. Die
Verriegelungsschaltung 83 enthält Verriegelungseinheiten
für die Anzahl der in der Speicherkarte 40
aufgezeichneten Bilder und betreibt eine
Verriegelungseinheit pro Bild, das von der
Befehlseinrichtung eingestellt wird. Der zweite
Multiplexer 87 wählt einen Signalausgang vom
Mischbildzahldetektor 88, wie durch eine
Steuersignaleingabe vom Systemsteuerer 90 bestimmt, für
die Ausgabe an den Löschanschluß CLR des ersten Zählers
CNT1. Da bei dieser Ausführungsform auf der
Speicherkarte 40 insgesamt 16 Bilder aufgezeichnet sind,
muß der Mischbildzahldetektor 88 wenigstens zwei aus 16
Mischbildzahlen erkennen, so daß er 15 Torschaltungen
entsprechend jeder Bildmischzahl aufweist. Das
Ausgangssignal des ersten Zählers CNT1 steuert die
Torfunktion dieser 15 Torschaltungen.
Wenn beispielsweise das Ausgangssignal des ersten
Zählers CNT1 gleich 0001 ist, dann wird nur die
Torschaltung, die ermittelt, daß die Information aus
einer 2-Bild-Mischung resultiert, durchgeschaltet, und
wenn das Ausgangssignal 0010 ist, dann wird nur die
Torschaltung, die ermittelt, daß die Information die
einer 3-Bild-Mischung ist, durchgeschaltet. Jede
Torschaltung hat ihren entsprechenden
Durchschalt-Eingangssignalzustand, und unter den 15
Torschaltungen gibt nur jeweils eine zu einem gegebenen
Zeitpunkt einen logisch hohen Zustand ab.
Der zweite Multiplexer 87 löscht den ersten Zähler
CNT1, wenn ihm zugeführte Wählsteuersignale vom
Mischbildzahldetektor 88 und Systemsteuerer 90 gleich
sind. Beispielsweise im Falle einer 2-Bild-Mischung
verbindet der zweite Multiplexer 87 die Torschaltung
entsprechend einer 2-Bild-Mischung des
Mischbildzahldetektors 88 und löscht den ersten Zähler
CNT1, wenn der Ausgang der Torschaltung sich in einem
logisch hohen Zustand befindet. Der erste Zähler CNT1
zählt das Taktsignal, das von der
Synchronsignalerzeugungseinrichtung 300 abgegeben wird,
und gibt ein 4-Bit-Ausgangssignal an den
Steuersignalgenerator 85 und den Mischbildzahldetektor
88.
Der Steuersignalgenerator 85 enthält 15 Torschaltungen
ähnlich dem Mischbildzahldetektor 88. Der Ausgang des
Steuersignalgenerators 85 wird jedoch dem ersten
Multiplexer 84 zugeführt, um die Ausgabe der
Bildadreßinformation von der Verriegelungsschaltung 83
zu steuern. Beispielsweise bei Einstellung einer
2-Bild-Mischung wird ein Steuersignal ausgegeben, das
bewirkt, daß Adreßinformation über digitale
Videosignale eines ersten Bildes und eines zweiten
Bildes nacheinander ausgegeben werden, bevor der erste
Zähler CNT1 wieder gelöscht wird. Der
Steuersignalgenerator 85 steuert den ersten Multiplexer
64, damit er den Ausgang der Verriegelungsschaltung 83
an den Multiplexer 81B-4 überträgt.
Die drei Arten von Schaltungen innerhalb des
Bildzuordnungsadreßgenerators 81B synchronisieren ein
Adreßsignal, das durch ein Steuersignal des
Systemsteuerers 90 erzeugt wird, in Abhängigkeit von
entsprechenden Befehlen, die von der Befehlseinrichtung
(nicht dargestellt) eingegeben werden, mit einem
Taktsignal, das von der
Synchronsignalerzeugungseinrichtung 300 abgegeben wird,
und der Ausgang derselben wird den drei
Eingangsanschlüssen des Multiplexers 81B-4 über einen
4-Bit-Adreßbus eingegeben. Die Adressen werden jedoch
zu diesem Zeitpunkt den drei Eingangsanschlüssen nicht
gleichzeitig zugeführt. Dies rührt daher, daß nur die
Adresse der zuvor ausgewählten Schaltung aus den drei
Schaltungen dem Eingangsanschluß des Multiplexers 81B-4
zugeführt wird. Der Multiplexer 81B-4 wählt einen Pfad,
um die drei Eingangsanschlüsse und seinen einen
Ausgangsanschluß zu verbinden, wie durch ein
Wählsteuersignal bestimmt, das vom Systemsteuerer 90
zugeführt wird, so daß das dem genannten
Eingangsanschluß eingegebene Adreßsignal wieder
abgegeben wird. Wenn beispielsweise ein vom
Systemsteuerer 90 zugeführtes Steuersignal zur Auswahl
des Anschlusses vom Multiplexer 81B-4 = 100 ist, dann wählt
der Multiplexer 81B-4 den Signalausgang vom
Ein-Bild-Rahmen-Adreßgenerator 81B-1 und gibt diesen
aus. Wenn das zugeführte Signal 010 ist, wählt der
Multiplexer 81B-4 den Signalausgang vom Adreßgenerator
81B-2 und gibt diesen aus. Wenn das Signal hingegen 001
ist, dann wählt der Multiplexer 81B-4 den Signalausgang
vom Bildmischadreßgenerator 81B-3 und gibt ihn aus. Der
Signalausgang vom Multiplexer 81B-4 wird der
Speicherkarte 40 zugeführt, um das Auslesebild zu
bezeichnen.
Wenn ein Bild unter dem Steuersignal vom Systemsteuerer
90 bezeichnet worden ist, gibt der
Bilddatenadreßgenerator 82B eine Adresse, die
einer Ein-Bild-Einheit entspricht, an die Speicherkarte 40
ab, um Daten auszulesen (ein digitales Videosignal),
die einem Bild entsprechen. Die Adreßauswahl der
Bilddaten wird dann mit einem Vertikalsynchronsignal von
der Synchronsignalerzeugungseinrichtung 300 und mit dem
Taktsignal synchronisiert. Das heißt, wie man aus den
Fig. 4A und 4B entnehmen kann, wird ein regelmäßiges
Bezugstaktsignal durch Selbsterregung erzeugt, die im
Bezugstaktgenerator 310 auftritt, der in der
Synchronsignalerzeugungseinrichtung 300 angeordnet ist.
Die UND-Schaltung AND1 gibt ein Bezugstaktsignal an den
Synchrongenerator 320 nur dann, wenn die
Steuersignaleingabe vom Systemsteuerer 90 sich in einem
logisch hohen Zustand befindet. Dann sind das
Steuersignal vom Systemsteuerer 90 und das
Auslesebetriebsartsteuersignal von der Speicherkarte 40
gleich. Der Synchrongenerator 320 gibt Vertikal- und
Horizontalsynchronsignale ab, die mit der
Anstiegsflanke des Taktsignals synchronisiert sind.
Unter diesen werden ein Taktsignal vom
Bezugstaktgenerator 310 und ein Vertikalsynchronsignal
V.SYNC vom Synchronsignalgenerator 300 dem
Bilddatenadreßgenerator 82B eingegeben. Das eingegebene
Vertikalsynchronsignal ist so, wie in Fig. 4B-1
dargestellt. Dieses Signal wird einem
Takteingangsanschluß CLK des ersten Flip-Flops FF1
zugeführt, das ein JK-Flip-Flop ist, und wird über den
nicht-invertierenden Ausgangsanschluß Q als das in Fig.
4B2 dargestellte Signal abgegeben. Das Ausgangssignal
wird dem Takteingangsanschluß CLK des zweiten Flip-Flops
FF2 zugeführt, das ein JK-Flip-Flop ist und wird als das
in Fig. 4B3 dargestellte Signal am nicht-invertierenden
Anschluß Q abgegeben. Das Ausgangssignal wird durch die
ersten und zweiten Inverter IN1 und IN2, wie in Fig. 4B4
dargestellt, um eine Vertikalaustastzeit verzögert und
dem einen Eingangsanschluß einer Exclusiv-NOR-Schaltung
X-NOR zugeführt. Ein von dem obenbeschriebenen zweiten
Flip-Flop abgegebenes Signal wird dem anderen
Eingangsanschluß der genannten Exclusiv-NOR-Schaltung
X-NOR zugeführt, wie in Fig. 4B3 gezeigt. Die Logik der
Exclusiv-NOR-Schaltung X-NOR ist derart, daß ein logisch
hoher Ausgangszustand nur dann erzeugt wird, wenn die
beiden Eingangssignale logisch übereinstimmen, d. h. "1"
oder "0" sind. Daher wird ein Signal, wie in Fig. 4B5
dargestellt an den Löschanschluß CLR des zweiten Zählers
CNT2 abgegeben. Der zweite Zähler CNT2 wird durch dieses
Signal gelöscht, und er wird synchronisiert und zählt
das Taktsignal, das von dem obenerwähnten
Bezugstaktgenerator 310 erzeugt wird, um eine
zugeordnete Adresse von Bilddaten (16 Bits: B0 bis B15)
bei der Wiedergabe an die Speicherkarte 40 zu geben.
Fig. 5 zeigt einen Speicheradreßaufbau für die
Speicherkarte 40, wobei die Bildauswahl durch eine
Adreßkarte gebildet wird, die selektiv die oberen Bits
A7A6A5A4 zuweist. Beispielsweise, wenn die
eingestellten, zugewiesenen Bits A7A6A5A4 gleich 1001
sind, dann ist es das zehnte Bild, und wenn es 0100 ist,
dann ist das zugewiesene Bild das fünfte Bild. Außerdem
bilden die unteren Bits A3A2A1A0 eine Bilddatenadresse
eines korrespondierenden Bildes, um mit einem
V.SYNC-Signal synchronisiert zu werden, das in der
Synchronsignalerzeugungseinrichtung 300 erzeugt wird, um
von der Speicherkarte 40 ausgelesen zu werden. Wenn
beispielsweise das erste Bild dargestellt werden soll,
wird A7A6A5A4 als 0000 ausgegeben, und wenn die
16-Bit-Daten (0000-FFFFH) von A3-AOH mit V.SYNC
synchronisiert und ausgelesen werden, dann werden die
Daten des ersten Bildes ausgelesen und einem
Wiedergabepufferspeicher 50 zugeführt. Im Falle der
Auswahl eines Bildes ist der Ort im Adreßgenerator 80,
an dem die Bildzuordnungsadresse abgegeben wird, die
Ein-Bild-Adreßgeneratorschaltung 81B-1.
Im Falle der Mischung mehrerer Bilder, wie in den Fig.
6A bis 6C und 7A bis 7C, wird jedoch eine Adreßausgabe
vom Bildmischadreßgenerator 83B-3 der Speicherkarte 40
zugeführt.
Gemäß den Fig. 6A bis 6C wird zunächst im
Bezugstaktsignalgenerator 310 der
Synchronsignalerzeugungseinrichtung 300 ein Taktsignal
CLK von Fig. 6A ausgegeben, um die Bilddaten der ersten
und fünften Bilder durch eine Anzeigeeinheit 70 zur
Darstellung zu bringen. Der Synchrongenerator 320
erzeugt einen Impuls für jedes Bildfeld als
V.SYNC-Signal in Übereinstimmung mit dem Taktsignal CLK,
wie in Fig. 6A gezeigt. Ein Löschsignal CLR, das einen
Impuls für jeden Bildrahmen erzeugt, wie in Fig. 6A
gezeigt, wird dem zweiten Zähler CNT2 durch das
Taktsignal CLK und V.SYNC zugeführt. Der zweite Zähler
CNT2 wird daher bei jedem Bildrahmen gelöscht,
synchronisiert mit dem Taktsignal CLK, und gibt
Bilddatenadressen (B0 bis B15) für die Speicherkarte 40
vom Startpunkt ab, wenn die Vertikalaustastperiode des
V.Sync-Signals endet, wie in Fig. 6A gezeigt
(A3A2A1A0-4 Bits × 4 = 16 Bit = B0-B15). In der
Zwischenzeit gibt die Adresse A7A6A5A4, die vom
Bildmischadreßgenerator 81B-3 ausgegeben wird,
wiederholt eine erste Bildadresse 0000 und eine fünfte
Bildadresse 0100 nacheinander als zugeordnete Adressen
bei jeder Taktzeitperiode (A7A6 von Fig. 5) ab. Die
Bilddaten, die von der Speicherkarte 40 an den
Wiedergabepufferspeicher 50 durch Auslesen der
ausgewählten Adresse ausgegeben werden, haben die Form
einer Speicherkartenstruktur, die in Fig. 6B dargestellt
ist. Diese Speicherkarte trägt Information entsprechend
einem Bildrahmen. Fig. 6C zeigt ein Bild, das mittels
eines Mischers gemischt ist unter der Annahme, daß der
Kreis des oberen Bildes die Information des ersten
Bildes ist und das dem Symbol einer ODER-Schaltung
entsprechende untere Bild die Information eines fünften
Bildes ist.
Als ein Beispiel der Mischung erster, zweiter, dritter
und vierter Bilder in den Fig. 7A bis 7C ist das
Mischverfahren das gleiche wie in den Fig. 6A bis 6C
beschrieben. A7A6A5A4 sind die einzigen
Bildzuordnungsbits und werden wiederholt nacheinander
als einer der Werte 0000, 0001, 0010 und 0011 in jeder
Taktperiode ausgegeben. Fig. 7B zeigt einen
Speicherplan, der im Wiedergabepufferspeicher 50
dementsprechend aufgezeichnet ist und Fig. 7C zeigt eine
Bildmischung aus vier getrennten Bildern, die
entsprechend dem obenbeschriebenen Verfahren gemischt
sind. Selektives Steuern der Adressen der in einer
Speicherkarte aufgezeichneten Bilder und Anzeigen
mehrerer Bilder auf dem Bildschirm ist möglich.
Claims (1)
- Bildbearbeitungsvorrichtung in einem digitalen Standbild- Videokamerasystem, die ein Aufzeichnungssystem (10, 20, 30, 90, 100, 300) zum Speichern eines digitalen Videosignals in einer Speicherkarte (40) und ein einen Pufferspeicher (50) aufweisen des Wiedergabesystem (50, 60, 70, 90, 200, 300) zum Verarbeiten des digitalen Videosignals, das von der Speicherkarte (40) zu einer Anzeige (70) ausgelesen wird, umfaßt, mit einem, in einem Systemsteuerer (90) zur Steuerung der Ge samtfunktion des digitalen Standbild-Videokamerasystems enthal tenen Adreßgenerator (80) zum Erzeugen jeweiliger Bild-Aus wahladressen und entsprechender Adressen von Bildpunktdaten der Speicherkarte (40) zum Darstellen des ausgewählten, aus der Speicherkarte (40) ausgelesenen Bildes über das Wiedergabesy stem, dadurch gekennzeichnet, daß
- a) mehrere Bilder zur Darstellung eines durch Überlagerung der Bilder erzeugen Mischbildes gleichen Formats auswählbar sind, und
- b) in jeder Zeile des zu erzeugenden Mischbilds deren aufeinan derfolgende Bildpunkte unterschiedlichen Bildpunkten der je weils ausgewählten Bilder zugeordnet sind, wobei jeder (n+1)te Bildpunkt dem jeweils gleichen ausgewählten Bild zugeordnet ist, n die Anzahl der ausgewählten Bilder ist und dem Bildpunkt (z. B. 1.2) eines ausgewählten Bilds jeweils der benachbarte Bildpunkt (z. B. 1.3) des jeweils nächsten ausgewählten Bildes folgt, und
- c) für jede Spalte des zu erzeugenden Mischbildes entsprechend verfahren wird.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910001586A KR930007065B1 (ko) | 1991-01-30 | 1991-01-30 | 전자카메라시스템에 있어서 재생시 화면편집장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE4200470A1 DE4200470A1 (de) | 1992-08-13 |
DE4200470C2 true DE4200470C2 (de) | 1997-04-24 |
Family
ID=19310497
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4200470A Expired - Lifetime DE4200470C2 (de) | 1991-01-30 | 1992-01-10 | Bildbearbeitungsvorrichtung in einem digitalen Standbild-Videokamerasystem |
Country Status (5)
Country | Link |
---|---|
US (1) | US5301026A (de) |
JP (1) | JP3107888B2 (de) |
KR (1) | KR930007065B1 (de) |
DE (1) | DE4200470C2 (de) |
GB (1) | GB2253539B (de) |
Families Citing this family (50)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06189337A (ja) * | 1992-12-21 | 1994-07-08 | Canon Inc | 静止画像信号記録再生装置 |
US5748326A (en) * | 1993-12-07 | 1998-05-05 | Fisher-Price Inc. | Instant special effects electronic camera |
JP3542175B2 (ja) * | 1994-09-05 | 2004-07-14 | オリンパス株式会社 | 電子フィルムビュワー装置 |
CN1121116C (zh) * | 1995-02-23 | 2003-09-10 | 阿卫德技术公司 | 合成编辑系统和数字动态画面录制系统 |
US7623754B1 (en) * | 1995-02-23 | 2009-11-24 | Avid Technology, Inc. | Motion picture recording device using digital, computer-readable non-linear media |
US5619738A (en) * | 1995-05-02 | 1997-04-08 | Eastman Kodak Company | Pre-processing image editing |
US6204889B1 (en) * | 1995-12-15 | 2001-03-20 | Canon Kabushiki Kaisha | Image information processing apparatus |
EP0830782B1 (de) * | 1995-12-15 | 2001-10-17 | Koninklijke Philips Electronics N.V. | Bildaufnahme-und wiedergabevorrichtung und schnittstellenschaltung zur benutzung mit dieser vorrichtung |
US6147703A (en) * | 1996-12-19 | 2000-11-14 | Eastman Kodak Company | Electronic camera with image review |
US6661529B2 (en) | 1996-12-25 | 2003-12-09 | Casio Computer Co., Ltd. | Image data processing system |
US6292219B1 (en) | 1997-03-18 | 2001-09-18 | Eastman Kodak Company | Motion processing system using an effects-enhanced motion storage medium |
US5973734A (en) | 1997-07-09 | 1999-10-26 | Flashpoint Technology, Inc. | Method and apparatus for correcting aspect ratio in a camera graphical user interface |
US7738015B2 (en) | 1997-10-09 | 2010-06-15 | Fotonation Vision Limited | Red-eye filter method and apparatus |
US7042505B1 (en) | 1997-10-09 | 2006-05-09 | Fotonation Ireland Ltd. | Red-eye filter method and apparatus |
US7630006B2 (en) | 1997-10-09 | 2009-12-08 | Fotonation Ireland Limited | Detecting red eye filter and apparatus using meta-data |
JPH11154240A (ja) | 1997-11-20 | 1999-06-08 | Nintendo Co Ltd | 取込み画像を用いて画像を作成するための画像作成装置 |
US7057658B1 (en) | 1998-03-16 | 2006-06-06 | Sanyo Electric Co., Ltd. | Digital camera capable of forming a smaller motion image frame |
US6435969B1 (en) | 1998-11-03 | 2002-08-20 | Nintendo Co., Ltd. | Portable game machine having image capture, manipulation and incorporation |
US6317141B1 (en) * | 1998-12-31 | 2001-11-13 | Flashpoint Technology, Inc. | Method and apparatus for editing heterogeneous media objects in a digital imaging device |
JP3684947B2 (ja) * | 1999-10-27 | 2005-08-17 | 日本電気株式会社 | スーパープロセッサー装置およびスーパーインポーズ制御方法 |
JP3424745B2 (ja) * | 1999-11-10 | 2003-07-07 | 日本電気株式会社 | 撮像装置 |
US6894686B2 (en) | 2000-05-16 | 2005-05-17 | Nintendo Co., Ltd. | System and method for automatically editing captured images for inclusion into 3D video game play |
US6990255B2 (en) * | 2001-09-19 | 2006-01-24 | Romanik Philip B | Image defect display system |
US20040036778A1 (en) * | 2002-08-22 | 2004-02-26 | Frederic Vernier | Slit camera system for generating artistic images of moving objects |
US20040075750A1 (en) * | 2002-10-16 | 2004-04-22 | Logitech Europe S.A. | Flexible memory management for video and still image data in a digital camera |
US7574016B2 (en) | 2003-06-26 | 2009-08-11 | Fotonation Vision Limited | Digital image processing using face detection information |
US7970182B2 (en) | 2005-11-18 | 2011-06-28 | Tessera Technologies Ireland Limited | Two stage detection for photographic eye artifacts |
US7336821B2 (en) | 2006-02-14 | 2008-02-26 | Fotonation Vision Limited | Automatic detection and correction of non-red eye flash defects |
US8254674B2 (en) * | 2004-10-28 | 2012-08-28 | DigitalOptics Corporation Europe Limited | Analyzing partial face regions for red-eye detection in acquired digital images |
US7792970B2 (en) | 2005-06-17 | 2010-09-07 | Fotonation Vision Limited | Method for establishing a paired connection between media devices |
US8170294B2 (en) * | 2006-11-10 | 2012-05-01 | DigitalOptics Corporation Europe Limited | Method of detecting redeye in a digital image |
US8036458B2 (en) * | 2007-11-08 | 2011-10-11 | DigitalOptics Corporation Europe Limited | Detecting redeye defects in digital images |
US7689009B2 (en) * | 2005-11-18 | 2010-03-30 | Fotonation Vision Ltd. | Two stage detection for photographic eye artifacts |
US7920723B2 (en) * | 2005-11-18 | 2011-04-05 | Tessera Technologies Ireland Limited | Two stage detection for photographic eye artifacts |
US9412007B2 (en) * | 2003-08-05 | 2016-08-09 | Fotonation Limited | Partial face detector red-eye filter method and apparatus |
US8520093B2 (en) * | 2003-08-05 | 2013-08-27 | DigitalOptics Corporation Europe Limited | Face tracker and partial face tracker for red-eye filter method and apparatus |
US20050140801A1 (en) * | 2003-08-05 | 2005-06-30 | Yury Prilutsky | Optimized performance and performance for red-eye filter method and apparatus |
JP2005107780A (ja) * | 2003-09-30 | 2005-04-21 | Sony Corp | 画像混合方法および混合画像データ生成装置 |
US20110102643A1 (en) * | 2004-02-04 | 2011-05-05 | Tessera Technologies Ireland Limited | Partial Face Detector Red-Eye Filter Method and Apparatus |
US20060066630A1 (en) * | 2004-09-24 | 2006-03-30 | Rai Barinder S | Apparatus and method for transmitting data between graphics controller and external storage |
US7599577B2 (en) * | 2005-11-18 | 2009-10-06 | Fotonation Vision Limited | Method and apparatus of correcting hybrid flash artifacts in digital images |
ATE497218T1 (de) | 2006-06-12 | 2011-02-15 | Tessera Tech Ireland Ltd | Fortschritte bei der erweiterung der aam- techniken aus grauskalen- zu farbbildern |
US9224145B1 (en) | 2006-08-30 | 2015-12-29 | Qurio Holdings, Inc. | Venue based digital rights using capture device with digital watermarking capability |
US8055067B2 (en) | 2007-01-18 | 2011-11-08 | DigitalOptics Corporation Europe Limited | Color segmentation |
WO2008109708A1 (en) * | 2007-03-05 | 2008-09-12 | Fotonation Vision Limited | Red eye false positive filtering using face location and orientation |
US8503818B2 (en) | 2007-09-25 | 2013-08-06 | DigitalOptics Corporation Europe Limited | Eye defect detection in international standards organization images |
US8212864B2 (en) * | 2008-01-30 | 2012-07-03 | DigitalOptics Corporation Europe Limited | Methods and apparatuses for using image acquisition data to detect and correct image defects |
US8081254B2 (en) * | 2008-08-14 | 2011-12-20 | DigitalOptics Corporation Europe Limited | In-camera based method of detecting defect eye with high accuracy |
US8631515B2 (en) * | 2010-10-26 | 2014-01-21 | Nike, Inc. | Bikini top with friction locking cord adjustment system |
US9585247B2 (en) | 2012-08-03 | 2017-02-28 | Dexerials Corporation | Anisotropic conductive film and method of producing the same |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4101926A (en) * | 1976-03-19 | 1978-07-18 | Rca Corporation | Television synchronizing apparatus |
US4386367A (en) * | 1981-06-26 | 1983-05-31 | Tektronix, Inc. | System and method for converting a non-interlaced video signal into an interlaced video signal |
JPS58213580A (ja) * | 1982-06-04 | 1983-12-12 | Nec Corp | 静止画像伝送装置 |
US4713693A (en) * | 1984-08-06 | 1987-12-15 | Colorado Video, Incorporated | Composite single video image system and method utilizing video peak storing memory |
JPS61117986A (ja) * | 1984-11-13 | 1986-06-05 | Nippon Kogaku Kk <Nikon> | 電子カメラシステムの再生装置 |
DE3670940D1 (de) * | 1985-06-19 | 1990-06-07 | Yamaguchi Cinema Kk | Aufnahme- und wiedergabegeraet fuer videosignale. |
US4837628A (en) * | 1986-07-14 | 1989-06-06 | Kabushiki Kaisha Toshiba | Electronic still camera for recording still picture on memory card with mode selecting shutter release |
US4956725A (en) * | 1986-08-29 | 1990-09-11 | Canon Kabushiki Kaisha | Image signal reproducing apparatus |
US4939593A (en) * | 1987-03-11 | 1990-07-03 | Sanyo Electric Co., Ltd. | Still picture processing apparatus for a still camera |
US4887161A (en) * | 1987-05-28 | 1989-12-12 | Fuji Photo Film Co., Ltd. | Memory cartridge and digital electronic still video camera in which said memory cartridge is freely loadable/unloadable |
US5018017A (en) * | 1987-12-25 | 1991-05-21 | Kabushiki Kaisha Toshiba | Electronic still camera and image recording method thereof |
GB8812891D0 (en) * | 1988-05-31 | 1988-07-06 | Crosfield Electronics Ltd | Image generating apparatus |
US5016107A (en) * | 1989-05-09 | 1991-05-14 | Eastman Kodak Company | Electronic still camera utilizing image compression and digital storage |
US4951143A (en) * | 1989-05-24 | 1990-08-21 | American Dynamics Corporation | Memory configuration for unsynchronized input and output data streams |
JP2921879B2 (ja) * | 1989-09-29 | 1999-07-19 | 株式会社東芝 | 画像データ処理装置 |
US5040068A (en) * | 1989-12-28 | 1991-08-13 | Eastman Kodak Company | Electronic imaging apparatus with interchangeable pickup units |
-
1991
- 1991-01-30 KR KR1019910001586A patent/KR930007065B1/ko not_active IP Right Cessation
- 1991-12-24 US US07/812,815 patent/US5301026A/en not_active Expired - Lifetime
-
1992
- 1992-01-10 DE DE4200470A patent/DE4200470C2/de not_active Expired - Lifetime
- 1992-01-22 JP JP04009233A patent/JP3107888B2/ja not_active Expired - Lifetime
- 1992-01-30 GB GB9201994A patent/GB2253539B/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP3107888B2 (ja) | 2000-11-13 |
KR930007065B1 (ko) | 1993-07-26 |
GB2253539B (en) | 1995-01-11 |
GB9201994D0 (en) | 1992-03-18 |
US5301026A (en) | 1994-04-05 |
GB2253539A (en) | 1992-09-09 |
DE4200470A1 (de) | 1992-08-13 |
JPH0514852A (ja) | 1993-01-22 |
KR920015356A (ko) | 1992-08-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4200470C2 (de) | Bildbearbeitungsvorrichtung in einem digitalen Standbild-Videokamerasystem | |
DE2438272C3 (de) | Anzeigesteuereinrichtung für die Positionierung einer Leuchtmarke auf einer Anzeigeeinrichtung | |
DE2703579C2 (de) | Anordnung zur Verarbeitung von Videosignalen | |
DE3401678C2 (de) | Betrachtungsgerät für die Zusammenstellung von Videobildern | |
DE68915986T2 (de) | Pruefgeraet mir geringer bildaufloesung zum pruefen eines videostandbildes. | |
DE4231158C5 (de) | Verfahren und Einrichtung für die Zusammensetzung und Anzeige von Bildern | |
DE3511681C2 (de) | ||
DE69320689T2 (de) | Vorrichtung und Verfahren zur Verarbeitung von Bilddaten | |
DE3310806A1 (de) | System und verfahren zur erzeugung von video-spezialeffekten | |
DE3887340T2 (de) | Videowiedergabesystem. | |
DE2744815A1 (de) | Videostricksystem | |
DE69124840T2 (de) | Speicherplatzzuordnung für mehrere Speicherbausteine | |
DE69129730T2 (de) | Vorrichtung zum Verarbeiten von Bilddaten | |
DE3508336C2 (de) | ||
DE3218815A1 (de) | Verfahren zur verwendung einer speichervorrichtung fuer ein anzeigesystem | |
DE3723590C2 (de) | Schaltungsanordnung zur Darstellung von Informationen auf einem Bildschirm durch Überlagerung mehrerer Einzelbilder | |
DE2920230C2 (de) | Digitaler Vektorengenerator für graphische Sichtgeräte | |
DE3900489C2 (de) | Einrichtung zur Erzeugung von Steuersignalen für eine Videomischeinrichtung | |
DE3415251C2 (de) | Gerät zum Empfangen eines digitalen Videosignals | |
DE69513067T2 (de) | Videoprozessor mit Halbbildspeicher zur exklusiven Speicherung von Bilddaten | |
DE4027180A1 (de) | Vorrichtung zum erzeugen von vertikalrolladressen | |
DE2350018B2 (de) | Bildanalysator | |
DE69031023T2 (de) | Anordnung zum Aufzeichnen eines Videosignals mit hoher Auflösung | |
DE69634676T2 (de) | Bildanzeigegerät | |
DE69214019T2 (de) | Bildanzeigevorrichtung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
R071 | Expiry of right | ||
R071 | Expiry of right |